Searched refs:QORIQ_CLK_PLATFORM_PLL (Results 1 – 13 of 13) sorted by relevance
453 <&clockgen QORIQ_CLK_PLATFORM_PLL465 <&clockgen QORIQ_CLK_PLATFORM_PLL581 <&clockgen QORIQ_CLK_PLATFORM_PLL844 <&clockgen QORIQ_CLK_PLATFORM_PLL854 <&clockgen QORIQ_CLK_PLATFORM_PLL898 <&clockgen QORIQ_CLK_PLATFORM_PLL900 <&clockgen QORIQ_CLK_PLATFORM_PLL902 <&clockgen QORIQ_CLK_PLATFORM_PLL919 <&clockgen QORIQ_CLK_PLATFORM_PLL921 <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
152 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL154 <&clockgen QORIQ_CLK_PLATFORM_PLL163 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL182 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL443 <&clockgen QORIQ_CLK_PLATFORM_PLL445 <&clockgen QORIQ_CLK_PLATFORM_PLL447 <&clockgen QORIQ_CLK_PLATFORM_PLL463 <&clockgen QORIQ_CLK_PLATFORM_PLL465 <&clockgen QORIQ_CLK_PLATFORM_PLL467 <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
283 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL367 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL401 <&clockgen QORIQ_CLK_PLATFORM_PLL411 <&clockgen QORIQ_CLK_PLATFORM_PLL421 <&clockgen QORIQ_CLK_PLATFORM_PLL431 <&clockgen QORIQ_CLK_PLATFORM_PLL441 <&clockgen QORIQ_CLK_PLATFORM_PLL451 <&clockgen QORIQ_CLK_PLATFORM_PLL461 <&clockgen QORIQ_CLK_PLATFORM_PLL471 <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
275 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL339 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL472 <&clockgen QORIQ_CLK_PLATFORM_PLL882 <&clockgen QORIQ_CLK_PLATFORM_PLL892 <&clockgen QORIQ_CLK_PLATFORM_PLL902 <&clockgen QORIQ_CLK_PLATFORM_PLL912 <&clockgen QORIQ_CLK_PLATFORM_PLL922 <&clockgen QORIQ_CLK_PLATFORM_PLL932 <&clockgen QORIQ_CLK_PLATFORM_PLL942 <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
304 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL306 <&clockgen QORIQ_CLK_PLATFORM_PLL423 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL499 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL512 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL526 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL538 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL550 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL560 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL569 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
394 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL420 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL422 <&clockgen QORIQ_CLK_PLATFORM_PLL522 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL536 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL550 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL565 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL578 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL591 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL601 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
685 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL742 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL755 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL767 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL779 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL791 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL804 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL816 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL828 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL841 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
125 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL
84 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(2)>,85 <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(2)>;
83 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(4)>,84 <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(4)>;
10 #define QORIQ_CLK_PLATFORM_PLL 4 macro
59 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL
1423 case QORIQ_CLK_PLATFORM_PLL: in clockgen_clk_get()