Home
last modified time | relevance | path

Searched defs:UVD_RBC_RB_CNTL__RB_NO_UPDATE__SHIFT (Results 1 – 13 of 13) sorted by relevance

/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/uvd/
H A Duvd_7_0_sh_mask.h739 #define UVD_RBC_RB_CNTL__RB_NO_UPDATE__SHIFT macro
H A Duvd_4_0_sh_mask.h601 #define UVD_RBC_RB_CNTL__RB_NO_UPDATE__SHIFT 0x00000018 macro
H A Duvd_4_2_sh_mask.h624 #define UVD_RBC_RB_CNTL__RB_NO_UPDATE__SHIFT 0x18 macro
H A Duvd_3_1_sh_mask.h618 #define UVD_RBC_RB_CNTL__RB_NO_UPDATE__SHIFT 0x18 macro
H A Duvd_6_0_sh_mask.h688 #define UVD_RBC_RB_CNTL__RB_NO_UPDATE__SHIFT 0x18 macro
H A Duvd_5_0_sh_mask.h686 #define UVD_RBC_RB_CNTL__RB_NO_UPDATE__SHIFT 0x18 macro
/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/vcn/
H A Dvcn_1_0_sh_mask.h1266 #define UVD_RBC_RB_CNTL__RB_NO_UPDATE__SHIFT macro
H A Dvcn_2_5_sh_mask.h2913 #define UVD_RBC_RB_CNTL__RB_NO_UPDATE__SHIFT macro
H A Dvcn_2_0_0_sh_mask.h2884 #define UVD_RBC_RB_CNTL__RB_NO_UPDATE__SHIFT macro
H A Dvcn_2_6_0_sh_mask.h3236 #define UVD_RBC_RB_CNTL__RB_NO_UPDATE__SHIFT macro
H A Dvcn_3_0_0_sh_mask.h3992 #define UVD_RBC_RB_CNTL__RB_NO_UPDATE__SHIFT macro
H A Dvcn_4_0_0_sh_mask.h4242 #define UVD_RBC_RB_CNTL__RB_NO_UPDATE__SHIFT macro
H A Dvcn_4_0_3_sh_mask.h4285 #define UVD_RBC_RB_CNTL__RB_NO_UPDATE__SHIFT macro