Home
last modified time | relevance | path

Searched refs:RZG2L_PORT_PINMUX (Results 1 – 9 of 9) sorted by relevance

/openbmc/linux/arch/arm64/boot/dts/renesas/
H A Drzg2l-smarc-pinfunction.dtsi16 pinmux = <RZG2L_PORT_PINMUX(10, 1, 2)>, /* TX */
17 <RZG2L_PORT_PINMUX(11, 0, 2)>; /* RX */
30 <RZG2L_PORT_PINMUX(13, 0, 2)>; /* RX */
53 <RZG2L_PORT_PINMUX(18, 1, 3)>; /* SCL */
78 <RZG2L_PORT_PINMUX(38, 1, 1)>; /* RxD */
83 <RZG2L_PORT_PINMUX(48, 1, 1)>, /* RxD */
84 <RZG2L_PORT_PINMUX(48, 3, 1)>, /* CTS# */
85 <RZG2L_PORT_PINMUX(48, 4, 1)>; /* RTS# */
136 <RZG2L_PORT_PINMUX(44, 3, 1)>; /* SSL */
141 <RZG2L_PORT_PINMUX(45, 1, 1)>, /* RCK */
[all …]
H A Drzg2lc-smarc-pinfunction.dtsi19 <RZG2L_PORT_PINMUX(40, 1, 3)>; /* RxD */
34 <RZG2L_PORT_PINMUX(44, 1, 3)>; /* RxD */
50 <RZG2L_PORT_PINMUX(42, 4, 1)>; /* SCL */
64 <RZG2L_PORT_PINMUX(38, 1, 1)>; /* RxD */
69 <RZG2L_PORT_PINMUX(40, 1, 1)>, /* RxD */
70 <RZG2L_PORT_PINMUX(41, 0, 1)>, /* CTS# */
71 <RZG2L_PORT_PINMUX(41, 1, 1)>; /* RTS# */
122 <RZG2L_PORT_PINMUX(44, 3, 1)>; /* SSL */
127 <RZG2L_PORT_PINMUX(45, 1, 1)>, /* RCK */
128 <RZG2L_PORT_PINMUX(45, 2, 1)>, /* TXD */
[all …]
H A Drzg2ul-smarc-pinfunction.dtsi16 pinmux = <RZG2L_PORT_PINMUX(1, 1, 3)>, /* TX */
17 <RZG2L_PORT_PINMUX(1, 2, 3)>; /* RX */
31 <RZG2L_PORT_PINMUX(2, 1, 3)>; /* RX */
61 <RZG2L_PORT_PINMUX(6, 3, 6)>; /* RxD */
110 <RZG2L_PORT_PINMUX(4, 1, 2)>, /* MOSI */
111 <RZG2L_PORT_PINMUX(4, 2, 2)>, /* MISO */
112 <RZG2L_PORT_PINMUX(4, 3, 2)>; /* SSL */
117 <RZG2L_PORT_PINMUX(3, 1, 2)>, /* RCK */
118 <RZG2L_PORT_PINMUX(3, 2, 2)>, /* TXD */
119 <RZG2L_PORT_PINMUX(3, 3, 2)>; /* RXD */
[all …]
H A Drzg2ul-smarc-som.dtsi146 <RZG2L_PORT_PINMUX(4, 3, 1)>, /* ET0_MDC */
147 <RZG2L_PORT_PINMUX(4, 4, 1)>, /* ET0_MDIO */
148 <RZG2L_PORT_PINMUX(1, 0, 1)>, /* ET0_TXC */
150 <RZG2L_PORT_PINMUX(1, 2, 1)>, /* ET0_TXD0 */
151 <RZG2L_PORT_PINMUX(1, 3, 1)>, /* ET0_TXD1 */
152 <RZG2L_PORT_PINMUX(1, 4, 1)>, /* ET0_TXD2 */
154 <RZG2L_PORT_PINMUX(3, 0, 1)>, /* ET0_RXC */
160 <RZG2L_PORT_PINMUX(5, 1, 7)>; /* IRQ2 */
167 <RZG2L_PORT_PINMUX(7, 0, 1)>, /* ET1_TXC */
173 <RZG2L_PORT_PINMUX(8, 4, 1)>, /* ET1_RXC */
[all …]
H A Drzg2l-smarc-som.dtsi184 <RZG2L_PORT_PINMUX(27, 1, 1)>, /* ET0_MDC */
185 <RZG2L_PORT_PINMUX(28, 0, 1)>, /* ET0_MDIO */
186 <RZG2L_PORT_PINMUX(20, 0, 1)>, /* ET0_TXC */
188 <RZG2L_PORT_PINMUX(20, 2, 1)>, /* ET0_TXD0 */
189 <RZG2L_PORT_PINMUX(21, 0, 1)>, /* ET0_TXD1 */
192 <RZG2L_PORT_PINMUX(24, 0, 1)>, /* ET0_RXC */
198 <RZG2L_PORT_PINMUX(1, 0, 1)>; /* IRQ2 */
203 <RZG2L_PORT_PINMUX(37, 0, 1)>, /* ET1_MDC */
205 <RZG2L_PORT_PINMUX(29, 0, 1)>, /* ET1_TXC */
211 <RZG2L_PORT_PINMUX(33, 1, 1)>, /* ET1_RXC */
[all …]
H A Drzg2lc-smarc-som.dtsi132 <RZG2L_PORT_PINMUX(27, 1, 1)>, /* ET0_MDC */
133 <RZG2L_PORT_PINMUX(28, 0, 1)>, /* ET0_MDIO */
134 <RZG2L_PORT_PINMUX(20, 0, 1)>, /* ET0_TXC */
136 <RZG2L_PORT_PINMUX(20, 2, 1)>, /* ET0_TXD0 */
137 <RZG2L_PORT_PINMUX(21, 0, 1)>, /* ET0_TXD1 */
138 <RZG2L_PORT_PINMUX(21, 1, 1)>, /* ET0_TXD2 */
139 <RZG2L_PORT_PINMUX(22, 0, 1)>, /* ET0_TXD3 */
140 <RZG2L_PORT_PINMUX(24, 0, 1)>, /* ET0_RXC */
142 <RZG2L_PORT_PINMUX(25, 0, 1)>, /* ET0_RXD0 */
143 <RZG2L_PORT_PINMUX(25, 1, 1)>, /* ET0_RXD1 */
[all …]
H A Dr9a07g043-smarc-pmod.dtso36 pinmux = <RZG2L_PORT_PINMUX(2, 2, 5)>, /* TxD */
37 <RZG2L_PORT_PINMUX(2, 3, 5)>; /* RxD */
/openbmc/linux/Documentation/devicetree/bindings/pinctrl/
H A Drenesas,rzg2l-pinctrl.yaml89 alternate function configuration number using the RZG2L_PORT_PINMUX()
147 pinmux = <RZG2L_PORT_PINMUX(38, 0, 1)>, /* Tx */
148 <RZG2L_PORT_PINMUX(38, 1, 1)>; /* Rx */
165 pinmux = <RZG2L_PORT_PINMUX(19, 0, 1)>, /* CD */
166 <RZG2L_PORT_PINMUX(19, 1, 1)>; /* WP */
/openbmc/linux/include/dt-bindings/pinctrl/
H A Drzg2l-pinctrl.h18 #define RZG2L_PORT_PINMUX(b, p, f) ((b) * RZG2L_PINS_PER_PORT + (p) | ((f) << 16)) macro