Searched refs:MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 (Results 1 – 22 of 22) sorted by relevance
21 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x80000000 /* WL_WAKE */
21 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x80000000 /* WL_WAKE (unused) */
411 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0
376 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0
314 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x80000000 /* Green LED */
537 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x10880
422 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0
492 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0 /* PHY Reset */
472 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0
565 #define MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1f0 0x504 0x000 0x5 0x0 macro
683 #define MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x204 0x5d4 0x000 0x5 0x0 macro
448 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x0001b099
481 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0
619 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0 /* PHY Reset */
638 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x4001b0b0 /* PHY_RST# */
532 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0 /* SCL */
605 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x4001b0b0 /* PHY_RST# */
735 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x4001b0b0 /* PHY_RST# */
982 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x000b1
568 #define MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1f0 0x504 0x000 0x5 0x0 macro
686 #define MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x204 0x5d4 0x000 0x5 0x0 macro
593 MX6QDL_PAD_ENET_TXD0__GPIO1_IO30 0x1b0b0