Home
last modified time | relevance | path

Searched refs:MSR_P4_FSB_ESCR0 (Results 1 – 4 of 4) sorted by relevance

/openbmc/linux/arch/x86/events/intel/
H A Dp4.c168 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
202 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
324 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
383 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
389 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
395 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
401 .escr_msr = { MSR_P4_FSB_ESCR0, MSR_P4_FSB_ESCR1 },
1182 P4_ESCR_MSR_TABLE_ENTRY(MSR_P4_FSB_ESCR0),
/openbmc/u-boot/arch/x86/include/asm/
H A Dmsr-index.h539 #define MSR_P4_FSB_ESCR0 0x000003a2 macro
/openbmc/linux/tools/arch/x86/include/asm/
H A Dmsr-index.h1010 #define MSR_P4_FSB_ESCR0 0x000003a2 macro
/openbmc/linux/arch/x86/include/asm/
H A Dmsr-index.h1031 #define MSR_P4_FSB_ESCR0 0x000003a2 macro