Home
last modified time | relevance | path

Searched full:byte1_clk_src (Results 1 – 24 of 24) sorted by relevance

/openbmc/linux/include/dt-bindings/clock/
H A Dqcom,mmcc-msm8994.h27 #define BYTE1_CLK_SRC 17 macro
H A Dqcom,mmcc-msm8974.h43 #define BYTE1_CLK_SRC 34 macro
H A Dqcom,mmcc-sdm660.h11 #define BYTE1_CLK_SRC 2 macro
H A Dqcom,mmcc-apq8084.h48 #define BYTE1_CLK_SRC 39 macro
H A Dqcom,mmcc-msm8998.h26 #define BYTE1_CLK_SRC 17 macro
H A Dqcom,gcc-msm8939.h178 #define BYTE1_CLK_SRC 169 macro
H A Dqcom,gcc-msm8953.h31 #define BYTE1_CLK_SRC 24 macro
H A Dqcom,mmcc-msm8996.h43 #define BYTE1_CLK_SRC 34 macro
/openbmc/linux/arch/arm64/boot/dts/qcom/
H A Dsdm660.dtsi171 assigned-clocks = <&mmcc BYTE1_CLK_SRC>,
H A Dmsm8953.dtsi945 assigned-clocks = <&gcc BYTE1_CLK_SRC>,
H A Dmsm8939.dtsi1353 assigned-clocks = <&gcc BYTE1_CLK_SRC>,
H A Dmsm8998.dtsi2959 assigned-clocks = <&mmcc BYTE1_CLK_SRC>,
H A Dmsm8996.dtsi1158 assigned-clocks = <&mmcc BYTE1_CLK_SRC>, <&mmcc PCLK1_CLK_SRC>;
/openbmc/linux/Documentation/devicetree/bindings/display/msm/
H A Dqcom,msm8998-mdss.yaml222 assigned-clocks = <&mmcc BYTE1_CLK_SRC>, <&mmcc PCLK1_CLK_SRC>;
/openbmc/linux/drivers/clk/qcom/
H A Dmmcc-sdm660.c505 static struct clk_rcg2 byte1_clk_src = { variable
511 .name = "byte1_clk_src",
2151 .parent_hws = (const struct clk_hw *[]){ &byte1_clk_src.clkr.hw },
2170 .parent_hws = (const struct clk_hw *[]){ &byte1_clk_src.clkr.hw },
2642 [BYTE1_CLK_SRC] = &byte1_clk_src.clkr,
2819 mmcc_660_desc.clks[BYTE1_CLK_SRC] = NULL; in sdm630_clock_override()
H A Dmmcc-msm8998.c479 static struct clk_rcg2 byte1_clk_src = { variable
484 .name = "byte1_clk_src",
1445 .parent_hws = (const struct clk_hw *[]){ &byte1_clk_src.clkr.hw },
1595 .parent_hws = (const struct clk_hw *[]){ &byte1_clk_src.clkr.hw },
2648 [BYTE1_CLK_SRC] = &byte1_clk_src.clkr,
H A Dmmcc-msm8994.c964 static struct clk_rcg2 byte1_clk_src = { variable
969 .name = "byte1_clk_src",
1902 .parent_hws = (const struct clk_hw *[]){ &byte1_clk_src.clkr.hw },
2425 [BYTE1_CLK_SRC] = &byte1_clk_src.clkr,
H A Dmmcc-msm8974.c827 static struct clk_rcg2 byte1_clk_src = { variable
833 .name = "byte1_clk_src",
1862 &byte1_clk_src.clkr.hw
2585 [BYTE1_CLK_SRC] = &byte1_clk_src.clkr,
H A Dmmcc-apq8084.c861 static struct clk_rcg2 byte1_clk_src = { variable
866 .name = "byte1_clk_src",
2121 &byte1_clk_src.clkr.hw
2932 [BYTE1_CLK_SRC] = &byte1_clk_src.clkr,
H A Dmmcc-msm8996.c805 static struct clk_rcg2 byte1_clk_src = { variable
810 .name = "byte1_clk_src",
2092 &byte1_clk_src.clkr.hw
3368 [BYTE1_CLK_SRC] = &byte1_clk_src.clkr,
H A Dgcc-msm8953.c655 static struct clk_rcg2 byte1_clk_src = { variable
660 .name = "byte1_clk_src",
3236 &byte1_clk_src.clkr.hw,
4145 [BYTE1_CLK_SRC] = &byte1_clk_src.clkr,
H A Dgcc-msm8939.c1295 static struct clk_rcg2 byte1_clk_src = { variable
1300 .name = "byte1_clk_src",
2892 &byte1_clk_src.clkr.hw,
3840 [BYTE1_CLK_SRC] = &byte1_clk_src.clkr,
H A Dgcc-msm8976.c1266 static struct clk_rcg2 byte1_clk_src = { variable
1272 .name = "byte1_clk_src",
2873 &byte1_clk_src.clkr.hw,
4028 [GCC_MDSS_BYTE1_CLK_SRC] = &byte1_clk_src.clkr,
/openbmc/linux/arch/arm/boot/dts/qcom/
H A Dqcom-msm8974.dtsi2001 assigned-clocks = <&mmcc BYTE1_CLK_SRC>, <&mmcc PCLK1_CLK_SRC>;