1*83d290c5STom Rini // SPDX-License-Identifier: GPL-2.0+
2606576d5SStefan Roese /*
3606576d5SStefan Roese  * Copyright (C) 2016 Stefan Roese <sr@denx.de>
4606576d5SStefan Roese  */
5606576d5SStefan Roese 
6606576d5SStefan Roese #include <common.h>
7606576d5SStefan Roese #include <miiphy.h>
8606576d5SStefan Roese #include <netdev.h>
9606576d5SStefan Roese #include <asm/io.h>
10606576d5SStefan Roese #include <asm/arch/cpu.h>
11606576d5SStefan Roese #include <asm/arch/soc.h>
12606576d5SStefan Roese 
13606576d5SStefan Roese DECLARE_GLOBAL_DATA_PTR;
14606576d5SStefan Roese 
15606576d5SStefan Roese /*
16606576d5SStefan Roese  * Those values and defines are taken from the Marvell U-Boot version
17606576d5SStefan Roese  * "u-boot-2013.01-2014_T2.0" for the board Armada 375 DB-88F6720
18606576d5SStefan Roese  */
19606576d5SStefan Roese #define DB_88F6720_MPP0_7		0x00020020 /* SPI */
20606576d5SStefan Roese #define DB_88F6720_MPP8_15		0x22000022 /* SPI , I2C */
21606576d5SStefan Roese #define DB_88F6720_MPP16_23		0x22222222 /* UART, TDM*/
22606576d5SStefan Roese #define DB_88F6720_MPP24_31		0x33333333 /* SDIO, SPI1*/
23606576d5SStefan Roese #define DB_88F6720_MPP32_39		0x04403330 /* SPI1, External SMI */
24606576d5SStefan Roese #define DB_88F6720_MPP40_47		0x22002044 /* UART1, GE0, SATA0 LED */
25606576d5SStefan Roese #define DB_88F6720_MPP48_55		0x22222222 /* GE0 */
26606576d5SStefan Roese #define DB_88F6720_MPP56_63		0x04444422 /* GE0 , LED_MATRIX, GPIO */
27606576d5SStefan Roese #define DB_88F6720_MPP64_67		0x014	/* LED_MATRIX, SATA1 LED*/
28606576d5SStefan Roese 
29606576d5SStefan Roese #define DB_88F6720_GPP_OUT_ENA_LOW	0xFFFFFFFF
30606576d5SStefan Roese #define DB_88F6720_GPP_OUT_ENA_MID	0x7FFFFFFF
31606576d5SStefan Roese #define DB_88F6720_GPP_OUT_ENA_HIGH	0xFFFFFFFF
32606576d5SStefan Roese #define DB_88F6720_GPP_OUT_VAL_LOW	0x0
33606576d5SStefan Roese #define DB_88F6720_GPP_OUT_VAL_MID	BIT(31)	/* SATA Power output enable */
34606576d5SStefan Roese #define DB_88F6720_GPP_OUT_VAL_HIGH	0x0
35606576d5SStefan Roese #define DB_88F6720_GPP_POL_LOW		0x0
36606576d5SStefan Roese #define DB_88F6720_GPP_POL_MID		0x0
37606576d5SStefan Roese #define DB_88F6720_GPP_POL_HIGH		0x0
38606576d5SStefan Roese 
board_early_init_f(void)39606576d5SStefan Roese int board_early_init_f(void)
40606576d5SStefan Roese {
41606576d5SStefan Roese 	/* Configure MPP */
42606576d5SStefan Roese 	writel(DB_88F6720_MPP0_7, MVEBU_MPP_BASE + 0x00);
43606576d5SStefan Roese 	writel(DB_88F6720_MPP8_15, MVEBU_MPP_BASE + 0x04);
44606576d5SStefan Roese 	writel(DB_88F6720_MPP16_23, MVEBU_MPP_BASE + 0x08);
45606576d5SStefan Roese 	writel(DB_88F6720_MPP24_31, MVEBU_MPP_BASE + 0x0c);
46606576d5SStefan Roese 	writel(DB_88F6720_MPP32_39, MVEBU_MPP_BASE + 0x10);
47606576d5SStefan Roese 	writel(DB_88F6720_MPP40_47, MVEBU_MPP_BASE + 0x14);
48606576d5SStefan Roese 	writel(DB_88F6720_MPP48_55, MVEBU_MPP_BASE + 0x18);
49606576d5SStefan Roese 	writel(DB_88F6720_MPP56_63, MVEBU_MPP_BASE + 0x1c);
50606576d5SStefan Roese 	writel(DB_88F6720_MPP64_67, MVEBU_MPP_BASE + 0x20);
51606576d5SStefan Roese 
52606576d5SStefan Roese 	/* Configure GPIO */
53606576d5SStefan Roese 	/* Set GPP Out value */
54606576d5SStefan Roese 	writel(DB_88F6720_GPP_OUT_VAL_LOW, MVEBU_GPIO0_BASE + 0x00);
55606576d5SStefan Roese 	writel(DB_88F6720_GPP_OUT_VAL_MID, MVEBU_GPIO1_BASE + 0x00);
56606576d5SStefan Roese 	writel(DB_88F6720_GPP_OUT_VAL_HIGH, MVEBU_GPIO2_BASE + 0x00);
57606576d5SStefan Roese 
58606576d5SStefan Roese 	/* Set GPP Polarity */
59606576d5SStefan Roese 	writel(DB_88F6720_GPP_POL_LOW, MVEBU_GPIO0_BASE + 0x0c);
60606576d5SStefan Roese 	writel(DB_88F6720_GPP_POL_MID, MVEBU_GPIO1_BASE + 0x0c);
61606576d5SStefan Roese 	writel(DB_88F6720_GPP_POL_HIGH, MVEBU_GPIO2_BASE + 0x0c);
62606576d5SStefan Roese 
63606576d5SStefan Roese 	/* Set GPP Out Enable */
64606576d5SStefan Roese 	writel(DB_88F6720_GPP_OUT_ENA_LOW, MVEBU_GPIO0_BASE + 0x04);
65606576d5SStefan Roese 	writel(DB_88F6720_GPP_OUT_ENA_MID, MVEBU_GPIO1_BASE + 0x04);
66606576d5SStefan Roese 	writel(DB_88F6720_GPP_OUT_ENA_HIGH, MVEBU_GPIO2_BASE + 0x04);
67606576d5SStefan Roese 
68606576d5SStefan Roese 	return 0;
69606576d5SStefan Roese }
70606576d5SStefan Roese 
board_init(void)71606576d5SStefan Roese int board_init(void)
72606576d5SStefan Roese {
73606576d5SStefan Roese 	/* adress of boot parameters */
74606576d5SStefan Roese 	gd->bd->bi_boot_params = mvebu_sdram_bar(0) + 0x100;
75606576d5SStefan Roese 
76606576d5SStefan Roese 	return 0;
77606576d5SStefan Roese }
78606576d5SStefan Roese 
checkboard(void)79606576d5SStefan Roese int checkboard(void)
80606576d5SStefan Roese {
81606576d5SStefan Roese 	puts("Board: Marvell DB-88F6720\n");
82606576d5SStefan Roese 
83606576d5SStefan Roese 	return 0;
84606576d5SStefan Roese }
85606576d5SStefan Roese 
board_eth_init(bd_t * bis)86606576d5SStefan Roese int board_eth_init(bd_t *bis)
87606576d5SStefan Roese {
88606576d5SStefan Roese 	cpu_eth_init(bis); /* Built in controller(s) come first */
89606576d5SStefan Roese 	return pci_eth_init(bis);
90606576d5SStefan Roese }
91