xref: /openbmc/qemu/hw/arm/stm32l4x5_soc.c (revision d6b55a0f)
104a7c7b1SInès Varhol /*
204a7c7b1SInès Varhol  * STM32L4x5 SoC family
304a7c7b1SInès Varhol  *
404a7c7b1SInès Varhol  * Copyright (c) 2023 Arnaud Minier <arnaud.minier@telecom-paris.fr>
504a7c7b1SInès Varhol  * Copyright (c) 2023 Inès Varhol <ines.varhol@telecom-paris.fr>
604a7c7b1SInès Varhol  *
704a7c7b1SInès Varhol  * SPDX-License-Identifier: GPL-2.0-or-later
804a7c7b1SInès Varhol  *
904a7c7b1SInès Varhol  * This work is licensed under the terms of the GNU GPL, version 2 or later.
1004a7c7b1SInès Varhol  * See the COPYING file in the top-level directory.
1104a7c7b1SInès Varhol  *
1204a7c7b1SInès Varhol  * This work is heavily inspired by the stm32f405_soc by Alistair Francis.
1304a7c7b1SInès Varhol  * Original code is licensed under the MIT License:
1404a7c7b1SInès Varhol  *
1504a7c7b1SInès Varhol  * Copyright (c) 2014 Alistair Francis <alistair@alistair23.me>
1604a7c7b1SInès Varhol  */
1704a7c7b1SInès Varhol 
1804a7c7b1SInès Varhol /*
1904a7c7b1SInès Varhol  * The reference used is the STMicroElectronics RM0351 Reference manual
2004a7c7b1SInès Varhol  * for STM32L4x5 and STM32L4x6 advanced Arm ® -based 32-bit MCUs.
2104a7c7b1SInès Varhol  * https://www.st.com/en/microcontrollers-microprocessors/stm32l4x5/documentation.html
2204a7c7b1SInès Varhol  */
2304a7c7b1SInès Varhol 
2404a7c7b1SInès Varhol #include "qemu/osdep.h"
2504a7c7b1SInès Varhol #include "qemu/units.h"
2604a7c7b1SInès Varhol #include "qapi/error.h"
2704a7c7b1SInès Varhol #include "exec/address-spaces.h"
2804a7c7b1SInès Varhol #include "sysemu/sysemu.h"
295928ed26SInès Varhol #include "hw/or-irq.h"
3004a7c7b1SInès Varhol #include "hw/arm/stm32l4x5_soc.h"
3104a7c7b1SInès Varhol #include "hw/qdev-clock.h"
3204a7c7b1SInès Varhol #include "hw/misc/unimp.h"
3304a7c7b1SInès Varhol 
3404a7c7b1SInès Varhol #define FLASH_BASE_ADDRESS 0x08000000
3504a7c7b1SInès Varhol #define SRAM1_BASE_ADDRESS 0x20000000
3604a7c7b1SInès Varhol #define SRAM1_SIZE (96 * KiB)
3704a7c7b1SInès Varhol #define SRAM2_BASE_ADDRESS 0x10000000
3804a7c7b1SInès Varhol #define SRAM2_SIZE (32 * KiB)
3904a7c7b1SInès Varhol 
4052671f69SInès Varhol #define EXTI_ADDR 0x40010400
417dfe2312SInès Varhol #define SYSCFG_ADDR 0x40010000
4252671f69SInès Varhol 
4352671f69SInès Varhol #define NUM_EXTI_IRQ 40
4452671f69SInès Varhol /* Match exti line connections with their CPU IRQ number */
4552671f69SInès Varhol /* See Vector Table (Reference Manual p.396) */
465928ed26SInès Varhol /*
475928ed26SInès Varhol  * Some IRQs are connected to the same CPU IRQ (denoted by -1)
485928ed26SInès Varhol  * and require an intermediary OR gate to function correctly.
495928ed26SInès Varhol  */
5052671f69SInès Varhol static const int exti_irq[NUM_EXTI_IRQ] = {
5152671f69SInès Varhol     6,                      /* GPIO[0]                 */
5252671f69SInès Varhol     7,                      /* GPIO[1]                 */
5352671f69SInès Varhol     8,                      /* GPIO[2]                 */
5452671f69SInès Varhol     9,                      /* GPIO[3]                 */
5552671f69SInès Varhol     10,                     /* GPIO[4]                 */
565928ed26SInès Varhol     -1, -1, -1, -1, -1,     /* GPIO[5..9] OR gate 23   */
575928ed26SInès Varhol     -1, -1, -1, -1, -1, -1, /* GPIO[10..15] OR gate 40 */
585928ed26SInès Varhol     -1,                     /* PVD OR gate 1           */
5952671f69SInès Varhol     67,                     /* OTG_FS_WKUP, Direct     */
6052671f69SInès Varhol     41,                     /* RTC_ALARM               */
6152671f69SInès Varhol     2,                      /* RTC_TAMP_STAMP2/CSS_LSE */
6252671f69SInès Varhol     3,                      /* RTC wakeup timer        */
635928ed26SInès Varhol     -1, -1,                 /* COMP[1..2] OR gate 63   */
6452671f69SInès Varhol     31,                     /* I2C1 wakeup, Direct     */
6552671f69SInès Varhol     33,                     /* I2C2 wakeup, Direct     */
6652671f69SInès Varhol     72,                     /* I2C3 wakeup, Direct     */
6752671f69SInès Varhol     37,                     /* USART1 wakeup, Direct   */
6852671f69SInès Varhol     38,                     /* USART2 wakeup, Direct   */
6952671f69SInès Varhol     39,                     /* USART3 wakeup, Direct   */
7052671f69SInès Varhol     52,                     /* UART4 wakeup, Direct    */
7152671f69SInès Varhol     53,                     /* UART4 wakeup, Direct    */
7252671f69SInès Varhol     70,                     /* LPUART1 wakeup, Direct  */
7352671f69SInès Varhol     65,                     /* LPTIM1, Direct          */
7452671f69SInès Varhol     66,                     /* LPTIM2, Direct          */
7552671f69SInès Varhol     76,                     /* SWPMI1 wakeup, Direct   */
765928ed26SInès Varhol     -1, -1, -1, -1,         /* PVM[1..4] OR gate 1     */
7752671f69SInès Varhol     78                      /* LCD wakeup, Direct      */
7852671f69SInès Varhol };
79*d6b55a0fSArnaud Minier #define RCC_BASE_ADDRESS 0x40021000
80*d6b55a0fSArnaud Minier #define RCC_IRQ 5
8152671f69SInès Varhol 
825928ed26SInès Varhol static const int exti_or_gates_out[NUM_EXTI_OR_GATES] = {
835928ed26SInès Varhol     23, 40, 63, 1,
845928ed26SInès Varhol };
855928ed26SInès Varhol 
865928ed26SInès Varhol static const int exti_or_gates_num_lines_in[NUM_EXTI_OR_GATES] = {
875928ed26SInès Varhol     5, 6, 2, 5,
885928ed26SInès Varhol };
895928ed26SInès Varhol 
905928ed26SInès Varhol /* 3 OR gates with consecutive inputs */
915928ed26SInès Varhol #define NUM_EXTI_SIMPLE_OR_GATES 3
925928ed26SInès Varhol static const int exti_or_gates_first_line_in[NUM_EXTI_SIMPLE_OR_GATES] = {
935928ed26SInès Varhol     5, 10, 21,
945928ed26SInès Varhol };
955928ed26SInès Varhol 
965928ed26SInès Varhol /* 1 OR gate with non-consecutive inputs */
975928ed26SInès Varhol #define EXTI_OR_GATE1_NUM_LINES_IN 5
985928ed26SInès Varhol static const int exti_or_gate1_lines_in[EXTI_OR_GATE1_NUM_LINES_IN] = {
995928ed26SInès Varhol     16, 35, 36, 37, 38,
1005928ed26SInès Varhol };
1015928ed26SInès Varhol 
10204a7c7b1SInès Varhol static void stm32l4x5_soc_initfn(Object *obj)
10304a7c7b1SInès Varhol {
10404a7c7b1SInès Varhol     Stm32l4x5SocState *s = STM32L4X5_SOC(obj);
10504a7c7b1SInès Varhol 
10652671f69SInès Varhol     object_initialize_child(obj, "exti", &s->exti, TYPE_STM32L4X5_EXTI);
1075928ed26SInès Varhol     for (unsigned i = 0; i < NUM_EXTI_OR_GATES; i++) {
1085928ed26SInès Varhol         object_initialize_child(obj, "exti_or_gates[*]", &s->exti_or_gates[i],
1095928ed26SInès Varhol                                 TYPE_OR_IRQ);
1105928ed26SInès Varhol     }
1117dfe2312SInès Varhol     object_initialize_child(obj, "syscfg", &s->syscfg, TYPE_STM32L4X5_SYSCFG);
112*d6b55a0fSArnaud Minier     object_initialize_child(obj, "rcc", &s->rcc, TYPE_STM32L4X5_RCC);
11352671f69SInès Varhol 
11404a7c7b1SInès Varhol     s->sysclk = qdev_init_clock_in(DEVICE(s), "sysclk", NULL, NULL, 0);
11504a7c7b1SInès Varhol     s->refclk = qdev_init_clock_in(DEVICE(s), "refclk", NULL, NULL, 0);
11604a7c7b1SInès Varhol }
11704a7c7b1SInès Varhol 
11804a7c7b1SInès Varhol static void stm32l4x5_soc_realize(DeviceState *dev_soc, Error **errp)
11904a7c7b1SInès Varhol {
12004a7c7b1SInès Varhol     ERRP_GUARD();
12104a7c7b1SInès Varhol     Stm32l4x5SocState *s = STM32L4X5_SOC(dev_soc);
12204a7c7b1SInès Varhol     const Stm32l4x5SocClass *sc = STM32L4X5_SOC_GET_CLASS(dev_soc);
12304a7c7b1SInès Varhol     MemoryRegion *system_memory = get_system_memory();
12404a7c7b1SInès Varhol     DeviceState *armv7m;
12552671f69SInès Varhol     SysBusDevice *busdev;
12604a7c7b1SInès Varhol 
12704a7c7b1SInès Varhol     /*
12804a7c7b1SInès Varhol      * We use s->refclk internally and only define it with qdev_init_clock_in()
12904a7c7b1SInès Varhol      * so it is correctly parented and not leaked on an init/deinit; it is not
13004a7c7b1SInès Varhol      * intended as an externally exposed clock.
13104a7c7b1SInès Varhol      */
13204a7c7b1SInès Varhol     if (clock_has_source(s->refclk)) {
13304a7c7b1SInès Varhol         error_setg(errp, "refclk clock must not be wired up by the board code");
13404a7c7b1SInès Varhol         return;
13504a7c7b1SInès Varhol     }
13604a7c7b1SInès Varhol 
13704a7c7b1SInès Varhol     if (!clock_has_source(s->sysclk)) {
13804a7c7b1SInès Varhol         error_setg(errp, "sysclk clock must be wired up by the board code");
13904a7c7b1SInès Varhol         return;
14004a7c7b1SInès Varhol     }
14104a7c7b1SInès Varhol 
14204a7c7b1SInès Varhol     /*
14304a7c7b1SInès Varhol      * TODO: ideally we should model the SoC RCC and its ability to
14404a7c7b1SInès Varhol      * change the sysclk frequency and define different sysclk sources.
14504a7c7b1SInès Varhol      */
14604a7c7b1SInès Varhol 
14704a7c7b1SInès Varhol     /* The refclk always runs at frequency HCLK / 8 */
14804a7c7b1SInès Varhol     clock_set_mul_div(s->refclk, 8, 1);
14904a7c7b1SInès Varhol     clock_set_source(s->refclk, s->sysclk);
15004a7c7b1SInès Varhol 
15104a7c7b1SInès Varhol     if (!memory_region_init_rom(&s->flash, OBJECT(dev_soc), "flash",
15204a7c7b1SInès Varhol                                 sc->flash_size, errp)) {
15304a7c7b1SInès Varhol         return;
15404a7c7b1SInès Varhol     }
15504a7c7b1SInès Varhol     memory_region_init_alias(&s->flash_alias, OBJECT(dev_soc),
15604a7c7b1SInès Varhol                              "flash_boot_alias", &s->flash, 0,
15704a7c7b1SInès Varhol                              sc->flash_size);
15804a7c7b1SInès Varhol 
15904a7c7b1SInès Varhol     memory_region_add_subregion(system_memory, FLASH_BASE_ADDRESS, &s->flash);
16004a7c7b1SInès Varhol     memory_region_add_subregion(system_memory, 0, &s->flash_alias);
16104a7c7b1SInès Varhol 
16204a7c7b1SInès Varhol     if (!memory_region_init_ram(&s->sram1, OBJECT(dev_soc), "SRAM1", SRAM1_SIZE,
16304a7c7b1SInès Varhol                                 errp)) {
16404a7c7b1SInès Varhol         return;
16504a7c7b1SInès Varhol     }
16604a7c7b1SInès Varhol     memory_region_add_subregion(system_memory, SRAM1_BASE_ADDRESS, &s->sram1);
16704a7c7b1SInès Varhol 
16804a7c7b1SInès Varhol     if (!memory_region_init_ram(&s->sram2, OBJECT(dev_soc), "SRAM2", SRAM2_SIZE,
16904a7c7b1SInès Varhol                                 errp)) {
17004a7c7b1SInès Varhol         return;
17104a7c7b1SInès Varhol     }
17204a7c7b1SInès Varhol     memory_region_add_subregion(system_memory, SRAM2_BASE_ADDRESS, &s->sram2);
17304a7c7b1SInès Varhol 
17404a7c7b1SInès Varhol     object_initialize_child(OBJECT(dev_soc), "armv7m", &s->armv7m, TYPE_ARMV7M);
17504a7c7b1SInès Varhol     armv7m = DEVICE(&s->armv7m);
17604a7c7b1SInès Varhol     qdev_prop_set_uint32(armv7m, "num-irq", 96);
1774a04655cSSamuel Tardieu     qdev_prop_set_uint32(armv7m, "num-prio-bits", 4);
17804a7c7b1SInès Varhol     qdev_prop_set_string(armv7m, "cpu-type", ARM_CPU_TYPE_NAME("cortex-m4"));
17904a7c7b1SInès Varhol     qdev_prop_set_bit(armv7m, "enable-bitband", true);
18004a7c7b1SInès Varhol     qdev_connect_clock_in(armv7m, "cpuclk", s->sysclk);
18104a7c7b1SInès Varhol     qdev_connect_clock_in(armv7m, "refclk", s->refclk);
18204a7c7b1SInès Varhol     object_property_set_link(OBJECT(&s->armv7m), "memory",
18304a7c7b1SInès Varhol                              OBJECT(system_memory), &error_abort);
18404a7c7b1SInès Varhol     if (!sysbus_realize(SYS_BUS_DEVICE(&s->armv7m), errp)) {
18504a7c7b1SInès Varhol         return;
18604a7c7b1SInès Varhol     }
18704a7c7b1SInès Varhol 
1887dfe2312SInès Varhol     /* System configuration controller */
1897dfe2312SInès Varhol     busdev = SYS_BUS_DEVICE(&s->syscfg);
1907dfe2312SInès Varhol     if (!sysbus_realize(busdev, errp)) {
1917dfe2312SInès Varhol         return;
1927dfe2312SInès Varhol     }
1937dfe2312SInès Varhol     sysbus_mmio_map(busdev, 0, SYSCFG_ADDR);
1947dfe2312SInès Varhol     /*
1957dfe2312SInès Varhol      * TODO: when the GPIO device is implemented, connect it
1967dfe2312SInès Varhol      * to SYCFG using `qdev_connect_gpio_out`, NUM_GPIOS and
1977dfe2312SInès Varhol      * GPIO_NUM_PINS.
1987dfe2312SInès Varhol      */
1997dfe2312SInès Varhol 
2007dfe2312SInès Varhol     /* EXTI device */
20152671f69SInès Varhol     busdev = SYS_BUS_DEVICE(&s->exti);
20252671f69SInès Varhol     if (!sysbus_realize(busdev, errp)) {
20352671f69SInès Varhol         return;
20452671f69SInès Varhol     }
20552671f69SInès Varhol     sysbus_mmio_map(busdev, 0, EXTI_ADDR);
2065928ed26SInès Varhol 
2075928ed26SInès Varhol     /* IRQs with fan-in that require an OR gate */
2085928ed26SInès Varhol     for (unsigned i = 0; i < NUM_EXTI_OR_GATES; i++) {
2095928ed26SInès Varhol         if (!object_property_set_int(OBJECT(&s->exti_or_gates[i]), "num-lines",
2105928ed26SInès Varhol                                      exti_or_gates_num_lines_in[i], errp)) {
2115928ed26SInès Varhol             return;
2125928ed26SInès Varhol         }
2135928ed26SInès Varhol         if (!qdev_realize(DEVICE(&s->exti_or_gates[i]), NULL, errp)) {
2145928ed26SInès Varhol             return;
2155928ed26SInès Varhol         }
2165928ed26SInès Varhol 
2175928ed26SInès Varhol         qdev_connect_gpio_out(DEVICE(&s->exti_or_gates[i]), 0,
2185928ed26SInès Varhol             qdev_get_gpio_in(armv7m, exti_or_gates_out[i]));
2195928ed26SInès Varhol 
2205928ed26SInès Varhol         if (i < NUM_EXTI_SIMPLE_OR_GATES) {
2215928ed26SInès Varhol             /* consecutive inputs for OR gates 23, 40, 63 */
2225928ed26SInès Varhol             for (unsigned j = 0; j < exti_or_gates_num_lines_in[i]; j++) {
2235928ed26SInès Varhol                 sysbus_connect_irq(SYS_BUS_DEVICE(&s->exti),
2245928ed26SInès Varhol                     exti_or_gates_first_line_in[i] + j,
2255928ed26SInès Varhol                     qdev_get_gpio_in(DEVICE(&s->exti_or_gates[i]), j));
2265928ed26SInès Varhol             }
2275928ed26SInès Varhol         } else {
2285928ed26SInès Varhol             /* non-consecutive inputs for OR gate 1 */
2295928ed26SInès Varhol             for (unsigned j = 0; j < EXTI_OR_GATE1_NUM_LINES_IN; j++) {
2305928ed26SInès Varhol                 sysbus_connect_irq(SYS_BUS_DEVICE(&s->exti),
2315928ed26SInès Varhol                     exti_or_gate1_lines_in[j],
2325928ed26SInès Varhol                     qdev_get_gpio_in(DEVICE(&s->exti_or_gates[i]), j));
2335928ed26SInès Varhol             }
2345928ed26SInès Varhol         }
2355928ed26SInès Varhol     }
2365928ed26SInès Varhol 
2375928ed26SInès Varhol     /* IRQs that don't require fan-in */
23852671f69SInès Varhol     for (unsigned i = 0; i < NUM_EXTI_IRQ; i++) {
2395928ed26SInès Varhol         if (exti_irq[i] != -1) {
2405928ed26SInès Varhol             sysbus_connect_irq(busdev, i,
2415928ed26SInès Varhol                                qdev_get_gpio_in(armv7m, exti_irq[i]));
2425928ed26SInès Varhol         }
24352671f69SInès Varhol     }
24452671f69SInès Varhol 
2457dfe2312SInès Varhol     for (unsigned i = 0; i < 16; i++) {
2467dfe2312SInès Varhol         qdev_connect_gpio_out(DEVICE(&s->syscfg), i,
2477dfe2312SInès Varhol                               qdev_get_gpio_in(DEVICE(&s->exti), i));
2487dfe2312SInès Varhol     }
2497dfe2312SInès Varhol 
250*d6b55a0fSArnaud Minier     /* RCC device */
251*d6b55a0fSArnaud Minier     busdev = SYS_BUS_DEVICE(&s->rcc);
252*d6b55a0fSArnaud Minier     if (!sysbus_realize(busdev, errp)) {
253*d6b55a0fSArnaud Minier         return;
254*d6b55a0fSArnaud Minier     }
255*d6b55a0fSArnaud Minier     sysbus_mmio_map(busdev, 0, RCC_BASE_ADDRESS);
256*d6b55a0fSArnaud Minier     sysbus_connect_irq(busdev, 0, qdev_get_gpio_in(armv7m, RCC_IRQ));
257*d6b55a0fSArnaud Minier 
25804a7c7b1SInès Varhol     /* APB1 BUS */
25904a7c7b1SInès Varhol     create_unimplemented_device("TIM2",      0x40000000, 0x400);
26004a7c7b1SInès Varhol     create_unimplemented_device("TIM3",      0x40000400, 0x400);
26104a7c7b1SInès Varhol     create_unimplemented_device("TIM4",      0x40000800, 0x400);
26204a7c7b1SInès Varhol     create_unimplemented_device("TIM5",      0x40000C00, 0x400);
26304a7c7b1SInès Varhol     create_unimplemented_device("TIM6",      0x40001000, 0x400);
26404a7c7b1SInès Varhol     create_unimplemented_device("TIM7",      0x40001400, 0x400);
26504a7c7b1SInès Varhol     /* RESERVED:    0x40001800, 0x1000 */
26604a7c7b1SInès Varhol     create_unimplemented_device("RTC",       0x40002800, 0x400);
26704a7c7b1SInès Varhol     create_unimplemented_device("WWDG",      0x40002C00, 0x400);
26804a7c7b1SInès Varhol     create_unimplemented_device("IWDG",      0x40003000, 0x400);
26904a7c7b1SInès Varhol     /* RESERVED:    0x40001800, 0x400 */
27004a7c7b1SInès Varhol     create_unimplemented_device("SPI2",      0x40003800, 0x400);
27104a7c7b1SInès Varhol     create_unimplemented_device("SPI3",      0x40003C00, 0x400);
27204a7c7b1SInès Varhol     /* RESERVED:    0x40004000, 0x400 */
27304a7c7b1SInès Varhol     create_unimplemented_device("USART2",    0x40004400, 0x400);
27404a7c7b1SInès Varhol     create_unimplemented_device("USART3",    0x40004800, 0x400);
27504a7c7b1SInès Varhol     create_unimplemented_device("UART4",     0x40004C00, 0x400);
27604a7c7b1SInès Varhol     create_unimplemented_device("UART5",     0x40005000, 0x400);
27704a7c7b1SInès Varhol     create_unimplemented_device("I2C1",      0x40005400, 0x400);
27804a7c7b1SInès Varhol     create_unimplemented_device("I2C2",      0x40005800, 0x400);
27904a7c7b1SInès Varhol     create_unimplemented_device("I2C3",      0x40005C00, 0x400);
28004a7c7b1SInès Varhol     /* RESERVED:    0x40006000, 0x400 */
28104a7c7b1SInès Varhol     create_unimplemented_device("CAN1",      0x40006400, 0x400);
28204a7c7b1SInès Varhol     /* RESERVED:    0x40006800, 0x400 */
28304a7c7b1SInès Varhol     create_unimplemented_device("PWR",       0x40007000, 0x400);
28404a7c7b1SInès Varhol     create_unimplemented_device("DAC1",      0x40007400, 0x400);
28504a7c7b1SInès Varhol     create_unimplemented_device("OPAMP",     0x40007800, 0x400);
28604a7c7b1SInès Varhol     create_unimplemented_device("LPTIM1",    0x40007C00, 0x400);
28704a7c7b1SInès Varhol     create_unimplemented_device("LPUART1",   0x40008000, 0x400);
28804a7c7b1SInès Varhol     /* RESERVED:    0x40008400, 0x400 */
28904a7c7b1SInès Varhol     create_unimplemented_device("SWPMI1",    0x40008800, 0x400);
29004a7c7b1SInès Varhol     /* RESERVED:    0x40008C00, 0x800 */
29104a7c7b1SInès Varhol     create_unimplemented_device("LPTIM2",    0x40009400, 0x400);
29204a7c7b1SInès Varhol     /* RESERVED:    0x40009800, 0x6800 */
29304a7c7b1SInès Varhol 
29404a7c7b1SInès Varhol     /* APB2 BUS */
29504a7c7b1SInès Varhol     create_unimplemented_device("VREFBUF",   0x40010030, 0x1D0);
29604a7c7b1SInès Varhol     create_unimplemented_device("COMP",      0x40010200, 0x200);
29704a7c7b1SInès Varhol     /* RESERVED:    0x40010800, 0x1400 */
29804a7c7b1SInès Varhol     create_unimplemented_device("FIREWALL",  0x40011C00, 0x400);
29904a7c7b1SInès Varhol     /* RESERVED:    0x40012000, 0x800 */
30004a7c7b1SInès Varhol     create_unimplemented_device("SDMMC1",    0x40012800, 0x400);
30104a7c7b1SInès Varhol     create_unimplemented_device("TIM1",      0x40012C00, 0x400);
30204a7c7b1SInès Varhol     create_unimplemented_device("SPI1",      0x40013000, 0x400);
30304a7c7b1SInès Varhol     create_unimplemented_device("TIM8",      0x40013400, 0x400);
30404a7c7b1SInès Varhol     create_unimplemented_device("USART1",    0x40013800, 0x400);
30504a7c7b1SInès Varhol     /* RESERVED:    0x40013C00, 0x400 */
30604a7c7b1SInès Varhol     create_unimplemented_device("TIM15",     0x40014000, 0x400);
30704a7c7b1SInès Varhol     create_unimplemented_device("TIM16",     0x40014400, 0x400);
30804a7c7b1SInès Varhol     create_unimplemented_device("TIM17",     0x40014800, 0x400);
30904a7c7b1SInès Varhol     /* RESERVED:    0x40014C00, 0x800 */
31004a7c7b1SInès Varhol     create_unimplemented_device("SAI1",      0x40015400, 0x400);
31104a7c7b1SInès Varhol     create_unimplemented_device("SAI2",      0x40015800, 0x400);
31204a7c7b1SInès Varhol     /* RESERVED:    0x40015C00, 0x400 */
31304a7c7b1SInès Varhol     create_unimplemented_device("DFSDM1",    0x40016000, 0x400);
31404a7c7b1SInès Varhol     /* RESERVED:    0x40016400, 0x9C00 */
31504a7c7b1SInès Varhol 
31604a7c7b1SInès Varhol     /* AHB1 BUS */
31704a7c7b1SInès Varhol     create_unimplemented_device("DMA1",      0x40020000, 0x400);
31804a7c7b1SInès Varhol     create_unimplemented_device("DMA2",      0x40020400, 0x400);
31904a7c7b1SInès Varhol     /* RESERVED:    0x40020800, 0x800 */
32004a7c7b1SInès Varhol     /* RESERVED:    0x40021400, 0xC00 */
32104a7c7b1SInès Varhol     create_unimplemented_device("FLASH",     0x40022000, 0x400);
32204a7c7b1SInès Varhol     /* RESERVED:    0x40022400, 0xC00 */
32304a7c7b1SInès Varhol     create_unimplemented_device("CRC",       0x40023000, 0x400);
32404a7c7b1SInès Varhol     /* RESERVED:    0x40023400, 0x400 */
32504a7c7b1SInès Varhol     create_unimplemented_device("TSC",       0x40024000, 0x400);
32604a7c7b1SInès Varhol 
32704a7c7b1SInès Varhol     /* RESERVED:    0x40024400, 0x7FDBC00 */
32804a7c7b1SInès Varhol 
32904a7c7b1SInès Varhol     /* AHB2 BUS */
33004a7c7b1SInès Varhol     create_unimplemented_device("GPIOA",     0x48000000, 0x400);
33104a7c7b1SInès Varhol     create_unimplemented_device("GPIOB",     0x48000400, 0x400);
33204a7c7b1SInès Varhol     create_unimplemented_device("GPIOC",     0x48000800, 0x400);
33304a7c7b1SInès Varhol     create_unimplemented_device("GPIOD",     0x48000C00, 0x400);
33404a7c7b1SInès Varhol     create_unimplemented_device("GPIOE",     0x48001000, 0x400);
33504a7c7b1SInès Varhol     create_unimplemented_device("GPIOF",     0x48001400, 0x400);
33604a7c7b1SInès Varhol     create_unimplemented_device("GPIOG",     0x48001800, 0x400);
33704a7c7b1SInès Varhol     create_unimplemented_device("GPIOH",     0x48001C00, 0x400);
33804a7c7b1SInès Varhol     /* RESERVED:    0x48002000, 0x7FDBC00 */
33904a7c7b1SInès Varhol     create_unimplemented_device("OTG_FS",    0x50000000, 0x40000);
34004a7c7b1SInès Varhol     create_unimplemented_device("ADC",       0x50040000, 0x400);
34104a7c7b1SInès Varhol     /* RESERVED:    0x50040400, 0x20400 */
34204a7c7b1SInès Varhol     create_unimplemented_device("RNG",       0x50060800, 0x400);
34304a7c7b1SInès Varhol 
34404a7c7b1SInès Varhol     /* AHB3 BUS */
34504a7c7b1SInès Varhol     create_unimplemented_device("FMC",       0xA0000000, 0x1000);
34604a7c7b1SInès Varhol     create_unimplemented_device("QUADSPI",   0xA0001000, 0x400);
34704a7c7b1SInès Varhol }
34804a7c7b1SInès Varhol 
34904a7c7b1SInès Varhol static void stm32l4x5_soc_class_init(ObjectClass *klass, void *data)
35004a7c7b1SInès Varhol {
35104a7c7b1SInès Varhol 
35204a7c7b1SInès Varhol     DeviceClass *dc = DEVICE_CLASS(klass);
35304a7c7b1SInès Varhol 
35404a7c7b1SInès Varhol     dc->realize = stm32l4x5_soc_realize;
35504a7c7b1SInès Varhol     /* Reason: Mapped at fixed location on the system bus */
35604a7c7b1SInès Varhol     dc->user_creatable = false;
35704a7c7b1SInès Varhol     /* No vmstate or reset required: device has no internal state */
35804a7c7b1SInès Varhol }
35904a7c7b1SInès Varhol 
36004a7c7b1SInès Varhol static void stm32l4x5xc_soc_class_init(ObjectClass *oc, void *data)
36104a7c7b1SInès Varhol {
36204a7c7b1SInès Varhol     Stm32l4x5SocClass *ssc = STM32L4X5_SOC_CLASS(oc);
36304a7c7b1SInès Varhol 
36404a7c7b1SInès Varhol     ssc->flash_size = 256 * KiB;
36504a7c7b1SInès Varhol }
36604a7c7b1SInès Varhol 
36704a7c7b1SInès Varhol static void stm32l4x5xe_soc_class_init(ObjectClass *oc, void *data)
36804a7c7b1SInès Varhol {
36904a7c7b1SInès Varhol     Stm32l4x5SocClass *ssc = STM32L4X5_SOC_CLASS(oc);
37004a7c7b1SInès Varhol 
37104a7c7b1SInès Varhol     ssc->flash_size = 512 * KiB;
37204a7c7b1SInès Varhol }
37304a7c7b1SInès Varhol 
37404a7c7b1SInès Varhol static void stm32l4x5xg_soc_class_init(ObjectClass *oc, void *data)
37504a7c7b1SInès Varhol {
37604a7c7b1SInès Varhol     Stm32l4x5SocClass *ssc = STM32L4X5_SOC_CLASS(oc);
37704a7c7b1SInès Varhol 
37804a7c7b1SInès Varhol     ssc->flash_size = 1 * MiB;
37904a7c7b1SInès Varhol }
38004a7c7b1SInès Varhol 
38104a7c7b1SInès Varhol static const TypeInfo stm32l4x5_soc_types[] = {
38204a7c7b1SInès Varhol     {
38304a7c7b1SInès Varhol         .name           = TYPE_STM32L4X5XC_SOC,
38404a7c7b1SInès Varhol         .parent         = TYPE_STM32L4X5_SOC,
38504a7c7b1SInès Varhol         .class_init     = stm32l4x5xc_soc_class_init,
38604a7c7b1SInès Varhol     }, {
38704a7c7b1SInès Varhol         .name           = TYPE_STM32L4X5XE_SOC,
38804a7c7b1SInès Varhol         .parent         = TYPE_STM32L4X5_SOC,
38904a7c7b1SInès Varhol         .class_init     = stm32l4x5xe_soc_class_init,
39004a7c7b1SInès Varhol     }, {
39104a7c7b1SInès Varhol         .name           = TYPE_STM32L4X5XG_SOC,
39204a7c7b1SInès Varhol         .parent         = TYPE_STM32L4X5_SOC,
39304a7c7b1SInès Varhol         .class_init     = stm32l4x5xg_soc_class_init,
39404a7c7b1SInès Varhol     }, {
39504a7c7b1SInès Varhol         .name           = TYPE_STM32L4X5_SOC,
39604a7c7b1SInès Varhol         .parent         = TYPE_SYS_BUS_DEVICE,
39704a7c7b1SInès Varhol         .instance_size  = sizeof(Stm32l4x5SocState),
39804a7c7b1SInès Varhol         .instance_init  = stm32l4x5_soc_initfn,
39904a7c7b1SInès Varhol         .class_size     = sizeof(Stm32l4x5SocClass),
40004a7c7b1SInès Varhol         .class_init     = stm32l4x5_soc_class_init,
40104a7c7b1SInès Varhol         .abstract       = true,
40204a7c7b1SInès Varhol     }
40304a7c7b1SInès Varhol };
40404a7c7b1SInès Varhol 
40504a7c7b1SInès Varhol DEFINE_TYPES(stm32l4x5_soc_types)
406