1 // SPDX-License-Identifier: GPL-2.0-only
2 /* Copyright (C) 2020 Marvell. */
3 
4 #include "otx2_cpt_common.h"
5 #include "otx2_cptvf.h"
6 #include "otx2_cptlf.h"
7 #include "otx2_cptvf_algs.h"
8 #include "cn10k_cpt.h"
9 #include <rvu_reg.h>
10 
11 #define OTX2_CPTVF_DRV_NAME "rvu_cptvf"
12 
cptvf_enable_pfvf_mbox_intrs(struct otx2_cptvf_dev * cptvf)13 static void cptvf_enable_pfvf_mbox_intrs(struct otx2_cptvf_dev *cptvf)
14 {
15 	/* Clear interrupt if any */
16 	otx2_cpt_write64(cptvf->reg_base, BLKADDR_RVUM, 0, OTX2_RVU_VF_INT,
17 			 0x1ULL);
18 
19 	/* Enable PF-VF interrupt */
20 	otx2_cpt_write64(cptvf->reg_base, BLKADDR_RVUM, 0,
21 			 OTX2_RVU_VF_INT_ENA_W1S, 0x1ULL);
22 }
23 
cptvf_disable_pfvf_mbox_intrs(struct otx2_cptvf_dev * cptvf)24 static void cptvf_disable_pfvf_mbox_intrs(struct otx2_cptvf_dev *cptvf)
25 {
26 	/* Disable PF-VF interrupt */
27 	otx2_cpt_write64(cptvf->reg_base, BLKADDR_RVUM, 0,
28 			 OTX2_RVU_VF_INT_ENA_W1C, 0x1ULL);
29 
30 	/* Clear interrupt if any */
31 	otx2_cpt_write64(cptvf->reg_base, BLKADDR_RVUM, 0, OTX2_RVU_VF_INT,
32 			 0x1ULL);
33 }
34 
cptvf_register_interrupts(struct otx2_cptvf_dev * cptvf)35 static int cptvf_register_interrupts(struct otx2_cptvf_dev *cptvf)
36 {
37 	int ret, irq;
38 	int num_vec;
39 
40 	num_vec = pci_msix_vec_count(cptvf->pdev);
41 	if (num_vec <= 0)
42 		return -EINVAL;
43 
44 	/* Enable MSI-X */
45 	ret = pci_alloc_irq_vectors(cptvf->pdev, num_vec, num_vec,
46 				    PCI_IRQ_MSIX);
47 	if (ret < 0) {
48 		dev_err(&cptvf->pdev->dev,
49 			"Request for %d msix vectors failed\n", num_vec);
50 		return ret;
51 	}
52 	irq = pci_irq_vector(cptvf->pdev, OTX2_CPT_VF_INT_VEC_E_MBOX);
53 	/* Register VF<=>PF mailbox interrupt handler */
54 	ret = devm_request_irq(&cptvf->pdev->dev, irq,
55 			       otx2_cptvf_pfvf_mbox_intr, 0,
56 			       "CPTPFVF Mbox", cptvf);
57 	if (ret)
58 		return ret;
59 	/* Enable PF-VF mailbox interrupts */
60 	cptvf_enable_pfvf_mbox_intrs(cptvf);
61 
62 	ret = otx2_cpt_send_ready_msg(&cptvf->pfvf_mbox, cptvf->pdev);
63 	if (ret) {
64 		dev_warn(&cptvf->pdev->dev,
65 			 "PF not responding to mailbox, deferring probe\n");
66 		cptvf_disable_pfvf_mbox_intrs(cptvf);
67 		return -EPROBE_DEFER;
68 	}
69 	return 0;
70 }
71 
cptvf_pfvf_mbox_init(struct otx2_cptvf_dev * cptvf)72 static int cptvf_pfvf_mbox_init(struct otx2_cptvf_dev *cptvf)
73 {
74 	struct pci_dev *pdev = cptvf->pdev;
75 	resource_size_t offset, size;
76 	int ret;
77 
78 	cptvf->pfvf_mbox_wq =
79 		alloc_ordered_workqueue("cpt_pfvf_mailbox",
80 					WQ_HIGHPRI | WQ_MEM_RECLAIM);
81 	if (!cptvf->pfvf_mbox_wq)
82 		return -ENOMEM;
83 
84 	if (test_bit(CN10K_MBOX, &cptvf->cap_flag)) {
85 		/* For cn10k platform, VF mailbox region is in its BAR2
86 		 * register space
87 		 */
88 		cptvf->pfvf_mbox_base = cptvf->reg_base +
89 					CN10K_CPT_VF_MBOX_REGION;
90 	} else {
91 		offset = pci_resource_start(pdev, PCI_MBOX_BAR_NUM);
92 		size = pci_resource_len(pdev, PCI_MBOX_BAR_NUM);
93 		/* Map PF-VF mailbox memory */
94 		cptvf->pfvf_mbox_base = devm_ioremap_wc(&pdev->dev, offset,
95 							size);
96 		if (!cptvf->pfvf_mbox_base) {
97 			dev_err(&pdev->dev, "Unable to map BAR4\n");
98 			ret = -ENOMEM;
99 			goto free_wqe;
100 		}
101 	}
102 
103 	ret = otx2_mbox_init(&cptvf->pfvf_mbox, cptvf->pfvf_mbox_base,
104 			     pdev, cptvf->reg_base, MBOX_DIR_VFPF, 1);
105 	if (ret)
106 		goto free_wqe;
107 
108 	ret = otx2_cpt_mbox_bbuf_init(cptvf, pdev);
109 	if (ret)
110 		goto destroy_mbox;
111 
112 	INIT_WORK(&cptvf->pfvf_mbox_work, otx2_cptvf_pfvf_mbox_handler);
113 	return 0;
114 
115 destroy_mbox:
116 	otx2_mbox_destroy(&cptvf->pfvf_mbox);
117 free_wqe:
118 	destroy_workqueue(cptvf->pfvf_mbox_wq);
119 	return ret;
120 }
121 
cptvf_pfvf_mbox_destroy(struct otx2_cptvf_dev * cptvf)122 static void cptvf_pfvf_mbox_destroy(struct otx2_cptvf_dev *cptvf)
123 {
124 	destroy_workqueue(cptvf->pfvf_mbox_wq);
125 	otx2_mbox_destroy(&cptvf->pfvf_mbox);
126 }
127 
cptlf_work_handler(unsigned long data)128 static void cptlf_work_handler(unsigned long data)
129 {
130 	otx2_cpt_post_process((struct otx2_cptlf_wqe *) data);
131 }
132 
cleanup_tasklet_work(struct otx2_cptlfs_info * lfs)133 static void cleanup_tasklet_work(struct otx2_cptlfs_info *lfs)
134 {
135 	int i;
136 
137 	for (i = 0; i <  lfs->lfs_num; i++) {
138 		if (!lfs->lf[i].wqe)
139 			continue;
140 
141 		tasklet_kill(&lfs->lf[i].wqe->work);
142 		kfree(lfs->lf[i].wqe);
143 		lfs->lf[i].wqe = NULL;
144 	}
145 }
146 
init_tasklet_work(struct otx2_cptlfs_info * lfs)147 static int init_tasklet_work(struct otx2_cptlfs_info *lfs)
148 {
149 	struct otx2_cptlf_wqe *wqe;
150 	int i, ret = 0;
151 
152 	for (i = 0; i < lfs->lfs_num; i++) {
153 		wqe = kzalloc(sizeof(struct otx2_cptlf_wqe), GFP_KERNEL);
154 		if (!wqe) {
155 			ret = -ENOMEM;
156 			goto cleanup_tasklet;
157 		}
158 
159 		tasklet_init(&wqe->work, cptlf_work_handler, (u64) wqe);
160 		wqe->lfs = lfs;
161 		wqe->lf_num = i;
162 		lfs->lf[i].wqe = wqe;
163 	}
164 	return 0;
165 
166 cleanup_tasklet:
167 	cleanup_tasklet_work(lfs);
168 	return ret;
169 }
170 
free_pending_queues(struct otx2_cptlfs_info * lfs)171 static void free_pending_queues(struct otx2_cptlfs_info *lfs)
172 {
173 	int i;
174 
175 	for (i = 0; i < lfs->lfs_num; i++) {
176 		kfree(lfs->lf[i].pqueue.head);
177 		lfs->lf[i].pqueue.head = NULL;
178 	}
179 }
180 
alloc_pending_queues(struct otx2_cptlfs_info * lfs)181 static int alloc_pending_queues(struct otx2_cptlfs_info *lfs)
182 {
183 	int size, ret, i;
184 
185 	if (!lfs->lfs_num)
186 		return -EINVAL;
187 
188 	for (i = 0; i < lfs->lfs_num; i++) {
189 		lfs->lf[i].pqueue.qlen = OTX2_CPT_INST_QLEN_MSGS;
190 		size = lfs->lf[i].pqueue.qlen *
191 		       sizeof(struct otx2_cpt_pending_entry);
192 
193 		lfs->lf[i].pqueue.head = kzalloc(size, GFP_KERNEL);
194 		if (!lfs->lf[i].pqueue.head) {
195 			ret = -ENOMEM;
196 			goto error;
197 		}
198 
199 		/* Initialize spin lock */
200 		spin_lock_init(&lfs->lf[i].pqueue.lock);
201 	}
202 	return 0;
203 
204 error:
205 	free_pending_queues(lfs);
206 	return ret;
207 }
208 
lf_sw_cleanup(struct otx2_cptlfs_info * lfs)209 static void lf_sw_cleanup(struct otx2_cptlfs_info *lfs)
210 {
211 	cleanup_tasklet_work(lfs);
212 	free_pending_queues(lfs);
213 }
214 
lf_sw_init(struct otx2_cptlfs_info * lfs)215 static int lf_sw_init(struct otx2_cptlfs_info *lfs)
216 {
217 	int ret;
218 
219 	ret = alloc_pending_queues(lfs);
220 	if (ret) {
221 		dev_err(&lfs->pdev->dev,
222 			"Allocating pending queues failed\n");
223 		return ret;
224 	}
225 	ret = init_tasklet_work(lfs);
226 	if (ret) {
227 		dev_err(&lfs->pdev->dev,
228 			"Tasklet work init failed\n");
229 		goto pending_queues_free;
230 	}
231 	return 0;
232 
233 pending_queues_free:
234 	free_pending_queues(lfs);
235 	return ret;
236 }
237 
cptvf_lf_shutdown(struct otx2_cptlfs_info * lfs)238 static void cptvf_lf_shutdown(struct otx2_cptlfs_info *lfs)
239 {
240 	atomic_set(&lfs->state, OTX2_CPTLF_IN_RESET);
241 
242 	/* Remove interrupts affinity */
243 	otx2_cptlf_free_irqs_affinity(lfs);
244 	/* Disable instruction queue */
245 	otx2_cptlf_disable_iqueues(lfs);
246 	/* Unregister crypto algorithms */
247 	otx2_cpt_crypto_exit(lfs->pdev, THIS_MODULE);
248 	/* Unregister LFs interrupts */
249 	otx2_cptlf_unregister_interrupts(lfs);
250 	/* Cleanup LFs software side */
251 	lf_sw_cleanup(lfs);
252 	/* Free instruction queues */
253 	otx2_cpt_free_instruction_queues(lfs);
254 	/* Send request to detach LFs */
255 	otx2_cpt_detach_rsrcs_msg(lfs);
256 	lfs->lfs_num = 0;
257 }
258 
cptvf_lf_init(struct otx2_cptvf_dev * cptvf)259 static int cptvf_lf_init(struct otx2_cptvf_dev *cptvf)
260 {
261 	struct otx2_cptlfs_info *lfs = &cptvf->lfs;
262 	struct device *dev = &cptvf->pdev->dev;
263 	int ret, lfs_num;
264 	u8 eng_grp_msk;
265 
266 	/* Get engine group number for symmetric crypto */
267 	cptvf->lfs.kcrypto_eng_grp_num = OTX2_CPT_INVALID_CRYPTO_ENG_GRP;
268 	ret = otx2_cptvf_send_eng_grp_num_msg(cptvf, OTX2_CPT_SE_TYPES);
269 	if (ret)
270 		return ret;
271 
272 	if (cptvf->lfs.kcrypto_eng_grp_num == OTX2_CPT_INVALID_CRYPTO_ENG_GRP) {
273 		dev_err(dev, "Engine group for kernel crypto not available\n");
274 		ret = -ENOENT;
275 		return ret;
276 	}
277 	eng_grp_msk = 1 << cptvf->lfs.kcrypto_eng_grp_num;
278 
279 	ret = otx2_cptvf_send_kvf_limits_msg(cptvf);
280 	if (ret)
281 		return ret;
282 
283 	lfs_num = cptvf->lfs.kvf_limits ? cptvf->lfs.kvf_limits :
284 		  num_online_cpus();
285 
286 	otx2_cptlf_set_dev_info(lfs, cptvf->pdev, cptvf->reg_base,
287 				&cptvf->pfvf_mbox, cptvf->blkaddr);
288 	ret = otx2_cptlf_init(lfs, eng_grp_msk, OTX2_CPT_QUEUE_HI_PRIO,
289 			      lfs_num);
290 	if (ret)
291 		return ret;
292 
293 	/* Get msix offsets for attached LFs */
294 	ret = otx2_cpt_msix_offset_msg(lfs);
295 	if (ret)
296 		goto cleanup_lf;
297 
298 	/* Initialize LFs software side */
299 	ret = lf_sw_init(lfs);
300 	if (ret)
301 		goto cleanup_lf;
302 
303 	/* Register LFs interrupts */
304 	ret = otx2_cptlf_register_interrupts(lfs);
305 	if (ret)
306 		goto cleanup_lf_sw;
307 
308 	/* Set interrupts affinity */
309 	ret = otx2_cptlf_set_irqs_affinity(lfs);
310 	if (ret)
311 		goto unregister_intr;
312 
313 	atomic_set(&lfs->state, OTX2_CPTLF_STARTED);
314 	/* Register crypto algorithms */
315 	ret = otx2_cpt_crypto_init(lfs->pdev, THIS_MODULE, lfs_num, 1);
316 	if (ret) {
317 		dev_err(&lfs->pdev->dev, "algorithms registration failed\n");
318 		goto disable_irqs;
319 	}
320 	return 0;
321 
322 disable_irqs:
323 	otx2_cptlf_free_irqs_affinity(lfs);
324 unregister_intr:
325 	otx2_cptlf_unregister_interrupts(lfs);
326 cleanup_lf_sw:
327 	lf_sw_cleanup(lfs);
328 cleanup_lf:
329 	otx2_cptlf_shutdown(lfs);
330 
331 	return ret;
332 }
333 
otx2_cptvf_probe(struct pci_dev * pdev,const struct pci_device_id * ent)334 static int otx2_cptvf_probe(struct pci_dev *pdev,
335 			    const struct pci_device_id *ent)
336 {
337 	struct device *dev = &pdev->dev;
338 	struct otx2_cptvf_dev *cptvf;
339 	int ret;
340 
341 	cptvf = devm_kzalloc(dev, sizeof(*cptvf), GFP_KERNEL);
342 	if (!cptvf)
343 		return -ENOMEM;
344 
345 	ret = pcim_enable_device(pdev);
346 	if (ret) {
347 		dev_err(dev, "Failed to enable PCI device\n");
348 		goto clear_drvdata;
349 	}
350 
351 	ret = dma_set_mask_and_coherent(dev, DMA_BIT_MASK(48));
352 	if (ret) {
353 		dev_err(dev, "Unable to get usable DMA configuration\n");
354 		goto clear_drvdata;
355 	}
356 	/* Map VF's configuration registers */
357 	ret = pcim_iomap_regions_request_all(pdev, 1 << PCI_PF_REG_BAR_NUM,
358 					     OTX2_CPTVF_DRV_NAME);
359 	if (ret) {
360 		dev_err(dev, "Couldn't get PCI resources 0x%x\n", ret);
361 		goto clear_drvdata;
362 	}
363 	pci_set_master(pdev);
364 	pci_set_drvdata(pdev, cptvf);
365 	cptvf->pdev = pdev;
366 
367 	cptvf->reg_base = pcim_iomap_table(pdev)[PCI_PF_REG_BAR_NUM];
368 
369 	otx2_cpt_set_hw_caps(pdev, &cptvf->cap_flag);
370 
371 	ret = cn10k_cptvf_lmtst_init(cptvf);
372 	if (ret)
373 		goto clear_drvdata;
374 
375 	/* Initialize PF<=>VF mailbox */
376 	ret = cptvf_pfvf_mbox_init(cptvf);
377 	if (ret)
378 		goto clear_drvdata;
379 
380 	/* Register interrupts */
381 	ret = cptvf_register_interrupts(cptvf);
382 	if (ret)
383 		goto destroy_pfvf_mbox;
384 
385 	cptvf->blkaddr = BLKADDR_CPT0;
386 	/* Initialize CPT LFs */
387 	ret = cptvf_lf_init(cptvf);
388 	if (ret)
389 		goto unregister_interrupts;
390 
391 	return 0;
392 
393 unregister_interrupts:
394 	cptvf_disable_pfvf_mbox_intrs(cptvf);
395 destroy_pfvf_mbox:
396 	cptvf_pfvf_mbox_destroy(cptvf);
397 clear_drvdata:
398 	pci_set_drvdata(pdev, NULL);
399 
400 	return ret;
401 }
402 
otx2_cptvf_remove(struct pci_dev * pdev)403 static void otx2_cptvf_remove(struct pci_dev *pdev)
404 {
405 	struct otx2_cptvf_dev *cptvf = pci_get_drvdata(pdev);
406 
407 	if (!cptvf) {
408 		dev_err(&pdev->dev, "Invalid CPT VF device.\n");
409 		return;
410 	}
411 	cptvf_lf_shutdown(&cptvf->lfs);
412 	/* Disable PF-VF mailbox interrupt */
413 	cptvf_disable_pfvf_mbox_intrs(cptvf);
414 	/* Destroy PF-VF mbox */
415 	cptvf_pfvf_mbox_destroy(cptvf);
416 	pci_set_drvdata(pdev, NULL);
417 }
418 
419 /* Supported devices */
420 static const struct pci_device_id otx2_cptvf_id_table[] = {
421 	{PCI_VDEVICE(CAVIUM, OTX2_CPT_PCI_VF_DEVICE_ID), 0},
422 	{PCI_VDEVICE(CAVIUM, CN10K_CPT_PCI_VF_DEVICE_ID), 0},
423 	{ 0, }  /* end of table */
424 };
425 
426 static struct pci_driver otx2_cptvf_pci_driver = {
427 	.name = OTX2_CPTVF_DRV_NAME,
428 	.id_table = otx2_cptvf_id_table,
429 	.probe = otx2_cptvf_probe,
430 	.remove = otx2_cptvf_remove,
431 };
432 
433 module_pci_driver(otx2_cptvf_pci_driver);
434 
435 MODULE_IMPORT_NS(CRYPTO_DEV_OCTEONTX2_CPT);
436 
437 MODULE_AUTHOR("Marvell");
438 MODULE_DESCRIPTION("Marvell RVU CPT Virtual Function Driver");
439 MODULE_LICENSE("GPL v2");
440 MODULE_DEVICE_TABLE(pci, otx2_cptvf_id_table);
441