Searched refs:MX8MM_IOMUXC_GPIO1_IO05_GPIO1_IO5 (Results 1 – 9 of 9) sorted by relevance
180 fsl,pins = <MX8MM_IOMUXC_GPIO1_IO05_GPIO1_IO5 0x84>,
265 MX8MM_IOMUXC_GPIO1_IO05_GPIO1_IO5 0x19 /* ETH IRQ */
38 #define MX8MM_IOMUXC_GPIO1_IO05_GPIO1_IO5 0x03C 0x2A4 0x000 0x0 0… macro
332 MX8MM_IOMUXC_GPIO1_IO05_GPIO1_IO5 0x41
635 MX8MM_IOMUXC_GPIO1_IO05_GPIO1_IO5 0x41
766 MX8MM_IOMUXC_GPIO1_IO05_GPIO1_IO5 0x140
696 MX8MM_IOMUXC_GPIO1_IO05_GPIO1_IO5 0x2
1009 MX8MM_IOMUXC_GPIO1_IO05_GPIO1_IO5 0x40000041 /* RS232# */
832 <MX8MM_IOMUXC_GPIO1_IO05_GPIO1_IO5 0x146>, /* CAN_2_SPI_CS#_1.8V */