Home
last modified time | relevance | path

Searched refs:regDCIO_GSL_GENLK_PAD_CNTL_BASE_IDX (Results 1 – 10 of 10) sorted by relevance

/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/dpcs/
H A Ddpcs_3_1_4_offset.h6263 #define regDCIO_GSL_GENLK_PAD_CNTL_BASE_IDX macro
H A Ddpcs_4_2_0_offset.h593 #define regDCIO_GSL_GENLK_PAD_CNTL_BASE_IDX macro
H A Ddpcs_4_2_2_offset.h600 #define regDCIO_GSL_GENLK_PAD_CNTL_BASE_IDX macro
H A Ddpcs_4_2_3_offset.h636 #define regDCIO_GSL_GENLK_PAD_CNTL_BASE_IDX macro
/openbmc/linux/drivers/gpu/drm/amd/include/asic_reg/dcn/
H A Ddcn_3_1_2_offset.h11808 #define regDCIO_GSL_GENLK_PAD_CNTL_BASE_IDX macro
H A Ddcn_3_1_5_offset.h11553 #define regDCIO_GSL_GENLK_PAD_CNTL_BASE_IDX macro
H A Ddcn_3_1_4_offset.h10921 #define regDCIO_GSL_GENLK_PAD_CNTL_BASE_IDX macro
H A Ddcn_3_2_1_offset.h10951 #define regDCIO_GSL_GENLK_PAD_CNTL_BASE_IDX macro
H A Ddcn_3_2_0_offset.h10942 #define regDCIO_GSL_GENLK_PAD_CNTL_BASE_IDX macro
H A Ddcn_3_1_6_offset.h12044 #define regDCIO_GSL_GENLK_PAD_CNTL_BASE_IDX macro