1*8f240a3bSÁlvaro Fernández Rojas /* 2*8f240a3bSÁlvaro Fernández Rojas * Copyright (C) 2018 Ãlvaro Fernández Rojas <noltari@gmail.com> 3*8f240a3bSÁlvaro Fernández Rojas * 4*8f240a3bSÁlvaro Fernández Rojas * Derived from linux/arch/mips/include/asm/mach-bcm63xx/bcm63xx_regs.h 5*8f240a3bSÁlvaro Fernández Rojas * 6*8f240a3bSÁlvaro Fernández Rojas * SPDX-License-Identifier: GPL-2.0+ 7*8f240a3bSÁlvaro Fernández Rojas */ 8*8f240a3bSÁlvaro Fernández Rojas 9*8f240a3bSÁlvaro Fernández Rojas #ifndef __DT_BINDINGS_CLOCK_BCM6362_H 10*8f240a3bSÁlvaro Fernández Rojas #define __DT_BINDINGS_CLOCK_BCM6362_H 11*8f240a3bSÁlvaro Fernández Rojas 12*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_GLESS 0 13*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_ADSL_QPROC 1 14*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_ADSL_AFE 2 15*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_ADSL 3 16*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_MIPS 4 17*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_WLAN_OCP 5 18*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_SWPKT_USB 7 19*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_SWPKT_SAR 8 20*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_SAR 9 21*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_ROBOSW 10 22*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_PCM 11 23*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_USBD 12 24*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_USBH 13 25*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_IPSEC 14 26*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_SPI 15 27*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_HSSPI 16 28*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_PCIE 17 29*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_FAP 18 30*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_PHYMIPS 19 31*8f240a3bSÁlvaro Fernández Rojas #define BCM6362_CLK_NAND 20 32*8f240a3bSÁlvaro Fernández Rojas 33*8f240a3bSÁlvaro Fernández Rojas #endif /* __DT_BINDINGS_CLOCK_BCM6362_H */ 34