xref: /openbmc/u-boot/include/atmel_mci.h (revision e8f80a5a)
1*83d290c5STom Rini /* SPDX-License-Identifier: GPL-2.0+ */
272fa4679SSven Schnelle /*
372fa4679SSven Schnelle  * Copyright (C) 2005-2006 Atmel Corporation
472fa4679SSven Schnelle  */
572fa4679SSven Schnelle #ifndef __ATMEL_MCI_H__
672fa4679SSven Schnelle #define __ATMEL_MCI_H__
772fa4679SSven Schnelle 
872fa4679SSven Schnelle int atmel_mci_init(void *regs);
972fa4679SSven Schnelle 
1072fa4679SSven Schnelle #ifndef __ASSEMBLY__
1172fa4679SSven Schnelle 
1272fa4679SSven Schnelle /*
1372fa4679SSven Schnelle  * Structure for struct SoC access.
1472fa4679SSven Schnelle  * Names starting with '_' are fillers.
1572fa4679SSven Schnelle  */
1672fa4679SSven Schnelle typedef struct atmel_mci {
1772fa4679SSven Schnelle 	/*	reg	Offset */
1872fa4679SSven Schnelle 	u32	cr;	/* 0x00 */
1972fa4679SSven Schnelle 	u32	mr;	/* 0x04 */
2072fa4679SSven Schnelle 	u32	dtor;	/* 0x08 */
2172fa4679SSven Schnelle 	u32	sdcr;	/* 0x0c */
2272fa4679SSven Schnelle 	u32	argr;	/* 0x10 */
2372fa4679SSven Schnelle 	u32	cmdr;	/* 0x14 */
241db7377aSWu, Josh 	u32	blkr;	/* 0x18 */
2572fa4679SSven Schnelle 	u32	_1c;	/* 0x1c */
2672fa4679SSven Schnelle 	u32	rspr;	/* 0x20 */
2772fa4679SSven Schnelle 	u32	rspr1;	/* 0x24 */
2872fa4679SSven Schnelle 	u32	rspr2;	/* 0x28 */
2972fa4679SSven Schnelle 	u32	rspr3;	/* 0x2c */
3072fa4679SSven Schnelle 	u32	rdr;	/* 0x30 */
3172fa4679SSven Schnelle 	u32	tdr;	/* 0x34 */
3272fa4679SSven Schnelle 	u32	_38;	/* 0x38 */
3372fa4679SSven Schnelle 	u32	_3c;	/* 0x3c */
3472fa4679SSven Schnelle 	u32	sr;	/* 0x40 */
3572fa4679SSven Schnelle 	u32	ier;	/* 0x44 */
3672fa4679SSven Schnelle 	u32	idr;	/* 0x48 */
3772fa4679SSven Schnelle 	u32	imr;	/* 0x4c */
3870ec3286SBo Shen 	u32	dma;	/* 0x50 */
3970ec3286SBo Shen 	u32	cfg;	/* 0x54 */
4070ec3286SBo Shen 	u32	reserved[41];
41aac4b69bSBo Shen 	u32	version;
4272fa4679SSven Schnelle } atmel_mci_t;
4372fa4679SSven Schnelle 
4472fa4679SSven Schnelle #endif /* __ASSEMBLY__ */
4572fa4679SSven Schnelle 
4672fa4679SSven Schnelle /* Bitfields in CR */
4772fa4679SSven Schnelle #define MMCI_MCIEN_OFFSET			0
4872fa4679SSven Schnelle #define MMCI_MCIEN_SIZE				1
4972fa4679SSven Schnelle #define MMCI_MCIDIS_OFFSET			1
5072fa4679SSven Schnelle #define MMCI_MCIDIS_SIZE			1
5172fa4679SSven Schnelle #define MMCI_PWSEN_OFFSET			2
5272fa4679SSven Schnelle #define MMCI_PWSEN_SIZE				1
5372fa4679SSven Schnelle #define MMCI_PWSDIS_OFFSET			3
5472fa4679SSven Schnelle #define MMCI_PWSDIS_SIZE			1
5572fa4679SSven Schnelle #define MMCI_SWRST_OFFSET			7
5672fa4679SSven Schnelle #define MMCI_SWRST_SIZE				1
5772fa4679SSven Schnelle 
5872fa4679SSven Schnelle /* Bitfields in MR */
5972fa4679SSven Schnelle #define MMCI_CLKDIV_OFFSET			0
6072fa4679SSven Schnelle #define MMCI_CLKDIV_SIZE			8
6172fa4679SSven Schnelle #define MMCI_PWSDIV_OFFSET			8
6272fa4679SSven Schnelle #define MMCI_PWSDIV_SIZE			3
6372fa4679SSven Schnelle #define MMCI_RDPROOF_OFFSET			11
6472fa4679SSven Schnelle #define MMCI_RDPROOF_SIZE			1
6572fa4679SSven Schnelle #define MMCI_WRPROOF_OFFSET			12
6672fa4679SSven Schnelle #define MMCI_WRPROOF_SIZE			1
6772fa4679SSven Schnelle #define MMCI_PDCPADV_OFFSET			14
6872fa4679SSven Schnelle #define MMCI_PDCPADV_SIZE			1
6972fa4679SSven Schnelle #define MMCI_PDCMODE_OFFSET			15
7072fa4679SSven Schnelle #define MMCI_PDCMODE_SIZE			1
71cd60ebd4SBo Shen /* MCI IP version >= 0x500, MR bit 16 used for CLKODD */
72cd60ebd4SBo Shen #define MMCI_CLKODD_OFFSET			16
73cd60ebd4SBo Shen #define MMCI_CLKODD_SIZE			1
74cd60ebd4SBo Shen /* MCI IP version < 0x200, MR higher 16bits for BLKLEN */
7572fa4679SSven Schnelle #define MMCI_BLKLEN_OFFSET			16
7672fa4679SSven Schnelle #define MMCI_BLKLEN_SIZE			16
7772fa4679SSven Schnelle 
7872fa4679SSven Schnelle /* Bitfields in DTOR */
7972fa4679SSven Schnelle #define MMCI_DTOCYC_OFFSET			0
8072fa4679SSven Schnelle #define MMCI_DTOCYC_SIZE			4
8172fa4679SSven Schnelle #define MMCI_DTOMUL_OFFSET			4
8272fa4679SSven Schnelle #define MMCI_DTOMUL_SIZE			3
8372fa4679SSven Schnelle 
8472fa4679SSven Schnelle /* Bitfields in SDCR */
8572fa4679SSven Schnelle #define MMCI_SCDSEL_OFFSET			0
8672fa4679SSven Schnelle #define MMCI_SCDSEL_SIZE			4
8772fa4679SSven Schnelle #define MMCI_SCDBUS_OFFSET			7
8872fa4679SSven Schnelle #define MMCI_SCDBUS_SIZE			1
8972fa4679SSven Schnelle 
9072fa4679SSven Schnelle /* Bitfields in ARGR */
9172fa4679SSven Schnelle #define MMCI_ARG_OFFSET				0
9272fa4679SSven Schnelle #define MMCI_ARG_SIZE				32
9372fa4679SSven Schnelle 
9472fa4679SSven Schnelle /* Bitfields in CMDR */
9572fa4679SSven Schnelle #define MMCI_CMDNB_OFFSET			0
9672fa4679SSven Schnelle #define MMCI_CMDNB_SIZE				6
9772fa4679SSven Schnelle #define MMCI_RSPTYP_OFFSET			6
9872fa4679SSven Schnelle #define MMCI_RSPTYP_SIZE			2
9972fa4679SSven Schnelle #define MMCI_SPCMD_OFFSET			8
10072fa4679SSven Schnelle #define MMCI_SPCMD_SIZE				3
10172fa4679SSven Schnelle #define MMCI_OPDCMD_OFFSET			11
10272fa4679SSven Schnelle #define MMCI_OPDCMD_SIZE			1
10372fa4679SSven Schnelle #define MMCI_MAXLAT_OFFSET			12
10472fa4679SSven Schnelle #define MMCI_MAXLAT_SIZE			1
10572fa4679SSven Schnelle #define MMCI_TRCMD_OFFSET			16
10672fa4679SSven Schnelle #define MMCI_TRCMD_SIZE				2
10772fa4679SSven Schnelle #define MMCI_TRDIR_OFFSET			18
10872fa4679SSven Schnelle #define MMCI_TRDIR_SIZE				1
10972fa4679SSven Schnelle #define MMCI_TRTYP_OFFSET			19
11072fa4679SSven Schnelle #define MMCI_TRTYP_SIZE				2
11172fa4679SSven Schnelle 
1121db7377aSWu, Josh /* Bitfields in BLKR */
1131db7377aSWu, Josh /* MMCI_BLKLEN_OFFSET/SIZE already defined in MR */
1141db7377aSWu, Josh #define MMCI_BCNT_OFFSET			0
1151db7377aSWu, Josh #define MMCI_BCNT_SIZE			16
1161db7377aSWu, Josh 
11772fa4679SSven Schnelle /* Bitfields in RSPRx */
11872fa4679SSven Schnelle #define MMCI_RSP_OFFSET				0
11972fa4679SSven Schnelle #define MMCI_RSP_SIZE				32
12072fa4679SSven Schnelle 
12172fa4679SSven Schnelle /* Bitfields in SR/IER/IDR/IMR */
12272fa4679SSven Schnelle #define MMCI_CMDRDY_OFFSET			0
12372fa4679SSven Schnelle #define MMCI_CMDRDY_SIZE			1
12472fa4679SSven Schnelle #define MMCI_RXRDY_OFFSET			1
12572fa4679SSven Schnelle #define MMCI_RXRDY_SIZE				1
12672fa4679SSven Schnelle #define MMCI_TXRDY_OFFSET			2
12772fa4679SSven Schnelle #define MMCI_TXRDY_SIZE				1
12872fa4679SSven Schnelle #define MMCI_BLKE_OFFSET			3
12972fa4679SSven Schnelle #define MMCI_BLKE_SIZE				1
13072fa4679SSven Schnelle #define MMCI_DTIP_OFFSET			4
13172fa4679SSven Schnelle #define MMCI_DTIP_SIZE				1
13272fa4679SSven Schnelle #define MMCI_NOTBUSY_OFFSET			5
13372fa4679SSven Schnelle #define MMCI_NOTBUSY_SIZE			1
13472fa4679SSven Schnelle #define MMCI_ENDRX_OFFSET			6
13572fa4679SSven Schnelle #define MMCI_ENDRX_SIZE				1
13672fa4679SSven Schnelle #define MMCI_ENDTX_OFFSET			7
13772fa4679SSven Schnelle #define MMCI_ENDTX_SIZE				1
13872fa4679SSven Schnelle #define MMCI_RXBUFF_OFFSET			14
13972fa4679SSven Schnelle #define MMCI_RXBUFF_SIZE			1
14072fa4679SSven Schnelle #define MMCI_TXBUFE_OFFSET			15
14172fa4679SSven Schnelle #define MMCI_TXBUFE_SIZE			1
14272fa4679SSven Schnelle #define MMCI_RINDE_OFFSET			16
14372fa4679SSven Schnelle #define MMCI_RINDE_SIZE				1
14472fa4679SSven Schnelle #define MMCI_RDIRE_OFFSET			17
14572fa4679SSven Schnelle #define MMCI_RDIRE_SIZE				1
14672fa4679SSven Schnelle #define MMCI_RCRCE_OFFSET			18
14772fa4679SSven Schnelle #define MMCI_RCRCE_SIZE				1
14872fa4679SSven Schnelle #define MMCI_RENDE_OFFSET			19
14972fa4679SSven Schnelle #define MMCI_RENDE_SIZE				1
15072fa4679SSven Schnelle #define MMCI_RTOE_OFFSET			20
15172fa4679SSven Schnelle #define MMCI_RTOE_SIZE				1
15272fa4679SSven Schnelle #define MMCI_DCRCE_OFFSET			21
15372fa4679SSven Schnelle #define MMCI_DCRCE_SIZE				1
15472fa4679SSven Schnelle #define MMCI_DTOE_OFFSET			22
15572fa4679SSven Schnelle #define MMCI_DTOE_SIZE				1
15672fa4679SSven Schnelle #define MMCI_OVRE_OFFSET			30
15772fa4679SSven Schnelle #define MMCI_OVRE_SIZE				1
15872fa4679SSven Schnelle #define MMCI_UNRE_OFFSET			31
15972fa4679SSven Schnelle #define MMCI_UNRE_SIZE				1
16072fa4679SSven Schnelle 
16172fa4679SSven Schnelle /* Constants for DTOMUL */
16272fa4679SSven Schnelle #define MMCI_DTOMUL_1_CYCLE			0
16372fa4679SSven Schnelle #define MMCI_DTOMUL_16_CYCLES			1
16472fa4679SSven Schnelle #define MMCI_DTOMUL_128_CYCLES			2
16572fa4679SSven Schnelle #define MMCI_DTOMUL_256_CYCLES			3
16672fa4679SSven Schnelle #define MMCI_DTOMUL_1024_CYCLES			4
16772fa4679SSven Schnelle #define MMCI_DTOMUL_4096_CYCLES			5
16872fa4679SSven Schnelle #define MMCI_DTOMUL_65536_CYCLES		6
16972fa4679SSven Schnelle #define MMCI_DTOMUL_1048576_CYCLES		7
17072fa4679SSven Schnelle 
17172fa4679SSven Schnelle /* Constants for RSPTYP */
17272fa4679SSven Schnelle #define MMCI_RSPTYP_NO_RESP			0
17372fa4679SSven Schnelle #define MMCI_RSPTYP_48_BIT_RESP			1
17472fa4679SSven Schnelle #define MMCI_RSPTYP_136_BIT_RESP		2
17572fa4679SSven Schnelle 
17672fa4679SSven Schnelle /* Constants for SPCMD */
17772fa4679SSven Schnelle #define MMCI_SPCMD_NO_SPEC_CMD			0
17872fa4679SSven Schnelle #define MMCI_SPCMD_INIT_CMD			1
17972fa4679SSven Schnelle #define MMCI_SPCMD_SYNC_CMD			2
18072fa4679SSven Schnelle #define MMCI_SPCMD_INT_CMD			4
18172fa4679SSven Schnelle #define MMCI_SPCMD_INT_RESP			5
18272fa4679SSven Schnelle 
18372fa4679SSven Schnelle /* Constants for TRCMD */
18472fa4679SSven Schnelle #define MMCI_TRCMD_NO_TRANS			0
18572fa4679SSven Schnelle #define MMCI_TRCMD_START_TRANS			1
18672fa4679SSven Schnelle #define MMCI_TRCMD_STOP_TRANS			2
18772fa4679SSven Schnelle 
18872fa4679SSven Schnelle /* Constants for TRTYP */
18972fa4679SSven Schnelle #define MMCI_TRTYP_BLOCK			0
19072fa4679SSven Schnelle #define MMCI_TRTYP_MULTI_BLOCK			1
19172fa4679SSven Schnelle #define MMCI_TRTYP_STREAM			2
19272fa4679SSven Schnelle 
19370ec3286SBo Shen /* Bitfields in CFG */
19470ec3286SBo Shen #define MMCI_FIFOMODE_OFFSET			0
19570ec3286SBo Shen #define MMCI_FIFOMODE_SIZE			1
19670ec3286SBo Shen #define MMCI_FERRCTRL_OFFSET			4
19770ec3286SBo Shen #define MMCI_FERRCTRL_SIZE			1
19870ec3286SBo Shen #define MMCI_HSMODE_OFFSET			8
19970ec3286SBo Shen #define MMCI_HSMODE_SIZE			1
20070ec3286SBo Shen #define MMCI_LSYNC_OFFSET			12
20170ec3286SBo Shen #define MMCI_LSYNC_SIZE				1
20270ec3286SBo Shen 
20372fa4679SSven Schnelle /* Bit manipulation macros */
20472fa4679SSven Schnelle #define MMCI_BIT(name)					\
20572fa4679SSven Schnelle 	(1 << MMCI_##name##_OFFSET)
20672fa4679SSven Schnelle #define MMCI_BF(name,value)				\
20772fa4679SSven Schnelle 	(((value) & ((1 << MMCI_##name##_SIZE) - 1))	\
20872fa4679SSven Schnelle 	 << MMCI_##name##_OFFSET)
20972fa4679SSven Schnelle #define MMCI_BFEXT(name,value)				\
21072fa4679SSven Schnelle 	(((value) >> MMCI_##name##_OFFSET)\
21172fa4679SSven Schnelle 	 & ((1 << MMCI_##name##_SIZE) - 1))
21272fa4679SSven Schnelle #define MMCI_BFINS(name,value,old)			\
21372fa4679SSven Schnelle 	(((old) & ~(((1 << MMCI_##name##_SIZE) - 1)	\
21472fa4679SSven Schnelle 		    << MMCI_##name##_OFFSET))		\
21572fa4679SSven Schnelle 	 | MMCI_BF(name,value))
21672fa4679SSven Schnelle 
21772fa4679SSven Schnelle #endif /* __ATMEL_MCI_H__ */
218