1 /******************************************************************************
2 * (c) Copyright 2010-2014 Xilinx, Inc. All rights reserved.
3 *
4 * SPDX-License-Identifier:	GPL-2.0+
5 *
6 *
7 ******************************************************************************/
8 /****************************************************************************/
9 /**
10 *
11 * @file ps7_init_gpl.c
12 *
13 * This file is automatically generated
14 *
15 *****************************************************************************/
16 
17 #include <asm/arch/ps7_init_gpl.h>
18 
19 unsigned long ps7_pll_init_data_3_0[] = {
20     // START: top
21     // .. START: SLCR SETTINGS
22     // .. UNLOCK_KEY = 0XDF0D
23     // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
24     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000DF0DU
25     // ..
26     EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
27     // .. FINISH: SLCR SETTINGS
28     // .. START: PLL SLCR REGISTERS
29     // .. .. START: ARM PLL INIT
30     // .. .. PLL_RES = 0x2
31     // .. .. ==> 0XF8000110[7:4] = 0x00000002U
32     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000020U
33     // .. .. PLL_CP = 0x2
34     // .. .. ==> 0XF8000110[11:8] = 0x00000002U
35     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000200U
36     // .. .. LOCK_CNT = 0xfa
37     // .. .. ==> 0XF8000110[21:12] = 0x000000FAU
38     // .. ..     ==> MASK : 0x003FF000U    VAL : 0x000FA000U
39     // .. ..
40     EMIT_MASKWRITE(0XF8000110, 0x003FFFF0U ,0x000FA220U),
41     // .. .. .. START: UPDATE FB_DIV
42     // .. .. .. PLL_FDIV = 0x28
43     // .. .. .. ==> 0XF8000100[18:12] = 0x00000028U
44     // .. .. ..     ==> MASK : 0x0007F000U    VAL : 0x00028000U
45     // .. .. ..
46     EMIT_MASKWRITE(0XF8000100, 0x0007F000U ,0x00028000U),
47     // .. .. .. FINISH: UPDATE FB_DIV
48     // .. .. .. START: BY PASS PLL
49     // .. .. .. PLL_BYPASS_FORCE = 1
50     // .. .. .. ==> 0XF8000100[4:4] = 0x00000001U
51     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
52     // .. .. ..
53     EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000010U),
54     // .. .. .. FINISH: BY PASS PLL
55     // .. .. .. START: ASSERT RESET
56     // .. .. .. PLL_RESET = 1
57     // .. .. .. ==> 0XF8000100[0:0] = 0x00000001U
58     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
59     // .. .. ..
60     EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000001U),
61     // .. .. .. FINISH: ASSERT RESET
62     // .. .. .. START: DEASSERT RESET
63     // .. .. .. PLL_RESET = 0
64     // .. .. .. ==> 0XF8000100[0:0] = 0x00000000U
65     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
66     // .. .. ..
67     EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000000U),
68     // .. .. .. FINISH: DEASSERT RESET
69     // .. .. .. START: CHECK PLL STATUS
70     // .. .. .. ARM_PLL_LOCK = 1
71     // .. .. .. ==> 0XF800010C[0:0] = 0x00000001U
72     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
73     // .. .. ..
74     EMIT_MASKPOLL(0XF800010C, 0x00000001U),
75     // .. .. .. FINISH: CHECK PLL STATUS
76     // .. .. .. START: REMOVE PLL BY PASS
77     // .. .. .. PLL_BYPASS_FORCE = 0
78     // .. .. .. ==> 0XF8000100[4:4] = 0x00000000U
79     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
80     // .. .. ..
81     EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000000U),
82     // .. .. .. FINISH: REMOVE PLL BY PASS
83     // .. .. .. SRCSEL = 0x0
84     // .. .. .. ==> 0XF8000120[5:4] = 0x00000000U
85     // .. .. ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
86     // .. .. .. DIVISOR = 0x2
87     // .. .. .. ==> 0XF8000120[13:8] = 0x00000002U
88     // .. .. ..     ==> MASK : 0x00003F00U    VAL : 0x00000200U
89     // .. .. .. CPU_6OR4XCLKACT = 0x1
90     // .. .. .. ==> 0XF8000120[24:24] = 0x00000001U
91     // .. .. ..     ==> MASK : 0x01000000U    VAL : 0x01000000U
92     // .. .. .. CPU_3OR2XCLKACT = 0x1
93     // .. .. .. ==> 0XF8000120[25:25] = 0x00000001U
94     // .. .. ..     ==> MASK : 0x02000000U    VAL : 0x02000000U
95     // .. .. .. CPU_2XCLKACT = 0x1
96     // .. .. .. ==> 0XF8000120[26:26] = 0x00000001U
97     // .. .. ..     ==> MASK : 0x04000000U    VAL : 0x04000000U
98     // .. .. .. CPU_1XCLKACT = 0x1
99     // .. .. .. ==> 0XF8000120[27:27] = 0x00000001U
100     // .. .. ..     ==> MASK : 0x08000000U    VAL : 0x08000000U
101     // .. .. .. CPU_PERI_CLKACT = 0x1
102     // .. .. .. ==> 0XF8000120[28:28] = 0x00000001U
103     // .. .. ..     ==> MASK : 0x10000000U    VAL : 0x10000000U
104     // .. .. ..
105     EMIT_MASKWRITE(0XF8000120, 0x1F003F30U ,0x1F000200U),
106     // .. .. FINISH: ARM PLL INIT
107     // .. .. START: DDR PLL INIT
108     // .. .. PLL_RES = 0x2
109     // .. .. ==> 0XF8000114[7:4] = 0x00000002U
110     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000020U
111     // .. .. PLL_CP = 0x2
112     // .. .. ==> 0XF8000114[11:8] = 0x00000002U
113     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000200U
114     // .. .. LOCK_CNT = 0x12c
115     // .. .. ==> 0XF8000114[21:12] = 0x0000012CU
116     // .. ..     ==> MASK : 0x003FF000U    VAL : 0x0012C000U
117     // .. ..
118     EMIT_MASKWRITE(0XF8000114, 0x003FFFF0U ,0x0012C220U),
119     // .. .. .. START: UPDATE FB_DIV
120     // .. .. .. PLL_FDIV = 0x20
121     // .. .. .. ==> 0XF8000104[18:12] = 0x00000020U
122     // .. .. ..     ==> MASK : 0x0007F000U    VAL : 0x00020000U
123     // .. .. ..
124     EMIT_MASKWRITE(0XF8000104, 0x0007F000U ,0x00020000U),
125     // .. .. .. FINISH: UPDATE FB_DIV
126     // .. .. .. START: BY PASS PLL
127     // .. .. .. PLL_BYPASS_FORCE = 1
128     // .. .. .. ==> 0XF8000104[4:4] = 0x00000001U
129     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
130     // .. .. ..
131     EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000010U),
132     // .. .. .. FINISH: BY PASS PLL
133     // .. .. .. START: ASSERT RESET
134     // .. .. .. PLL_RESET = 1
135     // .. .. .. ==> 0XF8000104[0:0] = 0x00000001U
136     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
137     // .. .. ..
138     EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000001U),
139     // .. .. .. FINISH: ASSERT RESET
140     // .. .. .. START: DEASSERT RESET
141     // .. .. .. PLL_RESET = 0
142     // .. .. .. ==> 0XF8000104[0:0] = 0x00000000U
143     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
144     // .. .. ..
145     EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000000U),
146     // .. .. .. FINISH: DEASSERT RESET
147     // .. .. .. START: CHECK PLL STATUS
148     // .. .. .. DDR_PLL_LOCK = 1
149     // .. .. .. ==> 0XF800010C[1:1] = 0x00000001U
150     // .. .. ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
151     // .. .. ..
152     EMIT_MASKPOLL(0XF800010C, 0x00000002U),
153     // .. .. .. FINISH: CHECK PLL STATUS
154     // .. .. .. START: REMOVE PLL BY PASS
155     // .. .. .. PLL_BYPASS_FORCE = 0
156     // .. .. .. ==> 0XF8000104[4:4] = 0x00000000U
157     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
158     // .. .. ..
159     EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000000U),
160     // .. .. .. FINISH: REMOVE PLL BY PASS
161     // .. .. .. DDR_3XCLKACT = 0x1
162     // .. .. .. ==> 0XF8000124[0:0] = 0x00000001U
163     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
164     // .. .. .. DDR_2XCLKACT = 0x1
165     // .. .. .. ==> 0XF8000124[1:1] = 0x00000001U
166     // .. .. ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
167     // .. .. .. DDR_3XCLK_DIVISOR = 0x2
168     // .. .. .. ==> 0XF8000124[25:20] = 0x00000002U
169     // .. .. ..     ==> MASK : 0x03F00000U    VAL : 0x00200000U
170     // .. .. .. DDR_2XCLK_DIVISOR = 0x3
171     // .. .. .. ==> 0XF8000124[31:26] = 0x00000003U
172     // .. .. ..     ==> MASK : 0xFC000000U    VAL : 0x0C000000U
173     // .. .. ..
174     EMIT_MASKWRITE(0XF8000124, 0xFFF00003U ,0x0C200003U),
175     // .. .. FINISH: DDR PLL INIT
176     // .. .. START: IO PLL INIT
177     // .. .. PLL_RES = 0xc
178     // .. .. ==> 0XF8000118[7:4] = 0x0000000CU
179     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x000000C0U
180     // .. .. PLL_CP = 0x2
181     // .. .. ==> 0XF8000118[11:8] = 0x00000002U
182     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000200U
183     // .. .. LOCK_CNT = 0x145
184     // .. .. ==> 0XF8000118[21:12] = 0x00000145U
185     // .. ..     ==> MASK : 0x003FF000U    VAL : 0x00145000U
186     // .. ..
187     EMIT_MASKWRITE(0XF8000118, 0x003FFFF0U ,0x001452C0U),
188     // .. .. .. START: UPDATE FB_DIV
189     // .. .. .. PLL_FDIV = 0x1e
190     // .. .. .. ==> 0XF8000108[18:12] = 0x0000001EU
191     // .. .. ..     ==> MASK : 0x0007F000U    VAL : 0x0001E000U
192     // .. .. ..
193     EMIT_MASKWRITE(0XF8000108, 0x0007F000U ,0x0001E000U),
194     // .. .. .. FINISH: UPDATE FB_DIV
195     // .. .. .. START: BY PASS PLL
196     // .. .. .. PLL_BYPASS_FORCE = 1
197     // .. .. .. ==> 0XF8000108[4:4] = 0x00000001U
198     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
199     // .. .. ..
200     EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000010U),
201     // .. .. .. FINISH: BY PASS PLL
202     // .. .. .. START: ASSERT RESET
203     // .. .. .. PLL_RESET = 1
204     // .. .. .. ==> 0XF8000108[0:0] = 0x00000001U
205     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
206     // .. .. ..
207     EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000001U),
208     // .. .. .. FINISH: ASSERT RESET
209     // .. .. .. START: DEASSERT RESET
210     // .. .. .. PLL_RESET = 0
211     // .. .. .. ==> 0XF8000108[0:0] = 0x00000000U
212     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
213     // .. .. ..
214     EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000000U),
215     // .. .. .. FINISH: DEASSERT RESET
216     // .. .. .. START: CHECK PLL STATUS
217     // .. .. .. IO_PLL_LOCK = 1
218     // .. .. .. ==> 0XF800010C[2:2] = 0x00000001U
219     // .. .. ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
220     // .. .. ..
221     EMIT_MASKPOLL(0XF800010C, 0x00000004U),
222     // .. .. .. FINISH: CHECK PLL STATUS
223     // .. .. .. START: REMOVE PLL BY PASS
224     // .. .. .. PLL_BYPASS_FORCE = 0
225     // .. .. .. ==> 0XF8000108[4:4] = 0x00000000U
226     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
227     // .. .. ..
228     EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000000U),
229     // .. .. .. FINISH: REMOVE PLL BY PASS
230     // .. .. FINISH: IO PLL INIT
231     // .. FINISH: PLL SLCR REGISTERS
232     // .. START: LOCK IT BACK
233     // .. LOCK_KEY = 0X767B
234     // .. ==> 0XF8000004[15:0] = 0x0000767BU
235     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000767BU
236     // ..
237     EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
238     // .. FINISH: LOCK IT BACK
239     // FINISH: top
240     //
241     EMIT_EXIT(),
242 
243     //
244 };
245 
246 unsigned long ps7_clock_init_data_3_0[] = {
247     // START: top
248     // .. START: SLCR SETTINGS
249     // .. UNLOCK_KEY = 0XDF0D
250     // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
251     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000DF0DU
252     // ..
253     EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
254     // .. FINISH: SLCR SETTINGS
255     // .. START: CLOCK CONTROL SLCR REGISTERS
256     // .. CLKACT = 0x1
257     // .. ==> 0XF8000128[0:0] = 0x00000001U
258     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
259     // .. DIVISOR0 = 0x23
260     // .. ==> 0XF8000128[13:8] = 0x00000023U
261     // ..     ==> MASK : 0x00003F00U    VAL : 0x00002300U
262     // .. DIVISOR1 = 0x3
263     // .. ==> 0XF8000128[25:20] = 0x00000003U
264     // ..     ==> MASK : 0x03F00000U    VAL : 0x00300000U
265     // ..
266     EMIT_MASKWRITE(0XF8000128, 0x03F03F01U ,0x00302301U),
267     // .. CLKACT = 0x1
268     // .. ==> 0XF8000138[0:0] = 0x00000001U
269     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
270     // .. SRCSEL = 0x0
271     // .. ==> 0XF8000138[4:4] = 0x00000000U
272     // ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
273     // ..
274     EMIT_MASKWRITE(0XF8000138, 0x00000011U ,0x00000001U),
275     // .. CLKACT = 0x1
276     // .. ==> 0XF8000140[0:0] = 0x00000001U
277     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
278     // .. SRCSEL = 0x0
279     // .. ==> 0XF8000140[6:4] = 0x00000000U
280     // ..     ==> MASK : 0x00000070U    VAL : 0x00000000U
281     // .. DIVISOR = 0x8
282     // .. ==> 0XF8000140[13:8] = 0x00000008U
283     // ..     ==> MASK : 0x00003F00U    VAL : 0x00000800U
284     // .. DIVISOR1 = 0x5
285     // .. ==> 0XF8000140[25:20] = 0x00000005U
286     // ..     ==> MASK : 0x03F00000U    VAL : 0x00500000U
287     // ..
288     EMIT_MASKWRITE(0XF8000140, 0x03F03F71U ,0x00500801U),
289     // .. CLKACT = 0x1
290     // .. ==> 0XF800014C[0:0] = 0x00000001U
291     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
292     // .. SRCSEL = 0x0
293     // .. ==> 0XF800014C[5:4] = 0x00000000U
294     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
295     // .. DIVISOR = 0x5
296     // .. ==> 0XF800014C[13:8] = 0x00000005U
297     // ..     ==> MASK : 0x00003F00U    VAL : 0x00000500U
298     // ..
299     EMIT_MASKWRITE(0XF800014C, 0x00003F31U ,0x00000501U),
300     // .. CLKACT0 = 0x1
301     // .. ==> 0XF8000150[0:0] = 0x00000001U
302     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
303     // .. CLKACT1 = 0x0
304     // .. ==> 0XF8000150[1:1] = 0x00000000U
305     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
306     // .. SRCSEL = 0x0
307     // .. ==> 0XF8000150[5:4] = 0x00000000U
308     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
309     // .. DIVISOR = 0x14
310     // .. ==> 0XF8000150[13:8] = 0x00000014U
311     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
312     // ..
313     EMIT_MASKWRITE(0XF8000150, 0x00003F33U ,0x00001401U),
314     // .. CLKACT0 = 0x0
315     // .. ==> 0XF8000154[0:0] = 0x00000000U
316     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
317     // .. CLKACT1 = 0x1
318     // .. ==> 0XF8000154[1:1] = 0x00000001U
319     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
320     // .. SRCSEL = 0x0
321     // .. ==> 0XF8000154[5:4] = 0x00000000U
322     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
323     // .. DIVISOR = 0x14
324     // .. ==> 0XF8000154[13:8] = 0x00000014U
325     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
326     // ..
327     EMIT_MASKWRITE(0XF8000154, 0x00003F33U ,0x00001402U),
328     // .. CLKACT0 = 0x1
329     // .. ==> 0XF800015C[0:0] = 0x00000001U
330     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
331     // .. CLKACT1 = 0x0
332     // .. ==> 0XF800015C[1:1] = 0x00000000U
333     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
334     // .. SRCSEL = 0x0
335     // .. ==> 0XF800015C[5:4] = 0x00000000U
336     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
337     // .. DIVISOR0 = 0xe
338     // .. ==> 0XF800015C[13:8] = 0x0000000EU
339     // ..     ==> MASK : 0x00003F00U    VAL : 0x00000E00U
340     // .. DIVISOR1 = 0x3
341     // .. ==> 0XF800015C[25:20] = 0x00000003U
342     // ..     ==> MASK : 0x03F00000U    VAL : 0x00300000U
343     // ..
344     EMIT_MASKWRITE(0XF800015C, 0x03F03F33U ,0x00300E01U),
345     // .. CAN0_MUX = 0x0
346     // .. ==> 0XF8000160[5:0] = 0x00000000U
347     // ..     ==> MASK : 0x0000003FU    VAL : 0x00000000U
348     // .. CAN0_REF_SEL = 0x0
349     // .. ==> 0XF8000160[6:6] = 0x00000000U
350     // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
351     // .. CAN1_MUX = 0x0
352     // .. ==> 0XF8000160[21:16] = 0x00000000U
353     // ..     ==> MASK : 0x003F0000U    VAL : 0x00000000U
354     // .. CAN1_REF_SEL = 0x0
355     // .. ==> 0XF8000160[22:22] = 0x00000000U
356     // ..     ==> MASK : 0x00400000U    VAL : 0x00000000U
357     // ..
358     EMIT_MASKWRITE(0XF8000160, 0x007F007FU ,0x00000000U),
359     // .. CLKACT = 0x1
360     // .. ==> 0XF8000168[0:0] = 0x00000001U
361     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
362     // .. SRCSEL = 0x0
363     // .. ==> 0XF8000168[5:4] = 0x00000000U
364     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
365     // .. DIVISOR = 0x5
366     // .. ==> 0XF8000168[13:8] = 0x00000005U
367     // ..     ==> MASK : 0x00003F00U    VAL : 0x00000500U
368     // ..
369     EMIT_MASKWRITE(0XF8000168, 0x00003F31U ,0x00000501U),
370     // .. SRCSEL = 0x0
371     // .. ==> 0XF8000170[5:4] = 0x00000000U
372     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
373     // .. DIVISOR0 = 0x14
374     // .. ==> 0XF8000170[13:8] = 0x00000014U
375     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
376     // .. DIVISOR1 = 0x1
377     // .. ==> 0XF8000170[25:20] = 0x00000001U
378     // ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U
379     // ..
380     EMIT_MASKWRITE(0XF8000170, 0x03F03F30U ,0x00101400U),
381     // .. SRCSEL = 0x0
382     // .. ==> 0XF8000180[5:4] = 0x00000000U
383     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
384     // .. DIVISOR0 = 0x14
385     // .. ==> 0XF8000180[13:8] = 0x00000014U
386     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
387     // .. DIVISOR1 = 0x1
388     // .. ==> 0XF8000180[25:20] = 0x00000001U
389     // ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U
390     // ..
391     EMIT_MASKWRITE(0XF8000180, 0x03F03F30U ,0x00101400U),
392     // .. SRCSEL = 0x0
393     // .. ==> 0XF8000190[5:4] = 0x00000000U
394     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
395     // .. DIVISOR0 = 0x14
396     // .. ==> 0XF8000190[13:8] = 0x00000014U
397     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
398     // .. DIVISOR1 = 0x1
399     // .. ==> 0XF8000190[25:20] = 0x00000001U
400     // ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U
401     // ..
402     EMIT_MASKWRITE(0XF8000190, 0x03F03F30U ,0x00101400U),
403     // .. SRCSEL = 0x0
404     // .. ==> 0XF80001A0[5:4] = 0x00000000U
405     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
406     // .. DIVISOR0 = 0x14
407     // .. ==> 0XF80001A0[13:8] = 0x00000014U
408     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
409     // .. DIVISOR1 = 0x1
410     // .. ==> 0XF80001A0[25:20] = 0x00000001U
411     // ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U
412     // ..
413     EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U ,0x00101400U),
414     // .. CLK_621_TRUE = 0x1
415     // .. ==> 0XF80001C4[0:0] = 0x00000001U
416     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
417     // ..
418     EMIT_MASKWRITE(0XF80001C4, 0x00000001U ,0x00000001U),
419     // .. DMA_CPU_2XCLKACT = 0x1
420     // .. ==> 0XF800012C[0:0] = 0x00000001U
421     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
422     // .. USB0_CPU_1XCLKACT = 0x1
423     // .. ==> 0XF800012C[2:2] = 0x00000001U
424     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
425     // .. USB1_CPU_1XCLKACT = 0x1
426     // .. ==> 0XF800012C[3:3] = 0x00000001U
427     // ..     ==> MASK : 0x00000008U    VAL : 0x00000008U
428     // .. GEM0_CPU_1XCLKACT = 0x1
429     // .. ==> 0XF800012C[6:6] = 0x00000001U
430     // ..     ==> MASK : 0x00000040U    VAL : 0x00000040U
431     // .. GEM1_CPU_1XCLKACT = 0x0
432     // .. ==> 0XF800012C[7:7] = 0x00000000U
433     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
434     // .. SDI0_CPU_1XCLKACT = 0x1
435     // .. ==> 0XF800012C[10:10] = 0x00000001U
436     // ..     ==> MASK : 0x00000400U    VAL : 0x00000400U
437     // .. SDI1_CPU_1XCLKACT = 0x0
438     // .. ==> 0XF800012C[11:11] = 0x00000000U
439     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
440     // .. SPI0_CPU_1XCLKACT = 0x0
441     // .. ==> 0XF800012C[14:14] = 0x00000000U
442     // ..     ==> MASK : 0x00004000U    VAL : 0x00000000U
443     // .. SPI1_CPU_1XCLKACT = 0x0
444     // .. ==> 0XF800012C[15:15] = 0x00000000U
445     // ..     ==> MASK : 0x00008000U    VAL : 0x00000000U
446     // .. CAN0_CPU_1XCLKACT = 0x1
447     // .. ==> 0XF800012C[16:16] = 0x00000001U
448     // ..     ==> MASK : 0x00010000U    VAL : 0x00010000U
449     // .. CAN1_CPU_1XCLKACT = 0x0
450     // .. ==> 0XF800012C[17:17] = 0x00000000U
451     // ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
452     // .. I2C0_CPU_1XCLKACT = 0x1
453     // .. ==> 0XF800012C[18:18] = 0x00000001U
454     // ..     ==> MASK : 0x00040000U    VAL : 0x00040000U
455     // .. I2C1_CPU_1XCLKACT = 0x1
456     // .. ==> 0XF800012C[19:19] = 0x00000001U
457     // ..     ==> MASK : 0x00080000U    VAL : 0x00080000U
458     // .. UART0_CPU_1XCLKACT = 0x0
459     // .. ==> 0XF800012C[20:20] = 0x00000000U
460     // ..     ==> MASK : 0x00100000U    VAL : 0x00000000U
461     // .. UART1_CPU_1XCLKACT = 0x1
462     // .. ==> 0XF800012C[21:21] = 0x00000001U
463     // ..     ==> MASK : 0x00200000U    VAL : 0x00200000U
464     // .. GPIO_CPU_1XCLKACT = 0x1
465     // .. ==> 0XF800012C[22:22] = 0x00000001U
466     // ..     ==> MASK : 0x00400000U    VAL : 0x00400000U
467     // .. LQSPI_CPU_1XCLKACT = 0x1
468     // .. ==> 0XF800012C[23:23] = 0x00000001U
469     // ..     ==> MASK : 0x00800000U    VAL : 0x00800000U
470     // .. SMC_CPU_1XCLKACT = 0x1
471     // .. ==> 0XF800012C[24:24] = 0x00000001U
472     // ..     ==> MASK : 0x01000000U    VAL : 0x01000000U
473     // ..
474     EMIT_MASKWRITE(0XF800012C, 0x01FFCCCDU ,0x01ED044DU),
475     // .. FINISH: CLOCK CONTROL SLCR REGISTERS
476     // .. START: THIS SHOULD BE BLANK
477     // .. FINISH: THIS SHOULD BE BLANK
478     // .. START: LOCK IT BACK
479     // .. LOCK_KEY = 0X767B
480     // .. ==> 0XF8000004[15:0] = 0x0000767BU
481     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000767BU
482     // ..
483     EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
484     // .. FINISH: LOCK IT BACK
485     // FINISH: top
486     //
487     EMIT_EXIT(),
488 
489     //
490 };
491 
492 unsigned long ps7_ddr_init_data_3_0[] = {
493     // START: top
494     // .. START: DDR INITIALIZATION
495     // .. .. START: LOCK DDR
496     // .. .. reg_ddrc_soft_rstb = 0
497     // .. .. ==> 0XF8006000[0:0] = 0x00000000U
498     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
499     // .. .. reg_ddrc_powerdown_en = 0x0
500     // .. .. ==> 0XF8006000[1:1] = 0x00000000U
501     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
502     // .. .. reg_ddrc_data_bus_width = 0x0
503     // .. .. ==> 0XF8006000[3:2] = 0x00000000U
504     // .. ..     ==> MASK : 0x0000000CU    VAL : 0x00000000U
505     // .. .. reg_ddrc_burst8_refresh = 0x0
506     // .. .. ==> 0XF8006000[6:4] = 0x00000000U
507     // .. ..     ==> MASK : 0x00000070U    VAL : 0x00000000U
508     // .. .. reg_ddrc_rdwr_idle_gap = 0x1
509     // .. .. ==> 0XF8006000[13:7] = 0x00000001U
510     // .. ..     ==> MASK : 0x00003F80U    VAL : 0x00000080U
511     // .. .. reg_ddrc_dis_rd_bypass = 0x0
512     // .. .. ==> 0XF8006000[14:14] = 0x00000000U
513     // .. ..     ==> MASK : 0x00004000U    VAL : 0x00000000U
514     // .. .. reg_ddrc_dis_act_bypass = 0x0
515     // .. .. ==> 0XF8006000[15:15] = 0x00000000U
516     // .. ..     ==> MASK : 0x00008000U    VAL : 0x00000000U
517     // .. .. reg_ddrc_dis_auto_refresh = 0x0
518     // .. .. ==> 0XF8006000[16:16] = 0x00000000U
519     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
520     // .. ..
521     EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000080U),
522     // .. .. FINISH: LOCK DDR
523     // .. .. reg_ddrc_t_rfc_nom_x32 = 0x81
524     // .. .. ==> 0XF8006004[11:0] = 0x00000081U
525     // .. ..     ==> MASK : 0x00000FFFU    VAL : 0x00000081U
526     // .. .. reserved_reg_ddrc_active_ranks = 0x1
527     // .. .. ==> 0XF8006004[13:12] = 0x00000001U
528     // .. ..     ==> MASK : 0x00003000U    VAL : 0x00001000U
529     // .. .. reg_ddrc_addrmap_cs_bit0 = 0x0
530     // .. .. ==> 0XF8006004[18:14] = 0x00000000U
531     // .. ..     ==> MASK : 0x0007C000U    VAL : 0x00000000U
532     // .. ..
533     EMIT_MASKWRITE(0XF8006004, 0x0007FFFFU ,0x00001081U),
534     // .. .. reg_ddrc_hpr_min_non_critical_x32 = 0xf
535     // .. .. ==> 0XF8006008[10:0] = 0x0000000FU
536     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x0000000FU
537     // .. .. reg_ddrc_hpr_max_starve_x32 = 0xf
538     // .. .. ==> 0XF8006008[21:11] = 0x0000000FU
539     // .. ..     ==> MASK : 0x003FF800U    VAL : 0x00007800U
540     // .. .. reg_ddrc_hpr_xact_run_length = 0xf
541     // .. .. ==> 0XF8006008[25:22] = 0x0000000FU
542     // .. ..     ==> MASK : 0x03C00000U    VAL : 0x03C00000U
543     // .. ..
544     EMIT_MASKWRITE(0XF8006008, 0x03FFFFFFU ,0x03C0780FU),
545     // .. .. reg_ddrc_lpr_min_non_critical_x32 = 0x1
546     // .. .. ==> 0XF800600C[10:0] = 0x00000001U
547     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x00000001U
548     // .. .. reg_ddrc_lpr_max_starve_x32 = 0x2
549     // .. .. ==> 0XF800600C[21:11] = 0x00000002U
550     // .. ..     ==> MASK : 0x003FF800U    VAL : 0x00001000U
551     // .. .. reg_ddrc_lpr_xact_run_length = 0x8
552     // .. .. ==> 0XF800600C[25:22] = 0x00000008U
553     // .. ..     ==> MASK : 0x03C00000U    VAL : 0x02000000U
554     // .. ..
555     EMIT_MASKWRITE(0XF800600C, 0x03FFFFFFU ,0x02001001U),
556     // .. .. reg_ddrc_w_min_non_critical_x32 = 0x1
557     // .. .. ==> 0XF8006010[10:0] = 0x00000001U
558     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x00000001U
559     // .. .. reg_ddrc_w_xact_run_length = 0x8
560     // .. .. ==> 0XF8006010[14:11] = 0x00000008U
561     // .. ..     ==> MASK : 0x00007800U    VAL : 0x00004000U
562     // .. .. reg_ddrc_w_max_starve_x32 = 0x2
563     // .. .. ==> 0XF8006010[25:15] = 0x00000002U
564     // .. ..     ==> MASK : 0x03FF8000U    VAL : 0x00010000U
565     // .. ..
566     EMIT_MASKWRITE(0XF8006010, 0x03FFFFFFU ,0x00014001U),
567     // .. .. reg_ddrc_t_rc = 0x1b
568     // .. .. ==> 0XF8006014[5:0] = 0x0000001BU
569     // .. ..     ==> MASK : 0x0000003FU    VAL : 0x0000001BU
570     // .. .. reg_ddrc_t_rfc_min = 0x56
571     // .. .. ==> 0XF8006014[13:6] = 0x00000056U
572     // .. ..     ==> MASK : 0x00003FC0U    VAL : 0x00001580U
573     // .. .. reg_ddrc_post_selfref_gap_x32 = 0x10
574     // .. .. ==> 0XF8006014[20:14] = 0x00000010U
575     // .. ..     ==> MASK : 0x001FC000U    VAL : 0x00040000U
576     // .. ..
577     EMIT_MASKWRITE(0XF8006014, 0x001FFFFFU ,0x0004159BU),
578     // .. .. reg_ddrc_wr2pre = 0x12
579     // .. .. ==> 0XF8006018[4:0] = 0x00000012U
580     // .. ..     ==> MASK : 0x0000001FU    VAL : 0x00000012U
581     // .. .. reg_ddrc_powerdown_to_x32 = 0x6
582     // .. .. ==> 0XF8006018[9:5] = 0x00000006U
583     // .. ..     ==> MASK : 0x000003E0U    VAL : 0x000000C0U
584     // .. .. reg_ddrc_t_faw = 0x10
585     // .. .. ==> 0XF8006018[15:10] = 0x00000010U
586     // .. ..     ==> MASK : 0x0000FC00U    VAL : 0x00004000U
587     // .. .. reg_ddrc_t_ras_max = 0x24
588     // .. .. ==> 0XF8006018[21:16] = 0x00000024U
589     // .. ..     ==> MASK : 0x003F0000U    VAL : 0x00240000U
590     // .. .. reg_ddrc_t_ras_min = 0x14
591     // .. .. ==> 0XF8006018[26:22] = 0x00000014U
592     // .. ..     ==> MASK : 0x07C00000U    VAL : 0x05000000U
593     // .. .. reg_ddrc_t_cke = 0x4
594     // .. .. ==> 0XF8006018[31:28] = 0x00000004U
595     // .. ..     ==> MASK : 0xF0000000U    VAL : 0x40000000U
596     // .. ..
597     EMIT_MASKWRITE(0XF8006018, 0xF7FFFFFFU ,0x452440D2U),
598     // .. .. reg_ddrc_write_latency = 0x5
599     // .. .. ==> 0XF800601C[4:0] = 0x00000005U
600     // .. ..     ==> MASK : 0x0000001FU    VAL : 0x00000005U
601     // .. .. reg_ddrc_rd2wr = 0x7
602     // .. .. ==> 0XF800601C[9:5] = 0x00000007U
603     // .. ..     ==> MASK : 0x000003E0U    VAL : 0x000000E0U
604     // .. .. reg_ddrc_wr2rd = 0xe
605     // .. .. ==> 0XF800601C[14:10] = 0x0000000EU
606     // .. ..     ==> MASK : 0x00007C00U    VAL : 0x00003800U
607     // .. .. reg_ddrc_t_xp = 0x4
608     // .. .. ==> 0XF800601C[19:15] = 0x00000004U
609     // .. ..     ==> MASK : 0x000F8000U    VAL : 0x00020000U
610     // .. .. reg_ddrc_pad_pd = 0x0
611     // .. .. ==> 0XF800601C[22:20] = 0x00000000U
612     // .. ..     ==> MASK : 0x00700000U    VAL : 0x00000000U
613     // .. .. reg_ddrc_rd2pre = 0x4
614     // .. .. ==> 0XF800601C[27:23] = 0x00000004U
615     // .. ..     ==> MASK : 0x0F800000U    VAL : 0x02000000U
616     // .. .. reg_ddrc_t_rcd = 0x7
617     // .. .. ==> 0XF800601C[31:28] = 0x00000007U
618     // .. ..     ==> MASK : 0xF0000000U    VAL : 0x70000000U
619     // .. ..
620     EMIT_MASKWRITE(0XF800601C, 0xFFFFFFFFU ,0x720238E5U),
621     // .. .. reg_ddrc_t_ccd = 0x4
622     // .. .. ==> 0XF8006020[4:2] = 0x00000004U
623     // .. ..     ==> MASK : 0x0000001CU    VAL : 0x00000010U
624     // .. .. reg_ddrc_t_rrd = 0x4
625     // .. .. ==> 0XF8006020[7:5] = 0x00000004U
626     // .. ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
627     // .. .. reg_ddrc_refresh_margin = 0x2
628     // .. .. ==> 0XF8006020[11:8] = 0x00000002U
629     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000200U
630     // .. .. reg_ddrc_t_rp = 0x7
631     // .. .. ==> 0XF8006020[15:12] = 0x00000007U
632     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00007000U
633     // .. .. reg_ddrc_refresh_to_x32 = 0x8
634     // .. .. ==> 0XF8006020[20:16] = 0x00000008U
635     // .. ..     ==> MASK : 0x001F0000U    VAL : 0x00080000U
636     // .. .. reg_ddrc_mobile = 0x0
637     // .. .. ==> 0XF8006020[22:22] = 0x00000000U
638     // .. ..     ==> MASK : 0x00400000U    VAL : 0x00000000U
639     // .. .. reg_ddrc_en_dfi_dram_clk_disable = 0x0
640     // .. .. ==> 0XF8006020[23:23] = 0x00000000U
641     // .. ..     ==> MASK : 0x00800000U    VAL : 0x00000000U
642     // .. .. reg_ddrc_read_latency = 0x7
643     // .. .. ==> 0XF8006020[28:24] = 0x00000007U
644     // .. ..     ==> MASK : 0x1F000000U    VAL : 0x07000000U
645     // .. .. reg_phy_mode_ddr1_ddr2 = 0x1
646     // .. .. ==> 0XF8006020[29:29] = 0x00000001U
647     // .. ..     ==> MASK : 0x20000000U    VAL : 0x20000000U
648     // .. .. reg_ddrc_dis_pad_pd = 0x0
649     // .. .. ==> 0XF8006020[30:30] = 0x00000000U
650     // .. ..     ==> MASK : 0x40000000U    VAL : 0x00000000U
651     // .. ..
652     EMIT_MASKWRITE(0XF8006020, 0x7FDFFFFCU ,0x27087290U),
653     // .. .. reg_ddrc_en_2t_timing_mode = 0x0
654     // .. .. ==> 0XF8006024[0:0] = 0x00000000U
655     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
656     // .. .. reg_ddrc_prefer_write = 0x0
657     // .. .. ==> 0XF8006024[1:1] = 0x00000000U
658     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
659     // .. .. reg_ddrc_mr_wr = 0x0
660     // .. .. ==> 0XF8006024[6:6] = 0x00000000U
661     // .. ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
662     // .. .. reg_ddrc_mr_addr = 0x0
663     // .. .. ==> 0XF8006024[8:7] = 0x00000000U
664     // .. ..     ==> MASK : 0x00000180U    VAL : 0x00000000U
665     // .. .. reg_ddrc_mr_data = 0x0
666     // .. .. ==> 0XF8006024[24:9] = 0x00000000U
667     // .. ..     ==> MASK : 0x01FFFE00U    VAL : 0x00000000U
668     // .. .. ddrc_reg_mr_wr_busy = 0x0
669     // .. .. ==> 0XF8006024[25:25] = 0x00000000U
670     // .. ..     ==> MASK : 0x02000000U    VAL : 0x00000000U
671     // .. .. reg_ddrc_mr_type = 0x0
672     // .. .. ==> 0XF8006024[26:26] = 0x00000000U
673     // .. ..     ==> MASK : 0x04000000U    VAL : 0x00000000U
674     // .. .. reg_ddrc_mr_rdata_valid = 0x0
675     // .. .. ==> 0XF8006024[27:27] = 0x00000000U
676     // .. ..     ==> MASK : 0x08000000U    VAL : 0x00000000U
677     // .. ..
678     EMIT_MASKWRITE(0XF8006024, 0x0FFFFFC3U ,0x00000000U),
679     // .. .. reg_ddrc_final_wait_x32 = 0x7
680     // .. .. ==> 0XF8006028[6:0] = 0x00000007U
681     // .. ..     ==> MASK : 0x0000007FU    VAL : 0x00000007U
682     // .. .. reg_ddrc_pre_ocd_x32 = 0x0
683     // .. .. ==> 0XF8006028[10:7] = 0x00000000U
684     // .. ..     ==> MASK : 0x00000780U    VAL : 0x00000000U
685     // .. .. reg_ddrc_t_mrd = 0x4
686     // .. .. ==> 0XF8006028[13:11] = 0x00000004U
687     // .. ..     ==> MASK : 0x00003800U    VAL : 0x00002000U
688     // .. ..
689     EMIT_MASKWRITE(0XF8006028, 0x00003FFFU ,0x00002007U),
690     // .. .. reg_ddrc_emr2 = 0x8
691     // .. .. ==> 0XF800602C[15:0] = 0x00000008U
692     // .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000008U
693     // .. .. reg_ddrc_emr3 = 0x0
694     // .. .. ==> 0XF800602C[31:16] = 0x00000000U
695     // .. ..     ==> MASK : 0xFFFF0000U    VAL : 0x00000000U
696     // .. ..
697     EMIT_MASKWRITE(0XF800602C, 0xFFFFFFFFU ,0x00000008U),
698     // .. .. reg_ddrc_mr = 0x930
699     // .. .. ==> 0XF8006030[15:0] = 0x00000930U
700     // .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000930U
701     // .. .. reg_ddrc_emr = 0x4
702     // .. .. ==> 0XF8006030[31:16] = 0x00000004U
703     // .. ..     ==> MASK : 0xFFFF0000U    VAL : 0x00040000U
704     // .. ..
705     EMIT_MASKWRITE(0XF8006030, 0xFFFFFFFFU ,0x00040930U),
706     // .. .. reg_ddrc_burst_rdwr = 0x4
707     // .. .. ==> 0XF8006034[3:0] = 0x00000004U
708     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000004U
709     // .. .. reg_ddrc_pre_cke_x1024 = 0x105
710     // .. .. ==> 0XF8006034[13:4] = 0x00000105U
711     // .. ..     ==> MASK : 0x00003FF0U    VAL : 0x00001050U
712     // .. .. reg_ddrc_post_cke_x1024 = 0x1
713     // .. .. ==> 0XF8006034[25:16] = 0x00000001U
714     // .. ..     ==> MASK : 0x03FF0000U    VAL : 0x00010000U
715     // .. .. reg_ddrc_burstchop = 0x0
716     // .. .. ==> 0XF8006034[28:28] = 0x00000000U
717     // .. ..     ==> MASK : 0x10000000U    VAL : 0x00000000U
718     // .. ..
719     EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU ,0x00011054U),
720     // .. .. reg_ddrc_force_low_pri_n = 0x0
721     // .. .. ==> 0XF8006038[0:0] = 0x00000000U
722     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
723     // .. .. reg_ddrc_dis_dq = 0x0
724     // .. .. ==> 0XF8006038[1:1] = 0x00000000U
725     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
726     // .. ..
727     EMIT_MASKWRITE(0XF8006038, 0x00000003U ,0x00000000U),
728     // .. .. reg_ddrc_addrmap_bank_b0 = 0x7
729     // .. .. ==> 0XF800603C[3:0] = 0x00000007U
730     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000007U
731     // .. .. reg_ddrc_addrmap_bank_b1 = 0x7
732     // .. .. ==> 0XF800603C[7:4] = 0x00000007U
733     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000070U
734     // .. .. reg_ddrc_addrmap_bank_b2 = 0x7
735     // .. .. ==> 0XF800603C[11:8] = 0x00000007U
736     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000700U
737     // .. .. reg_ddrc_addrmap_col_b5 = 0x0
738     // .. .. ==> 0XF800603C[15:12] = 0x00000000U
739     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00000000U
740     // .. .. reg_ddrc_addrmap_col_b6 = 0x0
741     // .. .. ==> 0XF800603C[19:16] = 0x00000000U
742     // .. ..     ==> MASK : 0x000F0000U    VAL : 0x00000000U
743     // .. ..
744     EMIT_MASKWRITE(0XF800603C, 0x000FFFFFU ,0x00000777U),
745     // .. .. reg_ddrc_addrmap_col_b2 = 0x0
746     // .. .. ==> 0XF8006040[3:0] = 0x00000000U
747     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000000U
748     // .. .. reg_ddrc_addrmap_col_b3 = 0x0
749     // .. .. ==> 0XF8006040[7:4] = 0x00000000U
750     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000000U
751     // .. .. reg_ddrc_addrmap_col_b4 = 0x0
752     // .. .. ==> 0XF8006040[11:8] = 0x00000000U
753     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000000U
754     // .. .. reg_ddrc_addrmap_col_b7 = 0x0
755     // .. .. ==> 0XF8006040[15:12] = 0x00000000U
756     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00000000U
757     // .. .. reg_ddrc_addrmap_col_b8 = 0x0
758     // .. .. ==> 0XF8006040[19:16] = 0x00000000U
759     // .. ..     ==> MASK : 0x000F0000U    VAL : 0x00000000U
760     // .. .. reg_ddrc_addrmap_col_b9 = 0xf
761     // .. .. ==> 0XF8006040[23:20] = 0x0000000FU
762     // .. ..     ==> MASK : 0x00F00000U    VAL : 0x00F00000U
763     // .. .. reg_ddrc_addrmap_col_b10 = 0xf
764     // .. .. ==> 0XF8006040[27:24] = 0x0000000FU
765     // .. ..     ==> MASK : 0x0F000000U    VAL : 0x0F000000U
766     // .. .. reg_ddrc_addrmap_col_b11 = 0xf
767     // .. .. ==> 0XF8006040[31:28] = 0x0000000FU
768     // .. ..     ==> MASK : 0xF0000000U    VAL : 0xF0000000U
769     // .. ..
770     EMIT_MASKWRITE(0XF8006040, 0xFFFFFFFFU ,0xFFF00000U),
771     // .. .. reg_ddrc_addrmap_row_b0 = 0x6
772     // .. .. ==> 0XF8006044[3:0] = 0x00000006U
773     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000006U
774     // .. .. reg_ddrc_addrmap_row_b1 = 0x6
775     // .. .. ==> 0XF8006044[7:4] = 0x00000006U
776     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000060U
777     // .. .. reg_ddrc_addrmap_row_b2_11 = 0x6
778     // .. .. ==> 0XF8006044[11:8] = 0x00000006U
779     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000600U
780     // .. .. reg_ddrc_addrmap_row_b12 = 0x6
781     // .. .. ==> 0XF8006044[15:12] = 0x00000006U
782     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00006000U
783     // .. .. reg_ddrc_addrmap_row_b13 = 0x6
784     // .. .. ==> 0XF8006044[19:16] = 0x00000006U
785     // .. ..     ==> MASK : 0x000F0000U    VAL : 0x00060000U
786     // .. .. reg_ddrc_addrmap_row_b14 = 0x6
787     // .. .. ==> 0XF8006044[23:20] = 0x00000006U
788     // .. ..     ==> MASK : 0x00F00000U    VAL : 0x00600000U
789     // .. .. reg_ddrc_addrmap_row_b15 = 0xf
790     // .. .. ==> 0XF8006044[27:24] = 0x0000000FU
791     // .. ..     ==> MASK : 0x0F000000U    VAL : 0x0F000000U
792     // .. ..
793     EMIT_MASKWRITE(0XF8006044, 0x0FFFFFFFU ,0x0F666666U),
794     // .. .. reg_phy_rd_local_odt = 0x0
795     // .. .. ==> 0XF8006048[13:12] = 0x00000000U
796     // .. ..     ==> MASK : 0x00003000U    VAL : 0x00000000U
797     // .. .. reg_phy_wr_local_odt = 0x3
798     // .. .. ==> 0XF8006048[15:14] = 0x00000003U
799     // .. ..     ==> MASK : 0x0000C000U    VAL : 0x0000C000U
800     // .. .. reg_phy_idle_local_odt = 0x3
801     // .. .. ==> 0XF8006048[17:16] = 0x00000003U
802     // .. ..     ==> MASK : 0x00030000U    VAL : 0x00030000U
803     // .. ..
804     EMIT_MASKWRITE(0XF8006048, 0x0003F000U ,0x0003C000U),
805     // .. .. reg_phy_rd_cmd_to_data = 0x0
806     // .. .. ==> 0XF8006050[3:0] = 0x00000000U
807     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000000U
808     // .. .. reg_phy_wr_cmd_to_data = 0x0
809     // .. .. ==> 0XF8006050[7:4] = 0x00000000U
810     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000000U
811     // .. .. reg_phy_rdc_we_to_re_delay = 0x8
812     // .. .. ==> 0XF8006050[11:8] = 0x00000008U
813     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000800U
814     // .. .. reg_phy_rdc_fifo_rst_disable = 0x0
815     // .. .. ==> 0XF8006050[15:15] = 0x00000000U
816     // .. ..     ==> MASK : 0x00008000U    VAL : 0x00000000U
817     // .. .. reg_phy_use_fixed_re = 0x1
818     // .. .. ==> 0XF8006050[16:16] = 0x00000001U
819     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00010000U
820     // .. .. reg_phy_rdc_fifo_rst_err_cnt_clr = 0x0
821     // .. .. ==> 0XF8006050[17:17] = 0x00000000U
822     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
823     // .. .. reg_phy_dis_phy_ctrl_rstn = 0x0
824     // .. .. ==> 0XF8006050[18:18] = 0x00000000U
825     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
826     // .. .. reg_phy_clk_stall_level = 0x0
827     // .. .. ==> 0XF8006050[19:19] = 0x00000000U
828     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00000000U
829     // .. .. reg_phy_gatelvl_num_of_dq0 = 0x7
830     // .. .. ==> 0XF8006050[27:24] = 0x00000007U
831     // .. ..     ==> MASK : 0x0F000000U    VAL : 0x07000000U
832     // .. .. reg_phy_wrlvl_num_of_dq0 = 0x7
833     // .. .. ==> 0XF8006050[31:28] = 0x00000007U
834     // .. ..     ==> MASK : 0xF0000000U    VAL : 0x70000000U
835     // .. ..
836     EMIT_MASKWRITE(0XF8006050, 0xFF0F8FFFU ,0x77010800U),
837     // .. .. reg_ddrc_dis_dll_calib = 0x0
838     // .. .. ==> 0XF8006058[16:16] = 0x00000000U
839     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
840     // .. ..
841     EMIT_MASKWRITE(0XF8006058, 0x00010000U ,0x00000000U),
842     // .. .. reg_ddrc_rd_odt_delay = 0x3
843     // .. .. ==> 0XF800605C[3:0] = 0x00000003U
844     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000003U
845     // .. .. reg_ddrc_wr_odt_delay = 0x0
846     // .. .. ==> 0XF800605C[7:4] = 0x00000000U
847     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000000U
848     // .. .. reg_ddrc_rd_odt_hold = 0x0
849     // .. .. ==> 0XF800605C[11:8] = 0x00000000U
850     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000000U
851     // .. .. reg_ddrc_wr_odt_hold = 0x5
852     // .. .. ==> 0XF800605C[15:12] = 0x00000005U
853     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00005000U
854     // .. ..
855     EMIT_MASKWRITE(0XF800605C, 0x0000FFFFU ,0x00005003U),
856     // .. .. reg_ddrc_pageclose = 0x0
857     // .. .. ==> 0XF8006060[0:0] = 0x00000000U
858     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
859     // .. .. reg_ddrc_lpr_num_entries = 0x1f
860     // .. .. ==> 0XF8006060[6:1] = 0x0000001FU
861     // .. ..     ==> MASK : 0x0000007EU    VAL : 0x0000003EU
862     // .. .. reg_ddrc_auto_pre_en = 0x0
863     // .. .. ==> 0XF8006060[7:7] = 0x00000000U
864     // .. ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
865     // .. .. reg_ddrc_refresh_update_level = 0x0
866     // .. .. ==> 0XF8006060[8:8] = 0x00000000U
867     // .. ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
868     // .. .. reg_ddrc_dis_wc = 0x0
869     // .. .. ==> 0XF8006060[9:9] = 0x00000000U
870     // .. ..     ==> MASK : 0x00000200U    VAL : 0x00000000U
871     // .. .. reg_ddrc_dis_collision_page_opt = 0x0
872     // .. .. ==> 0XF8006060[10:10] = 0x00000000U
873     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
874     // .. .. reg_ddrc_selfref_en = 0x0
875     // .. .. ==> 0XF8006060[12:12] = 0x00000000U
876     // .. ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
877     // .. ..
878     EMIT_MASKWRITE(0XF8006060, 0x000017FFU ,0x0000003EU),
879     // .. .. reg_ddrc_go2critical_hysteresis = 0x0
880     // .. .. ==> 0XF8006064[12:5] = 0x00000000U
881     // .. ..     ==> MASK : 0x00001FE0U    VAL : 0x00000000U
882     // .. .. reg_arb_go2critical_en = 0x1
883     // .. .. ==> 0XF8006064[17:17] = 0x00000001U
884     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00020000U
885     // .. ..
886     EMIT_MASKWRITE(0XF8006064, 0x00021FE0U ,0x00020000U),
887     // .. .. reg_ddrc_wrlvl_ww = 0x41
888     // .. .. ==> 0XF8006068[7:0] = 0x00000041U
889     // .. ..     ==> MASK : 0x000000FFU    VAL : 0x00000041U
890     // .. .. reg_ddrc_rdlvl_rr = 0x41
891     // .. .. ==> 0XF8006068[15:8] = 0x00000041U
892     // .. ..     ==> MASK : 0x0000FF00U    VAL : 0x00004100U
893     // .. .. reg_ddrc_dfi_t_wlmrd = 0x28
894     // .. .. ==> 0XF8006068[25:16] = 0x00000028U
895     // .. ..     ==> MASK : 0x03FF0000U    VAL : 0x00280000U
896     // .. ..
897     EMIT_MASKWRITE(0XF8006068, 0x03FFFFFFU ,0x00284141U),
898     // .. .. dfi_t_ctrlupd_interval_min_x1024 = 0x10
899     // .. .. ==> 0XF800606C[7:0] = 0x00000010U
900     // .. ..     ==> MASK : 0x000000FFU    VAL : 0x00000010U
901     // .. .. dfi_t_ctrlupd_interval_max_x1024 = 0x16
902     // .. .. ==> 0XF800606C[15:8] = 0x00000016U
903     // .. ..     ==> MASK : 0x0000FF00U    VAL : 0x00001600U
904     // .. ..
905     EMIT_MASKWRITE(0XF800606C, 0x0000FFFFU ,0x00001610U),
906     // .. .. reg_ddrc_dfi_t_ctrl_delay = 0x1
907     // .. .. ==> 0XF8006078[3:0] = 0x00000001U
908     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000001U
909     // .. .. reg_ddrc_dfi_t_dram_clk_disable = 0x1
910     // .. .. ==> 0XF8006078[7:4] = 0x00000001U
911     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000010U
912     // .. .. reg_ddrc_dfi_t_dram_clk_enable = 0x1
913     // .. .. ==> 0XF8006078[11:8] = 0x00000001U
914     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000100U
915     // .. .. reg_ddrc_t_cksre = 0x6
916     // .. .. ==> 0XF8006078[15:12] = 0x00000006U
917     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00006000U
918     // .. .. reg_ddrc_t_cksrx = 0x6
919     // .. .. ==> 0XF8006078[19:16] = 0x00000006U
920     // .. ..     ==> MASK : 0x000F0000U    VAL : 0x00060000U
921     // .. .. reg_ddrc_t_ckesr = 0x4
922     // .. .. ==> 0XF8006078[25:20] = 0x00000004U
923     // .. ..     ==> MASK : 0x03F00000U    VAL : 0x00400000U
924     // .. ..
925     EMIT_MASKWRITE(0XF8006078, 0x03FFFFFFU ,0x00466111U),
926     // .. .. reg_ddrc_t_ckpde = 0x2
927     // .. .. ==> 0XF800607C[3:0] = 0x00000002U
928     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000002U
929     // .. .. reg_ddrc_t_ckpdx = 0x2
930     // .. .. ==> 0XF800607C[7:4] = 0x00000002U
931     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000020U
932     // .. .. reg_ddrc_t_ckdpde = 0x2
933     // .. .. ==> 0XF800607C[11:8] = 0x00000002U
934     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000200U
935     // .. .. reg_ddrc_t_ckdpdx = 0x2
936     // .. .. ==> 0XF800607C[15:12] = 0x00000002U
937     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00002000U
938     // .. .. reg_ddrc_t_ckcsx = 0x3
939     // .. .. ==> 0XF800607C[19:16] = 0x00000003U
940     // .. ..     ==> MASK : 0x000F0000U    VAL : 0x00030000U
941     // .. ..
942     EMIT_MASKWRITE(0XF800607C, 0x000FFFFFU ,0x00032222U),
943     // .. .. reg_ddrc_dis_auto_zq = 0x0
944     // .. .. ==> 0XF80060A4[0:0] = 0x00000000U
945     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
946     // .. .. reg_ddrc_ddr3 = 0x1
947     // .. .. ==> 0XF80060A4[1:1] = 0x00000001U
948     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
949     // .. .. reg_ddrc_t_mod = 0x200
950     // .. .. ==> 0XF80060A4[11:2] = 0x00000200U
951     // .. ..     ==> MASK : 0x00000FFCU    VAL : 0x00000800U
952     // .. .. reg_ddrc_t_zq_long_nop = 0x200
953     // .. .. ==> 0XF80060A4[21:12] = 0x00000200U
954     // .. ..     ==> MASK : 0x003FF000U    VAL : 0x00200000U
955     // .. .. reg_ddrc_t_zq_short_nop = 0x40
956     // .. .. ==> 0XF80060A4[31:22] = 0x00000040U
957     // .. ..     ==> MASK : 0xFFC00000U    VAL : 0x10000000U
958     // .. ..
959     EMIT_MASKWRITE(0XF80060A4, 0xFFFFFFFFU ,0x10200802U),
960     // .. .. t_zq_short_interval_x1024 = 0xcb73
961     // .. .. ==> 0XF80060A8[19:0] = 0x0000CB73U
962     // .. ..     ==> MASK : 0x000FFFFFU    VAL : 0x0000CB73U
963     // .. .. dram_rstn_x1024 = 0x69
964     // .. .. ==> 0XF80060A8[27:20] = 0x00000069U
965     // .. ..     ==> MASK : 0x0FF00000U    VAL : 0x06900000U
966     // .. ..
967     EMIT_MASKWRITE(0XF80060A8, 0x0FFFFFFFU ,0x0690CB73U),
968     // .. .. deeppowerdown_en = 0x0
969     // .. .. ==> 0XF80060AC[0:0] = 0x00000000U
970     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
971     // .. .. deeppowerdown_to_x1024 = 0xff
972     // .. .. ==> 0XF80060AC[8:1] = 0x000000FFU
973     // .. ..     ==> MASK : 0x000001FEU    VAL : 0x000001FEU
974     // .. ..
975     EMIT_MASKWRITE(0XF80060AC, 0x000001FFU ,0x000001FEU),
976     // .. .. dfi_wrlvl_max_x1024 = 0xfff
977     // .. .. ==> 0XF80060B0[11:0] = 0x00000FFFU
978     // .. ..     ==> MASK : 0x00000FFFU    VAL : 0x00000FFFU
979     // .. .. dfi_rdlvl_max_x1024 = 0xfff
980     // .. .. ==> 0XF80060B0[23:12] = 0x00000FFFU
981     // .. ..     ==> MASK : 0x00FFF000U    VAL : 0x00FFF000U
982     // .. .. ddrc_reg_twrlvl_max_error = 0x0
983     // .. .. ==> 0XF80060B0[24:24] = 0x00000000U
984     // .. ..     ==> MASK : 0x01000000U    VAL : 0x00000000U
985     // .. .. ddrc_reg_trdlvl_max_error = 0x0
986     // .. .. ==> 0XF80060B0[25:25] = 0x00000000U
987     // .. ..     ==> MASK : 0x02000000U    VAL : 0x00000000U
988     // .. .. reg_ddrc_dfi_wr_level_en = 0x1
989     // .. .. ==> 0XF80060B0[26:26] = 0x00000001U
990     // .. ..     ==> MASK : 0x04000000U    VAL : 0x04000000U
991     // .. .. reg_ddrc_dfi_rd_dqs_gate_level = 0x1
992     // .. .. ==> 0XF80060B0[27:27] = 0x00000001U
993     // .. ..     ==> MASK : 0x08000000U    VAL : 0x08000000U
994     // .. .. reg_ddrc_dfi_rd_data_eye_train = 0x1
995     // .. .. ==> 0XF80060B0[28:28] = 0x00000001U
996     // .. ..     ==> MASK : 0x10000000U    VAL : 0x10000000U
997     // .. ..
998     EMIT_MASKWRITE(0XF80060B0, 0x1FFFFFFFU ,0x1CFFFFFFU),
999     // .. .. reg_ddrc_skip_ocd = 0x1
1000     // .. .. ==> 0XF80060B4[9:9] = 0x00000001U
1001     // .. ..     ==> MASK : 0x00000200U    VAL : 0x00000200U
1002     // .. ..
1003     EMIT_MASKWRITE(0XF80060B4, 0x00000200U ,0x00000200U),
1004     // .. .. reg_ddrc_dfi_t_rddata_en = 0x6
1005     // .. .. ==> 0XF80060B8[4:0] = 0x00000006U
1006     // .. ..     ==> MASK : 0x0000001FU    VAL : 0x00000006U
1007     // .. .. reg_ddrc_dfi_t_ctrlup_min = 0x3
1008     // .. .. ==> 0XF80060B8[14:5] = 0x00000003U
1009     // .. ..     ==> MASK : 0x00007FE0U    VAL : 0x00000060U
1010     // .. .. reg_ddrc_dfi_t_ctrlup_max = 0x40
1011     // .. .. ==> 0XF80060B8[24:15] = 0x00000040U
1012     // .. ..     ==> MASK : 0x01FF8000U    VAL : 0x00200000U
1013     // .. ..
1014     EMIT_MASKWRITE(0XF80060B8, 0x01FFFFFFU ,0x00200066U),
1015     // .. .. START: RESET ECC ERROR
1016     // .. .. Clear_Uncorrectable_DRAM_ECC_error = 1
1017     // .. .. ==> 0XF80060C4[0:0] = 0x00000001U
1018     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
1019     // .. .. Clear_Correctable_DRAM_ECC_error = 1
1020     // .. .. ==> 0XF80060C4[1:1] = 0x00000001U
1021     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
1022     // .. ..
1023     EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000003U),
1024     // .. .. FINISH: RESET ECC ERROR
1025     // .. .. Clear_Uncorrectable_DRAM_ECC_error = 0x0
1026     // .. .. ==> 0XF80060C4[0:0] = 0x00000000U
1027     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
1028     // .. .. Clear_Correctable_DRAM_ECC_error = 0x0
1029     // .. .. ==> 0XF80060C4[1:1] = 0x00000000U
1030     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
1031     // .. ..
1032     EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000000U),
1033     // .. .. CORR_ECC_LOG_VALID = 0x0
1034     // .. .. ==> 0XF80060C8[0:0] = 0x00000000U
1035     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
1036     // .. .. ECC_CORRECTED_BIT_NUM = 0x0
1037     // .. .. ==> 0XF80060C8[7:1] = 0x00000000U
1038     // .. ..     ==> MASK : 0x000000FEU    VAL : 0x00000000U
1039     // .. ..
1040     EMIT_MASKWRITE(0XF80060C8, 0x000000FFU ,0x00000000U),
1041     // .. .. UNCORR_ECC_LOG_VALID = 0x0
1042     // .. .. ==> 0XF80060DC[0:0] = 0x00000000U
1043     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
1044     // .. ..
1045     EMIT_MASKWRITE(0XF80060DC, 0x00000001U ,0x00000000U),
1046     // .. .. STAT_NUM_CORR_ERR = 0x0
1047     // .. .. ==> 0XF80060F0[15:8] = 0x00000000U
1048     // .. ..     ==> MASK : 0x0000FF00U    VAL : 0x00000000U
1049     // .. .. STAT_NUM_UNCORR_ERR = 0x0
1050     // .. .. ==> 0XF80060F0[7:0] = 0x00000000U
1051     // .. ..     ==> MASK : 0x000000FFU    VAL : 0x00000000U
1052     // .. ..
1053     EMIT_MASKWRITE(0XF80060F0, 0x0000FFFFU ,0x00000000U),
1054     // .. .. reg_ddrc_ecc_mode = 0x0
1055     // .. .. ==> 0XF80060F4[2:0] = 0x00000000U
1056     // .. ..     ==> MASK : 0x00000007U    VAL : 0x00000000U
1057     // .. .. reg_ddrc_dis_scrub = 0x1
1058     // .. .. ==> 0XF80060F4[3:3] = 0x00000001U
1059     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000008U
1060     // .. ..
1061     EMIT_MASKWRITE(0XF80060F4, 0x0000000FU ,0x00000008U),
1062     // .. .. reg_phy_dif_on = 0x0
1063     // .. .. ==> 0XF8006114[3:0] = 0x00000000U
1064     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000000U
1065     // .. .. reg_phy_dif_off = 0x0
1066     // .. .. ==> 0XF8006114[7:4] = 0x00000000U
1067     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000000U
1068     // .. ..
1069     EMIT_MASKWRITE(0XF8006114, 0x000000FFU ,0x00000000U),
1070     // .. .. reg_phy_data_slice_in_use = 0x1
1071     // .. .. ==> 0XF8006118[0:0] = 0x00000001U
1072     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
1073     // .. .. reg_phy_rdlvl_inc_mode = 0x0
1074     // .. .. ==> 0XF8006118[1:1] = 0x00000000U
1075     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
1076     // .. .. reg_phy_gatelvl_inc_mode = 0x0
1077     // .. .. ==> 0XF8006118[2:2] = 0x00000000U
1078     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
1079     // .. .. reg_phy_wrlvl_inc_mode = 0x0
1080     // .. .. ==> 0XF8006118[3:3] = 0x00000000U
1081     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
1082     // .. .. reg_phy_bist_shift_dq = 0x0
1083     // .. .. ==> 0XF8006118[14:6] = 0x00000000U
1084     // .. ..     ==> MASK : 0x00007FC0U    VAL : 0x00000000U
1085     // .. .. reg_phy_bist_err_clr = 0x0
1086     // .. .. ==> 0XF8006118[23:15] = 0x00000000U
1087     // .. ..     ==> MASK : 0x00FF8000U    VAL : 0x00000000U
1088     // .. .. reg_phy_dq_offset = 0x40
1089     // .. .. ==> 0XF8006118[30:24] = 0x00000040U
1090     // .. ..     ==> MASK : 0x7F000000U    VAL : 0x40000000U
1091     // .. ..
1092     EMIT_MASKWRITE(0XF8006118, 0x7FFFFFCFU ,0x40000001U),
1093     // .. .. reg_phy_data_slice_in_use = 0x1
1094     // .. .. ==> 0XF800611C[0:0] = 0x00000001U
1095     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
1096     // .. .. reg_phy_rdlvl_inc_mode = 0x0
1097     // .. .. ==> 0XF800611C[1:1] = 0x00000000U
1098     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
1099     // .. .. reg_phy_gatelvl_inc_mode = 0x0
1100     // .. .. ==> 0XF800611C[2:2] = 0x00000000U
1101     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
1102     // .. .. reg_phy_wrlvl_inc_mode = 0x0
1103     // .. .. ==> 0XF800611C[3:3] = 0x00000000U
1104     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
1105     // .. .. reg_phy_bist_shift_dq = 0x0
1106     // .. .. ==> 0XF800611C[14:6] = 0x00000000U
1107     // .. ..     ==> MASK : 0x00007FC0U    VAL : 0x00000000U
1108     // .. .. reg_phy_bist_err_clr = 0x0
1109     // .. .. ==> 0XF800611C[23:15] = 0x00000000U
1110     // .. ..     ==> MASK : 0x00FF8000U    VAL : 0x00000000U
1111     // .. .. reg_phy_dq_offset = 0x40
1112     // .. .. ==> 0XF800611C[30:24] = 0x00000040U
1113     // .. ..     ==> MASK : 0x7F000000U    VAL : 0x40000000U
1114     // .. ..
1115     EMIT_MASKWRITE(0XF800611C, 0x7FFFFFCFU ,0x40000001U),
1116     // .. .. reg_phy_data_slice_in_use = 0x1
1117     // .. .. ==> 0XF8006120[0:0] = 0x00000001U
1118     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
1119     // .. .. reg_phy_rdlvl_inc_mode = 0x0
1120     // .. .. ==> 0XF8006120[1:1] = 0x00000000U
1121     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
1122     // .. .. reg_phy_gatelvl_inc_mode = 0x0
1123     // .. .. ==> 0XF8006120[2:2] = 0x00000000U
1124     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
1125     // .. .. reg_phy_wrlvl_inc_mode = 0x0
1126     // .. .. ==> 0XF8006120[3:3] = 0x00000000U
1127     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
1128     // .. .. reg_phy_bist_shift_dq = 0x0
1129     // .. .. ==> 0XF8006120[14:6] = 0x00000000U
1130     // .. ..     ==> MASK : 0x00007FC0U    VAL : 0x00000000U
1131     // .. .. reg_phy_bist_err_clr = 0x0
1132     // .. .. ==> 0XF8006120[23:15] = 0x00000000U
1133     // .. ..     ==> MASK : 0x00FF8000U    VAL : 0x00000000U
1134     // .. .. reg_phy_dq_offset = 0x40
1135     // .. .. ==> 0XF8006120[30:24] = 0x00000040U
1136     // .. ..     ==> MASK : 0x7F000000U    VAL : 0x40000000U
1137     // .. ..
1138     EMIT_MASKWRITE(0XF8006120, 0x7FFFFFCFU ,0x40000001U),
1139     // .. .. reg_phy_data_slice_in_use = 0x1
1140     // .. .. ==> 0XF8006124[0:0] = 0x00000001U
1141     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
1142     // .. .. reg_phy_rdlvl_inc_mode = 0x0
1143     // .. .. ==> 0XF8006124[1:1] = 0x00000000U
1144     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
1145     // .. .. reg_phy_gatelvl_inc_mode = 0x0
1146     // .. .. ==> 0XF8006124[2:2] = 0x00000000U
1147     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
1148     // .. .. reg_phy_wrlvl_inc_mode = 0x0
1149     // .. .. ==> 0XF8006124[3:3] = 0x00000000U
1150     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
1151     // .. .. reg_phy_bist_shift_dq = 0x0
1152     // .. .. ==> 0XF8006124[14:6] = 0x00000000U
1153     // .. ..     ==> MASK : 0x00007FC0U    VAL : 0x00000000U
1154     // .. .. reg_phy_bist_err_clr = 0x0
1155     // .. .. ==> 0XF8006124[23:15] = 0x00000000U
1156     // .. ..     ==> MASK : 0x00FF8000U    VAL : 0x00000000U
1157     // .. .. reg_phy_dq_offset = 0x40
1158     // .. .. ==> 0XF8006124[30:24] = 0x00000040U
1159     // .. ..     ==> MASK : 0x7F000000U    VAL : 0x40000000U
1160     // .. ..
1161     EMIT_MASKWRITE(0XF8006124, 0x7FFFFFCFU ,0x40000001U),
1162     // .. .. reg_phy_wrlvl_init_ratio = 0x1d
1163     // .. .. ==> 0XF800612C[9:0] = 0x0000001DU
1164     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x0000001DU
1165     // .. .. reg_phy_gatelvl_init_ratio = 0xf2
1166     // .. .. ==> 0XF800612C[19:10] = 0x000000F2U
1167     // .. ..     ==> MASK : 0x000FFC00U    VAL : 0x0003C800U
1168     // .. ..
1169     EMIT_MASKWRITE(0XF800612C, 0x000FFFFFU ,0x0003C81DU),
1170     // .. .. reg_phy_wrlvl_init_ratio = 0x12
1171     // .. .. ==> 0XF8006130[9:0] = 0x00000012U
1172     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000012U
1173     // .. .. reg_phy_gatelvl_init_ratio = 0xd8
1174     // .. .. ==> 0XF8006130[19:10] = 0x000000D8U
1175     // .. ..     ==> MASK : 0x000FFC00U    VAL : 0x00036000U
1176     // .. ..
1177     EMIT_MASKWRITE(0XF8006130, 0x000FFFFFU ,0x00036012U),
1178     // .. .. reg_phy_wrlvl_init_ratio = 0xc
1179     // .. .. ==> 0XF8006134[9:0] = 0x0000000CU
1180     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x0000000CU
1181     // .. .. reg_phy_gatelvl_init_ratio = 0xde
1182     // .. .. ==> 0XF8006134[19:10] = 0x000000DEU
1183     // .. ..     ==> MASK : 0x000FFC00U    VAL : 0x00037800U
1184     // .. ..
1185     EMIT_MASKWRITE(0XF8006134, 0x000FFFFFU ,0x0003780CU),
1186     // .. .. reg_phy_wrlvl_init_ratio = 0x21
1187     // .. .. ==> 0XF8006138[9:0] = 0x00000021U
1188     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000021U
1189     // .. .. reg_phy_gatelvl_init_ratio = 0xee
1190     // .. .. ==> 0XF8006138[19:10] = 0x000000EEU
1191     // .. ..     ==> MASK : 0x000FFC00U    VAL : 0x0003B800U
1192     // .. ..
1193     EMIT_MASKWRITE(0XF8006138, 0x000FFFFFU ,0x0003B821U),
1194     // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1195     // .. .. ==> 0XF8006140[9:0] = 0x00000035U
1196     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000035U
1197     // .. .. reg_phy_rd_dqs_slave_force = 0x0
1198     // .. .. ==> 0XF8006140[10:10] = 0x00000000U
1199     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
1200     // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1201     // .. .. ==> 0XF8006140[19:11] = 0x00000000U
1202     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
1203     // .. ..
1204     EMIT_MASKWRITE(0XF8006140, 0x000FFFFFU ,0x00000035U),
1205     // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1206     // .. .. ==> 0XF8006144[9:0] = 0x00000035U
1207     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000035U
1208     // .. .. reg_phy_rd_dqs_slave_force = 0x0
1209     // .. .. ==> 0XF8006144[10:10] = 0x00000000U
1210     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
1211     // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1212     // .. .. ==> 0XF8006144[19:11] = 0x00000000U
1213     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
1214     // .. ..
1215     EMIT_MASKWRITE(0XF8006144, 0x000FFFFFU ,0x00000035U),
1216     // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1217     // .. .. ==> 0XF8006148[9:0] = 0x00000035U
1218     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000035U
1219     // .. .. reg_phy_rd_dqs_slave_force = 0x0
1220     // .. .. ==> 0XF8006148[10:10] = 0x00000000U
1221     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
1222     // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1223     // .. .. ==> 0XF8006148[19:11] = 0x00000000U
1224     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
1225     // .. ..
1226     EMIT_MASKWRITE(0XF8006148, 0x000FFFFFU ,0x00000035U),
1227     // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
1228     // .. .. ==> 0XF800614C[9:0] = 0x00000035U
1229     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000035U
1230     // .. .. reg_phy_rd_dqs_slave_force = 0x0
1231     // .. .. ==> 0XF800614C[10:10] = 0x00000000U
1232     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
1233     // .. .. reg_phy_rd_dqs_slave_delay = 0x0
1234     // .. .. ==> 0XF800614C[19:11] = 0x00000000U
1235     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
1236     // .. ..
1237     EMIT_MASKWRITE(0XF800614C, 0x000FFFFFU ,0x00000035U),
1238     // .. .. reg_phy_wr_dqs_slave_ratio = 0x9d
1239     // .. .. ==> 0XF8006154[9:0] = 0x0000009DU
1240     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x0000009DU
1241     // .. .. reg_phy_wr_dqs_slave_force = 0x0
1242     // .. .. ==> 0XF8006154[10:10] = 0x00000000U
1243     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
1244     // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1245     // .. .. ==> 0XF8006154[19:11] = 0x00000000U
1246     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
1247     // .. ..
1248     EMIT_MASKWRITE(0XF8006154, 0x000FFFFFU ,0x0000009DU),
1249     // .. .. reg_phy_wr_dqs_slave_ratio = 0x92
1250     // .. .. ==> 0XF8006158[9:0] = 0x00000092U
1251     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000092U
1252     // .. .. reg_phy_wr_dqs_slave_force = 0x0
1253     // .. .. ==> 0XF8006158[10:10] = 0x00000000U
1254     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
1255     // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1256     // .. .. ==> 0XF8006158[19:11] = 0x00000000U
1257     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
1258     // .. ..
1259     EMIT_MASKWRITE(0XF8006158, 0x000FFFFFU ,0x00000092U),
1260     // .. .. reg_phy_wr_dqs_slave_ratio = 0x8c
1261     // .. .. ==> 0XF800615C[9:0] = 0x0000008CU
1262     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x0000008CU
1263     // .. .. reg_phy_wr_dqs_slave_force = 0x0
1264     // .. .. ==> 0XF800615C[10:10] = 0x00000000U
1265     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
1266     // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1267     // .. .. ==> 0XF800615C[19:11] = 0x00000000U
1268     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
1269     // .. ..
1270     EMIT_MASKWRITE(0XF800615C, 0x000FFFFFU ,0x0000008CU),
1271     // .. .. reg_phy_wr_dqs_slave_ratio = 0xa1
1272     // .. .. ==> 0XF8006160[9:0] = 0x000000A1U
1273     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000000A1U
1274     // .. .. reg_phy_wr_dqs_slave_force = 0x0
1275     // .. .. ==> 0XF8006160[10:10] = 0x00000000U
1276     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
1277     // .. .. reg_phy_wr_dqs_slave_delay = 0x0
1278     // .. .. ==> 0XF8006160[19:11] = 0x00000000U
1279     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
1280     // .. ..
1281     EMIT_MASKWRITE(0XF8006160, 0x000FFFFFU ,0x000000A1U),
1282     // .. .. reg_phy_fifo_we_slave_ratio = 0x147
1283     // .. .. ==> 0XF8006168[10:0] = 0x00000147U
1284     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x00000147U
1285     // .. .. reg_phy_fifo_we_in_force = 0x0
1286     // .. .. ==> 0XF8006168[11:11] = 0x00000000U
1287     // .. ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
1288     // .. .. reg_phy_fifo_we_in_delay = 0x0
1289     // .. .. ==> 0XF8006168[20:12] = 0x00000000U
1290     // .. ..     ==> MASK : 0x001FF000U    VAL : 0x00000000U
1291     // .. ..
1292     EMIT_MASKWRITE(0XF8006168, 0x001FFFFFU ,0x00000147U),
1293     // .. .. reg_phy_fifo_we_slave_ratio = 0x12d
1294     // .. .. ==> 0XF800616C[10:0] = 0x0000012DU
1295     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x0000012DU
1296     // .. .. reg_phy_fifo_we_in_force = 0x0
1297     // .. .. ==> 0XF800616C[11:11] = 0x00000000U
1298     // .. ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
1299     // .. .. reg_phy_fifo_we_in_delay = 0x0
1300     // .. .. ==> 0XF800616C[20:12] = 0x00000000U
1301     // .. ..     ==> MASK : 0x001FF000U    VAL : 0x00000000U
1302     // .. ..
1303     EMIT_MASKWRITE(0XF800616C, 0x001FFFFFU ,0x0000012DU),
1304     // .. .. reg_phy_fifo_we_slave_ratio = 0x133
1305     // .. .. ==> 0XF8006170[10:0] = 0x00000133U
1306     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x00000133U
1307     // .. .. reg_phy_fifo_we_in_force = 0x0
1308     // .. .. ==> 0XF8006170[11:11] = 0x00000000U
1309     // .. ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
1310     // .. .. reg_phy_fifo_we_in_delay = 0x0
1311     // .. .. ==> 0XF8006170[20:12] = 0x00000000U
1312     // .. ..     ==> MASK : 0x001FF000U    VAL : 0x00000000U
1313     // .. ..
1314     EMIT_MASKWRITE(0XF8006170, 0x001FFFFFU ,0x00000133U),
1315     // .. .. reg_phy_fifo_we_slave_ratio = 0x143
1316     // .. .. ==> 0XF8006174[10:0] = 0x00000143U
1317     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x00000143U
1318     // .. .. reg_phy_fifo_we_in_force = 0x0
1319     // .. .. ==> 0XF8006174[11:11] = 0x00000000U
1320     // .. ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
1321     // .. .. reg_phy_fifo_we_in_delay = 0x0
1322     // .. .. ==> 0XF8006174[20:12] = 0x00000000U
1323     // .. ..     ==> MASK : 0x001FF000U    VAL : 0x00000000U
1324     // .. ..
1325     EMIT_MASKWRITE(0XF8006174, 0x001FFFFFU ,0x00000143U),
1326     // .. .. reg_phy_wr_data_slave_ratio = 0xdd
1327     // .. .. ==> 0XF800617C[9:0] = 0x000000DDU
1328     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000000DDU
1329     // .. .. reg_phy_wr_data_slave_force = 0x0
1330     // .. .. ==> 0XF800617C[10:10] = 0x00000000U
1331     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
1332     // .. .. reg_phy_wr_data_slave_delay = 0x0
1333     // .. .. ==> 0XF800617C[19:11] = 0x00000000U
1334     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
1335     // .. ..
1336     EMIT_MASKWRITE(0XF800617C, 0x000FFFFFU ,0x000000DDU),
1337     // .. .. reg_phy_wr_data_slave_ratio = 0xd2
1338     // .. .. ==> 0XF8006180[9:0] = 0x000000D2U
1339     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000000D2U
1340     // .. .. reg_phy_wr_data_slave_force = 0x0
1341     // .. .. ==> 0XF8006180[10:10] = 0x00000000U
1342     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
1343     // .. .. reg_phy_wr_data_slave_delay = 0x0
1344     // .. .. ==> 0XF8006180[19:11] = 0x00000000U
1345     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
1346     // .. ..
1347     EMIT_MASKWRITE(0XF8006180, 0x000FFFFFU ,0x000000D2U),
1348     // .. .. reg_phy_wr_data_slave_ratio = 0xcc
1349     // .. .. ==> 0XF8006184[9:0] = 0x000000CCU
1350     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000000CCU
1351     // .. .. reg_phy_wr_data_slave_force = 0x0
1352     // .. .. ==> 0XF8006184[10:10] = 0x00000000U
1353     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
1354     // .. .. reg_phy_wr_data_slave_delay = 0x0
1355     // .. .. ==> 0XF8006184[19:11] = 0x00000000U
1356     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
1357     // .. ..
1358     EMIT_MASKWRITE(0XF8006184, 0x000FFFFFU ,0x000000CCU),
1359     // .. .. reg_phy_wr_data_slave_ratio = 0xe1
1360     // .. .. ==> 0XF8006188[9:0] = 0x000000E1U
1361     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000000E1U
1362     // .. .. reg_phy_wr_data_slave_force = 0x0
1363     // .. .. ==> 0XF8006188[10:10] = 0x00000000U
1364     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
1365     // .. .. reg_phy_wr_data_slave_delay = 0x0
1366     // .. .. ==> 0XF8006188[19:11] = 0x00000000U
1367     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
1368     // .. ..
1369     EMIT_MASKWRITE(0XF8006188, 0x000FFFFFU ,0x000000E1U),
1370     // .. .. reg_phy_bl2 = 0x0
1371     // .. .. ==> 0XF8006190[1:1] = 0x00000000U
1372     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
1373     // .. .. reg_phy_at_spd_atpg = 0x0
1374     // .. .. ==> 0XF8006190[2:2] = 0x00000000U
1375     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
1376     // .. .. reg_phy_bist_enable = 0x0
1377     // .. .. ==> 0XF8006190[3:3] = 0x00000000U
1378     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
1379     // .. .. reg_phy_bist_force_err = 0x0
1380     // .. .. ==> 0XF8006190[4:4] = 0x00000000U
1381     // .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
1382     // .. .. reg_phy_bist_mode = 0x0
1383     // .. .. ==> 0XF8006190[6:5] = 0x00000000U
1384     // .. ..     ==> MASK : 0x00000060U    VAL : 0x00000000U
1385     // .. .. reg_phy_invert_clkout = 0x1
1386     // .. .. ==> 0XF8006190[7:7] = 0x00000001U
1387     // .. ..     ==> MASK : 0x00000080U    VAL : 0x00000080U
1388     // .. .. reg_phy_sel_logic = 0x0
1389     // .. .. ==> 0XF8006190[9:9] = 0x00000000U
1390     // .. ..     ==> MASK : 0x00000200U    VAL : 0x00000000U
1391     // .. .. reg_phy_ctrl_slave_ratio = 0x100
1392     // .. .. ==> 0XF8006190[19:10] = 0x00000100U
1393     // .. ..     ==> MASK : 0x000FFC00U    VAL : 0x00040000U
1394     // .. .. reg_phy_ctrl_slave_force = 0x0
1395     // .. .. ==> 0XF8006190[20:20] = 0x00000000U
1396     // .. ..     ==> MASK : 0x00100000U    VAL : 0x00000000U
1397     // .. .. reg_phy_ctrl_slave_delay = 0x0
1398     // .. .. ==> 0XF8006190[27:21] = 0x00000000U
1399     // .. ..     ==> MASK : 0x0FE00000U    VAL : 0x00000000U
1400     // .. .. reg_phy_lpddr = 0x0
1401     // .. .. ==> 0XF8006190[29:29] = 0x00000000U
1402     // .. ..     ==> MASK : 0x20000000U    VAL : 0x00000000U
1403     // .. .. reg_phy_cmd_latency = 0x0
1404     // .. .. ==> 0XF8006190[30:30] = 0x00000000U
1405     // .. ..     ==> MASK : 0x40000000U    VAL : 0x00000000U
1406     // .. ..
1407     EMIT_MASKWRITE(0XF8006190, 0x6FFFFEFEU ,0x00040080U),
1408     // .. .. reg_phy_wr_rl_delay = 0x2
1409     // .. .. ==> 0XF8006194[4:0] = 0x00000002U
1410     // .. ..     ==> MASK : 0x0000001FU    VAL : 0x00000002U
1411     // .. .. reg_phy_rd_rl_delay = 0x4
1412     // .. .. ==> 0XF8006194[9:5] = 0x00000004U
1413     // .. ..     ==> MASK : 0x000003E0U    VAL : 0x00000080U
1414     // .. .. reg_phy_dll_lock_diff = 0xf
1415     // .. .. ==> 0XF8006194[13:10] = 0x0000000FU
1416     // .. ..     ==> MASK : 0x00003C00U    VAL : 0x00003C00U
1417     // .. .. reg_phy_use_wr_level = 0x1
1418     // .. .. ==> 0XF8006194[14:14] = 0x00000001U
1419     // .. ..     ==> MASK : 0x00004000U    VAL : 0x00004000U
1420     // .. .. reg_phy_use_rd_dqs_gate_level = 0x1
1421     // .. .. ==> 0XF8006194[15:15] = 0x00000001U
1422     // .. ..     ==> MASK : 0x00008000U    VAL : 0x00008000U
1423     // .. .. reg_phy_use_rd_data_eye_level = 0x1
1424     // .. .. ==> 0XF8006194[16:16] = 0x00000001U
1425     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00010000U
1426     // .. .. reg_phy_dis_calib_rst = 0x0
1427     // .. .. ==> 0XF8006194[17:17] = 0x00000000U
1428     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
1429     // .. .. reg_phy_ctrl_slave_delay = 0x0
1430     // .. .. ==> 0XF8006194[19:18] = 0x00000000U
1431     // .. ..     ==> MASK : 0x000C0000U    VAL : 0x00000000U
1432     // .. ..
1433     EMIT_MASKWRITE(0XF8006194, 0x000FFFFFU ,0x0001FC82U),
1434     // .. .. reg_arb_page_addr_mask = 0x0
1435     // .. .. ==> 0XF8006204[31:0] = 0x00000000U
1436     // .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000000U
1437     // .. ..
1438     EMIT_MASKWRITE(0XF8006204, 0xFFFFFFFFU ,0x00000000U),
1439     // .. .. reg_arb_pri_wr_portn = 0x3ff
1440     // .. .. ==> 0XF8006208[9:0] = 0x000003FFU
1441     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
1442     // .. .. reg_arb_disable_aging_wr_portn = 0x0
1443     // .. .. ==> 0XF8006208[16:16] = 0x00000000U
1444     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
1445     // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1446     // .. .. ==> 0XF8006208[17:17] = 0x00000000U
1447     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
1448     // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1449     // .. .. ==> 0XF8006208[18:18] = 0x00000000U
1450     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
1451     // .. ..
1452     EMIT_MASKWRITE(0XF8006208, 0x000703FFU ,0x000003FFU),
1453     // .. .. reg_arb_pri_wr_portn = 0x3ff
1454     // .. .. ==> 0XF800620C[9:0] = 0x000003FFU
1455     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
1456     // .. .. reg_arb_disable_aging_wr_portn = 0x0
1457     // .. .. ==> 0XF800620C[16:16] = 0x00000000U
1458     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
1459     // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1460     // .. .. ==> 0XF800620C[17:17] = 0x00000000U
1461     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
1462     // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1463     // .. .. ==> 0XF800620C[18:18] = 0x00000000U
1464     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
1465     // .. ..
1466     EMIT_MASKWRITE(0XF800620C, 0x000703FFU ,0x000003FFU),
1467     // .. .. reg_arb_pri_wr_portn = 0x3ff
1468     // .. .. ==> 0XF8006210[9:0] = 0x000003FFU
1469     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
1470     // .. .. reg_arb_disable_aging_wr_portn = 0x0
1471     // .. .. ==> 0XF8006210[16:16] = 0x00000000U
1472     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
1473     // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1474     // .. .. ==> 0XF8006210[17:17] = 0x00000000U
1475     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
1476     // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1477     // .. .. ==> 0XF8006210[18:18] = 0x00000000U
1478     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
1479     // .. ..
1480     EMIT_MASKWRITE(0XF8006210, 0x000703FFU ,0x000003FFU),
1481     // .. .. reg_arb_pri_wr_portn = 0x3ff
1482     // .. .. ==> 0XF8006214[9:0] = 0x000003FFU
1483     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
1484     // .. .. reg_arb_disable_aging_wr_portn = 0x0
1485     // .. .. ==> 0XF8006214[16:16] = 0x00000000U
1486     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
1487     // .. .. reg_arb_disable_urgent_wr_portn = 0x0
1488     // .. .. ==> 0XF8006214[17:17] = 0x00000000U
1489     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
1490     // .. .. reg_arb_dis_page_match_wr_portn = 0x0
1491     // .. .. ==> 0XF8006214[18:18] = 0x00000000U
1492     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
1493     // .. ..
1494     EMIT_MASKWRITE(0XF8006214, 0x000703FFU ,0x000003FFU),
1495     // .. .. reg_arb_pri_rd_portn = 0x3ff
1496     // .. .. ==> 0XF8006218[9:0] = 0x000003FFU
1497     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
1498     // .. .. reg_arb_disable_aging_rd_portn = 0x0
1499     // .. .. ==> 0XF8006218[16:16] = 0x00000000U
1500     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
1501     // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1502     // .. .. ==> 0XF8006218[17:17] = 0x00000000U
1503     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
1504     // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1505     // .. .. ==> 0XF8006218[18:18] = 0x00000000U
1506     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
1507     // .. .. reg_arb_set_hpr_rd_portn = 0x0
1508     // .. .. ==> 0XF8006218[19:19] = 0x00000000U
1509     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00000000U
1510     // .. ..
1511     EMIT_MASKWRITE(0XF8006218, 0x000F03FFU ,0x000003FFU),
1512     // .. .. reg_arb_pri_rd_portn = 0x3ff
1513     // .. .. ==> 0XF800621C[9:0] = 0x000003FFU
1514     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
1515     // .. .. reg_arb_disable_aging_rd_portn = 0x0
1516     // .. .. ==> 0XF800621C[16:16] = 0x00000000U
1517     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
1518     // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1519     // .. .. ==> 0XF800621C[17:17] = 0x00000000U
1520     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
1521     // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1522     // .. .. ==> 0XF800621C[18:18] = 0x00000000U
1523     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
1524     // .. .. reg_arb_set_hpr_rd_portn = 0x0
1525     // .. .. ==> 0XF800621C[19:19] = 0x00000000U
1526     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00000000U
1527     // .. ..
1528     EMIT_MASKWRITE(0XF800621C, 0x000F03FFU ,0x000003FFU),
1529     // .. .. reg_arb_pri_rd_portn = 0x3ff
1530     // .. .. ==> 0XF8006220[9:0] = 0x000003FFU
1531     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
1532     // .. .. reg_arb_disable_aging_rd_portn = 0x0
1533     // .. .. ==> 0XF8006220[16:16] = 0x00000000U
1534     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
1535     // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1536     // .. .. ==> 0XF8006220[17:17] = 0x00000000U
1537     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
1538     // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1539     // .. .. ==> 0XF8006220[18:18] = 0x00000000U
1540     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
1541     // .. .. reg_arb_set_hpr_rd_portn = 0x0
1542     // .. .. ==> 0XF8006220[19:19] = 0x00000000U
1543     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00000000U
1544     // .. ..
1545     EMIT_MASKWRITE(0XF8006220, 0x000F03FFU ,0x000003FFU),
1546     // .. .. reg_arb_pri_rd_portn = 0x3ff
1547     // .. .. ==> 0XF8006224[9:0] = 0x000003FFU
1548     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
1549     // .. .. reg_arb_disable_aging_rd_portn = 0x0
1550     // .. .. ==> 0XF8006224[16:16] = 0x00000000U
1551     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
1552     // .. .. reg_arb_disable_urgent_rd_portn = 0x0
1553     // .. .. ==> 0XF8006224[17:17] = 0x00000000U
1554     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
1555     // .. .. reg_arb_dis_page_match_rd_portn = 0x0
1556     // .. .. ==> 0XF8006224[18:18] = 0x00000000U
1557     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
1558     // .. .. reg_arb_set_hpr_rd_portn = 0x0
1559     // .. .. ==> 0XF8006224[19:19] = 0x00000000U
1560     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00000000U
1561     // .. ..
1562     EMIT_MASKWRITE(0XF8006224, 0x000F03FFU ,0x000003FFU),
1563     // .. .. reg_ddrc_lpddr2 = 0x0
1564     // .. .. ==> 0XF80062A8[0:0] = 0x00000000U
1565     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
1566     // .. .. reg_ddrc_derate_enable = 0x0
1567     // .. .. ==> 0XF80062A8[2:2] = 0x00000000U
1568     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
1569     // .. .. reg_ddrc_mr4_margin = 0x0
1570     // .. .. ==> 0XF80062A8[11:4] = 0x00000000U
1571     // .. ..     ==> MASK : 0x00000FF0U    VAL : 0x00000000U
1572     // .. ..
1573     EMIT_MASKWRITE(0XF80062A8, 0x00000FF5U ,0x00000000U),
1574     // .. .. reg_ddrc_mr4_read_interval = 0x0
1575     // .. .. ==> 0XF80062AC[31:0] = 0x00000000U
1576     // .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000000U
1577     // .. ..
1578     EMIT_MASKWRITE(0XF80062AC, 0xFFFFFFFFU ,0x00000000U),
1579     // .. .. reg_ddrc_min_stable_clock_x1 = 0x5
1580     // .. .. ==> 0XF80062B0[3:0] = 0x00000005U
1581     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000005U
1582     // .. .. reg_ddrc_idle_after_reset_x32 = 0x12
1583     // .. .. ==> 0XF80062B0[11:4] = 0x00000012U
1584     // .. ..     ==> MASK : 0x00000FF0U    VAL : 0x00000120U
1585     // .. .. reg_ddrc_t_mrw = 0x5
1586     // .. .. ==> 0XF80062B0[21:12] = 0x00000005U
1587     // .. ..     ==> MASK : 0x003FF000U    VAL : 0x00005000U
1588     // .. ..
1589     EMIT_MASKWRITE(0XF80062B0, 0x003FFFFFU ,0x00005125U),
1590     // .. .. reg_ddrc_max_auto_init_x1024 = 0xa8
1591     // .. .. ==> 0XF80062B4[7:0] = 0x000000A8U
1592     // .. ..     ==> MASK : 0x000000FFU    VAL : 0x000000A8U
1593     // .. .. reg_ddrc_dev_zqinit_x32 = 0x12
1594     // .. .. ==> 0XF80062B4[17:8] = 0x00000012U
1595     // .. ..     ==> MASK : 0x0003FF00U    VAL : 0x00001200U
1596     // .. ..
1597     EMIT_MASKWRITE(0XF80062B4, 0x0003FFFFU ,0x000012A8U),
1598     // .. .. START: POLL ON DCI STATUS
1599     // .. .. DONE = 1
1600     // .. .. ==> 0XF8000B74[13:13] = 0x00000001U
1601     // .. ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
1602     // .. ..
1603     EMIT_MASKPOLL(0XF8000B74, 0x00002000U),
1604     // .. .. FINISH: POLL ON DCI STATUS
1605     // .. .. START: UNLOCK DDR
1606     // .. .. reg_ddrc_soft_rstb = 0x1
1607     // .. .. ==> 0XF8006000[0:0] = 0x00000001U
1608     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
1609     // .. .. reg_ddrc_powerdown_en = 0x0
1610     // .. .. ==> 0XF8006000[1:1] = 0x00000000U
1611     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
1612     // .. .. reg_ddrc_data_bus_width = 0x0
1613     // .. .. ==> 0XF8006000[3:2] = 0x00000000U
1614     // .. ..     ==> MASK : 0x0000000CU    VAL : 0x00000000U
1615     // .. .. reg_ddrc_burst8_refresh = 0x0
1616     // .. .. ==> 0XF8006000[6:4] = 0x00000000U
1617     // .. ..     ==> MASK : 0x00000070U    VAL : 0x00000000U
1618     // .. .. reg_ddrc_rdwr_idle_gap = 1
1619     // .. .. ==> 0XF8006000[13:7] = 0x00000001U
1620     // .. ..     ==> MASK : 0x00003F80U    VAL : 0x00000080U
1621     // .. .. reg_ddrc_dis_rd_bypass = 0x0
1622     // .. .. ==> 0XF8006000[14:14] = 0x00000000U
1623     // .. ..     ==> MASK : 0x00004000U    VAL : 0x00000000U
1624     // .. .. reg_ddrc_dis_act_bypass = 0x0
1625     // .. .. ==> 0XF8006000[15:15] = 0x00000000U
1626     // .. ..     ==> MASK : 0x00008000U    VAL : 0x00000000U
1627     // .. .. reg_ddrc_dis_auto_refresh = 0x0
1628     // .. .. ==> 0XF8006000[16:16] = 0x00000000U
1629     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
1630     // .. ..
1631     EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000081U),
1632     // .. .. FINISH: UNLOCK DDR
1633     // .. .. START: CHECK DDR STATUS
1634     // .. .. ddrc_reg_operating_mode = 1
1635     // .. .. ==> 0XF8006054[2:0] = 0x00000001U
1636     // .. ..     ==> MASK : 0x00000007U    VAL : 0x00000001U
1637     // .. ..
1638     EMIT_MASKPOLL(0XF8006054, 0x00000007U),
1639     // .. .. FINISH: CHECK DDR STATUS
1640     // .. FINISH: DDR INITIALIZATION
1641     // FINISH: top
1642     //
1643     EMIT_EXIT(),
1644 
1645     //
1646 };
1647 
1648 unsigned long ps7_mio_init_data_3_0[] = {
1649     // START: top
1650     // .. START: SLCR SETTINGS
1651     // .. UNLOCK_KEY = 0XDF0D
1652     // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
1653     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000DF0DU
1654     // ..
1655     EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
1656     // .. FINISH: SLCR SETTINGS
1657     // .. START: OCM REMAPPING
1658     // .. VREF_EN = 0x1
1659     // .. ==> 0XF8000B00[0:0] = 0x00000001U
1660     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
1661     // .. VREF_SEL = 0x0
1662     // .. ==> 0XF8000B00[6:4] = 0x00000000U
1663     // ..     ==> MASK : 0x00000070U    VAL : 0x00000000U
1664     // ..
1665     EMIT_MASKWRITE(0XF8000B00, 0x00000071U ,0x00000001U),
1666     // .. FINISH: OCM REMAPPING
1667     // .. START: DDRIOB SETTINGS
1668     // .. reserved_INP_POWER = 0x0
1669     // .. ==> 0XF8000B40[0:0] = 0x00000000U
1670     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
1671     // .. INP_TYPE = 0x0
1672     // .. ==> 0XF8000B40[2:1] = 0x00000000U
1673     // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
1674     // .. DCI_UPDATE_B = 0x0
1675     // .. ==> 0XF8000B40[3:3] = 0x00000000U
1676     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
1677     // .. TERM_EN = 0x0
1678     // .. ==> 0XF8000B40[4:4] = 0x00000000U
1679     // ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
1680     // .. DCI_TYPE = 0x0
1681     // .. ==> 0XF8000B40[6:5] = 0x00000000U
1682     // ..     ==> MASK : 0x00000060U    VAL : 0x00000000U
1683     // .. IBUF_DISABLE_MODE = 0x0
1684     // .. ==> 0XF8000B40[7:7] = 0x00000000U
1685     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
1686     // .. TERM_DISABLE_MODE = 0x0
1687     // .. ==> 0XF8000B40[8:8] = 0x00000000U
1688     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
1689     // .. OUTPUT_EN = 0x3
1690     // .. ==> 0XF8000B40[10:9] = 0x00000003U
1691     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
1692     // .. PULLUP_EN = 0x0
1693     // .. ==> 0XF8000B40[11:11] = 0x00000000U
1694     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
1695     // ..
1696     EMIT_MASKWRITE(0XF8000B40, 0x00000FFFU ,0x00000600U),
1697     // .. reserved_INP_POWER = 0x0
1698     // .. ==> 0XF8000B44[0:0] = 0x00000000U
1699     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
1700     // .. INP_TYPE = 0x0
1701     // .. ==> 0XF8000B44[2:1] = 0x00000000U
1702     // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
1703     // .. DCI_UPDATE_B = 0x0
1704     // .. ==> 0XF8000B44[3:3] = 0x00000000U
1705     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
1706     // .. TERM_EN = 0x0
1707     // .. ==> 0XF8000B44[4:4] = 0x00000000U
1708     // ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
1709     // .. DCI_TYPE = 0x0
1710     // .. ==> 0XF8000B44[6:5] = 0x00000000U
1711     // ..     ==> MASK : 0x00000060U    VAL : 0x00000000U
1712     // .. IBUF_DISABLE_MODE = 0x0
1713     // .. ==> 0XF8000B44[7:7] = 0x00000000U
1714     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
1715     // .. TERM_DISABLE_MODE = 0x0
1716     // .. ==> 0XF8000B44[8:8] = 0x00000000U
1717     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
1718     // .. OUTPUT_EN = 0x3
1719     // .. ==> 0XF8000B44[10:9] = 0x00000003U
1720     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
1721     // .. PULLUP_EN = 0x0
1722     // .. ==> 0XF8000B44[11:11] = 0x00000000U
1723     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
1724     // ..
1725     EMIT_MASKWRITE(0XF8000B44, 0x00000FFFU ,0x00000600U),
1726     // .. reserved_INP_POWER = 0x0
1727     // .. ==> 0XF8000B48[0:0] = 0x00000000U
1728     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
1729     // .. INP_TYPE = 0x1
1730     // .. ==> 0XF8000B48[2:1] = 0x00000001U
1731     // ..     ==> MASK : 0x00000006U    VAL : 0x00000002U
1732     // .. DCI_UPDATE_B = 0x0
1733     // .. ==> 0XF8000B48[3:3] = 0x00000000U
1734     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
1735     // .. TERM_EN = 0x1
1736     // .. ==> 0XF8000B48[4:4] = 0x00000001U
1737     // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
1738     // .. DCI_TYPE = 0x3
1739     // .. ==> 0XF8000B48[6:5] = 0x00000003U
1740     // ..     ==> MASK : 0x00000060U    VAL : 0x00000060U
1741     // .. IBUF_DISABLE_MODE = 0
1742     // .. ==> 0XF8000B48[7:7] = 0x00000000U
1743     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
1744     // .. TERM_DISABLE_MODE = 0
1745     // .. ==> 0XF8000B48[8:8] = 0x00000000U
1746     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
1747     // .. OUTPUT_EN = 0x3
1748     // .. ==> 0XF8000B48[10:9] = 0x00000003U
1749     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
1750     // .. PULLUP_EN = 0x0
1751     // .. ==> 0XF8000B48[11:11] = 0x00000000U
1752     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
1753     // ..
1754     EMIT_MASKWRITE(0XF8000B48, 0x00000FFFU ,0x00000672U),
1755     // .. reserved_INP_POWER = 0x0
1756     // .. ==> 0XF8000B4C[0:0] = 0x00000000U
1757     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
1758     // .. INP_TYPE = 0x1
1759     // .. ==> 0XF8000B4C[2:1] = 0x00000001U
1760     // ..     ==> MASK : 0x00000006U    VAL : 0x00000002U
1761     // .. DCI_UPDATE_B = 0x0
1762     // .. ==> 0XF8000B4C[3:3] = 0x00000000U
1763     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
1764     // .. TERM_EN = 0x1
1765     // .. ==> 0XF8000B4C[4:4] = 0x00000001U
1766     // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
1767     // .. DCI_TYPE = 0x3
1768     // .. ==> 0XF8000B4C[6:5] = 0x00000003U
1769     // ..     ==> MASK : 0x00000060U    VAL : 0x00000060U
1770     // .. IBUF_DISABLE_MODE = 0
1771     // .. ==> 0XF8000B4C[7:7] = 0x00000000U
1772     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
1773     // .. TERM_DISABLE_MODE = 0
1774     // .. ==> 0XF8000B4C[8:8] = 0x00000000U
1775     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
1776     // .. OUTPUT_EN = 0x3
1777     // .. ==> 0XF8000B4C[10:9] = 0x00000003U
1778     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
1779     // .. PULLUP_EN = 0x0
1780     // .. ==> 0XF8000B4C[11:11] = 0x00000000U
1781     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
1782     // ..
1783     EMIT_MASKWRITE(0XF8000B4C, 0x00000FFFU ,0x00000672U),
1784     // .. reserved_INP_POWER = 0x0
1785     // .. ==> 0XF8000B50[0:0] = 0x00000000U
1786     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
1787     // .. INP_TYPE = 0x2
1788     // .. ==> 0XF8000B50[2:1] = 0x00000002U
1789     // ..     ==> MASK : 0x00000006U    VAL : 0x00000004U
1790     // .. DCI_UPDATE_B = 0x0
1791     // .. ==> 0XF8000B50[3:3] = 0x00000000U
1792     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
1793     // .. TERM_EN = 0x1
1794     // .. ==> 0XF8000B50[4:4] = 0x00000001U
1795     // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
1796     // .. DCI_TYPE = 0x3
1797     // .. ==> 0XF8000B50[6:5] = 0x00000003U
1798     // ..     ==> MASK : 0x00000060U    VAL : 0x00000060U
1799     // .. IBUF_DISABLE_MODE = 0
1800     // .. ==> 0XF8000B50[7:7] = 0x00000000U
1801     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
1802     // .. TERM_DISABLE_MODE = 0
1803     // .. ==> 0XF8000B50[8:8] = 0x00000000U
1804     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
1805     // .. OUTPUT_EN = 0x3
1806     // .. ==> 0XF8000B50[10:9] = 0x00000003U
1807     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
1808     // .. PULLUP_EN = 0x0
1809     // .. ==> 0XF8000B50[11:11] = 0x00000000U
1810     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
1811     // ..
1812     EMIT_MASKWRITE(0XF8000B50, 0x00000FFFU ,0x00000674U),
1813     // .. reserved_INP_POWER = 0x0
1814     // .. ==> 0XF8000B54[0:0] = 0x00000000U
1815     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
1816     // .. INP_TYPE = 0x2
1817     // .. ==> 0XF8000B54[2:1] = 0x00000002U
1818     // ..     ==> MASK : 0x00000006U    VAL : 0x00000004U
1819     // .. DCI_UPDATE_B = 0x0
1820     // .. ==> 0XF8000B54[3:3] = 0x00000000U
1821     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
1822     // .. TERM_EN = 0x1
1823     // .. ==> 0XF8000B54[4:4] = 0x00000001U
1824     // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
1825     // .. DCI_TYPE = 0x3
1826     // .. ==> 0XF8000B54[6:5] = 0x00000003U
1827     // ..     ==> MASK : 0x00000060U    VAL : 0x00000060U
1828     // .. IBUF_DISABLE_MODE = 0
1829     // .. ==> 0XF8000B54[7:7] = 0x00000000U
1830     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
1831     // .. TERM_DISABLE_MODE = 0
1832     // .. ==> 0XF8000B54[8:8] = 0x00000000U
1833     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
1834     // .. OUTPUT_EN = 0x3
1835     // .. ==> 0XF8000B54[10:9] = 0x00000003U
1836     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
1837     // .. PULLUP_EN = 0x0
1838     // .. ==> 0XF8000B54[11:11] = 0x00000000U
1839     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
1840     // ..
1841     EMIT_MASKWRITE(0XF8000B54, 0x00000FFFU ,0x00000674U),
1842     // .. reserved_INP_POWER = 0x0
1843     // .. ==> 0XF8000B58[0:0] = 0x00000000U
1844     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
1845     // .. INP_TYPE = 0x0
1846     // .. ==> 0XF8000B58[2:1] = 0x00000000U
1847     // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
1848     // .. DCI_UPDATE_B = 0x0
1849     // .. ==> 0XF8000B58[3:3] = 0x00000000U
1850     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
1851     // .. TERM_EN = 0x0
1852     // .. ==> 0XF8000B58[4:4] = 0x00000000U
1853     // ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
1854     // .. DCI_TYPE = 0x0
1855     // .. ==> 0XF8000B58[6:5] = 0x00000000U
1856     // ..     ==> MASK : 0x00000060U    VAL : 0x00000000U
1857     // .. IBUF_DISABLE_MODE = 0x0
1858     // .. ==> 0XF8000B58[7:7] = 0x00000000U
1859     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
1860     // .. TERM_DISABLE_MODE = 0x0
1861     // .. ==> 0XF8000B58[8:8] = 0x00000000U
1862     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
1863     // .. OUTPUT_EN = 0x3
1864     // .. ==> 0XF8000B58[10:9] = 0x00000003U
1865     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
1866     // .. PULLUP_EN = 0x0
1867     // .. ==> 0XF8000B58[11:11] = 0x00000000U
1868     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
1869     // ..
1870     EMIT_MASKWRITE(0XF8000B58, 0x00000FFFU ,0x00000600U),
1871     // .. reserved_DRIVE_P = 0x1c
1872     // .. ==> 0XF8000B5C[6:0] = 0x0000001CU
1873     // ..     ==> MASK : 0x0000007FU    VAL : 0x0000001CU
1874     // .. reserved_DRIVE_N = 0xc
1875     // .. ==> 0XF8000B5C[13:7] = 0x0000000CU
1876     // ..     ==> MASK : 0x00003F80U    VAL : 0x00000600U
1877     // .. reserved_SLEW_P = 0x3
1878     // .. ==> 0XF8000B5C[18:14] = 0x00000003U
1879     // ..     ==> MASK : 0x0007C000U    VAL : 0x0000C000U
1880     // .. reserved_SLEW_N = 0x3
1881     // .. ==> 0XF8000B5C[23:19] = 0x00000003U
1882     // ..     ==> MASK : 0x00F80000U    VAL : 0x00180000U
1883     // .. reserved_GTL = 0x0
1884     // .. ==> 0XF8000B5C[26:24] = 0x00000000U
1885     // ..     ==> MASK : 0x07000000U    VAL : 0x00000000U
1886     // .. reserved_RTERM = 0x0
1887     // .. ==> 0XF8000B5C[31:27] = 0x00000000U
1888     // ..     ==> MASK : 0xF8000000U    VAL : 0x00000000U
1889     // ..
1890     EMIT_MASKWRITE(0XF8000B5C, 0xFFFFFFFFU ,0x0018C61CU),
1891     // .. reserved_DRIVE_P = 0x1c
1892     // .. ==> 0XF8000B60[6:0] = 0x0000001CU
1893     // ..     ==> MASK : 0x0000007FU    VAL : 0x0000001CU
1894     // .. reserved_DRIVE_N = 0xc
1895     // .. ==> 0XF8000B60[13:7] = 0x0000000CU
1896     // ..     ==> MASK : 0x00003F80U    VAL : 0x00000600U
1897     // .. reserved_SLEW_P = 0x6
1898     // .. ==> 0XF8000B60[18:14] = 0x00000006U
1899     // ..     ==> MASK : 0x0007C000U    VAL : 0x00018000U
1900     // .. reserved_SLEW_N = 0x1f
1901     // .. ==> 0XF8000B60[23:19] = 0x0000001FU
1902     // ..     ==> MASK : 0x00F80000U    VAL : 0x00F80000U
1903     // .. reserved_GTL = 0x0
1904     // .. ==> 0XF8000B60[26:24] = 0x00000000U
1905     // ..     ==> MASK : 0x07000000U    VAL : 0x00000000U
1906     // .. reserved_RTERM = 0x0
1907     // .. ==> 0XF8000B60[31:27] = 0x00000000U
1908     // ..     ==> MASK : 0xF8000000U    VAL : 0x00000000U
1909     // ..
1910     EMIT_MASKWRITE(0XF8000B60, 0xFFFFFFFFU ,0x00F9861CU),
1911     // .. reserved_DRIVE_P = 0x1c
1912     // .. ==> 0XF8000B64[6:0] = 0x0000001CU
1913     // ..     ==> MASK : 0x0000007FU    VAL : 0x0000001CU
1914     // .. reserved_DRIVE_N = 0xc
1915     // .. ==> 0XF8000B64[13:7] = 0x0000000CU
1916     // ..     ==> MASK : 0x00003F80U    VAL : 0x00000600U
1917     // .. reserved_SLEW_P = 0x6
1918     // .. ==> 0XF8000B64[18:14] = 0x00000006U
1919     // ..     ==> MASK : 0x0007C000U    VAL : 0x00018000U
1920     // .. reserved_SLEW_N = 0x1f
1921     // .. ==> 0XF8000B64[23:19] = 0x0000001FU
1922     // ..     ==> MASK : 0x00F80000U    VAL : 0x00F80000U
1923     // .. reserved_GTL = 0x0
1924     // .. ==> 0XF8000B64[26:24] = 0x00000000U
1925     // ..     ==> MASK : 0x07000000U    VAL : 0x00000000U
1926     // .. reserved_RTERM = 0x0
1927     // .. ==> 0XF8000B64[31:27] = 0x00000000U
1928     // ..     ==> MASK : 0xF8000000U    VAL : 0x00000000U
1929     // ..
1930     EMIT_MASKWRITE(0XF8000B64, 0xFFFFFFFFU ,0x00F9861CU),
1931     // .. reserved_DRIVE_P = 0x1c
1932     // .. ==> 0XF8000B68[6:0] = 0x0000001CU
1933     // ..     ==> MASK : 0x0000007FU    VAL : 0x0000001CU
1934     // .. reserved_DRIVE_N = 0xc
1935     // .. ==> 0XF8000B68[13:7] = 0x0000000CU
1936     // ..     ==> MASK : 0x00003F80U    VAL : 0x00000600U
1937     // .. reserved_SLEW_P = 0x6
1938     // .. ==> 0XF8000B68[18:14] = 0x00000006U
1939     // ..     ==> MASK : 0x0007C000U    VAL : 0x00018000U
1940     // .. reserved_SLEW_N = 0x1f
1941     // .. ==> 0XF8000B68[23:19] = 0x0000001FU
1942     // ..     ==> MASK : 0x00F80000U    VAL : 0x00F80000U
1943     // .. reserved_GTL = 0x0
1944     // .. ==> 0XF8000B68[26:24] = 0x00000000U
1945     // ..     ==> MASK : 0x07000000U    VAL : 0x00000000U
1946     // .. reserved_RTERM = 0x0
1947     // .. ==> 0XF8000B68[31:27] = 0x00000000U
1948     // ..     ==> MASK : 0xF8000000U    VAL : 0x00000000U
1949     // ..
1950     EMIT_MASKWRITE(0XF8000B68, 0xFFFFFFFFU ,0x00F9861CU),
1951     // .. VREF_INT_EN = 0x1
1952     // .. ==> 0XF8000B6C[0:0] = 0x00000001U
1953     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
1954     // .. VREF_SEL = 0x4
1955     // .. ==> 0XF8000B6C[4:1] = 0x00000004U
1956     // ..     ==> MASK : 0x0000001EU    VAL : 0x00000008U
1957     // .. VREF_EXT_EN = 0x0
1958     // .. ==> 0XF8000B6C[6:5] = 0x00000000U
1959     // ..     ==> MASK : 0x00000060U    VAL : 0x00000000U
1960     // .. reserved_VREF_PULLUP_EN = 0x0
1961     // .. ==> 0XF8000B6C[8:7] = 0x00000000U
1962     // ..     ==> MASK : 0x00000180U    VAL : 0x00000000U
1963     // .. REFIO_EN = 0x1
1964     // .. ==> 0XF8000B6C[9:9] = 0x00000001U
1965     // ..     ==> MASK : 0x00000200U    VAL : 0x00000200U
1966     // .. reserved_REFIO_TEST = 0x3
1967     // .. ==> 0XF8000B6C[11:10] = 0x00000003U
1968     // ..     ==> MASK : 0x00000C00U    VAL : 0x00000C00U
1969     // .. reserved_REFIO_PULLUP_EN = 0x0
1970     // .. ==> 0XF8000B6C[12:12] = 0x00000000U
1971     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
1972     // .. reserved_DRST_B_PULLUP_EN = 0x0
1973     // .. ==> 0XF8000B6C[13:13] = 0x00000000U
1974     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
1975     // .. reserved_CKE_PULLUP_EN = 0x0
1976     // .. ==> 0XF8000B6C[14:14] = 0x00000000U
1977     // ..     ==> MASK : 0x00004000U    VAL : 0x00000000U
1978     // ..
1979     EMIT_MASKWRITE(0XF8000B6C, 0x00007FFFU ,0x00000E09U),
1980     // .. .. START: ASSERT RESET
1981     // .. .. RESET = 1
1982     // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
1983     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
1984     // .. ..
1985     EMIT_MASKWRITE(0XF8000B70, 0x00000001U ,0x00000001U),
1986     // .. .. FINISH: ASSERT RESET
1987     // .. .. START: DEASSERT RESET
1988     // .. .. RESET = 0
1989     // .. .. ==> 0XF8000B70[0:0] = 0x00000000U
1990     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
1991     // .. .. reserved_VRN_OUT = 0x1
1992     // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
1993     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000020U
1994     // .. ..
1995     EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000020U),
1996     // .. .. FINISH: DEASSERT RESET
1997     // .. .. RESET = 0x1
1998     // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
1999     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
2000     // .. .. ENABLE = 0x1
2001     // .. .. ==> 0XF8000B70[1:1] = 0x00000001U
2002     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2003     // .. .. reserved_VRP_TRI = 0x0
2004     // .. .. ==> 0XF8000B70[2:2] = 0x00000000U
2005     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2006     // .. .. reserved_VRN_TRI = 0x0
2007     // .. .. ==> 0XF8000B70[3:3] = 0x00000000U
2008     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
2009     // .. .. reserved_VRP_OUT = 0x0
2010     // .. .. ==> 0XF8000B70[4:4] = 0x00000000U
2011     // .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
2012     // .. .. reserved_VRN_OUT = 0x1
2013     // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
2014     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000020U
2015     // .. .. NREF_OPT1 = 0x0
2016     // .. .. ==> 0XF8000B70[7:6] = 0x00000000U
2017     // .. ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
2018     // .. .. NREF_OPT2 = 0x0
2019     // .. .. ==> 0XF8000B70[10:8] = 0x00000000U
2020     // .. ..     ==> MASK : 0x00000700U    VAL : 0x00000000U
2021     // .. .. NREF_OPT4 = 0x1
2022     // .. .. ==> 0XF8000B70[13:11] = 0x00000001U
2023     // .. ..     ==> MASK : 0x00003800U    VAL : 0x00000800U
2024     // .. .. PREF_OPT1 = 0x0
2025     // .. .. ==> 0XF8000B70[15:14] = 0x00000000U
2026     // .. ..     ==> MASK : 0x0000C000U    VAL : 0x00000000U
2027     // .. .. PREF_OPT2 = 0x0
2028     // .. .. ==> 0XF8000B70[19:17] = 0x00000000U
2029     // .. ..     ==> MASK : 0x000E0000U    VAL : 0x00000000U
2030     // .. .. UPDATE_CONTROL = 0x0
2031     // .. .. ==> 0XF8000B70[20:20] = 0x00000000U
2032     // .. ..     ==> MASK : 0x00100000U    VAL : 0x00000000U
2033     // .. .. reserved_INIT_COMPLETE = 0x0
2034     // .. .. ==> 0XF8000B70[21:21] = 0x00000000U
2035     // .. ..     ==> MASK : 0x00200000U    VAL : 0x00000000U
2036     // .. .. reserved_TST_CLK = 0x0
2037     // .. .. ==> 0XF8000B70[22:22] = 0x00000000U
2038     // .. ..     ==> MASK : 0x00400000U    VAL : 0x00000000U
2039     // .. .. reserved_TST_HLN = 0x0
2040     // .. .. ==> 0XF8000B70[23:23] = 0x00000000U
2041     // .. ..     ==> MASK : 0x00800000U    VAL : 0x00000000U
2042     // .. .. reserved_TST_HLP = 0x0
2043     // .. .. ==> 0XF8000B70[24:24] = 0x00000000U
2044     // .. ..     ==> MASK : 0x01000000U    VAL : 0x00000000U
2045     // .. .. reserved_TST_RST = 0x0
2046     // .. .. ==> 0XF8000B70[25:25] = 0x00000000U
2047     // .. ..     ==> MASK : 0x02000000U    VAL : 0x00000000U
2048     // .. .. reserved_INT_DCI_EN = 0x0
2049     // .. .. ==> 0XF8000B70[26:26] = 0x00000000U
2050     // .. ..     ==> MASK : 0x04000000U    VAL : 0x00000000U
2051     // .. ..
2052     EMIT_MASKWRITE(0XF8000B70, 0x07FEFFFFU ,0x00000823U),
2053     // .. FINISH: DDRIOB SETTINGS
2054     // .. START: MIO PROGRAMMING
2055     // .. TRI_ENABLE = 1
2056     // .. ==> 0XF8000700[0:0] = 0x00000001U
2057     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
2058     // .. Speed = 0
2059     // .. ==> 0XF8000700[8:8] = 0x00000000U
2060     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2061     // .. IO_Type = 1
2062     // .. ==> 0XF8000700[11:9] = 0x00000001U
2063     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2064     // .. PULLUP = 1
2065     // .. ==> 0XF8000700[12:12] = 0x00000001U
2066     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
2067     // .. DisableRcvr = 0
2068     // .. ==> 0XF8000700[13:13] = 0x00000000U
2069     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2070     // ..
2071     EMIT_MASKWRITE(0XF8000700, 0x00003F01U ,0x00001201U),
2072     // .. TRI_ENABLE = 0
2073     // .. ==> 0XF8000704[0:0] = 0x00000000U
2074     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2075     // .. L0_SEL = 1
2076     // .. ==> 0XF8000704[1:1] = 0x00000001U
2077     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2078     // .. L1_SEL = 0
2079     // .. ==> 0XF8000704[2:2] = 0x00000000U
2080     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2081     // .. L2_SEL = 0
2082     // .. ==> 0XF8000704[4:3] = 0x00000000U
2083     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2084     // .. L3_SEL = 0
2085     // .. ==> 0XF8000704[7:5] = 0x00000000U
2086     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2087     // .. Speed = 0
2088     // .. ==> 0XF8000704[8:8] = 0x00000000U
2089     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2090     // .. IO_Type = 1
2091     // .. ==> 0XF8000704[11:9] = 0x00000001U
2092     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2093     // .. PULLUP = 1
2094     // .. ==> 0XF8000704[12:12] = 0x00000001U
2095     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
2096     // .. DisableRcvr = 0
2097     // .. ==> 0XF8000704[13:13] = 0x00000000U
2098     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2099     // ..
2100     EMIT_MASKWRITE(0XF8000704, 0x00003FFFU ,0x00001202U),
2101     // .. TRI_ENABLE = 0
2102     // .. ==> 0XF8000708[0:0] = 0x00000000U
2103     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2104     // .. L0_SEL = 1
2105     // .. ==> 0XF8000708[1:1] = 0x00000001U
2106     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2107     // .. L1_SEL = 0
2108     // .. ==> 0XF8000708[2:2] = 0x00000000U
2109     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2110     // .. L2_SEL = 0
2111     // .. ==> 0XF8000708[4:3] = 0x00000000U
2112     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2113     // .. L3_SEL = 0
2114     // .. ==> 0XF8000708[7:5] = 0x00000000U
2115     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2116     // .. Speed = 0
2117     // .. ==> 0XF8000708[8:8] = 0x00000000U
2118     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2119     // .. IO_Type = 1
2120     // .. ==> 0XF8000708[11:9] = 0x00000001U
2121     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2122     // .. PULLUP = 0
2123     // .. ==> 0XF8000708[12:12] = 0x00000000U
2124     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2125     // .. DisableRcvr = 0
2126     // .. ==> 0XF8000708[13:13] = 0x00000000U
2127     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2128     // ..
2129     EMIT_MASKWRITE(0XF8000708, 0x00003FFFU ,0x00000202U),
2130     // .. TRI_ENABLE = 0
2131     // .. ==> 0XF800070C[0:0] = 0x00000000U
2132     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2133     // .. L0_SEL = 1
2134     // .. ==> 0XF800070C[1:1] = 0x00000001U
2135     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2136     // .. L1_SEL = 0
2137     // .. ==> 0XF800070C[2:2] = 0x00000000U
2138     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2139     // .. L2_SEL = 0
2140     // .. ==> 0XF800070C[4:3] = 0x00000000U
2141     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2142     // .. L3_SEL = 0
2143     // .. ==> 0XF800070C[7:5] = 0x00000000U
2144     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2145     // .. Speed = 0
2146     // .. ==> 0XF800070C[8:8] = 0x00000000U
2147     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2148     // .. IO_Type = 1
2149     // .. ==> 0XF800070C[11:9] = 0x00000001U
2150     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2151     // .. PULLUP = 0
2152     // .. ==> 0XF800070C[12:12] = 0x00000000U
2153     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2154     // .. DisableRcvr = 0
2155     // .. ==> 0XF800070C[13:13] = 0x00000000U
2156     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2157     // ..
2158     EMIT_MASKWRITE(0XF800070C, 0x00003FFFU ,0x00000202U),
2159     // .. TRI_ENABLE = 0
2160     // .. ==> 0XF8000710[0:0] = 0x00000000U
2161     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2162     // .. L0_SEL = 1
2163     // .. ==> 0XF8000710[1:1] = 0x00000001U
2164     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2165     // .. L1_SEL = 0
2166     // .. ==> 0XF8000710[2:2] = 0x00000000U
2167     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2168     // .. L2_SEL = 0
2169     // .. ==> 0XF8000710[4:3] = 0x00000000U
2170     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2171     // .. L3_SEL = 0
2172     // .. ==> 0XF8000710[7:5] = 0x00000000U
2173     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2174     // .. Speed = 0
2175     // .. ==> 0XF8000710[8:8] = 0x00000000U
2176     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2177     // .. IO_Type = 1
2178     // .. ==> 0XF8000710[11:9] = 0x00000001U
2179     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2180     // .. PULLUP = 0
2181     // .. ==> 0XF8000710[12:12] = 0x00000000U
2182     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2183     // .. DisableRcvr = 0
2184     // .. ==> 0XF8000710[13:13] = 0x00000000U
2185     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2186     // ..
2187     EMIT_MASKWRITE(0XF8000710, 0x00003FFFU ,0x00000202U),
2188     // .. TRI_ENABLE = 0
2189     // .. ==> 0XF8000714[0:0] = 0x00000000U
2190     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2191     // .. L0_SEL = 1
2192     // .. ==> 0XF8000714[1:1] = 0x00000001U
2193     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2194     // .. L1_SEL = 0
2195     // .. ==> 0XF8000714[2:2] = 0x00000000U
2196     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2197     // .. L2_SEL = 0
2198     // .. ==> 0XF8000714[4:3] = 0x00000000U
2199     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2200     // .. L3_SEL = 0
2201     // .. ==> 0XF8000714[7:5] = 0x00000000U
2202     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2203     // .. Speed = 0
2204     // .. ==> 0XF8000714[8:8] = 0x00000000U
2205     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2206     // .. IO_Type = 1
2207     // .. ==> 0XF8000714[11:9] = 0x00000001U
2208     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2209     // .. PULLUP = 0
2210     // .. ==> 0XF8000714[12:12] = 0x00000000U
2211     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2212     // .. DisableRcvr = 0
2213     // .. ==> 0XF8000714[13:13] = 0x00000000U
2214     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2215     // ..
2216     EMIT_MASKWRITE(0XF8000714, 0x00003FFFU ,0x00000202U),
2217     // .. TRI_ENABLE = 0
2218     // .. ==> 0XF8000718[0:0] = 0x00000000U
2219     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2220     // .. L0_SEL = 1
2221     // .. ==> 0XF8000718[1:1] = 0x00000001U
2222     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2223     // .. L1_SEL = 0
2224     // .. ==> 0XF8000718[2:2] = 0x00000000U
2225     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2226     // .. L2_SEL = 0
2227     // .. ==> 0XF8000718[4:3] = 0x00000000U
2228     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2229     // .. L3_SEL = 0
2230     // .. ==> 0XF8000718[7:5] = 0x00000000U
2231     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2232     // .. Speed = 0
2233     // .. ==> 0XF8000718[8:8] = 0x00000000U
2234     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2235     // .. IO_Type = 1
2236     // .. ==> 0XF8000718[11:9] = 0x00000001U
2237     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2238     // .. PULLUP = 0
2239     // .. ==> 0XF8000718[12:12] = 0x00000000U
2240     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2241     // .. DisableRcvr = 0
2242     // .. ==> 0XF8000718[13:13] = 0x00000000U
2243     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2244     // ..
2245     EMIT_MASKWRITE(0XF8000718, 0x00003FFFU ,0x00000202U),
2246     // .. TRI_ENABLE = 0
2247     // .. ==> 0XF800071C[0:0] = 0x00000000U
2248     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2249     // .. L0_SEL = 0
2250     // .. ==> 0XF800071C[1:1] = 0x00000000U
2251     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
2252     // .. L1_SEL = 0
2253     // .. ==> 0XF800071C[2:2] = 0x00000000U
2254     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2255     // .. L2_SEL = 0
2256     // .. ==> 0XF800071C[4:3] = 0x00000000U
2257     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2258     // .. L3_SEL = 0
2259     // .. ==> 0XF800071C[7:5] = 0x00000000U
2260     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2261     // .. Speed = 0
2262     // .. ==> 0XF800071C[8:8] = 0x00000000U
2263     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2264     // .. IO_Type = 1
2265     // .. ==> 0XF800071C[11:9] = 0x00000001U
2266     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2267     // .. PULLUP = 0
2268     // .. ==> 0XF800071C[12:12] = 0x00000000U
2269     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2270     // .. DisableRcvr = 0
2271     // .. ==> 0XF800071C[13:13] = 0x00000000U
2272     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2273     // ..
2274     EMIT_MASKWRITE(0XF800071C, 0x00003FFFU ,0x00000200U),
2275     // .. TRI_ENABLE = 0
2276     // .. ==> 0XF8000720[0:0] = 0x00000000U
2277     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2278     // .. L0_SEL = 1
2279     // .. ==> 0XF8000720[1:1] = 0x00000001U
2280     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2281     // .. L1_SEL = 0
2282     // .. ==> 0XF8000720[2:2] = 0x00000000U
2283     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2284     // .. L2_SEL = 0
2285     // .. ==> 0XF8000720[4:3] = 0x00000000U
2286     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2287     // .. L3_SEL = 0
2288     // .. ==> 0XF8000720[7:5] = 0x00000000U
2289     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2290     // .. Speed = 0
2291     // .. ==> 0XF8000720[8:8] = 0x00000000U
2292     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2293     // .. IO_Type = 1
2294     // .. ==> 0XF8000720[11:9] = 0x00000001U
2295     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2296     // .. PULLUP = 0
2297     // .. ==> 0XF8000720[12:12] = 0x00000000U
2298     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2299     // .. DisableRcvr = 0
2300     // .. ==> 0XF8000720[13:13] = 0x00000000U
2301     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2302     // ..
2303     EMIT_MASKWRITE(0XF8000720, 0x00003FFFU ,0x00000202U),
2304     // .. TRI_ENABLE = 0
2305     // .. ==> 0XF8000724[0:0] = 0x00000000U
2306     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2307     // .. L0_SEL = 0
2308     // .. ==> 0XF8000724[1:1] = 0x00000000U
2309     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
2310     // .. L1_SEL = 0
2311     // .. ==> 0XF8000724[2:2] = 0x00000000U
2312     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2313     // .. L2_SEL = 0
2314     // .. ==> 0XF8000724[4:3] = 0x00000000U
2315     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2316     // .. L3_SEL = 0
2317     // .. ==> 0XF8000724[7:5] = 0x00000000U
2318     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2319     // .. Speed = 0
2320     // .. ==> 0XF8000724[8:8] = 0x00000000U
2321     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2322     // .. IO_Type = 1
2323     // .. ==> 0XF8000724[11:9] = 0x00000001U
2324     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2325     // .. PULLUP = 1
2326     // .. ==> 0XF8000724[12:12] = 0x00000001U
2327     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
2328     // .. DisableRcvr = 0
2329     // .. ==> 0XF8000724[13:13] = 0x00000000U
2330     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2331     // ..
2332     EMIT_MASKWRITE(0XF8000724, 0x00003FFFU ,0x00001200U),
2333     // .. TRI_ENABLE = 0
2334     // .. ==> 0XF8000728[0:0] = 0x00000000U
2335     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2336     // .. L0_SEL = 0
2337     // .. ==> 0XF8000728[1:1] = 0x00000000U
2338     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
2339     // .. L1_SEL = 0
2340     // .. ==> 0XF8000728[2:2] = 0x00000000U
2341     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2342     // .. L2_SEL = 0
2343     // .. ==> 0XF8000728[4:3] = 0x00000000U
2344     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2345     // .. L3_SEL = 0
2346     // .. ==> 0XF8000728[7:5] = 0x00000000U
2347     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2348     // .. Speed = 0
2349     // .. ==> 0XF8000728[8:8] = 0x00000000U
2350     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2351     // .. IO_Type = 1
2352     // .. ==> 0XF8000728[11:9] = 0x00000001U
2353     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2354     // .. PULLUP = 1
2355     // .. ==> 0XF8000728[12:12] = 0x00000001U
2356     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
2357     // .. DisableRcvr = 0
2358     // .. ==> 0XF8000728[13:13] = 0x00000000U
2359     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2360     // ..
2361     EMIT_MASKWRITE(0XF8000728, 0x00003FFFU ,0x00001200U),
2362     // .. TRI_ENABLE = 0
2363     // .. ==> 0XF800072C[0:0] = 0x00000000U
2364     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2365     // .. L0_SEL = 0
2366     // .. ==> 0XF800072C[1:1] = 0x00000000U
2367     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
2368     // .. L1_SEL = 0
2369     // .. ==> 0XF800072C[2:2] = 0x00000000U
2370     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2371     // .. L2_SEL = 0
2372     // .. ==> 0XF800072C[4:3] = 0x00000000U
2373     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2374     // .. L3_SEL = 0
2375     // .. ==> 0XF800072C[7:5] = 0x00000000U
2376     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2377     // .. Speed = 0
2378     // .. ==> 0XF800072C[8:8] = 0x00000000U
2379     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2380     // .. IO_Type = 1
2381     // .. ==> 0XF800072C[11:9] = 0x00000001U
2382     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2383     // .. PULLUP = 1
2384     // .. ==> 0XF800072C[12:12] = 0x00000001U
2385     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
2386     // .. DisableRcvr = 0
2387     // .. ==> 0XF800072C[13:13] = 0x00000000U
2388     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2389     // ..
2390     EMIT_MASKWRITE(0XF800072C, 0x00003FFFU ,0x00001200U),
2391     // .. TRI_ENABLE = 0
2392     // .. ==> 0XF8000730[0:0] = 0x00000000U
2393     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2394     // .. L0_SEL = 0
2395     // .. ==> 0XF8000730[1:1] = 0x00000000U
2396     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
2397     // .. L1_SEL = 0
2398     // .. ==> 0XF8000730[2:2] = 0x00000000U
2399     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2400     // .. L2_SEL = 0
2401     // .. ==> 0XF8000730[4:3] = 0x00000000U
2402     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2403     // .. L3_SEL = 0
2404     // .. ==> 0XF8000730[7:5] = 0x00000000U
2405     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2406     // .. Speed = 0
2407     // .. ==> 0XF8000730[8:8] = 0x00000000U
2408     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2409     // .. IO_Type = 1
2410     // .. ==> 0XF8000730[11:9] = 0x00000001U
2411     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2412     // .. PULLUP = 1
2413     // .. ==> 0XF8000730[12:12] = 0x00000001U
2414     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
2415     // .. DisableRcvr = 0
2416     // .. ==> 0XF8000730[13:13] = 0x00000000U
2417     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2418     // ..
2419     EMIT_MASKWRITE(0XF8000730, 0x00003FFFU ,0x00001200U),
2420     // .. TRI_ENABLE = 0
2421     // .. ==> 0XF8000734[0:0] = 0x00000000U
2422     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2423     // .. L0_SEL = 0
2424     // .. ==> 0XF8000734[1:1] = 0x00000000U
2425     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
2426     // .. L1_SEL = 0
2427     // .. ==> 0XF8000734[2:2] = 0x00000000U
2428     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2429     // .. L2_SEL = 0
2430     // .. ==> 0XF8000734[4:3] = 0x00000000U
2431     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2432     // .. L3_SEL = 0
2433     // .. ==> 0XF8000734[7:5] = 0x00000000U
2434     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2435     // .. Speed = 0
2436     // .. ==> 0XF8000734[8:8] = 0x00000000U
2437     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2438     // .. IO_Type = 1
2439     // .. ==> 0XF8000734[11:9] = 0x00000001U
2440     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2441     // .. PULLUP = 1
2442     // .. ==> 0XF8000734[12:12] = 0x00000001U
2443     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
2444     // .. DisableRcvr = 0
2445     // .. ==> 0XF8000734[13:13] = 0x00000000U
2446     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2447     // ..
2448     EMIT_MASKWRITE(0XF8000734, 0x00003FFFU ,0x00001200U),
2449     // .. TRI_ENABLE = 0
2450     // .. ==> 0XF8000738[0:0] = 0x00000000U
2451     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2452     // .. L0_SEL = 0
2453     // .. ==> 0XF8000738[1:1] = 0x00000000U
2454     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
2455     // .. L1_SEL = 0
2456     // .. ==> 0XF8000738[2:2] = 0x00000000U
2457     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2458     // .. L2_SEL = 0
2459     // .. ==> 0XF8000738[4:3] = 0x00000000U
2460     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2461     // .. L3_SEL = 0
2462     // .. ==> 0XF8000738[7:5] = 0x00000000U
2463     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2464     // .. Speed = 0
2465     // .. ==> 0XF8000738[8:8] = 0x00000000U
2466     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2467     // .. IO_Type = 1
2468     // .. ==> 0XF8000738[11:9] = 0x00000001U
2469     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2470     // .. PULLUP = 1
2471     // .. ==> 0XF8000738[12:12] = 0x00000001U
2472     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
2473     // .. DisableRcvr = 0
2474     // .. ==> 0XF8000738[13:13] = 0x00000000U
2475     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2476     // ..
2477     EMIT_MASKWRITE(0XF8000738, 0x00003FFFU ,0x00001200U),
2478     // .. TRI_ENABLE = 1
2479     // .. ==> 0XF800073C[0:0] = 0x00000001U
2480     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
2481     // .. Speed = 0
2482     // .. ==> 0XF800073C[8:8] = 0x00000000U
2483     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2484     // .. IO_Type = 1
2485     // .. ==> 0XF800073C[11:9] = 0x00000001U
2486     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2487     // .. PULLUP = 1
2488     // .. ==> 0XF800073C[12:12] = 0x00000001U
2489     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
2490     // .. DisableRcvr = 0
2491     // .. ==> 0XF800073C[13:13] = 0x00000000U
2492     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2493     // ..
2494     EMIT_MASKWRITE(0XF800073C, 0x00003F01U ,0x00001201U),
2495     // .. TRI_ENABLE = 0
2496     // .. ==> 0XF8000740[0:0] = 0x00000000U
2497     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2498     // .. L0_SEL = 1
2499     // .. ==> 0XF8000740[1:1] = 0x00000001U
2500     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2501     // .. L1_SEL = 0
2502     // .. ==> 0XF8000740[2:2] = 0x00000000U
2503     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2504     // .. L2_SEL = 0
2505     // .. ==> 0XF8000740[4:3] = 0x00000000U
2506     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2507     // .. L3_SEL = 0
2508     // .. ==> 0XF8000740[7:5] = 0x00000000U
2509     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2510     // .. Speed = 0
2511     // .. ==> 0XF8000740[8:8] = 0x00000000U
2512     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2513     // .. IO_Type = 4
2514     // .. ==> 0XF8000740[11:9] = 0x00000004U
2515     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
2516     // .. PULLUP = 0
2517     // .. ==> 0XF8000740[12:12] = 0x00000000U
2518     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2519     // .. DisableRcvr = 1
2520     // .. ==> 0XF8000740[13:13] = 0x00000001U
2521     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
2522     // ..
2523     EMIT_MASKWRITE(0XF8000740, 0x00003FFFU ,0x00002802U),
2524     // .. TRI_ENABLE = 0
2525     // .. ==> 0XF8000744[0:0] = 0x00000000U
2526     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2527     // .. L0_SEL = 1
2528     // .. ==> 0XF8000744[1:1] = 0x00000001U
2529     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2530     // .. L1_SEL = 0
2531     // .. ==> 0XF8000744[2:2] = 0x00000000U
2532     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2533     // .. L2_SEL = 0
2534     // .. ==> 0XF8000744[4:3] = 0x00000000U
2535     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2536     // .. L3_SEL = 0
2537     // .. ==> 0XF8000744[7:5] = 0x00000000U
2538     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2539     // .. Speed = 0
2540     // .. ==> 0XF8000744[8:8] = 0x00000000U
2541     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2542     // .. IO_Type = 4
2543     // .. ==> 0XF8000744[11:9] = 0x00000004U
2544     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
2545     // .. PULLUP = 0
2546     // .. ==> 0XF8000744[12:12] = 0x00000000U
2547     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2548     // .. DisableRcvr = 1
2549     // .. ==> 0XF8000744[13:13] = 0x00000001U
2550     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
2551     // ..
2552     EMIT_MASKWRITE(0XF8000744, 0x00003FFFU ,0x00002802U),
2553     // .. TRI_ENABLE = 0
2554     // .. ==> 0XF8000748[0:0] = 0x00000000U
2555     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2556     // .. L0_SEL = 1
2557     // .. ==> 0XF8000748[1:1] = 0x00000001U
2558     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2559     // .. L1_SEL = 0
2560     // .. ==> 0XF8000748[2:2] = 0x00000000U
2561     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2562     // .. L2_SEL = 0
2563     // .. ==> 0XF8000748[4:3] = 0x00000000U
2564     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2565     // .. L3_SEL = 0
2566     // .. ==> 0XF8000748[7:5] = 0x00000000U
2567     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2568     // .. Speed = 0
2569     // .. ==> 0XF8000748[8:8] = 0x00000000U
2570     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2571     // .. IO_Type = 4
2572     // .. ==> 0XF8000748[11:9] = 0x00000004U
2573     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
2574     // .. PULLUP = 0
2575     // .. ==> 0XF8000748[12:12] = 0x00000000U
2576     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2577     // .. DisableRcvr = 1
2578     // .. ==> 0XF8000748[13:13] = 0x00000001U
2579     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
2580     // ..
2581     EMIT_MASKWRITE(0XF8000748, 0x00003FFFU ,0x00002802U),
2582     // .. TRI_ENABLE = 0
2583     // .. ==> 0XF800074C[0:0] = 0x00000000U
2584     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2585     // .. L0_SEL = 1
2586     // .. ==> 0XF800074C[1:1] = 0x00000001U
2587     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2588     // .. L1_SEL = 0
2589     // .. ==> 0XF800074C[2:2] = 0x00000000U
2590     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2591     // .. L2_SEL = 0
2592     // .. ==> 0XF800074C[4:3] = 0x00000000U
2593     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2594     // .. L3_SEL = 0
2595     // .. ==> 0XF800074C[7:5] = 0x00000000U
2596     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2597     // .. Speed = 0
2598     // .. ==> 0XF800074C[8:8] = 0x00000000U
2599     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2600     // .. IO_Type = 4
2601     // .. ==> 0XF800074C[11:9] = 0x00000004U
2602     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
2603     // .. PULLUP = 0
2604     // .. ==> 0XF800074C[12:12] = 0x00000000U
2605     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2606     // .. DisableRcvr = 1
2607     // .. ==> 0XF800074C[13:13] = 0x00000001U
2608     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
2609     // ..
2610     EMIT_MASKWRITE(0XF800074C, 0x00003FFFU ,0x00002802U),
2611     // .. TRI_ENABLE = 0
2612     // .. ==> 0XF8000750[0:0] = 0x00000000U
2613     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2614     // .. L0_SEL = 1
2615     // .. ==> 0XF8000750[1:1] = 0x00000001U
2616     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2617     // .. L1_SEL = 0
2618     // .. ==> 0XF8000750[2:2] = 0x00000000U
2619     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2620     // .. L2_SEL = 0
2621     // .. ==> 0XF8000750[4:3] = 0x00000000U
2622     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2623     // .. L3_SEL = 0
2624     // .. ==> 0XF8000750[7:5] = 0x00000000U
2625     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2626     // .. Speed = 0
2627     // .. ==> 0XF8000750[8:8] = 0x00000000U
2628     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2629     // .. IO_Type = 4
2630     // .. ==> 0XF8000750[11:9] = 0x00000004U
2631     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
2632     // .. PULLUP = 0
2633     // .. ==> 0XF8000750[12:12] = 0x00000000U
2634     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2635     // .. DisableRcvr = 1
2636     // .. ==> 0XF8000750[13:13] = 0x00000001U
2637     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
2638     // ..
2639     EMIT_MASKWRITE(0XF8000750, 0x00003FFFU ,0x00002802U),
2640     // .. TRI_ENABLE = 0
2641     // .. ==> 0XF8000754[0:0] = 0x00000000U
2642     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2643     // .. L0_SEL = 1
2644     // .. ==> 0XF8000754[1:1] = 0x00000001U
2645     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2646     // .. L1_SEL = 0
2647     // .. ==> 0XF8000754[2:2] = 0x00000000U
2648     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2649     // .. L2_SEL = 0
2650     // .. ==> 0XF8000754[4:3] = 0x00000000U
2651     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2652     // .. L3_SEL = 0
2653     // .. ==> 0XF8000754[7:5] = 0x00000000U
2654     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2655     // .. Speed = 0
2656     // .. ==> 0XF8000754[8:8] = 0x00000000U
2657     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2658     // .. IO_Type = 4
2659     // .. ==> 0XF8000754[11:9] = 0x00000004U
2660     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
2661     // .. PULLUP = 0
2662     // .. ==> 0XF8000754[12:12] = 0x00000000U
2663     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2664     // .. DisableRcvr = 1
2665     // .. ==> 0XF8000754[13:13] = 0x00000001U
2666     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
2667     // ..
2668     EMIT_MASKWRITE(0XF8000754, 0x00003FFFU ,0x00002802U),
2669     // .. TRI_ENABLE = 1
2670     // .. ==> 0XF8000758[0:0] = 0x00000001U
2671     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
2672     // .. L0_SEL = 1
2673     // .. ==> 0XF8000758[1:1] = 0x00000001U
2674     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2675     // .. L1_SEL = 0
2676     // .. ==> 0XF8000758[2:2] = 0x00000000U
2677     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2678     // .. L2_SEL = 0
2679     // .. ==> 0XF8000758[4:3] = 0x00000000U
2680     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2681     // .. L3_SEL = 0
2682     // .. ==> 0XF8000758[7:5] = 0x00000000U
2683     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2684     // .. Speed = 0
2685     // .. ==> 0XF8000758[8:8] = 0x00000000U
2686     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2687     // .. IO_Type = 4
2688     // .. ==> 0XF8000758[11:9] = 0x00000004U
2689     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
2690     // .. PULLUP = 0
2691     // .. ==> 0XF8000758[12:12] = 0x00000000U
2692     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2693     // .. DisableRcvr = 0
2694     // .. ==> 0XF8000758[13:13] = 0x00000000U
2695     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2696     // ..
2697     EMIT_MASKWRITE(0XF8000758, 0x00003FFFU ,0x00000803U),
2698     // .. TRI_ENABLE = 1
2699     // .. ==> 0XF800075C[0:0] = 0x00000001U
2700     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
2701     // .. L0_SEL = 1
2702     // .. ==> 0XF800075C[1:1] = 0x00000001U
2703     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2704     // .. L1_SEL = 0
2705     // .. ==> 0XF800075C[2:2] = 0x00000000U
2706     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2707     // .. L2_SEL = 0
2708     // .. ==> 0XF800075C[4:3] = 0x00000000U
2709     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2710     // .. L3_SEL = 0
2711     // .. ==> 0XF800075C[7:5] = 0x00000000U
2712     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2713     // .. Speed = 0
2714     // .. ==> 0XF800075C[8:8] = 0x00000000U
2715     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2716     // .. IO_Type = 4
2717     // .. ==> 0XF800075C[11:9] = 0x00000004U
2718     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
2719     // .. PULLUP = 0
2720     // .. ==> 0XF800075C[12:12] = 0x00000000U
2721     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2722     // .. DisableRcvr = 0
2723     // .. ==> 0XF800075C[13:13] = 0x00000000U
2724     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2725     // ..
2726     EMIT_MASKWRITE(0XF800075C, 0x00003FFFU ,0x00000803U),
2727     // .. TRI_ENABLE = 1
2728     // .. ==> 0XF8000760[0:0] = 0x00000001U
2729     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
2730     // .. L0_SEL = 1
2731     // .. ==> 0XF8000760[1:1] = 0x00000001U
2732     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2733     // .. L1_SEL = 0
2734     // .. ==> 0XF8000760[2:2] = 0x00000000U
2735     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2736     // .. L2_SEL = 0
2737     // .. ==> 0XF8000760[4:3] = 0x00000000U
2738     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2739     // .. L3_SEL = 0
2740     // .. ==> 0XF8000760[7:5] = 0x00000000U
2741     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2742     // .. Speed = 0
2743     // .. ==> 0XF8000760[8:8] = 0x00000000U
2744     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2745     // .. IO_Type = 4
2746     // .. ==> 0XF8000760[11:9] = 0x00000004U
2747     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
2748     // .. PULLUP = 0
2749     // .. ==> 0XF8000760[12:12] = 0x00000000U
2750     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2751     // .. DisableRcvr = 0
2752     // .. ==> 0XF8000760[13:13] = 0x00000000U
2753     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2754     // ..
2755     EMIT_MASKWRITE(0XF8000760, 0x00003FFFU ,0x00000803U),
2756     // .. TRI_ENABLE = 1
2757     // .. ==> 0XF8000764[0:0] = 0x00000001U
2758     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
2759     // .. L0_SEL = 1
2760     // .. ==> 0XF8000764[1:1] = 0x00000001U
2761     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2762     // .. L1_SEL = 0
2763     // .. ==> 0XF8000764[2:2] = 0x00000000U
2764     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2765     // .. L2_SEL = 0
2766     // .. ==> 0XF8000764[4:3] = 0x00000000U
2767     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2768     // .. L3_SEL = 0
2769     // .. ==> 0XF8000764[7:5] = 0x00000000U
2770     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2771     // .. Speed = 0
2772     // .. ==> 0XF8000764[8:8] = 0x00000000U
2773     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2774     // .. IO_Type = 4
2775     // .. ==> 0XF8000764[11:9] = 0x00000004U
2776     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
2777     // .. PULLUP = 0
2778     // .. ==> 0XF8000764[12:12] = 0x00000000U
2779     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2780     // .. DisableRcvr = 0
2781     // .. ==> 0XF8000764[13:13] = 0x00000000U
2782     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2783     // ..
2784     EMIT_MASKWRITE(0XF8000764, 0x00003FFFU ,0x00000803U),
2785     // .. TRI_ENABLE = 1
2786     // .. ==> 0XF8000768[0:0] = 0x00000001U
2787     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
2788     // .. L0_SEL = 1
2789     // .. ==> 0XF8000768[1:1] = 0x00000001U
2790     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2791     // .. L1_SEL = 0
2792     // .. ==> 0XF8000768[2:2] = 0x00000000U
2793     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2794     // .. L2_SEL = 0
2795     // .. ==> 0XF8000768[4:3] = 0x00000000U
2796     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2797     // .. L3_SEL = 0
2798     // .. ==> 0XF8000768[7:5] = 0x00000000U
2799     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2800     // .. Speed = 0
2801     // .. ==> 0XF8000768[8:8] = 0x00000000U
2802     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2803     // .. IO_Type = 4
2804     // .. ==> 0XF8000768[11:9] = 0x00000004U
2805     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
2806     // .. PULLUP = 0
2807     // .. ==> 0XF8000768[12:12] = 0x00000000U
2808     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2809     // .. DisableRcvr = 0
2810     // .. ==> 0XF8000768[13:13] = 0x00000000U
2811     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2812     // ..
2813     EMIT_MASKWRITE(0XF8000768, 0x00003FFFU ,0x00000803U),
2814     // .. TRI_ENABLE = 1
2815     // .. ==> 0XF800076C[0:0] = 0x00000001U
2816     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
2817     // .. L0_SEL = 1
2818     // .. ==> 0XF800076C[1:1] = 0x00000001U
2819     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
2820     // .. L1_SEL = 0
2821     // .. ==> 0XF800076C[2:2] = 0x00000000U
2822     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
2823     // .. L2_SEL = 0
2824     // .. ==> 0XF800076C[4:3] = 0x00000000U
2825     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2826     // .. L3_SEL = 0
2827     // .. ==> 0XF800076C[7:5] = 0x00000000U
2828     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2829     // .. Speed = 0
2830     // .. ==> 0XF800076C[8:8] = 0x00000000U
2831     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2832     // .. IO_Type = 4
2833     // .. ==> 0XF800076C[11:9] = 0x00000004U
2834     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
2835     // .. PULLUP = 0
2836     // .. ==> 0XF800076C[12:12] = 0x00000000U
2837     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2838     // .. DisableRcvr = 0
2839     // .. ==> 0XF800076C[13:13] = 0x00000000U
2840     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2841     // ..
2842     EMIT_MASKWRITE(0XF800076C, 0x00003FFFU ,0x00000803U),
2843     // .. TRI_ENABLE = 0
2844     // .. ==> 0XF8000770[0:0] = 0x00000000U
2845     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2846     // .. L0_SEL = 0
2847     // .. ==> 0XF8000770[1:1] = 0x00000000U
2848     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
2849     // .. L1_SEL = 1
2850     // .. ==> 0XF8000770[2:2] = 0x00000001U
2851     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
2852     // .. L2_SEL = 0
2853     // .. ==> 0XF8000770[4:3] = 0x00000000U
2854     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2855     // .. L3_SEL = 0
2856     // .. ==> 0XF8000770[7:5] = 0x00000000U
2857     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2858     // .. Speed = 0
2859     // .. ==> 0XF8000770[8:8] = 0x00000000U
2860     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2861     // .. IO_Type = 1
2862     // .. ==> 0XF8000770[11:9] = 0x00000001U
2863     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2864     // .. PULLUP = 0
2865     // .. ==> 0XF8000770[12:12] = 0x00000000U
2866     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2867     // .. DisableRcvr = 0
2868     // .. ==> 0XF8000770[13:13] = 0x00000000U
2869     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2870     // ..
2871     EMIT_MASKWRITE(0XF8000770, 0x00003FFFU ,0x00000204U),
2872     // .. TRI_ENABLE = 1
2873     // .. ==> 0XF8000774[0:0] = 0x00000001U
2874     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
2875     // .. L0_SEL = 0
2876     // .. ==> 0XF8000774[1:1] = 0x00000000U
2877     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
2878     // .. L1_SEL = 1
2879     // .. ==> 0XF8000774[2:2] = 0x00000001U
2880     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
2881     // .. L2_SEL = 0
2882     // .. ==> 0XF8000774[4:3] = 0x00000000U
2883     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2884     // .. L3_SEL = 0
2885     // .. ==> 0XF8000774[7:5] = 0x00000000U
2886     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2887     // .. Speed = 0
2888     // .. ==> 0XF8000774[8:8] = 0x00000000U
2889     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2890     // .. IO_Type = 1
2891     // .. ==> 0XF8000774[11:9] = 0x00000001U
2892     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2893     // .. PULLUP = 0
2894     // .. ==> 0XF8000774[12:12] = 0x00000000U
2895     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2896     // .. DisableRcvr = 0
2897     // .. ==> 0XF8000774[13:13] = 0x00000000U
2898     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2899     // ..
2900     EMIT_MASKWRITE(0XF8000774, 0x00003FFFU ,0x00000205U),
2901     // .. TRI_ENABLE = 0
2902     // .. ==> 0XF8000778[0:0] = 0x00000000U
2903     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2904     // .. L0_SEL = 0
2905     // .. ==> 0XF8000778[1:1] = 0x00000000U
2906     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
2907     // .. L1_SEL = 1
2908     // .. ==> 0XF8000778[2:2] = 0x00000001U
2909     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
2910     // .. L2_SEL = 0
2911     // .. ==> 0XF8000778[4:3] = 0x00000000U
2912     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2913     // .. L3_SEL = 0
2914     // .. ==> 0XF8000778[7:5] = 0x00000000U
2915     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2916     // .. Speed = 0
2917     // .. ==> 0XF8000778[8:8] = 0x00000000U
2918     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2919     // .. IO_Type = 1
2920     // .. ==> 0XF8000778[11:9] = 0x00000001U
2921     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2922     // .. PULLUP = 0
2923     // .. ==> 0XF8000778[12:12] = 0x00000000U
2924     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2925     // .. DisableRcvr = 0
2926     // .. ==> 0XF8000778[13:13] = 0x00000000U
2927     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2928     // ..
2929     EMIT_MASKWRITE(0XF8000778, 0x00003FFFU ,0x00000204U),
2930     // .. TRI_ENABLE = 1
2931     // .. ==> 0XF800077C[0:0] = 0x00000001U
2932     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
2933     // .. L0_SEL = 0
2934     // .. ==> 0XF800077C[1:1] = 0x00000000U
2935     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
2936     // .. L1_SEL = 1
2937     // .. ==> 0XF800077C[2:2] = 0x00000001U
2938     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
2939     // .. L2_SEL = 0
2940     // .. ==> 0XF800077C[4:3] = 0x00000000U
2941     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2942     // .. L3_SEL = 0
2943     // .. ==> 0XF800077C[7:5] = 0x00000000U
2944     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2945     // .. Speed = 0
2946     // .. ==> 0XF800077C[8:8] = 0x00000000U
2947     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2948     // .. IO_Type = 1
2949     // .. ==> 0XF800077C[11:9] = 0x00000001U
2950     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2951     // .. PULLUP = 0
2952     // .. ==> 0XF800077C[12:12] = 0x00000000U
2953     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2954     // .. DisableRcvr = 0
2955     // .. ==> 0XF800077C[13:13] = 0x00000000U
2956     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2957     // ..
2958     EMIT_MASKWRITE(0XF800077C, 0x00003FFFU ,0x00000205U),
2959     // .. TRI_ENABLE = 0
2960     // .. ==> 0XF8000780[0:0] = 0x00000000U
2961     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2962     // .. L0_SEL = 0
2963     // .. ==> 0XF8000780[1:1] = 0x00000000U
2964     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
2965     // .. L1_SEL = 1
2966     // .. ==> 0XF8000780[2:2] = 0x00000001U
2967     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
2968     // .. L2_SEL = 0
2969     // .. ==> 0XF8000780[4:3] = 0x00000000U
2970     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
2971     // .. L3_SEL = 0
2972     // .. ==> 0XF8000780[7:5] = 0x00000000U
2973     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
2974     // .. Speed = 0
2975     // .. ==> 0XF8000780[8:8] = 0x00000000U
2976     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
2977     // .. IO_Type = 1
2978     // .. ==> 0XF8000780[11:9] = 0x00000001U
2979     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
2980     // .. PULLUP = 0
2981     // .. ==> 0XF8000780[12:12] = 0x00000000U
2982     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
2983     // .. DisableRcvr = 0
2984     // .. ==> 0XF8000780[13:13] = 0x00000000U
2985     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
2986     // ..
2987     EMIT_MASKWRITE(0XF8000780, 0x00003FFFU ,0x00000204U),
2988     // .. TRI_ENABLE = 0
2989     // .. ==> 0XF8000784[0:0] = 0x00000000U
2990     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
2991     // .. L0_SEL = 0
2992     // .. ==> 0XF8000784[1:1] = 0x00000000U
2993     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
2994     // .. L1_SEL = 1
2995     // .. ==> 0XF8000784[2:2] = 0x00000001U
2996     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
2997     // .. L2_SEL = 0
2998     // .. ==> 0XF8000784[4:3] = 0x00000000U
2999     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3000     // .. L3_SEL = 0
3001     // .. ==> 0XF8000784[7:5] = 0x00000000U
3002     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
3003     // .. Speed = 0
3004     // .. ==> 0XF8000784[8:8] = 0x00000000U
3005     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3006     // .. IO_Type = 1
3007     // .. ==> 0XF8000784[11:9] = 0x00000001U
3008     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3009     // .. PULLUP = 0
3010     // .. ==> 0XF8000784[12:12] = 0x00000000U
3011     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3012     // .. DisableRcvr = 0
3013     // .. ==> 0XF8000784[13:13] = 0x00000000U
3014     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3015     // ..
3016     EMIT_MASKWRITE(0XF8000784, 0x00003FFFU ,0x00000204U),
3017     // .. TRI_ENABLE = 0
3018     // .. ==> 0XF8000788[0:0] = 0x00000000U
3019     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3020     // .. L0_SEL = 0
3021     // .. ==> 0XF8000788[1:1] = 0x00000000U
3022     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3023     // .. L1_SEL = 1
3024     // .. ==> 0XF8000788[2:2] = 0x00000001U
3025     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
3026     // .. L2_SEL = 0
3027     // .. ==> 0XF8000788[4:3] = 0x00000000U
3028     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3029     // .. L3_SEL = 0
3030     // .. ==> 0XF8000788[7:5] = 0x00000000U
3031     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
3032     // .. Speed = 0
3033     // .. ==> 0XF8000788[8:8] = 0x00000000U
3034     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3035     // .. IO_Type = 1
3036     // .. ==> 0XF8000788[11:9] = 0x00000001U
3037     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3038     // .. PULLUP = 0
3039     // .. ==> 0XF8000788[12:12] = 0x00000000U
3040     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3041     // .. DisableRcvr = 0
3042     // .. ==> 0XF8000788[13:13] = 0x00000000U
3043     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3044     // ..
3045     EMIT_MASKWRITE(0XF8000788, 0x00003FFFU ,0x00000204U),
3046     // .. TRI_ENABLE = 0
3047     // .. ==> 0XF800078C[0:0] = 0x00000000U
3048     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3049     // .. L0_SEL = 0
3050     // .. ==> 0XF800078C[1:1] = 0x00000000U
3051     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3052     // .. L1_SEL = 1
3053     // .. ==> 0XF800078C[2:2] = 0x00000001U
3054     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
3055     // .. L2_SEL = 0
3056     // .. ==> 0XF800078C[4:3] = 0x00000000U
3057     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3058     // .. L3_SEL = 0
3059     // .. ==> 0XF800078C[7:5] = 0x00000000U
3060     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
3061     // .. Speed = 0
3062     // .. ==> 0XF800078C[8:8] = 0x00000000U
3063     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3064     // .. IO_Type = 1
3065     // .. ==> 0XF800078C[11:9] = 0x00000001U
3066     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3067     // .. PULLUP = 0
3068     // .. ==> 0XF800078C[12:12] = 0x00000000U
3069     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3070     // .. DisableRcvr = 0
3071     // .. ==> 0XF800078C[13:13] = 0x00000000U
3072     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3073     // ..
3074     EMIT_MASKWRITE(0XF800078C, 0x00003FFFU ,0x00000204U),
3075     // .. TRI_ENABLE = 1
3076     // .. ==> 0XF8000790[0:0] = 0x00000001U
3077     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
3078     // .. L0_SEL = 0
3079     // .. ==> 0XF8000790[1:1] = 0x00000000U
3080     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3081     // .. L1_SEL = 1
3082     // .. ==> 0XF8000790[2:2] = 0x00000001U
3083     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
3084     // .. L2_SEL = 0
3085     // .. ==> 0XF8000790[4:3] = 0x00000000U
3086     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3087     // .. L3_SEL = 0
3088     // .. ==> 0XF8000790[7:5] = 0x00000000U
3089     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
3090     // .. Speed = 0
3091     // .. ==> 0XF8000790[8:8] = 0x00000000U
3092     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3093     // .. IO_Type = 1
3094     // .. ==> 0XF8000790[11:9] = 0x00000001U
3095     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3096     // .. PULLUP = 0
3097     // .. ==> 0XF8000790[12:12] = 0x00000000U
3098     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3099     // .. DisableRcvr = 0
3100     // .. ==> 0XF8000790[13:13] = 0x00000000U
3101     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3102     // ..
3103     EMIT_MASKWRITE(0XF8000790, 0x00003FFFU ,0x00000205U),
3104     // .. TRI_ENABLE = 0
3105     // .. ==> 0XF8000794[0:0] = 0x00000000U
3106     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3107     // .. L0_SEL = 0
3108     // .. ==> 0XF8000794[1:1] = 0x00000000U
3109     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3110     // .. L1_SEL = 1
3111     // .. ==> 0XF8000794[2:2] = 0x00000001U
3112     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
3113     // .. L2_SEL = 0
3114     // .. ==> 0XF8000794[4:3] = 0x00000000U
3115     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3116     // .. L3_SEL = 0
3117     // .. ==> 0XF8000794[7:5] = 0x00000000U
3118     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
3119     // .. Speed = 0
3120     // .. ==> 0XF8000794[8:8] = 0x00000000U
3121     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3122     // .. IO_Type = 1
3123     // .. ==> 0XF8000794[11:9] = 0x00000001U
3124     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3125     // .. PULLUP = 0
3126     // .. ==> 0XF8000794[12:12] = 0x00000000U
3127     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3128     // .. DisableRcvr = 0
3129     // .. ==> 0XF8000794[13:13] = 0x00000000U
3130     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3131     // ..
3132     EMIT_MASKWRITE(0XF8000794, 0x00003FFFU ,0x00000204U),
3133     // .. TRI_ENABLE = 0
3134     // .. ==> 0XF8000798[0:0] = 0x00000000U
3135     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3136     // .. L0_SEL = 0
3137     // .. ==> 0XF8000798[1:1] = 0x00000000U
3138     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3139     // .. L1_SEL = 1
3140     // .. ==> 0XF8000798[2:2] = 0x00000001U
3141     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
3142     // .. L2_SEL = 0
3143     // .. ==> 0XF8000798[4:3] = 0x00000000U
3144     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3145     // .. L3_SEL = 0
3146     // .. ==> 0XF8000798[7:5] = 0x00000000U
3147     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
3148     // .. Speed = 0
3149     // .. ==> 0XF8000798[8:8] = 0x00000000U
3150     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3151     // .. IO_Type = 1
3152     // .. ==> 0XF8000798[11:9] = 0x00000001U
3153     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3154     // .. PULLUP = 0
3155     // .. ==> 0XF8000798[12:12] = 0x00000000U
3156     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3157     // .. DisableRcvr = 0
3158     // .. ==> 0XF8000798[13:13] = 0x00000000U
3159     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3160     // ..
3161     EMIT_MASKWRITE(0XF8000798, 0x00003FFFU ,0x00000204U),
3162     // .. TRI_ENABLE = 0
3163     // .. ==> 0XF800079C[0:0] = 0x00000000U
3164     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3165     // .. L0_SEL = 0
3166     // .. ==> 0XF800079C[1:1] = 0x00000000U
3167     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3168     // .. L1_SEL = 1
3169     // .. ==> 0XF800079C[2:2] = 0x00000001U
3170     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
3171     // .. L2_SEL = 0
3172     // .. ==> 0XF800079C[4:3] = 0x00000000U
3173     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3174     // .. L3_SEL = 0
3175     // .. ==> 0XF800079C[7:5] = 0x00000000U
3176     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
3177     // .. Speed = 0
3178     // .. ==> 0XF800079C[8:8] = 0x00000000U
3179     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3180     // .. IO_Type = 1
3181     // .. ==> 0XF800079C[11:9] = 0x00000001U
3182     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3183     // .. PULLUP = 0
3184     // .. ==> 0XF800079C[12:12] = 0x00000000U
3185     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3186     // .. DisableRcvr = 0
3187     // .. ==> 0XF800079C[13:13] = 0x00000000U
3188     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3189     // ..
3190     EMIT_MASKWRITE(0XF800079C, 0x00003FFFU ,0x00000204U),
3191     // .. TRI_ENABLE = 0
3192     // .. ==> 0XF80007A0[0:0] = 0x00000000U
3193     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3194     // .. L0_SEL = 0
3195     // .. ==> 0XF80007A0[1:1] = 0x00000000U
3196     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3197     // .. L1_SEL = 0
3198     // .. ==> 0XF80007A0[2:2] = 0x00000000U
3199     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
3200     // .. L2_SEL = 0
3201     // .. ==> 0XF80007A0[4:3] = 0x00000000U
3202     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3203     // .. L3_SEL = 4
3204     // .. ==> 0XF80007A0[7:5] = 0x00000004U
3205     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
3206     // .. Speed = 0
3207     // .. ==> 0XF80007A0[8:8] = 0x00000000U
3208     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3209     // .. IO_Type = 1
3210     // .. ==> 0XF80007A0[11:9] = 0x00000001U
3211     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3212     // .. PULLUP = 0
3213     // .. ==> 0XF80007A0[12:12] = 0x00000000U
3214     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3215     // .. DisableRcvr = 0
3216     // .. ==> 0XF80007A0[13:13] = 0x00000000U
3217     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3218     // ..
3219     EMIT_MASKWRITE(0XF80007A0, 0x00003FFFU ,0x00000280U),
3220     // .. TRI_ENABLE = 0
3221     // .. ==> 0XF80007A4[0:0] = 0x00000000U
3222     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3223     // .. L0_SEL = 0
3224     // .. ==> 0XF80007A4[1:1] = 0x00000000U
3225     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3226     // .. L1_SEL = 0
3227     // .. ==> 0XF80007A4[2:2] = 0x00000000U
3228     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
3229     // .. L2_SEL = 0
3230     // .. ==> 0XF80007A4[4:3] = 0x00000000U
3231     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3232     // .. L3_SEL = 4
3233     // .. ==> 0XF80007A4[7:5] = 0x00000004U
3234     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
3235     // .. Speed = 0
3236     // .. ==> 0XF80007A4[8:8] = 0x00000000U
3237     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3238     // .. IO_Type = 1
3239     // .. ==> 0XF80007A4[11:9] = 0x00000001U
3240     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3241     // .. PULLUP = 0
3242     // .. ==> 0XF80007A4[12:12] = 0x00000000U
3243     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3244     // .. DisableRcvr = 0
3245     // .. ==> 0XF80007A4[13:13] = 0x00000000U
3246     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3247     // ..
3248     EMIT_MASKWRITE(0XF80007A4, 0x00003FFFU ,0x00000280U),
3249     // .. TRI_ENABLE = 0
3250     // .. ==> 0XF80007A8[0:0] = 0x00000000U
3251     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3252     // .. L0_SEL = 0
3253     // .. ==> 0XF80007A8[1:1] = 0x00000000U
3254     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3255     // .. L1_SEL = 0
3256     // .. ==> 0XF80007A8[2:2] = 0x00000000U
3257     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
3258     // .. L2_SEL = 0
3259     // .. ==> 0XF80007A8[4:3] = 0x00000000U
3260     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3261     // .. L3_SEL = 4
3262     // .. ==> 0XF80007A8[7:5] = 0x00000004U
3263     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
3264     // .. Speed = 0
3265     // .. ==> 0XF80007A8[8:8] = 0x00000000U
3266     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3267     // .. IO_Type = 1
3268     // .. ==> 0XF80007A8[11:9] = 0x00000001U
3269     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3270     // .. PULLUP = 0
3271     // .. ==> 0XF80007A8[12:12] = 0x00000000U
3272     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3273     // .. DisableRcvr = 0
3274     // .. ==> 0XF80007A8[13:13] = 0x00000000U
3275     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3276     // ..
3277     EMIT_MASKWRITE(0XF80007A8, 0x00003FFFU ,0x00000280U),
3278     // .. TRI_ENABLE = 0
3279     // .. ==> 0XF80007AC[0:0] = 0x00000000U
3280     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3281     // .. L0_SEL = 0
3282     // .. ==> 0XF80007AC[1:1] = 0x00000000U
3283     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3284     // .. L1_SEL = 0
3285     // .. ==> 0XF80007AC[2:2] = 0x00000000U
3286     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
3287     // .. L2_SEL = 0
3288     // .. ==> 0XF80007AC[4:3] = 0x00000000U
3289     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3290     // .. L3_SEL = 4
3291     // .. ==> 0XF80007AC[7:5] = 0x00000004U
3292     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
3293     // .. Speed = 0
3294     // .. ==> 0XF80007AC[8:8] = 0x00000000U
3295     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3296     // .. IO_Type = 1
3297     // .. ==> 0XF80007AC[11:9] = 0x00000001U
3298     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3299     // .. PULLUP = 0
3300     // .. ==> 0XF80007AC[12:12] = 0x00000000U
3301     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3302     // .. DisableRcvr = 0
3303     // .. ==> 0XF80007AC[13:13] = 0x00000000U
3304     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3305     // ..
3306     EMIT_MASKWRITE(0XF80007AC, 0x00003FFFU ,0x00000280U),
3307     // .. TRI_ENABLE = 0
3308     // .. ==> 0XF80007B0[0:0] = 0x00000000U
3309     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3310     // .. L0_SEL = 0
3311     // .. ==> 0XF80007B0[1:1] = 0x00000000U
3312     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3313     // .. L1_SEL = 0
3314     // .. ==> 0XF80007B0[2:2] = 0x00000000U
3315     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
3316     // .. L2_SEL = 0
3317     // .. ==> 0XF80007B0[4:3] = 0x00000000U
3318     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3319     // .. L3_SEL = 4
3320     // .. ==> 0XF80007B0[7:5] = 0x00000004U
3321     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
3322     // .. Speed = 0
3323     // .. ==> 0XF80007B0[8:8] = 0x00000000U
3324     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3325     // .. IO_Type = 1
3326     // .. ==> 0XF80007B0[11:9] = 0x00000001U
3327     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3328     // .. PULLUP = 0
3329     // .. ==> 0XF80007B0[12:12] = 0x00000000U
3330     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3331     // .. DisableRcvr = 0
3332     // .. ==> 0XF80007B0[13:13] = 0x00000000U
3333     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3334     // ..
3335     EMIT_MASKWRITE(0XF80007B0, 0x00003FFFU ,0x00000280U),
3336     // .. TRI_ENABLE = 0
3337     // .. ==> 0XF80007B4[0:0] = 0x00000000U
3338     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3339     // .. L0_SEL = 0
3340     // .. ==> 0XF80007B4[1:1] = 0x00000000U
3341     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3342     // .. L1_SEL = 0
3343     // .. ==> 0XF80007B4[2:2] = 0x00000000U
3344     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
3345     // .. L2_SEL = 0
3346     // .. ==> 0XF80007B4[4:3] = 0x00000000U
3347     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3348     // .. L3_SEL = 4
3349     // .. ==> 0XF80007B4[7:5] = 0x00000004U
3350     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
3351     // .. Speed = 0
3352     // .. ==> 0XF80007B4[8:8] = 0x00000000U
3353     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3354     // .. IO_Type = 1
3355     // .. ==> 0XF80007B4[11:9] = 0x00000001U
3356     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3357     // .. PULLUP = 0
3358     // .. ==> 0XF80007B4[12:12] = 0x00000000U
3359     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3360     // .. DisableRcvr = 0
3361     // .. ==> 0XF80007B4[13:13] = 0x00000000U
3362     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3363     // ..
3364     EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU ,0x00000280U),
3365     // .. TRI_ENABLE = 1
3366     // .. ==> 0XF80007B8[0:0] = 0x00000001U
3367     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
3368     // .. L0_SEL = 0
3369     // .. ==> 0XF80007B8[1:1] = 0x00000000U
3370     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3371     // .. L1_SEL = 0
3372     // .. ==> 0XF80007B8[2:2] = 0x00000000U
3373     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
3374     // .. L2_SEL = 0
3375     // .. ==> 0XF80007B8[4:3] = 0x00000000U
3376     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3377     // .. L3_SEL = 1
3378     // .. ==> 0XF80007B8[7:5] = 0x00000001U
3379     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000020U
3380     // .. Speed = 0
3381     // .. ==> 0XF80007B8[8:8] = 0x00000000U
3382     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3383     // .. IO_Type = 1
3384     // .. ==> 0XF80007B8[11:9] = 0x00000001U
3385     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3386     // .. PULLUP = 1
3387     // .. ==> 0XF80007B8[12:12] = 0x00000001U
3388     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
3389     // .. DisableRcvr = 0
3390     // .. ==> 0XF80007B8[13:13] = 0x00000000U
3391     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3392     // ..
3393     EMIT_MASKWRITE(0XF80007B8, 0x00003FFFU ,0x00001221U),
3394     // .. TRI_ENABLE = 0
3395     // .. ==> 0XF80007BC[0:0] = 0x00000000U
3396     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3397     // .. L0_SEL = 0
3398     // .. ==> 0XF80007BC[1:1] = 0x00000000U
3399     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3400     // .. L1_SEL = 0
3401     // .. ==> 0XF80007BC[2:2] = 0x00000000U
3402     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
3403     // .. L2_SEL = 0
3404     // .. ==> 0XF80007BC[4:3] = 0x00000000U
3405     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3406     // .. L3_SEL = 1
3407     // .. ==> 0XF80007BC[7:5] = 0x00000001U
3408     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000020U
3409     // .. Speed = 0
3410     // .. ==> 0XF80007BC[8:8] = 0x00000000U
3411     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3412     // .. IO_Type = 1
3413     // .. ==> 0XF80007BC[11:9] = 0x00000001U
3414     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3415     // .. PULLUP = 1
3416     // .. ==> 0XF80007BC[12:12] = 0x00000001U
3417     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
3418     // .. DisableRcvr = 0
3419     // .. ==> 0XF80007BC[13:13] = 0x00000000U
3420     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3421     // ..
3422     EMIT_MASKWRITE(0XF80007BC, 0x00003FFFU ,0x00001220U),
3423     // .. TRI_ENABLE = 0
3424     // .. ==> 0XF80007C0[0:0] = 0x00000000U
3425     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3426     // .. L0_SEL = 0
3427     // .. ==> 0XF80007C0[1:1] = 0x00000000U
3428     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3429     // .. L1_SEL = 0
3430     // .. ==> 0XF80007C0[2:2] = 0x00000000U
3431     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
3432     // .. L2_SEL = 0
3433     // .. ==> 0XF80007C0[4:3] = 0x00000000U
3434     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3435     // .. L3_SEL = 7
3436     // .. ==> 0XF80007C0[7:5] = 0x00000007U
3437     // ..     ==> MASK : 0x000000E0U    VAL : 0x000000E0U
3438     // .. Speed = 0
3439     // .. ==> 0XF80007C0[8:8] = 0x00000000U
3440     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3441     // .. IO_Type = 1
3442     // .. ==> 0XF80007C0[11:9] = 0x00000001U
3443     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3444     // .. PULLUP = 0
3445     // .. ==> 0XF80007C0[12:12] = 0x00000000U
3446     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3447     // .. DisableRcvr = 0
3448     // .. ==> 0XF80007C0[13:13] = 0x00000000U
3449     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3450     // ..
3451     EMIT_MASKWRITE(0XF80007C0, 0x00003FFFU ,0x000002E0U),
3452     // .. TRI_ENABLE = 1
3453     // .. ==> 0XF80007C4[0:0] = 0x00000001U
3454     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
3455     // .. L0_SEL = 0
3456     // .. ==> 0XF80007C4[1:1] = 0x00000000U
3457     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3458     // .. L1_SEL = 0
3459     // .. ==> 0XF80007C4[2:2] = 0x00000000U
3460     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
3461     // .. L2_SEL = 0
3462     // .. ==> 0XF80007C4[4:3] = 0x00000000U
3463     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3464     // .. L3_SEL = 7
3465     // .. ==> 0XF80007C4[7:5] = 0x00000007U
3466     // ..     ==> MASK : 0x000000E0U    VAL : 0x000000E0U
3467     // .. Speed = 0
3468     // .. ==> 0XF80007C4[8:8] = 0x00000000U
3469     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3470     // .. IO_Type = 1
3471     // .. ==> 0XF80007C4[11:9] = 0x00000001U
3472     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3473     // .. PULLUP = 0
3474     // .. ==> 0XF80007C4[12:12] = 0x00000000U
3475     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3476     // .. DisableRcvr = 0
3477     // .. ==> 0XF80007C4[13:13] = 0x00000000U
3478     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3479     // ..
3480     EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU ,0x000002E1U),
3481     // .. TRI_ENABLE = 0
3482     // .. ==> 0XF80007C8[0:0] = 0x00000000U
3483     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3484     // .. L0_SEL = 0
3485     // .. ==> 0XF80007C8[1:1] = 0x00000000U
3486     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3487     // .. L1_SEL = 0
3488     // .. ==> 0XF80007C8[2:2] = 0x00000000U
3489     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
3490     // .. L2_SEL = 0
3491     // .. ==> 0XF80007C8[4:3] = 0x00000000U
3492     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3493     // .. L3_SEL = 2
3494     // .. ==> 0XF80007C8[7:5] = 0x00000002U
3495     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000040U
3496     // .. Speed = 0
3497     // .. ==> 0XF80007C8[8:8] = 0x00000000U
3498     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3499     // .. IO_Type = 1
3500     // .. ==> 0XF80007C8[11:9] = 0x00000001U
3501     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3502     // .. PULLUP = 1
3503     // .. ==> 0XF80007C8[12:12] = 0x00000001U
3504     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
3505     // .. DisableRcvr = 0
3506     // .. ==> 0XF80007C8[13:13] = 0x00000000U
3507     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3508     // ..
3509     EMIT_MASKWRITE(0XF80007C8, 0x00003FFFU ,0x00001240U),
3510     // .. TRI_ENABLE = 0
3511     // .. ==> 0XF80007CC[0:0] = 0x00000000U
3512     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3513     // .. L0_SEL = 0
3514     // .. ==> 0XF80007CC[1:1] = 0x00000000U
3515     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3516     // .. L1_SEL = 0
3517     // .. ==> 0XF80007CC[2:2] = 0x00000000U
3518     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
3519     // .. L2_SEL = 0
3520     // .. ==> 0XF80007CC[4:3] = 0x00000000U
3521     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3522     // .. L3_SEL = 2
3523     // .. ==> 0XF80007CC[7:5] = 0x00000002U
3524     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000040U
3525     // .. Speed = 0
3526     // .. ==> 0XF80007CC[8:8] = 0x00000000U
3527     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3528     // .. IO_Type = 1
3529     // .. ==> 0XF80007CC[11:9] = 0x00000001U
3530     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3531     // .. PULLUP = 1
3532     // .. ==> 0XF80007CC[12:12] = 0x00000001U
3533     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
3534     // .. DisableRcvr = 0
3535     // .. ==> 0XF80007CC[13:13] = 0x00000000U
3536     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3537     // ..
3538     EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU ,0x00001240U),
3539     // .. TRI_ENABLE = 0
3540     // .. ==> 0XF80007D0[0:0] = 0x00000000U
3541     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3542     // .. L0_SEL = 0
3543     // .. ==> 0XF80007D0[1:1] = 0x00000000U
3544     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3545     // .. L1_SEL = 0
3546     // .. ==> 0XF80007D0[2:2] = 0x00000000U
3547     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
3548     // .. L2_SEL = 0
3549     // .. ==> 0XF80007D0[4:3] = 0x00000000U
3550     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3551     // .. L3_SEL = 4
3552     // .. ==> 0XF80007D0[7:5] = 0x00000004U
3553     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
3554     // .. Speed = 0
3555     // .. ==> 0XF80007D0[8:8] = 0x00000000U
3556     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3557     // .. IO_Type = 1
3558     // .. ==> 0XF80007D0[11:9] = 0x00000001U
3559     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3560     // .. PULLUP = 0
3561     // .. ==> 0XF80007D0[12:12] = 0x00000000U
3562     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3563     // .. DisableRcvr = 0
3564     // .. ==> 0XF80007D0[13:13] = 0x00000000U
3565     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3566     // ..
3567     EMIT_MASKWRITE(0XF80007D0, 0x00003FFFU ,0x00000280U),
3568     // .. TRI_ENABLE = 0
3569     // .. ==> 0XF80007D4[0:0] = 0x00000000U
3570     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3571     // .. L0_SEL = 0
3572     // .. ==> 0XF80007D4[1:1] = 0x00000000U
3573     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
3574     // .. L1_SEL = 0
3575     // .. ==> 0XF80007D4[2:2] = 0x00000000U
3576     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
3577     // .. L2_SEL = 0
3578     // .. ==> 0XF80007D4[4:3] = 0x00000000U
3579     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
3580     // .. L3_SEL = 4
3581     // .. ==> 0XF80007D4[7:5] = 0x00000004U
3582     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
3583     // .. Speed = 0
3584     // .. ==> 0XF80007D4[8:8] = 0x00000000U
3585     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3586     // .. IO_Type = 1
3587     // .. ==> 0XF80007D4[11:9] = 0x00000001U
3588     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
3589     // .. PULLUP = 0
3590     // .. ==> 0XF80007D4[12:12] = 0x00000000U
3591     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
3592     // .. DisableRcvr = 0
3593     // .. ==> 0XF80007D4[13:13] = 0x00000000U
3594     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
3595     // ..
3596     EMIT_MASKWRITE(0XF80007D4, 0x00003FFFU ,0x00000280U),
3597     // .. SDIO0_WP_SEL = 15
3598     // .. ==> 0XF8000830[5:0] = 0x0000000FU
3599     // ..     ==> MASK : 0x0000003FU    VAL : 0x0000000FU
3600     // .. SDIO0_CD_SEL = 0
3601     // .. ==> 0XF8000830[21:16] = 0x00000000U
3602     // ..     ==> MASK : 0x003F0000U    VAL : 0x00000000U
3603     // ..
3604     EMIT_MASKWRITE(0XF8000830, 0x003F003FU ,0x0000000FU),
3605     // .. FINISH: MIO PROGRAMMING
3606     // .. START: LOCK IT BACK
3607     // .. LOCK_KEY = 0X767B
3608     // .. ==> 0XF8000004[15:0] = 0x0000767BU
3609     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000767BU
3610     // ..
3611     EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
3612     // .. FINISH: LOCK IT BACK
3613     // FINISH: top
3614     //
3615     EMIT_EXIT(),
3616 
3617     //
3618 };
3619 
3620 unsigned long ps7_peripherals_init_data_3_0[] = {
3621     // START: top
3622     // .. START: SLCR SETTINGS
3623     // .. UNLOCK_KEY = 0XDF0D
3624     // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
3625     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000DF0DU
3626     // ..
3627     EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
3628     // .. FINISH: SLCR SETTINGS
3629     // .. START: DDR TERM/IBUF_DISABLE_MODE SETTINGS
3630     // .. IBUF_DISABLE_MODE = 0x1
3631     // .. ==> 0XF8000B48[7:7] = 0x00000001U
3632     // ..     ==> MASK : 0x00000080U    VAL : 0x00000080U
3633     // .. TERM_DISABLE_MODE = 0x1
3634     // .. ==> 0XF8000B48[8:8] = 0x00000001U
3635     // ..     ==> MASK : 0x00000100U    VAL : 0x00000100U
3636     // ..
3637     EMIT_MASKWRITE(0XF8000B48, 0x00000180U ,0x00000180U),
3638     // .. IBUF_DISABLE_MODE = 0x1
3639     // .. ==> 0XF8000B4C[7:7] = 0x00000001U
3640     // ..     ==> MASK : 0x00000080U    VAL : 0x00000080U
3641     // .. TERM_DISABLE_MODE = 0x1
3642     // .. ==> 0XF8000B4C[8:8] = 0x00000001U
3643     // ..     ==> MASK : 0x00000100U    VAL : 0x00000100U
3644     // ..
3645     EMIT_MASKWRITE(0XF8000B4C, 0x00000180U ,0x00000180U),
3646     // .. IBUF_DISABLE_MODE = 0x1
3647     // .. ==> 0XF8000B50[7:7] = 0x00000001U
3648     // ..     ==> MASK : 0x00000080U    VAL : 0x00000080U
3649     // .. TERM_DISABLE_MODE = 0x1
3650     // .. ==> 0XF8000B50[8:8] = 0x00000001U
3651     // ..     ==> MASK : 0x00000100U    VAL : 0x00000100U
3652     // ..
3653     EMIT_MASKWRITE(0XF8000B50, 0x00000180U ,0x00000180U),
3654     // .. IBUF_DISABLE_MODE = 0x1
3655     // .. ==> 0XF8000B54[7:7] = 0x00000001U
3656     // ..     ==> MASK : 0x00000080U    VAL : 0x00000080U
3657     // .. TERM_DISABLE_MODE = 0x1
3658     // .. ==> 0XF8000B54[8:8] = 0x00000001U
3659     // ..     ==> MASK : 0x00000100U    VAL : 0x00000100U
3660     // ..
3661     EMIT_MASKWRITE(0XF8000B54, 0x00000180U ,0x00000180U),
3662     // .. FINISH: DDR TERM/IBUF_DISABLE_MODE SETTINGS
3663     // .. START: LOCK IT BACK
3664     // .. LOCK_KEY = 0X767B
3665     // .. ==> 0XF8000004[15:0] = 0x0000767BU
3666     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000767BU
3667     // ..
3668     EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
3669     // .. FINISH: LOCK IT BACK
3670     // .. START: SRAM/NOR SET OPMODE
3671     // .. FINISH: SRAM/NOR SET OPMODE
3672     // .. START: UART REGISTERS
3673     // .. BDIV = 0x6
3674     // .. ==> 0XE0001034[7:0] = 0x00000006U
3675     // ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U
3676     // ..
3677     EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
3678     // .. CD = 0x3e
3679     // .. ==> 0XE0001018[15:0] = 0x0000003EU
3680     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU
3681     // ..
3682     EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
3683     // .. STPBRK = 0x0
3684     // .. ==> 0XE0001000[8:8] = 0x00000000U
3685     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
3686     // .. STTBRK = 0x0
3687     // .. ==> 0XE0001000[7:7] = 0x00000000U
3688     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
3689     // .. RSTTO = 0x0
3690     // .. ==> 0XE0001000[6:6] = 0x00000000U
3691     // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
3692     // .. TXDIS = 0x0
3693     // .. ==> 0XE0001000[5:5] = 0x00000000U
3694     // ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
3695     // .. TXEN = 0x1
3696     // .. ==> 0XE0001000[4:4] = 0x00000001U
3697     // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
3698     // .. RXDIS = 0x0
3699     // .. ==> 0XE0001000[3:3] = 0x00000000U
3700     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
3701     // .. RXEN = 0x1
3702     // .. ==> 0XE0001000[2:2] = 0x00000001U
3703     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
3704     // .. TXRES = 0x1
3705     // .. ==> 0XE0001000[1:1] = 0x00000001U
3706     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
3707     // .. RXRES = 0x1
3708     // .. ==> 0XE0001000[0:0] = 0x00000001U
3709     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
3710     // ..
3711     EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
3712     // .. CHMODE = 0x0
3713     // .. ==> 0XE0001004[9:8] = 0x00000000U
3714     // ..     ==> MASK : 0x00000300U    VAL : 0x00000000U
3715     // .. NBSTOP = 0x0
3716     // .. ==> 0XE0001004[7:6] = 0x00000000U
3717     // ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
3718     // .. PAR = 0x4
3719     // .. ==> 0XE0001004[5:3] = 0x00000004U
3720     // ..     ==> MASK : 0x00000038U    VAL : 0x00000020U
3721     // .. CHRL = 0x0
3722     // .. ==> 0XE0001004[2:1] = 0x00000000U
3723     // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
3724     // .. CLKS = 0x0
3725     // .. ==> 0XE0001004[0:0] = 0x00000000U
3726     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
3727     // ..
3728     EMIT_MASKWRITE(0XE0001004, 0x000003FFU ,0x00000020U),
3729     // .. FINISH: UART REGISTERS
3730     // .. START: QSPI REGISTERS
3731     // .. Holdb_dr = 1
3732     // .. ==> 0XE000D000[19:19] = 0x00000001U
3733     // ..     ==> MASK : 0x00080000U    VAL : 0x00080000U
3734     // ..
3735     EMIT_MASKWRITE(0XE000D000, 0x00080000U ,0x00080000U),
3736     // .. FINISH: QSPI REGISTERS
3737     // .. START: PL POWER ON RESET REGISTERS
3738     // .. PCFG_POR_CNT_4K = 0
3739     // .. ==> 0XF8007000[29:29] = 0x00000000U
3740     // ..     ==> MASK : 0x20000000U    VAL : 0x00000000U
3741     // ..
3742     EMIT_MASKWRITE(0XF8007000, 0x20000000U ,0x00000000U),
3743     // .. FINISH: PL POWER ON RESET REGISTERS
3744     // .. START: SMC TIMING CALCULATION REGISTER UPDATE
3745     // .. .. START: NAND SET CYCLE
3746     // .. .. FINISH: NAND SET CYCLE
3747     // .. .. START: OPMODE
3748     // .. .. FINISH: OPMODE
3749     // .. .. START: DIRECT COMMAND
3750     // .. .. FINISH: DIRECT COMMAND
3751     // .. .. START: SRAM/NOR CS0 SET CYCLE
3752     // .. .. FINISH: SRAM/NOR CS0 SET CYCLE
3753     // .. .. START: DIRECT COMMAND
3754     // .. .. FINISH: DIRECT COMMAND
3755     // .. .. START: NOR CS0 BASE ADDRESS
3756     // .. .. FINISH: NOR CS0 BASE ADDRESS
3757     // .. .. START: SRAM/NOR CS1 SET CYCLE
3758     // .. .. FINISH: SRAM/NOR CS1 SET CYCLE
3759     // .. .. START: DIRECT COMMAND
3760     // .. .. FINISH: DIRECT COMMAND
3761     // .. .. START: NOR CS1 BASE ADDRESS
3762     // .. .. FINISH: NOR CS1 BASE ADDRESS
3763     // .. .. START: USB RESET
3764     // .. .. .. START: USB0 RESET
3765     // .. .. .. .. START: DIR MODE BANK 0
3766     // .. .. .. .. DIRECTION_0 = 0x80
3767     // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000080U
3768     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000080U
3769     // .. .. .. ..
3770     EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000080U),
3771     // .. .. .. .. FINISH: DIR MODE BANK 0
3772     // .. .. .. .. START: DIR MODE BANK 1
3773     // .. .. .. .. FINISH: DIR MODE BANK 1
3774     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3775     // .. .. .. .. MASK_0_LSW = 0xff7f
3776     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
3777     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xFF7F0000U
3778     // .. .. .. .. DATA_0_LSW = 0x80
3779     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
3780     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000080U
3781     // .. .. .. ..
3782     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
3783     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3784     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3785     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3786     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3787     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3788     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3789     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3790     // .. .. .. .. START: OUTPUT ENABLE BANK 0
3791     // .. .. .. .. OP_ENABLE_0 = 0x80
3792     // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000080U
3793     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000080U
3794     // .. .. .. ..
3795     EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000080U),
3796     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3797     // .. .. .. .. START: OUTPUT ENABLE BANK 1
3798     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3799     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3800     // .. .. .. .. MASK_0_LSW = 0xff7f
3801     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
3802     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xFF7F0000U
3803     // .. .. .. .. DATA_0_LSW = 0x0
3804     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
3805     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000000U
3806     // .. .. .. ..
3807     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0000U),
3808     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3809     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3810     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3811     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3812     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3813     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3814     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3815     // .. .. .. .. START: ADD 1 MS DELAY
3816     // .. .. .. ..
3817     EMIT_MASKDELAY(0XF8F00200, 1),
3818     // .. .. .. .. FINISH: ADD 1 MS DELAY
3819     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3820     // .. .. .. .. MASK_0_LSW = 0xff7f
3821     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
3822     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xFF7F0000U
3823     // .. .. .. .. DATA_0_LSW = 0x80
3824     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
3825     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000080U
3826     // .. .. .. ..
3827     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
3828     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3829     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3830     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3831     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3832     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3833     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3834     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3835     // .. .. .. FINISH: USB0 RESET
3836     // .. .. .. START: USB1 RESET
3837     // .. .. .. .. START: DIR MODE BANK 0
3838     // .. .. .. .. FINISH: DIR MODE BANK 0
3839     // .. .. .. .. START: DIR MODE BANK 1
3840     // .. .. .. .. FINISH: DIR MODE BANK 1
3841     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3842     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3843     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3844     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3845     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3846     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3847     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3848     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3849     // .. .. .. .. START: OUTPUT ENABLE BANK 0
3850     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3851     // .. .. .. .. START: OUTPUT ENABLE BANK 1
3852     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3853     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3854     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3855     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3856     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3857     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3858     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3859     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3860     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3861     // .. .. .. .. START: ADD 1 MS DELAY
3862     // .. .. .. ..
3863     EMIT_MASKDELAY(0XF8F00200, 1),
3864     // .. .. .. .. FINISH: ADD 1 MS DELAY
3865     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3866     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3867     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3868     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3869     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3870     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3871     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3872     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3873     // .. .. .. FINISH: USB1 RESET
3874     // .. .. FINISH: USB RESET
3875     // .. .. START: ENET RESET
3876     // .. .. .. START: ENET0 RESET
3877     // .. .. .. .. START: DIR MODE BANK 0
3878     // .. .. .. .. DIRECTION_0 = 0x800
3879     // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000800U
3880     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000800U
3881     // .. .. .. ..
3882     EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000800U),
3883     // .. .. .. .. FINISH: DIR MODE BANK 0
3884     // .. .. .. .. START: DIR MODE BANK 1
3885     // .. .. .. .. FINISH: DIR MODE BANK 1
3886     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3887     // .. .. .. .. MASK_0_LSW = 0xf7ff
3888     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
3889     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xF7FF0000U
3890     // .. .. .. .. DATA_0_LSW = 0x800
3891     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
3892     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000800U
3893     // .. .. .. ..
3894     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
3895     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3896     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3897     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3898     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3899     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3900     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3901     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3902     // .. .. .. .. START: OUTPUT ENABLE BANK 0
3903     // .. .. .. .. OP_ENABLE_0 = 0x800
3904     // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000800U
3905     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000800U
3906     // .. .. .. ..
3907     EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000800U),
3908     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3909     // .. .. .. .. START: OUTPUT ENABLE BANK 1
3910     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3911     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3912     // .. .. .. .. MASK_0_LSW = 0xf7ff
3913     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
3914     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xF7FF0000U
3915     // .. .. .. .. DATA_0_LSW = 0x0
3916     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
3917     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000000U
3918     // .. .. .. ..
3919     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0000U),
3920     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3921     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3922     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3923     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3924     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3925     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3926     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3927     // .. .. .. .. START: ADD 1 MS DELAY
3928     // .. .. .. ..
3929     EMIT_MASKDELAY(0XF8F00200, 1),
3930     // .. .. .. .. FINISH: ADD 1 MS DELAY
3931     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3932     // .. .. .. .. MASK_0_LSW = 0xf7ff
3933     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
3934     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xF7FF0000U
3935     // .. .. .. .. DATA_0_LSW = 0x800
3936     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
3937     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000800U
3938     // .. .. .. ..
3939     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
3940     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3941     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3942     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3943     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3944     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3945     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3946     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3947     // .. .. .. FINISH: ENET0 RESET
3948     // .. .. .. START: ENET1 RESET
3949     // .. .. .. .. START: DIR MODE BANK 0
3950     // .. .. .. .. FINISH: DIR MODE BANK 0
3951     // .. .. .. .. START: DIR MODE BANK 1
3952     // .. .. .. .. FINISH: DIR MODE BANK 1
3953     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3954     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3955     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3956     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3957     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3958     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3959     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3960     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3961     // .. .. .. .. START: OUTPUT ENABLE BANK 0
3962     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
3963     // .. .. .. .. START: OUTPUT ENABLE BANK 1
3964     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
3965     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
3966     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
3967     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
3968     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
3969     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
3970     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
3971     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
3972     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
3973     // .. .. .. .. START: ADD 1 MS DELAY
3974     // .. .. .. ..
3975     EMIT_MASKDELAY(0XF8F00200, 1),
3976     // .. .. .. .. FINISH: ADD 1 MS DELAY
3977     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3978     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
3979     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
3980     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
3981     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
3982     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
3983     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
3984     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
3985     // .. .. .. FINISH: ENET1 RESET
3986     // .. .. FINISH: ENET RESET
3987     // .. .. START: I2C RESET
3988     // .. .. .. START: I2C0 RESET
3989     // .. .. .. .. START: DIR MODE GPIO BANK0
3990     // .. .. .. .. DIRECTION_0 = 0x2000
3991     // .. .. .. .. ==> 0XE000A204[31:0] = 0x00002000U
3992     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00002000U
3993     // .. .. .. ..
3994     EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00002000U),
3995     // .. .. .. .. FINISH: DIR MODE GPIO BANK0
3996     // .. .. .. .. START: DIR MODE GPIO BANK1
3997     // .. .. .. .. FINISH: DIR MODE GPIO BANK1
3998     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
3999     // .. .. .. .. MASK_0_LSW = 0xdfff
4000     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
4001     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xDFFF0000U
4002     // .. .. .. .. DATA_0_LSW = 0x2000
4003     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
4004     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00002000U
4005     // .. .. .. ..
4006     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
4007     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
4008     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
4009     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
4010     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
4011     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
4012     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
4013     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
4014     // .. .. .. .. START: OUTPUT ENABLE
4015     // .. .. .. .. OP_ENABLE_0 = 0x2000
4016     // .. .. .. .. ==> 0XE000A208[31:0] = 0x00002000U
4017     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00002000U
4018     // .. .. .. ..
4019     EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00002000U),
4020     // .. .. .. .. FINISH: OUTPUT ENABLE
4021     // .. .. .. .. START: OUTPUT ENABLE
4022     // .. .. .. .. FINISH: OUTPUT ENABLE
4023     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
4024     // .. .. .. .. MASK_0_LSW = 0xdfff
4025     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
4026     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xDFFF0000U
4027     // .. .. .. .. DATA_0_LSW = 0x0
4028     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
4029     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000000U
4030     // .. .. .. ..
4031     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF0000U),
4032     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
4033     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
4034     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
4035     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
4036     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
4037     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
4038     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
4039     // .. .. .. .. START: ADD 1 MS DELAY
4040     // .. .. .. ..
4041     EMIT_MASKDELAY(0XF8F00200, 1),
4042     // .. .. .. .. FINISH: ADD 1 MS DELAY
4043     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
4044     // .. .. .. .. MASK_0_LSW = 0xdfff
4045     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
4046     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xDFFF0000U
4047     // .. .. .. .. DATA_0_LSW = 0x2000
4048     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
4049     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00002000U
4050     // .. .. .. ..
4051     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
4052     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
4053     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
4054     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
4055     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
4056     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
4057     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
4058     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
4059     // .. .. .. FINISH: I2C0 RESET
4060     // .. .. .. START: I2C1 RESET
4061     // .. .. .. .. START: DIR MODE GPIO BANK0
4062     // .. .. .. .. FINISH: DIR MODE GPIO BANK0
4063     // .. .. .. .. START: DIR MODE GPIO BANK1
4064     // .. .. .. .. FINISH: DIR MODE GPIO BANK1
4065     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
4066     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
4067     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
4068     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
4069     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
4070     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
4071     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
4072     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
4073     // .. .. .. .. START: OUTPUT ENABLE
4074     // .. .. .. .. FINISH: OUTPUT ENABLE
4075     // .. .. .. .. START: OUTPUT ENABLE
4076     // .. .. .. .. FINISH: OUTPUT ENABLE
4077     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
4078     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
4079     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
4080     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
4081     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
4082     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
4083     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
4084     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
4085     // .. .. .. .. START: ADD 1 MS DELAY
4086     // .. .. .. ..
4087     EMIT_MASKDELAY(0XF8F00200, 1),
4088     // .. .. .. .. FINISH: ADD 1 MS DELAY
4089     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
4090     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
4091     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
4092     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
4093     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
4094     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
4095     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
4096     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
4097     // .. .. .. FINISH: I2C1 RESET
4098     // .. .. FINISH: I2C RESET
4099     // .. .. START: NOR CHIP SELECT
4100     // .. .. .. START: DIR MODE BANK 0
4101     // .. .. .. FINISH: DIR MODE BANK 0
4102     // .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
4103     // .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
4104     // .. .. .. START: OUTPUT ENABLE BANK 0
4105     // .. .. .. FINISH: OUTPUT ENABLE BANK 0
4106     // .. .. FINISH: NOR CHIP SELECT
4107     // .. FINISH: SMC TIMING CALCULATION REGISTER UPDATE
4108     // FINISH: top
4109     //
4110     EMIT_EXIT(),
4111 
4112     //
4113 };
4114 
4115 unsigned long ps7_post_config_3_0[] = {
4116     // START: top
4117     // .. START: SLCR SETTINGS
4118     // .. UNLOCK_KEY = 0XDF0D
4119     // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
4120     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000DF0DU
4121     // ..
4122     EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
4123     // .. FINISH: SLCR SETTINGS
4124     // .. START: ENABLING LEVEL SHIFTER
4125     // .. USER_LVL_INP_EN_0 = 1
4126     // .. ==> 0XF8000900[3:3] = 0x00000001U
4127     // ..     ==> MASK : 0x00000008U    VAL : 0x00000008U
4128     // .. USER_LVL_OUT_EN_0 = 1
4129     // .. ==> 0XF8000900[2:2] = 0x00000001U
4130     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
4131     // .. USER_LVL_INP_EN_1 = 1
4132     // .. ==> 0XF8000900[1:1] = 0x00000001U
4133     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
4134     // .. USER_LVL_OUT_EN_1 = 1
4135     // .. ==> 0XF8000900[0:0] = 0x00000001U
4136     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
4137     // ..
4138     EMIT_MASKWRITE(0XF8000900, 0x0000000FU ,0x0000000FU),
4139     // .. FINISH: ENABLING LEVEL SHIFTER
4140     // .. START: FPGA RESETS TO 0
4141     // .. reserved_3 = 0
4142     // .. ==> 0XF8000240[31:25] = 0x00000000U
4143     // ..     ==> MASK : 0xFE000000U    VAL : 0x00000000U
4144     // .. reserved_FPGA_ACP_RST = 0
4145     // .. ==> 0XF8000240[24:24] = 0x00000000U
4146     // ..     ==> MASK : 0x01000000U    VAL : 0x00000000U
4147     // .. reserved_FPGA_AXDS3_RST = 0
4148     // .. ==> 0XF8000240[23:23] = 0x00000000U
4149     // ..     ==> MASK : 0x00800000U    VAL : 0x00000000U
4150     // .. reserved_FPGA_AXDS2_RST = 0
4151     // .. ==> 0XF8000240[22:22] = 0x00000000U
4152     // ..     ==> MASK : 0x00400000U    VAL : 0x00000000U
4153     // .. reserved_FPGA_AXDS1_RST = 0
4154     // .. ==> 0XF8000240[21:21] = 0x00000000U
4155     // ..     ==> MASK : 0x00200000U    VAL : 0x00000000U
4156     // .. reserved_FPGA_AXDS0_RST = 0
4157     // .. ==> 0XF8000240[20:20] = 0x00000000U
4158     // ..     ==> MASK : 0x00100000U    VAL : 0x00000000U
4159     // .. reserved_2 = 0
4160     // .. ==> 0XF8000240[19:18] = 0x00000000U
4161     // ..     ==> MASK : 0x000C0000U    VAL : 0x00000000U
4162     // .. reserved_FSSW1_FPGA_RST = 0
4163     // .. ==> 0XF8000240[17:17] = 0x00000000U
4164     // ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
4165     // .. reserved_FSSW0_FPGA_RST = 0
4166     // .. ==> 0XF8000240[16:16] = 0x00000000U
4167     // ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
4168     // .. reserved_1 = 0
4169     // .. ==> 0XF8000240[15:14] = 0x00000000U
4170     // ..     ==> MASK : 0x0000C000U    VAL : 0x00000000U
4171     // .. reserved_FPGA_FMSW1_RST = 0
4172     // .. ==> 0XF8000240[13:13] = 0x00000000U
4173     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
4174     // .. reserved_FPGA_FMSW0_RST = 0
4175     // .. ==> 0XF8000240[12:12] = 0x00000000U
4176     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
4177     // .. reserved_FPGA_DMA3_RST = 0
4178     // .. ==> 0XF8000240[11:11] = 0x00000000U
4179     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
4180     // .. reserved_FPGA_DMA2_RST = 0
4181     // .. ==> 0XF8000240[10:10] = 0x00000000U
4182     // ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
4183     // .. reserved_FPGA_DMA1_RST = 0
4184     // .. ==> 0XF8000240[9:9] = 0x00000000U
4185     // ..     ==> MASK : 0x00000200U    VAL : 0x00000000U
4186     // .. reserved_FPGA_DMA0_RST = 0
4187     // .. ==> 0XF8000240[8:8] = 0x00000000U
4188     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
4189     // .. reserved = 0
4190     // .. ==> 0XF8000240[7:4] = 0x00000000U
4191     // ..     ==> MASK : 0x000000F0U    VAL : 0x00000000U
4192     // .. FPGA3_OUT_RST = 0
4193     // .. ==> 0XF8000240[3:3] = 0x00000000U
4194     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
4195     // .. FPGA2_OUT_RST = 0
4196     // .. ==> 0XF8000240[2:2] = 0x00000000U
4197     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
4198     // .. FPGA1_OUT_RST = 0
4199     // .. ==> 0XF8000240[1:1] = 0x00000000U
4200     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
4201     // .. FPGA0_OUT_RST = 0
4202     // .. ==> 0XF8000240[0:0] = 0x00000000U
4203     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
4204     // ..
4205     EMIT_MASKWRITE(0XF8000240, 0xFFFFFFFFU ,0x00000000U),
4206     // .. FINISH: FPGA RESETS TO 0
4207     // .. START: AFI REGISTERS
4208     // .. .. START: AFI0 REGISTERS
4209     // .. .. FINISH: AFI0 REGISTERS
4210     // .. .. START: AFI1 REGISTERS
4211     // .. .. FINISH: AFI1 REGISTERS
4212     // .. .. START: AFI2 REGISTERS
4213     // .. .. FINISH: AFI2 REGISTERS
4214     // .. .. START: AFI3 REGISTERS
4215     // .. .. FINISH: AFI3 REGISTERS
4216     // .. FINISH: AFI REGISTERS
4217     // .. START: LOCK IT BACK
4218     // .. LOCK_KEY = 0X767B
4219     // .. ==> 0XF8000004[15:0] = 0x0000767BU
4220     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000767BU
4221     // ..
4222     EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
4223     // .. FINISH: LOCK IT BACK
4224     // FINISH: top
4225     //
4226     EMIT_EXIT(),
4227 
4228     //
4229 };
4230 
4231 
4232 unsigned long ps7_pll_init_data_2_0[] = {
4233     // START: top
4234     // .. START: SLCR SETTINGS
4235     // .. UNLOCK_KEY = 0XDF0D
4236     // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
4237     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000DF0DU
4238     // ..
4239     EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
4240     // .. FINISH: SLCR SETTINGS
4241     // .. START: PLL SLCR REGISTERS
4242     // .. .. START: ARM PLL INIT
4243     // .. .. PLL_RES = 0x2
4244     // .. .. ==> 0XF8000110[7:4] = 0x00000002U
4245     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000020U
4246     // .. .. PLL_CP = 0x2
4247     // .. .. ==> 0XF8000110[11:8] = 0x00000002U
4248     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000200U
4249     // .. .. LOCK_CNT = 0xfa
4250     // .. .. ==> 0XF8000110[21:12] = 0x000000FAU
4251     // .. ..     ==> MASK : 0x003FF000U    VAL : 0x000FA000U
4252     // .. ..
4253     EMIT_MASKWRITE(0XF8000110, 0x003FFFF0U ,0x000FA220U),
4254     // .. .. .. START: UPDATE FB_DIV
4255     // .. .. .. PLL_FDIV = 0x28
4256     // .. .. .. ==> 0XF8000100[18:12] = 0x00000028U
4257     // .. .. ..     ==> MASK : 0x0007F000U    VAL : 0x00028000U
4258     // .. .. ..
4259     EMIT_MASKWRITE(0XF8000100, 0x0007F000U ,0x00028000U),
4260     // .. .. .. FINISH: UPDATE FB_DIV
4261     // .. .. .. START: BY PASS PLL
4262     // .. .. .. PLL_BYPASS_FORCE = 1
4263     // .. .. .. ==> 0XF8000100[4:4] = 0x00000001U
4264     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
4265     // .. .. ..
4266     EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000010U),
4267     // .. .. .. FINISH: BY PASS PLL
4268     // .. .. .. START: ASSERT RESET
4269     // .. .. .. PLL_RESET = 1
4270     // .. .. .. ==> 0XF8000100[0:0] = 0x00000001U
4271     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
4272     // .. .. ..
4273     EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000001U),
4274     // .. .. .. FINISH: ASSERT RESET
4275     // .. .. .. START: DEASSERT RESET
4276     // .. .. .. PLL_RESET = 0
4277     // .. .. .. ==> 0XF8000100[0:0] = 0x00000000U
4278     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
4279     // .. .. ..
4280     EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000000U),
4281     // .. .. .. FINISH: DEASSERT RESET
4282     // .. .. .. START: CHECK PLL STATUS
4283     // .. .. .. ARM_PLL_LOCK = 1
4284     // .. .. .. ==> 0XF800010C[0:0] = 0x00000001U
4285     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
4286     // .. .. ..
4287     EMIT_MASKPOLL(0XF800010C, 0x00000001U),
4288     // .. .. .. FINISH: CHECK PLL STATUS
4289     // .. .. .. START: REMOVE PLL BY PASS
4290     // .. .. .. PLL_BYPASS_FORCE = 0
4291     // .. .. .. ==> 0XF8000100[4:4] = 0x00000000U
4292     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
4293     // .. .. ..
4294     EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000000U),
4295     // .. .. .. FINISH: REMOVE PLL BY PASS
4296     // .. .. .. SRCSEL = 0x0
4297     // .. .. .. ==> 0XF8000120[5:4] = 0x00000000U
4298     // .. .. ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
4299     // .. .. .. DIVISOR = 0x2
4300     // .. .. .. ==> 0XF8000120[13:8] = 0x00000002U
4301     // .. .. ..     ==> MASK : 0x00003F00U    VAL : 0x00000200U
4302     // .. .. .. CPU_6OR4XCLKACT = 0x1
4303     // .. .. .. ==> 0XF8000120[24:24] = 0x00000001U
4304     // .. .. ..     ==> MASK : 0x01000000U    VAL : 0x01000000U
4305     // .. .. .. CPU_3OR2XCLKACT = 0x1
4306     // .. .. .. ==> 0XF8000120[25:25] = 0x00000001U
4307     // .. .. ..     ==> MASK : 0x02000000U    VAL : 0x02000000U
4308     // .. .. .. CPU_2XCLKACT = 0x1
4309     // .. .. .. ==> 0XF8000120[26:26] = 0x00000001U
4310     // .. .. ..     ==> MASK : 0x04000000U    VAL : 0x04000000U
4311     // .. .. .. CPU_1XCLKACT = 0x1
4312     // .. .. .. ==> 0XF8000120[27:27] = 0x00000001U
4313     // .. .. ..     ==> MASK : 0x08000000U    VAL : 0x08000000U
4314     // .. .. .. CPU_PERI_CLKACT = 0x1
4315     // .. .. .. ==> 0XF8000120[28:28] = 0x00000001U
4316     // .. .. ..     ==> MASK : 0x10000000U    VAL : 0x10000000U
4317     // .. .. ..
4318     EMIT_MASKWRITE(0XF8000120, 0x1F003F30U ,0x1F000200U),
4319     // .. .. FINISH: ARM PLL INIT
4320     // .. .. START: DDR PLL INIT
4321     // .. .. PLL_RES = 0x2
4322     // .. .. ==> 0XF8000114[7:4] = 0x00000002U
4323     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000020U
4324     // .. .. PLL_CP = 0x2
4325     // .. .. ==> 0XF8000114[11:8] = 0x00000002U
4326     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000200U
4327     // .. .. LOCK_CNT = 0x12c
4328     // .. .. ==> 0XF8000114[21:12] = 0x0000012CU
4329     // .. ..     ==> MASK : 0x003FF000U    VAL : 0x0012C000U
4330     // .. ..
4331     EMIT_MASKWRITE(0XF8000114, 0x003FFFF0U ,0x0012C220U),
4332     // .. .. .. START: UPDATE FB_DIV
4333     // .. .. .. PLL_FDIV = 0x20
4334     // .. .. .. ==> 0XF8000104[18:12] = 0x00000020U
4335     // .. .. ..     ==> MASK : 0x0007F000U    VAL : 0x00020000U
4336     // .. .. ..
4337     EMIT_MASKWRITE(0XF8000104, 0x0007F000U ,0x00020000U),
4338     // .. .. .. FINISH: UPDATE FB_DIV
4339     // .. .. .. START: BY PASS PLL
4340     // .. .. .. PLL_BYPASS_FORCE = 1
4341     // .. .. .. ==> 0XF8000104[4:4] = 0x00000001U
4342     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
4343     // .. .. ..
4344     EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000010U),
4345     // .. .. .. FINISH: BY PASS PLL
4346     // .. .. .. START: ASSERT RESET
4347     // .. .. .. PLL_RESET = 1
4348     // .. .. .. ==> 0XF8000104[0:0] = 0x00000001U
4349     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
4350     // .. .. ..
4351     EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000001U),
4352     // .. .. .. FINISH: ASSERT RESET
4353     // .. .. .. START: DEASSERT RESET
4354     // .. .. .. PLL_RESET = 0
4355     // .. .. .. ==> 0XF8000104[0:0] = 0x00000000U
4356     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
4357     // .. .. ..
4358     EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000000U),
4359     // .. .. .. FINISH: DEASSERT RESET
4360     // .. .. .. START: CHECK PLL STATUS
4361     // .. .. .. DDR_PLL_LOCK = 1
4362     // .. .. .. ==> 0XF800010C[1:1] = 0x00000001U
4363     // .. .. ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
4364     // .. .. ..
4365     EMIT_MASKPOLL(0XF800010C, 0x00000002U),
4366     // .. .. .. FINISH: CHECK PLL STATUS
4367     // .. .. .. START: REMOVE PLL BY PASS
4368     // .. .. .. PLL_BYPASS_FORCE = 0
4369     // .. .. .. ==> 0XF8000104[4:4] = 0x00000000U
4370     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
4371     // .. .. ..
4372     EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000000U),
4373     // .. .. .. FINISH: REMOVE PLL BY PASS
4374     // .. .. .. DDR_3XCLKACT = 0x1
4375     // .. .. .. ==> 0XF8000124[0:0] = 0x00000001U
4376     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
4377     // .. .. .. DDR_2XCLKACT = 0x1
4378     // .. .. .. ==> 0XF8000124[1:1] = 0x00000001U
4379     // .. .. ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
4380     // .. .. .. DDR_3XCLK_DIVISOR = 0x2
4381     // .. .. .. ==> 0XF8000124[25:20] = 0x00000002U
4382     // .. .. ..     ==> MASK : 0x03F00000U    VAL : 0x00200000U
4383     // .. .. .. DDR_2XCLK_DIVISOR = 0x3
4384     // .. .. .. ==> 0XF8000124[31:26] = 0x00000003U
4385     // .. .. ..     ==> MASK : 0xFC000000U    VAL : 0x0C000000U
4386     // .. .. ..
4387     EMIT_MASKWRITE(0XF8000124, 0xFFF00003U ,0x0C200003U),
4388     // .. .. FINISH: DDR PLL INIT
4389     // .. .. START: IO PLL INIT
4390     // .. .. PLL_RES = 0xc
4391     // .. .. ==> 0XF8000118[7:4] = 0x0000000CU
4392     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x000000C0U
4393     // .. .. PLL_CP = 0x2
4394     // .. .. ==> 0XF8000118[11:8] = 0x00000002U
4395     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000200U
4396     // .. .. LOCK_CNT = 0x145
4397     // .. .. ==> 0XF8000118[21:12] = 0x00000145U
4398     // .. ..     ==> MASK : 0x003FF000U    VAL : 0x00145000U
4399     // .. ..
4400     EMIT_MASKWRITE(0XF8000118, 0x003FFFF0U ,0x001452C0U),
4401     // .. .. .. START: UPDATE FB_DIV
4402     // .. .. .. PLL_FDIV = 0x1e
4403     // .. .. .. ==> 0XF8000108[18:12] = 0x0000001EU
4404     // .. .. ..     ==> MASK : 0x0007F000U    VAL : 0x0001E000U
4405     // .. .. ..
4406     EMIT_MASKWRITE(0XF8000108, 0x0007F000U ,0x0001E000U),
4407     // .. .. .. FINISH: UPDATE FB_DIV
4408     // .. .. .. START: BY PASS PLL
4409     // .. .. .. PLL_BYPASS_FORCE = 1
4410     // .. .. .. ==> 0XF8000108[4:4] = 0x00000001U
4411     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
4412     // .. .. ..
4413     EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000010U),
4414     // .. .. .. FINISH: BY PASS PLL
4415     // .. .. .. START: ASSERT RESET
4416     // .. .. .. PLL_RESET = 1
4417     // .. .. .. ==> 0XF8000108[0:0] = 0x00000001U
4418     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
4419     // .. .. ..
4420     EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000001U),
4421     // .. .. .. FINISH: ASSERT RESET
4422     // .. .. .. START: DEASSERT RESET
4423     // .. .. .. PLL_RESET = 0
4424     // .. .. .. ==> 0XF8000108[0:0] = 0x00000000U
4425     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
4426     // .. .. ..
4427     EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000000U),
4428     // .. .. .. FINISH: DEASSERT RESET
4429     // .. .. .. START: CHECK PLL STATUS
4430     // .. .. .. IO_PLL_LOCK = 1
4431     // .. .. .. ==> 0XF800010C[2:2] = 0x00000001U
4432     // .. .. ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
4433     // .. .. ..
4434     EMIT_MASKPOLL(0XF800010C, 0x00000004U),
4435     // .. .. .. FINISH: CHECK PLL STATUS
4436     // .. .. .. START: REMOVE PLL BY PASS
4437     // .. .. .. PLL_BYPASS_FORCE = 0
4438     // .. .. .. ==> 0XF8000108[4:4] = 0x00000000U
4439     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
4440     // .. .. ..
4441     EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000000U),
4442     // .. .. .. FINISH: REMOVE PLL BY PASS
4443     // .. .. FINISH: IO PLL INIT
4444     // .. FINISH: PLL SLCR REGISTERS
4445     // .. START: LOCK IT BACK
4446     // .. LOCK_KEY = 0X767B
4447     // .. ==> 0XF8000004[15:0] = 0x0000767BU
4448     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000767BU
4449     // ..
4450     EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
4451     // .. FINISH: LOCK IT BACK
4452     // FINISH: top
4453     //
4454     EMIT_EXIT(),
4455 
4456     //
4457 };
4458 
4459 unsigned long ps7_clock_init_data_2_0[] = {
4460     // START: top
4461     // .. START: SLCR SETTINGS
4462     // .. UNLOCK_KEY = 0XDF0D
4463     // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
4464     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000DF0DU
4465     // ..
4466     EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
4467     // .. FINISH: SLCR SETTINGS
4468     // .. START: CLOCK CONTROL SLCR REGISTERS
4469     // .. CLKACT = 0x1
4470     // .. ==> 0XF8000128[0:0] = 0x00000001U
4471     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
4472     // .. DIVISOR0 = 0x23
4473     // .. ==> 0XF8000128[13:8] = 0x00000023U
4474     // ..     ==> MASK : 0x00003F00U    VAL : 0x00002300U
4475     // .. DIVISOR1 = 0x3
4476     // .. ==> 0XF8000128[25:20] = 0x00000003U
4477     // ..     ==> MASK : 0x03F00000U    VAL : 0x00300000U
4478     // ..
4479     EMIT_MASKWRITE(0XF8000128, 0x03F03F01U ,0x00302301U),
4480     // .. CLKACT = 0x1
4481     // .. ==> 0XF8000138[0:0] = 0x00000001U
4482     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
4483     // .. SRCSEL = 0x0
4484     // .. ==> 0XF8000138[4:4] = 0x00000000U
4485     // ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
4486     // ..
4487     EMIT_MASKWRITE(0XF8000138, 0x00000011U ,0x00000001U),
4488     // .. CLKACT = 0x1
4489     // .. ==> 0XF8000140[0:0] = 0x00000001U
4490     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
4491     // .. SRCSEL = 0x0
4492     // .. ==> 0XF8000140[6:4] = 0x00000000U
4493     // ..     ==> MASK : 0x00000070U    VAL : 0x00000000U
4494     // .. DIVISOR = 0x8
4495     // .. ==> 0XF8000140[13:8] = 0x00000008U
4496     // ..     ==> MASK : 0x00003F00U    VAL : 0x00000800U
4497     // .. DIVISOR1 = 0x5
4498     // .. ==> 0XF8000140[25:20] = 0x00000005U
4499     // ..     ==> MASK : 0x03F00000U    VAL : 0x00500000U
4500     // ..
4501     EMIT_MASKWRITE(0XF8000140, 0x03F03F71U ,0x00500801U),
4502     // .. CLKACT = 0x1
4503     // .. ==> 0XF800014C[0:0] = 0x00000001U
4504     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
4505     // .. SRCSEL = 0x0
4506     // .. ==> 0XF800014C[5:4] = 0x00000000U
4507     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
4508     // .. DIVISOR = 0x5
4509     // .. ==> 0XF800014C[13:8] = 0x00000005U
4510     // ..     ==> MASK : 0x00003F00U    VAL : 0x00000500U
4511     // ..
4512     EMIT_MASKWRITE(0XF800014C, 0x00003F31U ,0x00000501U),
4513     // .. CLKACT0 = 0x1
4514     // .. ==> 0XF8000150[0:0] = 0x00000001U
4515     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
4516     // .. CLKACT1 = 0x0
4517     // .. ==> 0XF8000150[1:1] = 0x00000000U
4518     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
4519     // .. SRCSEL = 0x0
4520     // .. ==> 0XF8000150[5:4] = 0x00000000U
4521     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
4522     // .. DIVISOR = 0x14
4523     // .. ==> 0XF8000150[13:8] = 0x00000014U
4524     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
4525     // ..
4526     EMIT_MASKWRITE(0XF8000150, 0x00003F33U ,0x00001401U),
4527     // .. CLKACT0 = 0x0
4528     // .. ==> 0XF8000154[0:0] = 0x00000000U
4529     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
4530     // .. CLKACT1 = 0x1
4531     // .. ==> 0XF8000154[1:1] = 0x00000001U
4532     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
4533     // .. SRCSEL = 0x0
4534     // .. ==> 0XF8000154[5:4] = 0x00000000U
4535     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
4536     // .. DIVISOR = 0x14
4537     // .. ==> 0XF8000154[13:8] = 0x00000014U
4538     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
4539     // ..
4540     EMIT_MASKWRITE(0XF8000154, 0x00003F33U ,0x00001402U),
4541     // .. CLKACT0 = 0x1
4542     // .. ==> 0XF800015C[0:0] = 0x00000001U
4543     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
4544     // .. CLKACT1 = 0x0
4545     // .. ==> 0XF800015C[1:1] = 0x00000000U
4546     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
4547     // .. SRCSEL = 0x0
4548     // .. ==> 0XF800015C[5:4] = 0x00000000U
4549     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
4550     // .. DIVISOR0 = 0xe
4551     // .. ==> 0XF800015C[13:8] = 0x0000000EU
4552     // ..     ==> MASK : 0x00003F00U    VAL : 0x00000E00U
4553     // .. DIVISOR1 = 0x3
4554     // .. ==> 0XF800015C[25:20] = 0x00000003U
4555     // ..     ==> MASK : 0x03F00000U    VAL : 0x00300000U
4556     // ..
4557     EMIT_MASKWRITE(0XF800015C, 0x03F03F33U ,0x00300E01U),
4558     // .. CAN0_MUX = 0x0
4559     // .. ==> 0XF8000160[5:0] = 0x00000000U
4560     // ..     ==> MASK : 0x0000003FU    VAL : 0x00000000U
4561     // .. CAN0_REF_SEL = 0x0
4562     // .. ==> 0XF8000160[6:6] = 0x00000000U
4563     // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
4564     // .. CAN1_MUX = 0x0
4565     // .. ==> 0XF8000160[21:16] = 0x00000000U
4566     // ..     ==> MASK : 0x003F0000U    VAL : 0x00000000U
4567     // .. CAN1_REF_SEL = 0x0
4568     // .. ==> 0XF8000160[22:22] = 0x00000000U
4569     // ..     ==> MASK : 0x00400000U    VAL : 0x00000000U
4570     // ..
4571     EMIT_MASKWRITE(0XF8000160, 0x007F007FU ,0x00000000U),
4572     // .. CLKACT = 0x1
4573     // .. ==> 0XF8000168[0:0] = 0x00000001U
4574     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
4575     // .. SRCSEL = 0x0
4576     // .. ==> 0XF8000168[5:4] = 0x00000000U
4577     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
4578     // .. DIVISOR = 0x5
4579     // .. ==> 0XF8000168[13:8] = 0x00000005U
4580     // ..     ==> MASK : 0x00003F00U    VAL : 0x00000500U
4581     // ..
4582     EMIT_MASKWRITE(0XF8000168, 0x00003F31U ,0x00000501U),
4583     // .. SRCSEL = 0x0
4584     // .. ==> 0XF8000170[5:4] = 0x00000000U
4585     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
4586     // .. DIVISOR0 = 0x14
4587     // .. ==> 0XF8000170[13:8] = 0x00000014U
4588     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
4589     // .. DIVISOR1 = 0x1
4590     // .. ==> 0XF8000170[25:20] = 0x00000001U
4591     // ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U
4592     // ..
4593     EMIT_MASKWRITE(0XF8000170, 0x03F03F30U ,0x00101400U),
4594     // .. SRCSEL = 0x0
4595     // .. ==> 0XF8000180[5:4] = 0x00000000U
4596     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
4597     // .. DIVISOR0 = 0x14
4598     // .. ==> 0XF8000180[13:8] = 0x00000014U
4599     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
4600     // .. DIVISOR1 = 0x1
4601     // .. ==> 0XF8000180[25:20] = 0x00000001U
4602     // ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U
4603     // ..
4604     EMIT_MASKWRITE(0XF8000180, 0x03F03F30U ,0x00101400U),
4605     // .. SRCSEL = 0x0
4606     // .. ==> 0XF8000190[5:4] = 0x00000000U
4607     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
4608     // .. DIVISOR0 = 0x14
4609     // .. ==> 0XF8000190[13:8] = 0x00000014U
4610     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
4611     // .. DIVISOR1 = 0x1
4612     // .. ==> 0XF8000190[25:20] = 0x00000001U
4613     // ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U
4614     // ..
4615     EMIT_MASKWRITE(0XF8000190, 0x03F03F30U ,0x00101400U),
4616     // .. SRCSEL = 0x0
4617     // .. ==> 0XF80001A0[5:4] = 0x00000000U
4618     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
4619     // .. DIVISOR0 = 0x14
4620     // .. ==> 0XF80001A0[13:8] = 0x00000014U
4621     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
4622     // .. DIVISOR1 = 0x1
4623     // .. ==> 0XF80001A0[25:20] = 0x00000001U
4624     // ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U
4625     // ..
4626     EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U ,0x00101400U),
4627     // .. CLK_621_TRUE = 0x1
4628     // .. ==> 0XF80001C4[0:0] = 0x00000001U
4629     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
4630     // ..
4631     EMIT_MASKWRITE(0XF80001C4, 0x00000001U ,0x00000001U),
4632     // .. DMA_CPU_2XCLKACT = 0x1
4633     // .. ==> 0XF800012C[0:0] = 0x00000001U
4634     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
4635     // .. USB0_CPU_1XCLKACT = 0x1
4636     // .. ==> 0XF800012C[2:2] = 0x00000001U
4637     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
4638     // .. USB1_CPU_1XCLKACT = 0x1
4639     // .. ==> 0XF800012C[3:3] = 0x00000001U
4640     // ..     ==> MASK : 0x00000008U    VAL : 0x00000008U
4641     // .. GEM0_CPU_1XCLKACT = 0x1
4642     // .. ==> 0XF800012C[6:6] = 0x00000001U
4643     // ..     ==> MASK : 0x00000040U    VAL : 0x00000040U
4644     // .. GEM1_CPU_1XCLKACT = 0x0
4645     // .. ==> 0XF800012C[7:7] = 0x00000000U
4646     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
4647     // .. SDI0_CPU_1XCLKACT = 0x1
4648     // .. ==> 0XF800012C[10:10] = 0x00000001U
4649     // ..     ==> MASK : 0x00000400U    VAL : 0x00000400U
4650     // .. SDI1_CPU_1XCLKACT = 0x0
4651     // .. ==> 0XF800012C[11:11] = 0x00000000U
4652     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
4653     // .. SPI0_CPU_1XCLKACT = 0x0
4654     // .. ==> 0XF800012C[14:14] = 0x00000000U
4655     // ..     ==> MASK : 0x00004000U    VAL : 0x00000000U
4656     // .. SPI1_CPU_1XCLKACT = 0x0
4657     // .. ==> 0XF800012C[15:15] = 0x00000000U
4658     // ..     ==> MASK : 0x00008000U    VAL : 0x00000000U
4659     // .. CAN0_CPU_1XCLKACT = 0x1
4660     // .. ==> 0XF800012C[16:16] = 0x00000001U
4661     // ..     ==> MASK : 0x00010000U    VAL : 0x00010000U
4662     // .. CAN1_CPU_1XCLKACT = 0x0
4663     // .. ==> 0XF800012C[17:17] = 0x00000000U
4664     // ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
4665     // .. I2C0_CPU_1XCLKACT = 0x1
4666     // .. ==> 0XF800012C[18:18] = 0x00000001U
4667     // ..     ==> MASK : 0x00040000U    VAL : 0x00040000U
4668     // .. I2C1_CPU_1XCLKACT = 0x1
4669     // .. ==> 0XF800012C[19:19] = 0x00000001U
4670     // ..     ==> MASK : 0x00080000U    VAL : 0x00080000U
4671     // .. UART0_CPU_1XCLKACT = 0x0
4672     // .. ==> 0XF800012C[20:20] = 0x00000000U
4673     // ..     ==> MASK : 0x00100000U    VAL : 0x00000000U
4674     // .. UART1_CPU_1XCLKACT = 0x1
4675     // .. ==> 0XF800012C[21:21] = 0x00000001U
4676     // ..     ==> MASK : 0x00200000U    VAL : 0x00200000U
4677     // .. GPIO_CPU_1XCLKACT = 0x1
4678     // .. ==> 0XF800012C[22:22] = 0x00000001U
4679     // ..     ==> MASK : 0x00400000U    VAL : 0x00400000U
4680     // .. LQSPI_CPU_1XCLKACT = 0x1
4681     // .. ==> 0XF800012C[23:23] = 0x00000001U
4682     // ..     ==> MASK : 0x00800000U    VAL : 0x00800000U
4683     // .. SMC_CPU_1XCLKACT = 0x1
4684     // .. ==> 0XF800012C[24:24] = 0x00000001U
4685     // ..     ==> MASK : 0x01000000U    VAL : 0x01000000U
4686     // ..
4687     EMIT_MASKWRITE(0XF800012C, 0x01FFCCCDU ,0x01ED044DU),
4688     // .. FINISH: CLOCK CONTROL SLCR REGISTERS
4689     // .. START: THIS SHOULD BE BLANK
4690     // .. FINISH: THIS SHOULD BE BLANK
4691     // .. START: LOCK IT BACK
4692     // .. LOCK_KEY = 0X767B
4693     // .. ==> 0XF8000004[15:0] = 0x0000767BU
4694     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000767BU
4695     // ..
4696     EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
4697     // .. FINISH: LOCK IT BACK
4698     // FINISH: top
4699     //
4700     EMIT_EXIT(),
4701 
4702     //
4703 };
4704 
4705 unsigned long ps7_ddr_init_data_2_0[] = {
4706     // START: top
4707     // .. START: DDR INITIALIZATION
4708     // .. .. START: LOCK DDR
4709     // .. .. reg_ddrc_soft_rstb = 0
4710     // .. .. ==> 0XF8006000[0:0] = 0x00000000U
4711     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
4712     // .. .. reg_ddrc_powerdown_en = 0x0
4713     // .. .. ==> 0XF8006000[1:1] = 0x00000000U
4714     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
4715     // .. .. reg_ddrc_data_bus_width = 0x0
4716     // .. .. ==> 0XF8006000[3:2] = 0x00000000U
4717     // .. ..     ==> MASK : 0x0000000CU    VAL : 0x00000000U
4718     // .. .. reg_ddrc_burst8_refresh = 0x0
4719     // .. .. ==> 0XF8006000[6:4] = 0x00000000U
4720     // .. ..     ==> MASK : 0x00000070U    VAL : 0x00000000U
4721     // .. .. reg_ddrc_rdwr_idle_gap = 0x1
4722     // .. .. ==> 0XF8006000[13:7] = 0x00000001U
4723     // .. ..     ==> MASK : 0x00003F80U    VAL : 0x00000080U
4724     // .. .. reg_ddrc_dis_rd_bypass = 0x0
4725     // .. .. ==> 0XF8006000[14:14] = 0x00000000U
4726     // .. ..     ==> MASK : 0x00004000U    VAL : 0x00000000U
4727     // .. .. reg_ddrc_dis_act_bypass = 0x0
4728     // .. .. ==> 0XF8006000[15:15] = 0x00000000U
4729     // .. ..     ==> MASK : 0x00008000U    VAL : 0x00000000U
4730     // .. .. reg_ddrc_dis_auto_refresh = 0x0
4731     // .. .. ==> 0XF8006000[16:16] = 0x00000000U
4732     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
4733     // .. ..
4734     EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000080U),
4735     // .. .. FINISH: LOCK DDR
4736     // .. .. reg_ddrc_t_rfc_nom_x32 = 0x81
4737     // .. .. ==> 0XF8006004[11:0] = 0x00000081U
4738     // .. ..     ==> MASK : 0x00000FFFU    VAL : 0x00000081U
4739     // .. .. reg_ddrc_active_ranks = 0x1
4740     // .. .. ==> 0XF8006004[13:12] = 0x00000001U
4741     // .. ..     ==> MASK : 0x00003000U    VAL : 0x00001000U
4742     // .. .. reg_ddrc_addrmap_cs_bit0 = 0x0
4743     // .. .. ==> 0XF8006004[18:14] = 0x00000000U
4744     // .. ..     ==> MASK : 0x0007C000U    VAL : 0x00000000U
4745     // .. .. reg_ddrc_wr_odt_block = 0x1
4746     // .. .. ==> 0XF8006004[20:19] = 0x00000001U
4747     // .. ..     ==> MASK : 0x00180000U    VAL : 0x00080000U
4748     // .. .. reg_ddrc_diff_rank_rd_2cycle_gap = 0x0
4749     // .. .. ==> 0XF8006004[21:21] = 0x00000000U
4750     // .. ..     ==> MASK : 0x00200000U    VAL : 0x00000000U
4751     // .. .. reg_ddrc_addrmap_cs_bit1 = 0x0
4752     // .. .. ==> 0XF8006004[26:22] = 0x00000000U
4753     // .. ..     ==> MASK : 0x07C00000U    VAL : 0x00000000U
4754     // .. .. reg_ddrc_addrmap_open_bank = 0x0
4755     // .. .. ==> 0XF8006004[27:27] = 0x00000000U
4756     // .. ..     ==> MASK : 0x08000000U    VAL : 0x00000000U
4757     // .. .. reg_ddrc_addrmap_4bank_ram = 0x0
4758     // .. .. ==> 0XF8006004[28:28] = 0x00000000U
4759     // .. ..     ==> MASK : 0x10000000U    VAL : 0x00000000U
4760     // .. ..
4761     EMIT_MASKWRITE(0XF8006004, 0x1FFFFFFFU ,0x00081081U),
4762     // .. .. reg_ddrc_hpr_min_non_critical_x32 = 0xf
4763     // .. .. ==> 0XF8006008[10:0] = 0x0000000FU
4764     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x0000000FU
4765     // .. .. reg_ddrc_hpr_max_starve_x32 = 0xf
4766     // .. .. ==> 0XF8006008[21:11] = 0x0000000FU
4767     // .. ..     ==> MASK : 0x003FF800U    VAL : 0x00007800U
4768     // .. .. reg_ddrc_hpr_xact_run_length = 0xf
4769     // .. .. ==> 0XF8006008[25:22] = 0x0000000FU
4770     // .. ..     ==> MASK : 0x03C00000U    VAL : 0x03C00000U
4771     // .. ..
4772     EMIT_MASKWRITE(0XF8006008, 0x03FFFFFFU ,0x03C0780FU),
4773     // .. .. reg_ddrc_lpr_min_non_critical_x32 = 0x1
4774     // .. .. ==> 0XF800600C[10:0] = 0x00000001U
4775     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x00000001U
4776     // .. .. reg_ddrc_lpr_max_starve_x32 = 0x2
4777     // .. .. ==> 0XF800600C[21:11] = 0x00000002U
4778     // .. ..     ==> MASK : 0x003FF800U    VAL : 0x00001000U
4779     // .. .. reg_ddrc_lpr_xact_run_length = 0x8
4780     // .. .. ==> 0XF800600C[25:22] = 0x00000008U
4781     // .. ..     ==> MASK : 0x03C00000U    VAL : 0x02000000U
4782     // .. ..
4783     EMIT_MASKWRITE(0XF800600C, 0x03FFFFFFU ,0x02001001U),
4784     // .. .. reg_ddrc_w_min_non_critical_x32 = 0x1
4785     // .. .. ==> 0XF8006010[10:0] = 0x00000001U
4786     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x00000001U
4787     // .. .. reg_ddrc_w_xact_run_length = 0x8
4788     // .. .. ==> 0XF8006010[14:11] = 0x00000008U
4789     // .. ..     ==> MASK : 0x00007800U    VAL : 0x00004000U
4790     // .. .. reg_ddrc_w_max_starve_x32 = 0x2
4791     // .. .. ==> 0XF8006010[25:15] = 0x00000002U
4792     // .. ..     ==> MASK : 0x03FF8000U    VAL : 0x00010000U
4793     // .. ..
4794     EMIT_MASKWRITE(0XF8006010, 0x03FFFFFFU ,0x00014001U),
4795     // .. .. reg_ddrc_t_rc = 0x1b
4796     // .. .. ==> 0XF8006014[5:0] = 0x0000001BU
4797     // .. ..     ==> MASK : 0x0000003FU    VAL : 0x0000001BU
4798     // .. .. reg_ddrc_t_rfc_min = 0x56
4799     // .. .. ==> 0XF8006014[13:6] = 0x00000056U
4800     // .. ..     ==> MASK : 0x00003FC0U    VAL : 0x00001580U
4801     // .. .. reg_ddrc_post_selfref_gap_x32 = 0x10
4802     // .. .. ==> 0XF8006014[20:14] = 0x00000010U
4803     // .. ..     ==> MASK : 0x001FC000U    VAL : 0x00040000U
4804     // .. ..
4805     EMIT_MASKWRITE(0XF8006014, 0x001FFFFFU ,0x0004159BU),
4806     // .. .. reg_ddrc_wr2pre = 0x12
4807     // .. .. ==> 0XF8006018[4:0] = 0x00000012U
4808     // .. ..     ==> MASK : 0x0000001FU    VAL : 0x00000012U
4809     // .. .. reg_ddrc_powerdown_to_x32 = 0x6
4810     // .. .. ==> 0XF8006018[9:5] = 0x00000006U
4811     // .. ..     ==> MASK : 0x000003E0U    VAL : 0x000000C0U
4812     // .. .. reg_ddrc_t_faw = 0x10
4813     // .. .. ==> 0XF8006018[15:10] = 0x00000010U
4814     // .. ..     ==> MASK : 0x0000FC00U    VAL : 0x00004000U
4815     // .. .. reg_ddrc_t_ras_max = 0x24
4816     // .. .. ==> 0XF8006018[21:16] = 0x00000024U
4817     // .. ..     ==> MASK : 0x003F0000U    VAL : 0x00240000U
4818     // .. .. reg_ddrc_t_ras_min = 0x14
4819     // .. .. ==> 0XF8006018[26:22] = 0x00000014U
4820     // .. ..     ==> MASK : 0x07C00000U    VAL : 0x05000000U
4821     // .. .. reg_ddrc_t_cke = 0x4
4822     // .. .. ==> 0XF8006018[31:28] = 0x00000004U
4823     // .. ..     ==> MASK : 0xF0000000U    VAL : 0x40000000U
4824     // .. ..
4825     EMIT_MASKWRITE(0XF8006018, 0xF7FFFFFFU ,0x452440D2U),
4826     // .. .. reg_ddrc_write_latency = 0x5
4827     // .. .. ==> 0XF800601C[4:0] = 0x00000005U
4828     // .. ..     ==> MASK : 0x0000001FU    VAL : 0x00000005U
4829     // .. .. reg_ddrc_rd2wr = 0x7
4830     // .. .. ==> 0XF800601C[9:5] = 0x00000007U
4831     // .. ..     ==> MASK : 0x000003E0U    VAL : 0x000000E0U
4832     // .. .. reg_ddrc_wr2rd = 0xe
4833     // .. .. ==> 0XF800601C[14:10] = 0x0000000EU
4834     // .. ..     ==> MASK : 0x00007C00U    VAL : 0x00003800U
4835     // .. .. reg_ddrc_t_xp = 0x4
4836     // .. .. ==> 0XF800601C[19:15] = 0x00000004U
4837     // .. ..     ==> MASK : 0x000F8000U    VAL : 0x00020000U
4838     // .. .. reg_ddrc_pad_pd = 0x0
4839     // .. .. ==> 0XF800601C[22:20] = 0x00000000U
4840     // .. ..     ==> MASK : 0x00700000U    VAL : 0x00000000U
4841     // .. .. reg_ddrc_rd2pre = 0x4
4842     // .. .. ==> 0XF800601C[27:23] = 0x00000004U
4843     // .. ..     ==> MASK : 0x0F800000U    VAL : 0x02000000U
4844     // .. .. reg_ddrc_t_rcd = 0x7
4845     // .. .. ==> 0XF800601C[31:28] = 0x00000007U
4846     // .. ..     ==> MASK : 0xF0000000U    VAL : 0x70000000U
4847     // .. ..
4848     EMIT_MASKWRITE(0XF800601C, 0xFFFFFFFFU ,0x720238E5U),
4849     // .. .. reg_ddrc_t_ccd = 0x4
4850     // .. .. ==> 0XF8006020[4:2] = 0x00000004U
4851     // .. ..     ==> MASK : 0x0000001CU    VAL : 0x00000010U
4852     // .. .. reg_ddrc_t_rrd = 0x4
4853     // .. .. ==> 0XF8006020[7:5] = 0x00000004U
4854     // .. ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
4855     // .. .. reg_ddrc_refresh_margin = 0x2
4856     // .. .. ==> 0XF8006020[11:8] = 0x00000002U
4857     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000200U
4858     // .. .. reg_ddrc_t_rp = 0x7
4859     // .. .. ==> 0XF8006020[15:12] = 0x00000007U
4860     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00007000U
4861     // .. .. reg_ddrc_refresh_to_x32 = 0x8
4862     // .. .. ==> 0XF8006020[20:16] = 0x00000008U
4863     // .. ..     ==> MASK : 0x001F0000U    VAL : 0x00080000U
4864     // .. .. reg_ddrc_sdram = 0x1
4865     // .. .. ==> 0XF8006020[21:21] = 0x00000001U
4866     // .. ..     ==> MASK : 0x00200000U    VAL : 0x00200000U
4867     // .. .. reg_ddrc_mobile = 0x0
4868     // .. .. ==> 0XF8006020[22:22] = 0x00000000U
4869     // .. ..     ==> MASK : 0x00400000U    VAL : 0x00000000U
4870     // .. .. reg_ddrc_clock_stop_en = 0x0
4871     // .. .. ==> 0XF8006020[23:23] = 0x00000000U
4872     // .. ..     ==> MASK : 0x00800000U    VAL : 0x00000000U
4873     // .. .. reg_ddrc_read_latency = 0x7
4874     // .. .. ==> 0XF8006020[28:24] = 0x00000007U
4875     // .. ..     ==> MASK : 0x1F000000U    VAL : 0x07000000U
4876     // .. .. reg_phy_mode_ddr1_ddr2 = 0x1
4877     // .. .. ==> 0XF8006020[29:29] = 0x00000001U
4878     // .. ..     ==> MASK : 0x20000000U    VAL : 0x20000000U
4879     // .. .. reg_ddrc_dis_pad_pd = 0x0
4880     // .. .. ==> 0XF8006020[30:30] = 0x00000000U
4881     // .. ..     ==> MASK : 0x40000000U    VAL : 0x00000000U
4882     // .. .. reg_ddrc_loopback = 0x0
4883     // .. .. ==> 0XF8006020[31:31] = 0x00000000U
4884     // .. ..     ==> MASK : 0x80000000U    VAL : 0x00000000U
4885     // .. ..
4886     EMIT_MASKWRITE(0XF8006020, 0xFFFFFFFCU ,0x27287290U),
4887     // .. .. reg_ddrc_en_2t_timing_mode = 0x0
4888     // .. .. ==> 0XF8006024[0:0] = 0x00000000U
4889     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
4890     // .. .. reg_ddrc_prefer_write = 0x0
4891     // .. .. ==> 0XF8006024[1:1] = 0x00000000U
4892     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
4893     // .. .. reg_ddrc_max_rank_rd = 0xf
4894     // .. .. ==> 0XF8006024[5:2] = 0x0000000FU
4895     // .. ..     ==> MASK : 0x0000003CU    VAL : 0x0000003CU
4896     // .. .. reg_ddrc_mr_wr = 0x0
4897     // .. .. ==> 0XF8006024[6:6] = 0x00000000U
4898     // .. ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
4899     // .. .. reg_ddrc_mr_addr = 0x0
4900     // .. .. ==> 0XF8006024[8:7] = 0x00000000U
4901     // .. ..     ==> MASK : 0x00000180U    VAL : 0x00000000U
4902     // .. .. reg_ddrc_mr_data = 0x0
4903     // .. .. ==> 0XF8006024[24:9] = 0x00000000U
4904     // .. ..     ==> MASK : 0x01FFFE00U    VAL : 0x00000000U
4905     // .. .. ddrc_reg_mr_wr_busy = 0x0
4906     // .. .. ==> 0XF8006024[25:25] = 0x00000000U
4907     // .. ..     ==> MASK : 0x02000000U    VAL : 0x00000000U
4908     // .. .. reg_ddrc_mr_type = 0x0
4909     // .. .. ==> 0XF8006024[26:26] = 0x00000000U
4910     // .. ..     ==> MASK : 0x04000000U    VAL : 0x00000000U
4911     // .. .. reg_ddrc_mr_rdata_valid = 0x0
4912     // .. .. ==> 0XF8006024[27:27] = 0x00000000U
4913     // .. ..     ==> MASK : 0x08000000U    VAL : 0x00000000U
4914     // .. ..
4915     EMIT_MASKWRITE(0XF8006024, 0x0FFFFFFFU ,0x0000003CU),
4916     // .. .. reg_ddrc_final_wait_x32 = 0x7
4917     // .. .. ==> 0XF8006028[6:0] = 0x00000007U
4918     // .. ..     ==> MASK : 0x0000007FU    VAL : 0x00000007U
4919     // .. .. reg_ddrc_pre_ocd_x32 = 0x0
4920     // .. .. ==> 0XF8006028[10:7] = 0x00000000U
4921     // .. ..     ==> MASK : 0x00000780U    VAL : 0x00000000U
4922     // .. .. reg_ddrc_t_mrd = 0x4
4923     // .. .. ==> 0XF8006028[13:11] = 0x00000004U
4924     // .. ..     ==> MASK : 0x00003800U    VAL : 0x00002000U
4925     // .. ..
4926     EMIT_MASKWRITE(0XF8006028, 0x00003FFFU ,0x00002007U),
4927     // .. .. reg_ddrc_emr2 = 0x8
4928     // .. .. ==> 0XF800602C[15:0] = 0x00000008U
4929     // .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000008U
4930     // .. .. reg_ddrc_emr3 = 0x0
4931     // .. .. ==> 0XF800602C[31:16] = 0x00000000U
4932     // .. ..     ==> MASK : 0xFFFF0000U    VAL : 0x00000000U
4933     // .. ..
4934     EMIT_MASKWRITE(0XF800602C, 0xFFFFFFFFU ,0x00000008U),
4935     // .. .. reg_ddrc_mr = 0x930
4936     // .. .. ==> 0XF8006030[15:0] = 0x00000930U
4937     // .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000930U
4938     // .. .. reg_ddrc_emr = 0x4
4939     // .. .. ==> 0XF8006030[31:16] = 0x00000004U
4940     // .. ..     ==> MASK : 0xFFFF0000U    VAL : 0x00040000U
4941     // .. ..
4942     EMIT_MASKWRITE(0XF8006030, 0xFFFFFFFFU ,0x00040930U),
4943     // .. .. reg_ddrc_burst_rdwr = 0x4
4944     // .. .. ==> 0XF8006034[3:0] = 0x00000004U
4945     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000004U
4946     // .. .. reg_ddrc_pre_cke_x1024 = 0x105
4947     // .. .. ==> 0XF8006034[13:4] = 0x00000105U
4948     // .. ..     ==> MASK : 0x00003FF0U    VAL : 0x00001050U
4949     // .. .. reg_ddrc_post_cke_x1024 = 0x1
4950     // .. .. ==> 0XF8006034[25:16] = 0x00000001U
4951     // .. ..     ==> MASK : 0x03FF0000U    VAL : 0x00010000U
4952     // .. .. reg_ddrc_burstchop = 0x0
4953     // .. .. ==> 0XF8006034[28:28] = 0x00000000U
4954     // .. ..     ==> MASK : 0x10000000U    VAL : 0x00000000U
4955     // .. ..
4956     EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU ,0x00011054U),
4957     // .. .. reg_ddrc_force_low_pri_n = 0x0
4958     // .. .. ==> 0XF8006038[0:0] = 0x00000000U
4959     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
4960     // .. .. reg_ddrc_dis_dq = 0x0
4961     // .. .. ==> 0XF8006038[1:1] = 0x00000000U
4962     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
4963     // .. .. reg_phy_debug_mode = 0x0
4964     // .. .. ==> 0XF8006038[6:6] = 0x00000000U
4965     // .. ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
4966     // .. .. reg_phy_wr_level_start = 0x0
4967     // .. .. ==> 0XF8006038[7:7] = 0x00000000U
4968     // .. ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
4969     // .. .. reg_phy_rd_level_start = 0x0
4970     // .. .. ==> 0XF8006038[8:8] = 0x00000000U
4971     // .. ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
4972     // .. .. reg_phy_dq0_wait_t = 0x0
4973     // .. .. ==> 0XF8006038[12:9] = 0x00000000U
4974     // .. ..     ==> MASK : 0x00001E00U    VAL : 0x00000000U
4975     // .. ..
4976     EMIT_MASKWRITE(0XF8006038, 0x00001FC3U ,0x00000000U),
4977     // .. .. reg_ddrc_addrmap_bank_b0 = 0x7
4978     // .. .. ==> 0XF800603C[3:0] = 0x00000007U
4979     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000007U
4980     // .. .. reg_ddrc_addrmap_bank_b1 = 0x7
4981     // .. .. ==> 0XF800603C[7:4] = 0x00000007U
4982     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000070U
4983     // .. .. reg_ddrc_addrmap_bank_b2 = 0x7
4984     // .. .. ==> 0XF800603C[11:8] = 0x00000007U
4985     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000700U
4986     // .. .. reg_ddrc_addrmap_col_b5 = 0x0
4987     // .. .. ==> 0XF800603C[15:12] = 0x00000000U
4988     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00000000U
4989     // .. .. reg_ddrc_addrmap_col_b6 = 0x0
4990     // .. .. ==> 0XF800603C[19:16] = 0x00000000U
4991     // .. ..     ==> MASK : 0x000F0000U    VAL : 0x00000000U
4992     // .. ..
4993     EMIT_MASKWRITE(0XF800603C, 0x000FFFFFU ,0x00000777U),
4994     // .. .. reg_ddrc_addrmap_col_b2 = 0x0
4995     // .. .. ==> 0XF8006040[3:0] = 0x00000000U
4996     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000000U
4997     // .. .. reg_ddrc_addrmap_col_b3 = 0x0
4998     // .. .. ==> 0XF8006040[7:4] = 0x00000000U
4999     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000000U
5000     // .. .. reg_ddrc_addrmap_col_b4 = 0x0
5001     // .. .. ==> 0XF8006040[11:8] = 0x00000000U
5002     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000000U
5003     // .. .. reg_ddrc_addrmap_col_b7 = 0x0
5004     // .. .. ==> 0XF8006040[15:12] = 0x00000000U
5005     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00000000U
5006     // .. .. reg_ddrc_addrmap_col_b8 = 0x0
5007     // .. .. ==> 0XF8006040[19:16] = 0x00000000U
5008     // .. ..     ==> MASK : 0x000F0000U    VAL : 0x00000000U
5009     // .. .. reg_ddrc_addrmap_col_b9 = 0xf
5010     // .. .. ==> 0XF8006040[23:20] = 0x0000000FU
5011     // .. ..     ==> MASK : 0x00F00000U    VAL : 0x00F00000U
5012     // .. .. reg_ddrc_addrmap_col_b10 = 0xf
5013     // .. .. ==> 0XF8006040[27:24] = 0x0000000FU
5014     // .. ..     ==> MASK : 0x0F000000U    VAL : 0x0F000000U
5015     // .. .. reg_ddrc_addrmap_col_b11 = 0xf
5016     // .. .. ==> 0XF8006040[31:28] = 0x0000000FU
5017     // .. ..     ==> MASK : 0xF0000000U    VAL : 0xF0000000U
5018     // .. ..
5019     EMIT_MASKWRITE(0XF8006040, 0xFFFFFFFFU ,0xFFF00000U),
5020     // .. .. reg_ddrc_addrmap_row_b0 = 0x6
5021     // .. .. ==> 0XF8006044[3:0] = 0x00000006U
5022     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000006U
5023     // .. .. reg_ddrc_addrmap_row_b1 = 0x6
5024     // .. .. ==> 0XF8006044[7:4] = 0x00000006U
5025     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000060U
5026     // .. .. reg_ddrc_addrmap_row_b2_11 = 0x6
5027     // .. .. ==> 0XF8006044[11:8] = 0x00000006U
5028     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000600U
5029     // .. .. reg_ddrc_addrmap_row_b12 = 0x6
5030     // .. .. ==> 0XF8006044[15:12] = 0x00000006U
5031     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00006000U
5032     // .. .. reg_ddrc_addrmap_row_b13 = 0x6
5033     // .. .. ==> 0XF8006044[19:16] = 0x00000006U
5034     // .. ..     ==> MASK : 0x000F0000U    VAL : 0x00060000U
5035     // .. .. reg_ddrc_addrmap_row_b14 = 0x6
5036     // .. .. ==> 0XF8006044[23:20] = 0x00000006U
5037     // .. ..     ==> MASK : 0x00F00000U    VAL : 0x00600000U
5038     // .. .. reg_ddrc_addrmap_row_b15 = 0xf
5039     // .. .. ==> 0XF8006044[27:24] = 0x0000000FU
5040     // .. ..     ==> MASK : 0x0F000000U    VAL : 0x0F000000U
5041     // .. ..
5042     EMIT_MASKWRITE(0XF8006044, 0x0FFFFFFFU ,0x0F666666U),
5043     // .. .. reg_ddrc_rank0_rd_odt = 0x0
5044     // .. .. ==> 0XF8006048[2:0] = 0x00000000U
5045     // .. ..     ==> MASK : 0x00000007U    VAL : 0x00000000U
5046     // .. .. reg_ddrc_rank0_wr_odt = 0x1
5047     // .. .. ==> 0XF8006048[5:3] = 0x00000001U
5048     // .. ..     ==> MASK : 0x00000038U    VAL : 0x00000008U
5049     // .. .. reg_ddrc_rank1_rd_odt = 0x1
5050     // .. .. ==> 0XF8006048[8:6] = 0x00000001U
5051     // .. ..     ==> MASK : 0x000001C0U    VAL : 0x00000040U
5052     // .. .. reg_ddrc_rank1_wr_odt = 0x1
5053     // .. .. ==> 0XF8006048[11:9] = 0x00000001U
5054     // .. ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
5055     // .. .. reg_phy_rd_local_odt = 0x0
5056     // .. .. ==> 0XF8006048[13:12] = 0x00000000U
5057     // .. ..     ==> MASK : 0x00003000U    VAL : 0x00000000U
5058     // .. .. reg_phy_wr_local_odt = 0x3
5059     // .. .. ==> 0XF8006048[15:14] = 0x00000003U
5060     // .. ..     ==> MASK : 0x0000C000U    VAL : 0x0000C000U
5061     // .. .. reg_phy_idle_local_odt = 0x3
5062     // .. .. ==> 0XF8006048[17:16] = 0x00000003U
5063     // .. ..     ==> MASK : 0x00030000U    VAL : 0x00030000U
5064     // .. .. reg_ddrc_rank2_rd_odt = 0x0
5065     // .. .. ==> 0XF8006048[20:18] = 0x00000000U
5066     // .. ..     ==> MASK : 0x001C0000U    VAL : 0x00000000U
5067     // .. .. reg_ddrc_rank2_wr_odt = 0x0
5068     // .. .. ==> 0XF8006048[23:21] = 0x00000000U
5069     // .. ..     ==> MASK : 0x00E00000U    VAL : 0x00000000U
5070     // .. .. reg_ddrc_rank3_rd_odt = 0x0
5071     // .. .. ==> 0XF8006048[26:24] = 0x00000000U
5072     // .. ..     ==> MASK : 0x07000000U    VAL : 0x00000000U
5073     // .. .. reg_ddrc_rank3_wr_odt = 0x0
5074     // .. .. ==> 0XF8006048[29:27] = 0x00000000U
5075     // .. ..     ==> MASK : 0x38000000U    VAL : 0x00000000U
5076     // .. ..
5077     EMIT_MASKWRITE(0XF8006048, 0x3FFFFFFFU ,0x0003C248U),
5078     // .. .. reg_phy_rd_cmd_to_data = 0x0
5079     // .. .. ==> 0XF8006050[3:0] = 0x00000000U
5080     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000000U
5081     // .. .. reg_phy_wr_cmd_to_data = 0x0
5082     // .. .. ==> 0XF8006050[7:4] = 0x00000000U
5083     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000000U
5084     // .. .. reg_phy_rdc_we_to_re_delay = 0x8
5085     // .. .. ==> 0XF8006050[11:8] = 0x00000008U
5086     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000800U
5087     // .. .. reg_phy_rdc_fifo_rst_disable = 0x0
5088     // .. .. ==> 0XF8006050[15:15] = 0x00000000U
5089     // .. ..     ==> MASK : 0x00008000U    VAL : 0x00000000U
5090     // .. .. reg_phy_use_fixed_re = 0x1
5091     // .. .. ==> 0XF8006050[16:16] = 0x00000001U
5092     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00010000U
5093     // .. .. reg_phy_rdc_fifo_rst_err_cnt_clr = 0x0
5094     // .. .. ==> 0XF8006050[17:17] = 0x00000000U
5095     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
5096     // .. .. reg_phy_dis_phy_ctrl_rstn = 0x0
5097     // .. .. ==> 0XF8006050[18:18] = 0x00000000U
5098     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
5099     // .. .. reg_phy_clk_stall_level = 0x0
5100     // .. .. ==> 0XF8006050[19:19] = 0x00000000U
5101     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00000000U
5102     // .. .. reg_phy_gatelvl_num_of_dq0 = 0x7
5103     // .. .. ==> 0XF8006050[27:24] = 0x00000007U
5104     // .. ..     ==> MASK : 0x0F000000U    VAL : 0x07000000U
5105     // .. .. reg_phy_wrlvl_num_of_dq0 = 0x7
5106     // .. .. ==> 0XF8006050[31:28] = 0x00000007U
5107     // .. ..     ==> MASK : 0xF0000000U    VAL : 0x70000000U
5108     // .. ..
5109     EMIT_MASKWRITE(0XF8006050, 0xFF0F8FFFU ,0x77010800U),
5110     // .. .. reg_ddrc_dll_calib_to_min_x1024 = 0x1
5111     // .. .. ==> 0XF8006058[7:0] = 0x00000001U
5112     // .. ..     ==> MASK : 0x000000FFU    VAL : 0x00000001U
5113     // .. .. reg_ddrc_dll_calib_to_max_x1024 = 0x1
5114     // .. .. ==> 0XF8006058[15:8] = 0x00000001U
5115     // .. ..     ==> MASK : 0x0000FF00U    VAL : 0x00000100U
5116     // .. .. reg_ddrc_dis_dll_calib = 0x0
5117     // .. .. ==> 0XF8006058[16:16] = 0x00000000U
5118     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
5119     // .. ..
5120     EMIT_MASKWRITE(0XF8006058, 0x0001FFFFU ,0x00000101U),
5121     // .. .. reg_ddrc_rd_odt_delay = 0x3
5122     // .. .. ==> 0XF800605C[3:0] = 0x00000003U
5123     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000003U
5124     // .. .. reg_ddrc_wr_odt_delay = 0x0
5125     // .. .. ==> 0XF800605C[7:4] = 0x00000000U
5126     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000000U
5127     // .. .. reg_ddrc_rd_odt_hold = 0x0
5128     // .. .. ==> 0XF800605C[11:8] = 0x00000000U
5129     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000000U
5130     // .. .. reg_ddrc_wr_odt_hold = 0x5
5131     // .. .. ==> 0XF800605C[15:12] = 0x00000005U
5132     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00005000U
5133     // .. ..
5134     EMIT_MASKWRITE(0XF800605C, 0x0000FFFFU ,0x00005003U),
5135     // .. .. reg_ddrc_pageclose = 0x0
5136     // .. .. ==> 0XF8006060[0:0] = 0x00000000U
5137     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
5138     // .. .. reg_ddrc_lpr_num_entries = 0x1f
5139     // .. .. ==> 0XF8006060[6:1] = 0x0000001FU
5140     // .. ..     ==> MASK : 0x0000007EU    VAL : 0x0000003EU
5141     // .. .. reg_ddrc_auto_pre_en = 0x0
5142     // .. .. ==> 0XF8006060[7:7] = 0x00000000U
5143     // .. ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
5144     // .. .. reg_ddrc_refresh_update_level = 0x0
5145     // .. .. ==> 0XF8006060[8:8] = 0x00000000U
5146     // .. ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
5147     // .. .. reg_ddrc_dis_wc = 0x0
5148     // .. .. ==> 0XF8006060[9:9] = 0x00000000U
5149     // .. ..     ==> MASK : 0x00000200U    VAL : 0x00000000U
5150     // .. .. reg_ddrc_dis_collision_page_opt = 0x0
5151     // .. .. ==> 0XF8006060[10:10] = 0x00000000U
5152     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
5153     // .. .. reg_ddrc_selfref_en = 0x0
5154     // .. .. ==> 0XF8006060[12:12] = 0x00000000U
5155     // .. ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
5156     // .. ..
5157     EMIT_MASKWRITE(0XF8006060, 0x000017FFU ,0x0000003EU),
5158     // .. .. reg_ddrc_go2critical_hysteresis = 0x0
5159     // .. .. ==> 0XF8006064[12:5] = 0x00000000U
5160     // .. ..     ==> MASK : 0x00001FE0U    VAL : 0x00000000U
5161     // .. .. reg_arb_go2critical_en = 0x1
5162     // .. .. ==> 0XF8006064[17:17] = 0x00000001U
5163     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00020000U
5164     // .. ..
5165     EMIT_MASKWRITE(0XF8006064, 0x00021FE0U ,0x00020000U),
5166     // .. .. reg_ddrc_wrlvl_ww = 0x41
5167     // .. .. ==> 0XF8006068[7:0] = 0x00000041U
5168     // .. ..     ==> MASK : 0x000000FFU    VAL : 0x00000041U
5169     // .. .. reg_ddrc_rdlvl_rr = 0x41
5170     // .. .. ==> 0XF8006068[15:8] = 0x00000041U
5171     // .. ..     ==> MASK : 0x0000FF00U    VAL : 0x00004100U
5172     // .. .. reg_ddrc_dfi_t_wlmrd = 0x28
5173     // .. .. ==> 0XF8006068[25:16] = 0x00000028U
5174     // .. ..     ==> MASK : 0x03FF0000U    VAL : 0x00280000U
5175     // .. ..
5176     EMIT_MASKWRITE(0XF8006068, 0x03FFFFFFU ,0x00284141U),
5177     // .. .. dfi_t_ctrlupd_interval_min_x1024 = 0x10
5178     // .. .. ==> 0XF800606C[7:0] = 0x00000010U
5179     // .. ..     ==> MASK : 0x000000FFU    VAL : 0x00000010U
5180     // .. .. dfi_t_ctrlupd_interval_max_x1024 = 0x16
5181     // .. .. ==> 0XF800606C[15:8] = 0x00000016U
5182     // .. ..     ==> MASK : 0x0000FF00U    VAL : 0x00001600U
5183     // .. ..
5184     EMIT_MASKWRITE(0XF800606C, 0x0000FFFFU ,0x00001610U),
5185     // .. .. reg_ddrc_dfi_t_ctrl_delay = 0x1
5186     // .. .. ==> 0XF8006078[3:0] = 0x00000001U
5187     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000001U
5188     // .. .. reg_ddrc_dfi_t_dram_clk_disable = 0x1
5189     // .. .. ==> 0XF8006078[7:4] = 0x00000001U
5190     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000010U
5191     // .. .. reg_ddrc_dfi_t_dram_clk_enable = 0x1
5192     // .. .. ==> 0XF8006078[11:8] = 0x00000001U
5193     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000100U
5194     // .. .. reg_ddrc_t_cksre = 0x6
5195     // .. .. ==> 0XF8006078[15:12] = 0x00000006U
5196     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00006000U
5197     // .. .. reg_ddrc_t_cksrx = 0x6
5198     // .. .. ==> 0XF8006078[19:16] = 0x00000006U
5199     // .. ..     ==> MASK : 0x000F0000U    VAL : 0x00060000U
5200     // .. .. reg_ddrc_t_ckesr = 0x4
5201     // .. .. ==> 0XF8006078[25:20] = 0x00000004U
5202     // .. ..     ==> MASK : 0x03F00000U    VAL : 0x00400000U
5203     // .. ..
5204     EMIT_MASKWRITE(0XF8006078, 0x03FFFFFFU ,0x00466111U),
5205     // .. .. reg_ddrc_t_ckpde = 0x2
5206     // .. .. ==> 0XF800607C[3:0] = 0x00000002U
5207     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000002U
5208     // .. .. reg_ddrc_t_ckpdx = 0x2
5209     // .. .. ==> 0XF800607C[7:4] = 0x00000002U
5210     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000020U
5211     // .. .. reg_ddrc_t_ckdpde = 0x2
5212     // .. .. ==> 0XF800607C[11:8] = 0x00000002U
5213     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000200U
5214     // .. .. reg_ddrc_t_ckdpdx = 0x2
5215     // .. .. ==> 0XF800607C[15:12] = 0x00000002U
5216     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00002000U
5217     // .. .. reg_ddrc_t_ckcsx = 0x3
5218     // .. .. ==> 0XF800607C[19:16] = 0x00000003U
5219     // .. ..     ==> MASK : 0x000F0000U    VAL : 0x00030000U
5220     // .. ..
5221     EMIT_MASKWRITE(0XF800607C, 0x000FFFFFU ,0x00032222U),
5222     // .. .. refresh_timer0_start_value_x32 = 0x0
5223     // .. .. ==> 0XF80060A0[11:0] = 0x00000000U
5224     // .. ..     ==> MASK : 0x00000FFFU    VAL : 0x00000000U
5225     // .. .. refresh_timer1_start_value_x32 = 0x8
5226     // .. .. ==> 0XF80060A0[23:12] = 0x00000008U
5227     // .. ..     ==> MASK : 0x00FFF000U    VAL : 0x00008000U
5228     // .. ..
5229     EMIT_MASKWRITE(0XF80060A0, 0x00FFFFFFU ,0x00008000U),
5230     // .. .. reg_ddrc_dis_auto_zq = 0x0
5231     // .. .. ==> 0XF80060A4[0:0] = 0x00000000U
5232     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
5233     // .. .. reg_ddrc_ddr3 = 0x1
5234     // .. .. ==> 0XF80060A4[1:1] = 0x00000001U
5235     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
5236     // .. .. reg_ddrc_t_mod = 0x200
5237     // .. .. ==> 0XF80060A4[11:2] = 0x00000200U
5238     // .. ..     ==> MASK : 0x00000FFCU    VAL : 0x00000800U
5239     // .. .. reg_ddrc_t_zq_long_nop = 0x200
5240     // .. .. ==> 0XF80060A4[21:12] = 0x00000200U
5241     // .. ..     ==> MASK : 0x003FF000U    VAL : 0x00200000U
5242     // .. .. reg_ddrc_t_zq_short_nop = 0x40
5243     // .. .. ==> 0XF80060A4[31:22] = 0x00000040U
5244     // .. ..     ==> MASK : 0xFFC00000U    VAL : 0x10000000U
5245     // .. ..
5246     EMIT_MASKWRITE(0XF80060A4, 0xFFFFFFFFU ,0x10200802U),
5247     // .. .. t_zq_short_interval_x1024 = 0xcb73
5248     // .. .. ==> 0XF80060A8[19:0] = 0x0000CB73U
5249     // .. ..     ==> MASK : 0x000FFFFFU    VAL : 0x0000CB73U
5250     // .. .. dram_rstn_x1024 = 0x69
5251     // .. .. ==> 0XF80060A8[27:20] = 0x00000069U
5252     // .. ..     ==> MASK : 0x0FF00000U    VAL : 0x06900000U
5253     // .. ..
5254     EMIT_MASKWRITE(0XF80060A8, 0x0FFFFFFFU ,0x0690CB73U),
5255     // .. .. deeppowerdown_en = 0x0
5256     // .. .. ==> 0XF80060AC[0:0] = 0x00000000U
5257     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
5258     // .. .. deeppowerdown_to_x1024 = 0xff
5259     // .. .. ==> 0XF80060AC[8:1] = 0x000000FFU
5260     // .. ..     ==> MASK : 0x000001FEU    VAL : 0x000001FEU
5261     // .. ..
5262     EMIT_MASKWRITE(0XF80060AC, 0x000001FFU ,0x000001FEU),
5263     // .. .. dfi_wrlvl_max_x1024 = 0xfff
5264     // .. .. ==> 0XF80060B0[11:0] = 0x00000FFFU
5265     // .. ..     ==> MASK : 0x00000FFFU    VAL : 0x00000FFFU
5266     // .. .. dfi_rdlvl_max_x1024 = 0xfff
5267     // .. .. ==> 0XF80060B0[23:12] = 0x00000FFFU
5268     // .. ..     ==> MASK : 0x00FFF000U    VAL : 0x00FFF000U
5269     // .. .. ddrc_reg_twrlvl_max_error = 0x0
5270     // .. .. ==> 0XF80060B0[24:24] = 0x00000000U
5271     // .. ..     ==> MASK : 0x01000000U    VAL : 0x00000000U
5272     // .. .. ddrc_reg_trdlvl_max_error = 0x0
5273     // .. .. ==> 0XF80060B0[25:25] = 0x00000000U
5274     // .. ..     ==> MASK : 0x02000000U    VAL : 0x00000000U
5275     // .. .. reg_ddrc_dfi_wr_level_en = 0x1
5276     // .. .. ==> 0XF80060B0[26:26] = 0x00000001U
5277     // .. ..     ==> MASK : 0x04000000U    VAL : 0x04000000U
5278     // .. .. reg_ddrc_dfi_rd_dqs_gate_level = 0x1
5279     // .. .. ==> 0XF80060B0[27:27] = 0x00000001U
5280     // .. ..     ==> MASK : 0x08000000U    VAL : 0x08000000U
5281     // .. .. reg_ddrc_dfi_rd_data_eye_train = 0x1
5282     // .. .. ==> 0XF80060B0[28:28] = 0x00000001U
5283     // .. ..     ==> MASK : 0x10000000U    VAL : 0x10000000U
5284     // .. ..
5285     EMIT_MASKWRITE(0XF80060B0, 0x1FFFFFFFU ,0x1CFFFFFFU),
5286     // .. .. reg_ddrc_2t_delay = 0x0
5287     // .. .. ==> 0XF80060B4[8:0] = 0x00000000U
5288     // .. ..     ==> MASK : 0x000001FFU    VAL : 0x00000000U
5289     // .. .. reg_ddrc_skip_ocd = 0x1
5290     // .. .. ==> 0XF80060B4[9:9] = 0x00000001U
5291     // .. ..     ==> MASK : 0x00000200U    VAL : 0x00000200U
5292     // .. .. reg_ddrc_dis_pre_bypass = 0x0
5293     // .. .. ==> 0XF80060B4[10:10] = 0x00000000U
5294     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
5295     // .. ..
5296     EMIT_MASKWRITE(0XF80060B4, 0x000007FFU ,0x00000200U),
5297     // .. .. reg_ddrc_dfi_t_rddata_en = 0x6
5298     // .. .. ==> 0XF80060B8[4:0] = 0x00000006U
5299     // .. ..     ==> MASK : 0x0000001FU    VAL : 0x00000006U
5300     // .. .. reg_ddrc_dfi_t_ctrlup_min = 0x3
5301     // .. .. ==> 0XF80060B8[14:5] = 0x00000003U
5302     // .. ..     ==> MASK : 0x00007FE0U    VAL : 0x00000060U
5303     // .. .. reg_ddrc_dfi_t_ctrlup_max = 0x40
5304     // .. .. ==> 0XF80060B8[24:15] = 0x00000040U
5305     // .. ..     ==> MASK : 0x01FF8000U    VAL : 0x00200000U
5306     // .. ..
5307     EMIT_MASKWRITE(0XF80060B8, 0x01FFFFFFU ,0x00200066U),
5308     // .. .. START: RESET ECC ERROR
5309     // .. .. Clear_Uncorrectable_DRAM_ECC_error = 1
5310     // .. .. ==> 0XF80060C4[0:0] = 0x00000001U
5311     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
5312     // .. .. Clear_Correctable_DRAM_ECC_error = 1
5313     // .. .. ==> 0XF80060C4[1:1] = 0x00000001U
5314     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
5315     // .. ..
5316     EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000003U),
5317     // .. .. FINISH: RESET ECC ERROR
5318     // .. .. Clear_Uncorrectable_DRAM_ECC_error = 0x0
5319     // .. .. ==> 0XF80060C4[0:0] = 0x00000000U
5320     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
5321     // .. .. Clear_Correctable_DRAM_ECC_error = 0x0
5322     // .. .. ==> 0XF80060C4[1:1] = 0x00000000U
5323     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
5324     // .. ..
5325     EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000000U),
5326     // .. .. CORR_ECC_LOG_VALID = 0x0
5327     // .. .. ==> 0XF80060C8[0:0] = 0x00000000U
5328     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
5329     // .. .. ECC_CORRECTED_BIT_NUM = 0x0
5330     // .. .. ==> 0XF80060C8[7:1] = 0x00000000U
5331     // .. ..     ==> MASK : 0x000000FEU    VAL : 0x00000000U
5332     // .. ..
5333     EMIT_MASKWRITE(0XF80060C8, 0x000000FFU ,0x00000000U),
5334     // .. .. UNCORR_ECC_LOG_VALID = 0x0
5335     // .. .. ==> 0XF80060DC[0:0] = 0x00000000U
5336     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
5337     // .. ..
5338     EMIT_MASKWRITE(0XF80060DC, 0x00000001U ,0x00000000U),
5339     // .. .. STAT_NUM_CORR_ERR = 0x0
5340     // .. .. ==> 0XF80060F0[15:8] = 0x00000000U
5341     // .. ..     ==> MASK : 0x0000FF00U    VAL : 0x00000000U
5342     // .. .. STAT_NUM_UNCORR_ERR = 0x0
5343     // .. .. ==> 0XF80060F0[7:0] = 0x00000000U
5344     // .. ..     ==> MASK : 0x000000FFU    VAL : 0x00000000U
5345     // .. ..
5346     EMIT_MASKWRITE(0XF80060F0, 0x0000FFFFU ,0x00000000U),
5347     // .. .. reg_ddrc_ecc_mode = 0x0
5348     // .. .. ==> 0XF80060F4[2:0] = 0x00000000U
5349     // .. ..     ==> MASK : 0x00000007U    VAL : 0x00000000U
5350     // .. .. reg_ddrc_dis_scrub = 0x1
5351     // .. .. ==> 0XF80060F4[3:3] = 0x00000001U
5352     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000008U
5353     // .. ..
5354     EMIT_MASKWRITE(0XF80060F4, 0x0000000FU ,0x00000008U),
5355     // .. .. reg_phy_dif_on = 0x0
5356     // .. .. ==> 0XF8006114[3:0] = 0x00000000U
5357     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000000U
5358     // .. .. reg_phy_dif_off = 0x0
5359     // .. .. ==> 0XF8006114[7:4] = 0x00000000U
5360     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000000U
5361     // .. ..
5362     EMIT_MASKWRITE(0XF8006114, 0x000000FFU ,0x00000000U),
5363     // .. .. reg_phy_data_slice_in_use = 0x1
5364     // .. .. ==> 0XF8006118[0:0] = 0x00000001U
5365     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
5366     // .. .. reg_phy_rdlvl_inc_mode = 0x0
5367     // .. .. ==> 0XF8006118[1:1] = 0x00000000U
5368     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
5369     // .. .. reg_phy_gatelvl_inc_mode = 0x0
5370     // .. .. ==> 0XF8006118[2:2] = 0x00000000U
5371     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
5372     // .. .. reg_phy_wrlvl_inc_mode = 0x0
5373     // .. .. ==> 0XF8006118[3:3] = 0x00000000U
5374     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
5375     // .. .. reg_phy_board_lpbk_tx = 0x0
5376     // .. .. ==> 0XF8006118[4:4] = 0x00000000U
5377     // .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
5378     // .. .. reg_phy_board_lpbk_rx = 0x0
5379     // .. .. ==> 0XF8006118[5:5] = 0x00000000U
5380     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
5381     // .. .. reg_phy_bist_shift_dq = 0x0
5382     // .. .. ==> 0XF8006118[14:6] = 0x00000000U
5383     // .. ..     ==> MASK : 0x00007FC0U    VAL : 0x00000000U
5384     // .. .. reg_phy_bist_err_clr = 0x0
5385     // .. .. ==> 0XF8006118[23:15] = 0x00000000U
5386     // .. ..     ==> MASK : 0x00FF8000U    VAL : 0x00000000U
5387     // .. .. reg_phy_dq_offset = 0x40
5388     // .. .. ==> 0XF8006118[30:24] = 0x00000040U
5389     // .. ..     ==> MASK : 0x7F000000U    VAL : 0x40000000U
5390     // .. ..
5391     EMIT_MASKWRITE(0XF8006118, 0x7FFFFFFFU ,0x40000001U),
5392     // .. .. reg_phy_data_slice_in_use = 0x1
5393     // .. .. ==> 0XF800611C[0:0] = 0x00000001U
5394     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
5395     // .. .. reg_phy_rdlvl_inc_mode = 0x0
5396     // .. .. ==> 0XF800611C[1:1] = 0x00000000U
5397     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
5398     // .. .. reg_phy_gatelvl_inc_mode = 0x0
5399     // .. .. ==> 0XF800611C[2:2] = 0x00000000U
5400     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
5401     // .. .. reg_phy_wrlvl_inc_mode = 0x0
5402     // .. .. ==> 0XF800611C[3:3] = 0x00000000U
5403     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
5404     // .. .. reg_phy_board_lpbk_tx = 0x0
5405     // .. .. ==> 0XF800611C[4:4] = 0x00000000U
5406     // .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
5407     // .. .. reg_phy_board_lpbk_rx = 0x0
5408     // .. .. ==> 0XF800611C[5:5] = 0x00000000U
5409     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
5410     // .. .. reg_phy_bist_shift_dq = 0x0
5411     // .. .. ==> 0XF800611C[14:6] = 0x00000000U
5412     // .. ..     ==> MASK : 0x00007FC0U    VAL : 0x00000000U
5413     // .. .. reg_phy_bist_err_clr = 0x0
5414     // .. .. ==> 0XF800611C[23:15] = 0x00000000U
5415     // .. ..     ==> MASK : 0x00FF8000U    VAL : 0x00000000U
5416     // .. .. reg_phy_dq_offset = 0x40
5417     // .. .. ==> 0XF800611C[30:24] = 0x00000040U
5418     // .. ..     ==> MASK : 0x7F000000U    VAL : 0x40000000U
5419     // .. ..
5420     EMIT_MASKWRITE(0XF800611C, 0x7FFFFFFFU ,0x40000001U),
5421     // .. .. reg_phy_data_slice_in_use = 0x1
5422     // .. .. ==> 0XF8006120[0:0] = 0x00000001U
5423     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
5424     // .. .. reg_phy_rdlvl_inc_mode = 0x0
5425     // .. .. ==> 0XF8006120[1:1] = 0x00000000U
5426     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
5427     // .. .. reg_phy_gatelvl_inc_mode = 0x0
5428     // .. .. ==> 0XF8006120[2:2] = 0x00000000U
5429     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
5430     // .. .. reg_phy_wrlvl_inc_mode = 0x0
5431     // .. .. ==> 0XF8006120[3:3] = 0x00000000U
5432     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
5433     // .. .. reg_phy_board_lpbk_tx = 0x0
5434     // .. .. ==> 0XF8006120[4:4] = 0x00000000U
5435     // .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
5436     // .. .. reg_phy_board_lpbk_rx = 0x0
5437     // .. .. ==> 0XF8006120[5:5] = 0x00000000U
5438     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
5439     // .. .. reg_phy_bist_shift_dq = 0x0
5440     // .. .. ==> 0XF8006120[14:6] = 0x00000000U
5441     // .. ..     ==> MASK : 0x00007FC0U    VAL : 0x00000000U
5442     // .. .. reg_phy_bist_err_clr = 0x0
5443     // .. .. ==> 0XF8006120[23:15] = 0x00000000U
5444     // .. ..     ==> MASK : 0x00FF8000U    VAL : 0x00000000U
5445     // .. .. reg_phy_dq_offset = 0x40
5446     // .. .. ==> 0XF8006120[30:24] = 0x00000040U
5447     // .. ..     ==> MASK : 0x7F000000U    VAL : 0x40000000U
5448     // .. .. reg_phy_data_slice_in_use = 0x1
5449     // .. .. ==> 0XF8006120[0:0] = 0x00000001U
5450     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
5451     // .. .. reg_phy_rdlvl_inc_mode = 0x0
5452     // .. .. ==> 0XF8006120[1:1] = 0x00000000U
5453     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
5454     // .. .. reg_phy_gatelvl_inc_mode = 0x0
5455     // .. .. ==> 0XF8006120[2:2] = 0x00000000U
5456     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
5457     // .. .. reg_phy_wrlvl_inc_mode = 0x0
5458     // .. .. ==> 0XF8006120[3:3] = 0x00000000U
5459     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
5460     // .. .. reg_phy_board_lpbk_tx = 0x0
5461     // .. .. ==> 0XF8006120[4:4] = 0x00000000U
5462     // .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
5463     // .. .. reg_phy_board_lpbk_rx = 0x0
5464     // .. .. ==> 0XF8006120[5:5] = 0x00000000U
5465     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
5466     // .. .. reg_phy_bist_shift_dq = 0x0
5467     // .. .. ==> 0XF8006120[14:6] = 0x00000000U
5468     // .. ..     ==> MASK : 0x00007FC0U    VAL : 0x00000000U
5469     // .. .. reg_phy_bist_err_clr = 0x0
5470     // .. .. ==> 0XF8006120[23:15] = 0x00000000U
5471     // .. ..     ==> MASK : 0x00FF8000U    VAL : 0x00000000U
5472     // .. .. reg_phy_dq_offset = 0x40
5473     // .. .. ==> 0XF8006120[30:24] = 0x00000040U
5474     // .. ..     ==> MASK : 0x7F000000U    VAL : 0x40000000U
5475     // .. ..
5476     EMIT_MASKWRITE(0XF8006120, 0x7FFFFFFFU ,0x40000001U),
5477     // .. .. reg_phy_data_slice_in_use = 0x1
5478     // .. .. ==> 0XF8006124[0:0] = 0x00000001U
5479     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
5480     // .. .. reg_phy_rdlvl_inc_mode = 0x0
5481     // .. .. ==> 0XF8006124[1:1] = 0x00000000U
5482     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
5483     // .. .. reg_phy_gatelvl_inc_mode = 0x0
5484     // .. .. ==> 0XF8006124[2:2] = 0x00000000U
5485     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
5486     // .. .. reg_phy_wrlvl_inc_mode = 0x0
5487     // .. .. ==> 0XF8006124[3:3] = 0x00000000U
5488     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
5489     // .. .. reg_phy_board_lpbk_tx = 0x0
5490     // .. .. ==> 0XF8006124[4:4] = 0x00000000U
5491     // .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
5492     // .. .. reg_phy_board_lpbk_rx = 0x0
5493     // .. .. ==> 0XF8006124[5:5] = 0x00000000U
5494     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
5495     // .. .. reg_phy_bist_shift_dq = 0x0
5496     // .. .. ==> 0XF8006124[14:6] = 0x00000000U
5497     // .. ..     ==> MASK : 0x00007FC0U    VAL : 0x00000000U
5498     // .. .. reg_phy_bist_err_clr = 0x0
5499     // .. .. ==> 0XF8006124[23:15] = 0x00000000U
5500     // .. ..     ==> MASK : 0x00FF8000U    VAL : 0x00000000U
5501     // .. .. reg_phy_dq_offset = 0x40
5502     // .. .. ==> 0XF8006124[30:24] = 0x00000040U
5503     // .. ..     ==> MASK : 0x7F000000U    VAL : 0x40000000U
5504     // .. ..
5505     EMIT_MASKWRITE(0XF8006124, 0x7FFFFFFFU ,0x40000001U),
5506     // .. .. reg_phy_wrlvl_init_ratio = 0x1d
5507     // .. .. ==> 0XF800612C[9:0] = 0x0000001DU
5508     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x0000001DU
5509     // .. .. reg_phy_gatelvl_init_ratio = 0xf2
5510     // .. .. ==> 0XF800612C[19:10] = 0x000000F2U
5511     // .. ..     ==> MASK : 0x000FFC00U    VAL : 0x0003C800U
5512     // .. ..
5513     EMIT_MASKWRITE(0XF800612C, 0x000FFFFFU ,0x0003C81DU),
5514     // .. .. reg_phy_wrlvl_init_ratio = 0x12
5515     // .. .. ==> 0XF8006130[9:0] = 0x00000012U
5516     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000012U
5517     // .. .. reg_phy_gatelvl_init_ratio = 0xd8
5518     // .. .. ==> 0XF8006130[19:10] = 0x000000D8U
5519     // .. ..     ==> MASK : 0x000FFC00U    VAL : 0x00036000U
5520     // .. ..
5521     EMIT_MASKWRITE(0XF8006130, 0x000FFFFFU ,0x00036012U),
5522     // .. .. reg_phy_wrlvl_init_ratio = 0xc
5523     // .. .. ==> 0XF8006134[9:0] = 0x0000000CU
5524     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x0000000CU
5525     // .. .. reg_phy_gatelvl_init_ratio = 0xde
5526     // .. .. ==> 0XF8006134[19:10] = 0x000000DEU
5527     // .. ..     ==> MASK : 0x000FFC00U    VAL : 0x00037800U
5528     // .. ..
5529     EMIT_MASKWRITE(0XF8006134, 0x000FFFFFU ,0x0003780CU),
5530     // .. .. reg_phy_wrlvl_init_ratio = 0x21
5531     // .. .. ==> 0XF8006138[9:0] = 0x00000021U
5532     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000021U
5533     // .. .. reg_phy_gatelvl_init_ratio = 0xee
5534     // .. .. ==> 0XF8006138[19:10] = 0x000000EEU
5535     // .. ..     ==> MASK : 0x000FFC00U    VAL : 0x0003B800U
5536     // .. ..
5537     EMIT_MASKWRITE(0XF8006138, 0x000FFFFFU ,0x0003B821U),
5538     // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5539     // .. .. ==> 0XF8006140[9:0] = 0x00000035U
5540     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000035U
5541     // .. .. reg_phy_rd_dqs_slave_force = 0x0
5542     // .. .. ==> 0XF8006140[10:10] = 0x00000000U
5543     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
5544     // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5545     // .. .. ==> 0XF8006140[19:11] = 0x00000000U
5546     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
5547     // .. ..
5548     EMIT_MASKWRITE(0XF8006140, 0x000FFFFFU ,0x00000035U),
5549     // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5550     // .. .. ==> 0XF8006144[9:0] = 0x00000035U
5551     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000035U
5552     // .. .. reg_phy_rd_dqs_slave_force = 0x0
5553     // .. .. ==> 0XF8006144[10:10] = 0x00000000U
5554     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
5555     // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5556     // .. .. ==> 0XF8006144[19:11] = 0x00000000U
5557     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
5558     // .. ..
5559     EMIT_MASKWRITE(0XF8006144, 0x000FFFFFU ,0x00000035U),
5560     // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5561     // .. .. ==> 0XF8006148[9:0] = 0x00000035U
5562     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000035U
5563     // .. .. reg_phy_rd_dqs_slave_force = 0x0
5564     // .. .. ==> 0XF8006148[10:10] = 0x00000000U
5565     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
5566     // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5567     // .. .. ==> 0XF8006148[19:11] = 0x00000000U
5568     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
5569     // .. ..
5570     EMIT_MASKWRITE(0XF8006148, 0x000FFFFFU ,0x00000035U),
5571     // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
5572     // .. .. ==> 0XF800614C[9:0] = 0x00000035U
5573     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000035U
5574     // .. .. reg_phy_rd_dqs_slave_force = 0x0
5575     // .. .. ==> 0XF800614C[10:10] = 0x00000000U
5576     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
5577     // .. .. reg_phy_rd_dqs_slave_delay = 0x0
5578     // .. .. ==> 0XF800614C[19:11] = 0x00000000U
5579     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
5580     // .. ..
5581     EMIT_MASKWRITE(0XF800614C, 0x000FFFFFU ,0x00000035U),
5582     // .. .. reg_phy_wr_dqs_slave_ratio = 0x9d
5583     // .. .. ==> 0XF8006154[9:0] = 0x0000009DU
5584     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x0000009DU
5585     // .. .. reg_phy_wr_dqs_slave_force = 0x0
5586     // .. .. ==> 0XF8006154[10:10] = 0x00000000U
5587     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
5588     // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5589     // .. .. ==> 0XF8006154[19:11] = 0x00000000U
5590     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
5591     // .. ..
5592     EMIT_MASKWRITE(0XF8006154, 0x000FFFFFU ,0x0000009DU),
5593     // .. .. reg_phy_wr_dqs_slave_ratio = 0x92
5594     // .. .. ==> 0XF8006158[9:0] = 0x00000092U
5595     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000092U
5596     // .. .. reg_phy_wr_dqs_slave_force = 0x0
5597     // .. .. ==> 0XF8006158[10:10] = 0x00000000U
5598     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
5599     // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5600     // .. .. ==> 0XF8006158[19:11] = 0x00000000U
5601     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
5602     // .. ..
5603     EMIT_MASKWRITE(0XF8006158, 0x000FFFFFU ,0x00000092U),
5604     // .. .. reg_phy_wr_dqs_slave_ratio = 0x8c
5605     // .. .. ==> 0XF800615C[9:0] = 0x0000008CU
5606     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x0000008CU
5607     // .. .. reg_phy_wr_dqs_slave_force = 0x0
5608     // .. .. ==> 0XF800615C[10:10] = 0x00000000U
5609     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
5610     // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5611     // .. .. ==> 0XF800615C[19:11] = 0x00000000U
5612     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
5613     // .. ..
5614     EMIT_MASKWRITE(0XF800615C, 0x000FFFFFU ,0x0000008CU),
5615     // .. .. reg_phy_wr_dqs_slave_ratio = 0xa1
5616     // .. .. ==> 0XF8006160[9:0] = 0x000000A1U
5617     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000000A1U
5618     // .. .. reg_phy_wr_dqs_slave_force = 0x0
5619     // .. .. ==> 0XF8006160[10:10] = 0x00000000U
5620     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
5621     // .. .. reg_phy_wr_dqs_slave_delay = 0x0
5622     // .. .. ==> 0XF8006160[19:11] = 0x00000000U
5623     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
5624     // .. ..
5625     EMIT_MASKWRITE(0XF8006160, 0x000FFFFFU ,0x000000A1U),
5626     // .. .. reg_phy_fifo_we_slave_ratio = 0x147
5627     // .. .. ==> 0XF8006168[10:0] = 0x00000147U
5628     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x00000147U
5629     // .. .. reg_phy_fifo_we_in_force = 0x0
5630     // .. .. ==> 0XF8006168[11:11] = 0x00000000U
5631     // .. ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
5632     // .. .. reg_phy_fifo_we_in_delay = 0x0
5633     // .. .. ==> 0XF8006168[20:12] = 0x00000000U
5634     // .. ..     ==> MASK : 0x001FF000U    VAL : 0x00000000U
5635     // .. ..
5636     EMIT_MASKWRITE(0XF8006168, 0x001FFFFFU ,0x00000147U),
5637     // .. .. reg_phy_fifo_we_slave_ratio = 0x12d
5638     // .. .. ==> 0XF800616C[10:0] = 0x0000012DU
5639     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x0000012DU
5640     // .. .. reg_phy_fifo_we_in_force = 0x0
5641     // .. .. ==> 0XF800616C[11:11] = 0x00000000U
5642     // .. ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
5643     // .. .. reg_phy_fifo_we_in_delay = 0x0
5644     // .. .. ==> 0XF800616C[20:12] = 0x00000000U
5645     // .. ..     ==> MASK : 0x001FF000U    VAL : 0x00000000U
5646     // .. ..
5647     EMIT_MASKWRITE(0XF800616C, 0x001FFFFFU ,0x0000012DU),
5648     // .. .. reg_phy_fifo_we_slave_ratio = 0x133
5649     // .. .. ==> 0XF8006170[10:0] = 0x00000133U
5650     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x00000133U
5651     // .. .. reg_phy_fifo_we_in_force = 0x0
5652     // .. .. ==> 0XF8006170[11:11] = 0x00000000U
5653     // .. ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
5654     // .. .. reg_phy_fifo_we_in_delay = 0x0
5655     // .. .. ==> 0XF8006170[20:12] = 0x00000000U
5656     // .. ..     ==> MASK : 0x001FF000U    VAL : 0x00000000U
5657     // .. ..
5658     EMIT_MASKWRITE(0XF8006170, 0x001FFFFFU ,0x00000133U),
5659     // .. .. reg_phy_fifo_we_slave_ratio = 0x143
5660     // .. .. ==> 0XF8006174[10:0] = 0x00000143U
5661     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x00000143U
5662     // .. .. reg_phy_fifo_we_in_force = 0x0
5663     // .. .. ==> 0XF8006174[11:11] = 0x00000000U
5664     // .. ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
5665     // .. .. reg_phy_fifo_we_in_delay = 0x0
5666     // .. .. ==> 0XF8006174[20:12] = 0x00000000U
5667     // .. ..     ==> MASK : 0x001FF000U    VAL : 0x00000000U
5668     // .. ..
5669     EMIT_MASKWRITE(0XF8006174, 0x001FFFFFU ,0x00000143U),
5670     // .. .. reg_phy_wr_data_slave_ratio = 0xdd
5671     // .. .. ==> 0XF800617C[9:0] = 0x000000DDU
5672     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000000DDU
5673     // .. .. reg_phy_wr_data_slave_force = 0x0
5674     // .. .. ==> 0XF800617C[10:10] = 0x00000000U
5675     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
5676     // .. .. reg_phy_wr_data_slave_delay = 0x0
5677     // .. .. ==> 0XF800617C[19:11] = 0x00000000U
5678     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
5679     // .. ..
5680     EMIT_MASKWRITE(0XF800617C, 0x000FFFFFU ,0x000000DDU),
5681     // .. .. reg_phy_wr_data_slave_ratio = 0xd2
5682     // .. .. ==> 0XF8006180[9:0] = 0x000000D2U
5683     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000000D2U
5684     // .. .. reg_phy_wr_data_slave_force = 0x0
5685     // .. .. ==> 0XF8006180[10:10] = 0x00000000U
5686     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
5687     // .. .. reg_phy_wr_data_slave_delay = 0x0
5688     // .. .. ==> 0XF8006180[19:11] = 0x00000000U
5689     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
5690     // .. ..
5691     EMIT_MASKWRITE(0XF8006180, 0x000FFFFFU ,0x000000D2U),
5692     // .. .. reg_phy_wr_data_slave_ratio = 0xcc
5693     // .. .. ==> 0XF8006184[9:0] = 0x000000CCU
5694     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000000CCU
5695     // .. .. reg_phy_wr_data_slave_force = 0x0
5696     // .. .. ==> 0XF8006184[10:10] = 0x00000000U
5697     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
5698     // .. .. reg_phy_wr_data_slave_delay = 0x0
5699     // .. .. ==> 0XF8006184[19:11] = 0x00000000U
5700     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
5701     // .. ..
5702     EMIT_MASKWRITE(0XF8006184, 0x000FFFFFU ,0x000000CCU),
5703     // .. .. reg_phy_wr_data_slave_ratio = 0xe1
5704     // .. .. ==> 0XF8006188[9:0] = 0x000000E1U
5705     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000000E1U
5706     // .. .. reg_phy_wr_data_slave_force = 0x0
5707     // .. .. ==> 0XF8006188[10:10] = 0x00000000U
5708     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
5709     // .. .. reg_phy_wr_data_slave_delay = 0x0
5710     // .. .. ==> 0XF8006188[19:11] = 0x00000000U
5711     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
5712     // .. ..
5713     EMIT_MASKWRITE(0XF8006188, 0x000FFFFFU ,0x000000E1U),
5714     // .. .. reg_phy_loopback = 0x0
5715     // .. .. ==> 0XF8006190[0:0] = 0x00000000U
5716     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
5717     // .. .. reg_phy_bl2 = 0x0
5718     // .. .. ==> 0XF8006190[1:1] = 0x00000000U
5719     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
5720     // .. .. reg_phy_at_spd_atpg = 0x0
5721     // .. .. ==> 0XF8006190[2:2] = 0x00000000U
5722     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
5723     // .. .. reg_phy_bist_enable = 0x0
5724     // .. .. ==> 0XF8006190[3:3] = 0x00000000U
5725     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
5726     // .. .. reg_phy_bist_force_err = 0x0
5727     // .. .. ==> 0XF8006190[4:4] = 0x00000000U
5728     // .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
5729     // .. .. reg_phy_bist_mode = 0x0
5730     // .. .. ==> 0XF8006190[6:5] = 0x00000000U
5731     // .. ..     ==> MASK : 0x00000060U    VAL : 0x00000000U
5732     // .. .. reg_phy_invert_clkout = 0x1
5733     // .. .. ==> 0XF8006190[7:7] = 0x00000001U
5734     // .. ..     ==> MASK : 0x00000080U    VAL : 0x00000080U
5735     // .. .. reg_phy_all_dq_mpr_rd_resp = 0x0
5736     // .. .. ==> 0XF8006190[8:8] = 0x00000000U
5737     // .. ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
5738     // .. .. reg_phy_sel_logic = 0x0
5739     // .. .. ==> 0XF8006190[9:9] = 0x00000000U
5740     // .. ..     ==> MASK : 0x00000200U    VAL : 0x00000000U
5741     // .. .. reg_phy_ctrl_slave_ratio = 0x100
5742     // .. .. ==> 0XF8006190[19:10] = 0x00000100U
5743     // .. ..     ==> MASK : 0x000FFC00U    VAL : 0x00040000U
5744     // .. .. reg_phy_ctrl_slave_force = 0x0
5745     // .. .. ==> 0XF8006190[20:20] = 0x00000000U
5746     // .. ..     ==> MASK : 0x00100000U    VAL : 0x00000000U
5747     // .. .. reg_phy_ctrl_slave_delay = 0x0
5748     // .. .. ==> 0XF8006190[27:21] = 0x00000000U
5749     // .. ..     ==> MASK : 0x0FE00000U    VAL : 0x00000000U
5750     // .. .. reg_phy_use_rank0_delays = 0x1
5751     // .. .. ==> 0XF8006190[28:28] = 0x00000001U
5752     // .. ..     ==> MASK : 0x10000000U    VAL : 0x10000000U
5753     // .. .. reg_phy_lpddr = 0x0
5754     // .. .. ==> 0XF8006190[29:29] = 0x00000000U
5755     // .. ..     ==> MASK : 0x20000000U    VAL : 0x00000000U
5756     // .. .. reg_phy_cmd_latency = 0x0
5757     // .. .. ==> 0XF8006190[30:30] = 0x00000000U
5758     // .. ..     ==> MASK : 0x40000000U    VAL : 0x00000000U
5759     // .. .. reg_phy_int_lpbk = 0x0
5760     // .. .. ==> 0XF8006190[31:31] = 0x00000000U
5761     // .. ..     ==> MASK : 0x80000000U    VAL : 0x00000000U
5762     // .. ..
5763     EMIT_MASKWRITE(0XF8006190, 0xFFFFFFFFU ,0x10040080U),
5764     // .. .. reg_phy_wr_rl_delay = 0x2
5765     // .. .. ==> 0XF8006194[4:0] = 0x00000002U
5766     // .. ..     ==> MASK : 0x0000001FU    VAL : 0x00000002U
5767     // .. .. reg_phy_rd_rl_delay = 0x4
5768     // .. .. ==> 0XF8006194[9:5] = 0x00000004U
5769     // .. ..     ==> MASK : 0x000003E0U    VAL : 0x00000080U
5770     // .. .. reg_phy_dll_lock_diff = 0xf
5771     // .. .. ==> 0XF8006194[13:10] = 0x0000000FU
5772     // .. ..     ==> MASK : 0x00003C00U    VAL : 0x00003C00U
5773     // .. .. reg_phy_use_wr_level = 0x1
5774     // .. .. ==> 0XF8006194[14:14] = 0x00000001U
5775     // .. ..     ==> MASK : 0x00004000U    VAL : 0x00004000U
5776     // .. .. reg_phy_use_rd_dqs_gate_level = 0x1
5777     // .. .. ==> 0XF8006194[15:15] = 0x00000001U
5778     // .. ..     ==> MASK : 0x00008000U    VAL : 0x00008000U
5779     // .. .. reg_phy_use_rd_data_eye_level = 0x1
5780     // .. .. ==> 0XF8006194[16:16] = 0x00000001U
5781     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00010000U
5782     // .. .. reg_phy_dis_calib_rst = 0x0
5783     // .. .. ==> 0XF8006194[17:17] = 0x00000000U
5784     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
5785     // .. .. reg_phy_ctrl_slave_delay = 0x0
5786     // .. .. ==> 0XF8006194[19:18] = 0x00000000U
5787     // .. ..     ==> MASK : 0x000C0000U    VAL : 0x00000000U
5788     // .. ..
5789     EMIT_MASKWRITE(0XF8006194, 0x000FFFFFU ,0x0001FC82U),
5790     // .. .. reg_arb_page_addr_mask = 0x0
5791     // .. .. ==> 0XF8006204[31:0] = 0x00000000U
5792     // .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000000U
5793     // .. ..
5794     EMIT_MASKWRITE(0XF8006204, 0xFFFFFFFFU ,0x00000000U),
5795     // .. .. reg_arb_pri_wr_portn = 0x3ff
5796     // .. .. ==> 0XF8006208[9:0] = 0x000003FFU
5797     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
5798     // .. .. reg_arb_disable_aging_wr_portn = 0x0
5799     // .. .. ==> 0XF8006208[16:16] = 0x00000000U
5800     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
5801     // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5802     // .. .. ==> 0XF8006208[17:17] = 0x00000000U
5803     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
5804     // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5805     // .. .. ==> 0XF8006208[18:18] = 0x00000000U
5806     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
5807     // .. .. reg_arb_dis_rmw_portn = 0x1
5808     // .. .. ==> 0XF8006208[19:19] = 0x00000001U
5809     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00080000U
5810     // .. ..
5811     EMIT_MASKWRITE(0XF8006208, 0x000F03FFU ,0x000803FFU),
5812     // .. .. reg_arb_pri_wr_portn = 0x3ff
5813     // .. .. ==> 0XF800620C[9:0] = 0x000003FFU
5814     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
5815     // .. .. reg_arb_disable_aging_wr_portn = 0x0
5816     // .. .. ==> 0XF800620C[16:16] = 0x00000000U
5817     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
5818     // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5819     // .. .. ==> 0XF800620C[17:17] = 0x00000000U
5820     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
5821     // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5822     // .. .. ==> 0XF800620C[18:18] = 0x00000000U
5823     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
5824     // .. .. reg_arb_dis_rmw_portn = 0x1
5825     // .. .. ==> 0XF800620C[19:19] = 0x00000001U
5826     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00080000U
5827     // .. ..
5828     EMIT_MASKWRITE(0XF800620C, 0x000F03FFU ,0x000803FFU),
5829     // .. .. reg_arb_pri_wr_portn = 0x3ff
5830     // .. .. ==> 0XF8006210[9:0] = 0x000003FFU
5831     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
5832     // .. .. reg_arb_disable_aging_wr_portn = 0x0
5833     // .. .. ==> 0XF8006210[16:16] = 0x00000000U
5834     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
5835     // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5836     // .. .. ==> 0XF8006210[17:17] = 0x00000000U
5837     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
5838     // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5839     // .. .. ==> 0XF8006210[18:18] = 0x00000000U
5840     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
5841     // .. .. reg_arb_dis_rmw_portn = 0x1
5842     // .. .. ==> 0XF8006210[19:19] = 0x00000001U
5843     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00080000U
5844     // .. ..
5845     EMIT_MASKWRITE(0XF8006210, 0x000F03FFU ,0x000803FFU),
5846     // .. .. reg_arb_pri_wr_portn = 0x3ff
5847     // .. .. ==> 0XF8006214[9:0] = 0x000003FFU
5848     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
5849     // .. .. reg_arb_disable_aging_wr_portn = 0x0
5850     // .. .. ==> 0XF8006214[16:16] = 0x00000000U
5851     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
5852     // .. .. reg_arb_disable_urgent_wr_portn = 0x0
5853     // .. .. ==> 0XF8006214[17:17] = 0x00000000U
5854     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
5855     // .. .. reg_arb_dis_page_match_wr_portn = 0x0
5856     // .. .. ==> 0XF8006214[18:18] = 0x00000000U
5857     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
5858     // .. .. reg_arb_dis_rmw_portn = 0x1
5859     // .. .. ==> 0XF8006214[19:19] = 0x00000001U
5860     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00080000U
5861     // .. ..
5862     EMIT_MASKWRITE(0XF8006214, 0x000F03FFU ,0x000803FFU),
5863     // .. .. reg_arb_pri_rd_portn = 0x3ff
5864     // .. .. ==> 0XF8006218[9:0] = 0x000003FFU
5865     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
5866     // .. .. reg_arb_disable_aging_rd_portn = 0x0
5867     // .. .. ==> 0XF8006218[16:16] = 0x00000000U
5868     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
5869     // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5870     // .. .. ==> 0XF8006218[17:17] = 0x00000000U
5871     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
5872     // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5873     // .. .. ==> 0XF8006218[18:18] = 0x00000000U
5874     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
5875     // .. .. reg_arb_set_hpr_rd_portn = 0x0
5876     // .. .. ==> 0XF8006218[19:19] = 0x00000000U
5877     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00000000U
5878     // .. ..
5879     EMIT_MASKWRITE(0XF8006218, 0x000F03FFU ,0x000003FFU),
5880     // .. .. reg_arb_pri_rd_portn = 0x3ff
5881     // .. .. ==> 0XF800621C[9:0] = 0x000003FFU
5882     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
5883     // .. .. reg_arb_disable_aging_rd_portn = 0x0
5884     // .. .. ==> 0XF800621C[16:16] = 0x00000000U
5885     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
5886     // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5887     // .. .. ==> 0XF800621C[17:17] = 0x00000000U
5888     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
5889     // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5890     // .. .. ==> 0XF800621C[18:18] = 0x00000000U
5891     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
5892     // .. .. reg_arb_set_hpr_rd_portn = 0x0
5893     // .. .. ==> 0XF800621C[19:19] = 0x00000000U
5894     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00000000U
5895     // .. ..
5896     EMIT_MASKWRITE(0XF800621C, 0x000F03FFU ,0x000003FFU),
5897     // .. .. reg_arb_pri_rd_portn = 0x3ff
5898     // .. .. ==> 0XF8006220[9:0] = 0x000003FFU
5899     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
5900     // .. .. reg_arb_disable_aging_rd_portn = 0x0
5901     // .. .. ==> 0XF8006220[16:16] = 0x00000000U
5902     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
5903     // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5904     // .. .. ==> 0XF8006220[17:17] = 0x00000000U
5905     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
5906     // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5907     // .. .. ==> 0XF8006220[18:18] = 0x00000000U
5908     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
5909     // .. .. reg_arb_set_hpr_rd_portn = 0x0
5910     // .. .. ==> 0XF8006220[19:19] = 0x00000000U
5911     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00000000U
5912     // .. ..
5913     EMIT_MASKWRITE(0XF8006220, 0x000F03FFU ,0x000003FFU),
5914     // .. .. reg_arb_pri_rd_portn = 0x3ff
5915     // .. .. ==> 0XF8006224[9:0] = 0x000003FFU
5916     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
5917     // .. .. reg_arb_disable_aging_rd_portn = 0x0
5918     // .. .. ==> 0XF8006224[16:16] = 0x00000000U
5919     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
5920     // .. .. reg_arb_disable_urgent_rd_portn = 0x0
5921     // .. .. ==> 0XF8006224[17:17] = 0x00000000U
5922     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
5923     // .. .. reg_arb_dis_page_match_rd_portn = 0x0
5924     // .. .. ==> 0XF8006224[18:18] = 0x00000000U
5925     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
5926     // .. .. reg_arb_set_hpr_rd_portn = 0x0
5927     // .. .. ==> 0XF8006224[19:19] = 0x00000000U
5928     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00000000U
5929     // .. ..
5930     EMIT_MASKWRITE(0XF8006224, 0x000F03FFU ,0x000003FFU),
5931     // .. .. reg_ddrc_lpddr2 = 0x0
5932     // .. .. ==> 0XF80062A8[0:0] = 0x00000000U
5933     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
5934     // .. .. reg_ddrc_per_bank_refresh = 0x0
5935     // .. .. ==> 0XF80062A8[1:1] = 0x00000000U
5936     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
5937     // .. .. reg_ddrc_derate_enable = 0x0
5938     // .. .. ==> 0XF80062A8[2:2] = 0x00000000U
5939     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
5940     // .. .. reg_ddrc_mr4_margin = 0x0
5941     // .. .. ==> 0XF80062A8[11:4] = 0x00000000U
5942     // .. ..     ==> MASK : 0x00000FF0U    VAL : 0x00000000U
5943     // .. ..
5944     EMIT_MASKWRITE(0XF80062A8, 0x00000FF7U ,0x00000000U),
5945     // .. .. reg_ddrc_mr4_read_interval = 0x0
5946     // .. .. ==> 0XF80062AC[31:0] = 0x00000000U
5947     // .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000000U
5948     // .. ..
5949     EMIT_MASKWRITE(0XF80062AC, 0xFFFFFFFFU ,0x00000000U),
5950     // .. .. reg_ddrc_min_stable_clock_x1 = 0x5
5951     // .. .. ==> 0XF80062B0[3:0] = 0x00000005U
5952     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000005U
5953     // .. .. reg_ddrc_idle_after_reset_x32 = 0x12
5954     // .. .. ==> 0XF80062B0[11:4] = 0x00000012U
5955     // .. ..     ==> MASK : 0x00000FF0U    VAL : 0x00000120U
5956     // .. .. reg_ddrc_t_mrw = 0x5
5957     // .. .. ==> 0XF80062B0[21:12] = 0x00000005U
5958     // .. ..     ==> MASK : 0x003FF000U    VAL : 0x00005000U
5959     // .. ..
5960     EMIT_MASKWRITE(0XF80062B0, 0x003FFFFFU ,0x00005125U),
5961     // .. .. reg_ddrc_max_auto_init_x1024 = 0xa8
5962     // .. .. ==> 0XF80062B4[7:0] = 0x000000A8U
5963     // .. ..     ==> MASK : 0x000000FFU    VAL : 0x000000A8U
5964     // .. .. reg_ddrc_dev_zqinit_x32 = 0x12
5965     // .. .. ==> 0XF80062B4[17:8] = 0x00000012U
5966     // .. ..     ==> MASK : 0x0003FF00U    VAL : 0x00001200U
5967     // .. ..
5968     EMIT_MASKWRITE(0XF80062B4, 0x0003FFFFU ,0x000012A8U),
5969     // .. .. START: POLL ON DCI STATUS
5970     // .. .. DONE = 1
5971     // .. .. ==> 0XF8000B74[13:13] = 0x00000001U
5972     // .. ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
5973     // .. ..
5974     EMIT_MASKPOLL(0XF8000B74, 0x00002000U),
5975     // .. .. FINISH: POLL ON DCI STATUS
5976     // .. .. START: UNLOCK DDR
5977     // .. .. reg_ddrc_soft_rstb = 0x1
5978     // .. .. ==> 0XF8006000[0:0] = 0x00000001U
5979     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
5980     // .. .. reg_ddrc_powerdown_en = 0x0
5981     // .. .. ==> 0XF8006000[1:1] = 0x00000000U
5982     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
5983     // .. .. reg_ddrc_data_bus_width = 0x0
5984     // .. .. ==> 0XF8006000[3:2] = 0x00000000U
5985     // .. ..     ==> MASK : 0x0000000CU    VAL : 0x00000000U
5986     // .. .. reg_ddrc_burst8_refresh = 0x0
5987     // .. .. ==> 0XF8006000[6:4] = 0x00000000U
5988     // .. ..     ==> MASK : 0x00000070U    VAL : 0x00000000U
5989     // .. .. reg_ddrc_rdwr_idle_gap = 1
5990     // .. .. ==> 0XF8006000[13:7] = 0x00000001U
5991     // .. ..     ==> MASK : 0x00003F80U    VAL : 0x00000080U
5992     // .. .. reg_ddrc_dis_rd_bypass = 0x0
5993     // .. .. ==> 0XF8006000[14:14] = 0x00000000U
5994     // .. ..     ==> MASK : 0x00004000U    VAL : 0x00000000U
5995     // .. .. reg_ddrc_dis_act_bypass = 0x0
5996     // .. .. ==> 0XF8006000[15:15] = 0x00000000U
5997     // .. ..     ==> MASK : 0x00008000U    VAL : 0x00000000U
5998     // .. .. reg_ddrc_dis_auto_refresh = 0x0
5999     // .. .. ==> 0XF8006000[16:16] = 0x00000000U
6000     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
6001     // .. ..
6002     EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000081U),
6003     // .. .. FINISH: UNLOCK DDR
6004     // .. .. START: CHECK DDR STATUS
6005     // .. .. ddrc_reg_operating_mode = 1
6006     // .. .. ==> 0XF8006054[2:0] = 0x00000001U
6007     // .. ..     ==> MASK : 0x00000007U    VAL : 0x00000001U
6008     // .. ..
6009     EMIT_MASKPOLL(0XF8006054, 0x00000007U),
6010     // .. .. FINISH: CHECK DDR STATUS
6011     // .. FINISH: DDR INITIALIZATION
6012     // FINISH: top
6013     //
6014     EMIT_EXIT(),
6015 
6016     //
6017 };
6018 
6019 unsigned long ps7_mio_init_data_2_0[] = {
6020     // START: top
6021     // .. START: SLCR SETTINGS
6022     // .. UNLOCK_KEY = 0XDF0D
6023     // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
6024     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000DF0DU
6025     // ..
6026     EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
6027     // .. FINISH: SLCR SETTINGS
6028     // .. START: OCM REMAPPING
6029     // .. VREF_EN = 0x1
6030     // .. ==> 0XF8000B00[0:0] = 0x00000001U
6031     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
6032     // .. VREF_PULLUP_EN = 0x0
6033     // .. ==> 0XF8000B00[1:1] = 0x00000000U
6034     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
6035     // .. CLK_PULLUP_EN = 0x0
6036     // .. ==> 0XF8000B00[8:8] = 0x00000000U
6037     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6038     // .. SRSTN_PULLUP_EN = 0x0
6039     // .. ==> 0XF8000B00[9:9] = 0x00000000U
6040     // ..     ==> MASK : 0x00000200U    VAL : 0x00000000U
6041     // ..
6042     EMIT_MASKWRITE(0XF8000B00, 0x00000303U ,0x00000001U),
6043     // .. FINISH: OCM REMAPPING
6044     // .. START: DDRIOB SETTINGS
6045     // .. INP_POWER = 0x0
6046     // .. ==> 0XF8000B40[0:0] = 0x00000000U
6047     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6048     // .. INP_TYPE = 0x0
6049     // .. ==> 0XF8000B40[2:1] = 0x00000000U
6050     // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
6051     // .. DCI_UPDATE = 0x0
6052     // .. ==> 0XF8000B40[3:3] = 0x00000000U
6053     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
6054     // .. TERM_EN = 0x0
6055     // .. ==> 0XF8000B40[4:4] = 0x00000000U
6056     // ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
6057     // .. DCR_TYPE = 0x0
6058     // .. ==> 0XF8000B40[6:5] = 0x00000000U
6059     // ..     ==> MASK : 0x00000060U    VAL : 0x00000000U
6060     // .. IBUF_DISABLE_MODE = 0x0
6061     // .. ==> 0XF8000B40[7:7] = 0x00000000U
6062     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
6063     // .. TERM_DISABLE_MODE = 0x0
6064     // .. ==> 0XF8000B40[8:8] = 0x00000000U
6065     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6066     // .. OUTPUT_EN = 0x3
6067     // .. ==> 0XF8000B40[10:9] = 0x00000003U
6068     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
6069     // .. PULLUP_EN = 0x0
6070     // .. ==> 0XF8000B40[11:11] = 0x00000000U
6071     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
6072     // ..
6073     EMIT_MASKWRITE(0XF8000B40, 0x00000FFFU ,0x00000600U),
6074     // .. INP_POWER = 0x0
6075     // .. ==> 0XF8000B44[0:0] = 0x00000000U
6076     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6077     // .. INP_TYPE = 0x0
6078     // .. ==> 0XF8000B44[2:1] = 0x00000000U
6079     // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
6080     // .. DCI_UPDATE = 0x0
6081     // .. ==> 0XF8000B44[3:3] = 0x00000000U
6082     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
6083     // .. TERM_EN = 0x0
6084     // .. ==> 0XF8000B44[4:4] = 0x00000000U
6085     // ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
6086     // .. DCR_TYPE = 0x0
6087     // .. ==> 0XF8000B44[6:5] = 0x00000000U
6088     // ..     ==> MASK : 0x00000060U    VAL : 0x00000000U
6089     // .. IBUF_DISABLE_MODE = 0x0
6090     // .. ==> 0XF8000B44[7:7] = 0x00000000U
6091     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
6092     // .. TERM_DISABLE_MODE = 0x0
6093     // .. ==> 0XF8000B44[8:8] = 0x00000000U
6094     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6095     // .. OUTPUT_EN = 0x3
6096     // .. ==> 0XF8000B44[10:9] = 0x00000003U
6097     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
6098     // .. PULLUP_EN = 0x0
6099     // .. ==> 0XF8000B44[11:11] = 0x00000000U
6100     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
6101     // ..
6102     EMIT_MASKWRITE(0XF8000B44, 0x00000FFFU ,0x00000600U),
6103     // .. INP_POWER = 0x0
6104     // .. ==> 0XF8000B48[0:0] = 0x00000000U
6105     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6106     // .. INP_TYPE = 0x1
6107     // .. ==> 0XF8000B48[2:1] = 0x00000001U
6108     // ..     ==> MASK : 0x00000006U    VAL : 0x00000002U
6109     // .. DCI_UPDATE = 0x0
6110     // .. ==> 0XF8000B48[3:3] = 0x00000000U
6111     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
6112     // .. TERM_EN = 0x1
6113     // .. ==> 0XF8000B48[4:4] = 0x00000001U
6114     // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
6115     // .. DCR_TYPE = 0x3
6116     // .. ==> 0XF8000B48[6:5] = 0x00000003U
6117     // ..     ==> MASK : 0x00000060U    VAL : 0x00000060U
6118     // .. IBUF_DISABLE_MODE = 0
6119     // .. ==> 0XF8000B48[7:7] = 0x00000000U
6120     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
6121     // .. TERM_DISABLE_MODE = 0
6122     // .. ==> 0XF8000B48[8:8] = 0x00000000U
6123     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6124     // .. OUTPUT_EN = 0x3
6125     // .. ==> 0XF8000B48[10:9] = 0x00000003U
6126     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
6127     // .. PULLUP_EN = 0x0
6128     // .. ==> 0XF8000B48[11:11] = 0x00000000U
6129     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
6130     // ..
6131     EMIT_MASKWRITE(0XF8000B48, 0x00000FFFU ,0x00000672U),
6132     // .. INP_POWER = 0x0
6133     // .. ==> 0XF8000B4C[0:0] = 0x00000000U
6134     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6135     // .. INP_TYPE = 0x1
6136     // .. ==> 0XF8000B4C[2:1] = 0x00000001U
6137     // ..     ==> MASK : 0x00000006U    VAL : 0x00000002U
6138     // .. DCI_UPDATE = 0x0
6139     // .. ==> 0XF8000B4C[3:3] = 0x00000000U
6140     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
6141     // .. TERM_EN = 0x1
6142     // .. ==> 0XF8000B4C[4:4] = 0x00000001U
6143     // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
6144     // .. DCR_TYPE = 0x3
6145     // .. ==> 0XF8000B4C[6:5] = 0x00000003U
6146     // ..     ==> MASK : 0x00000060U    VAL : 0x00000060U
6147     // .. IBUF_DISABLE_MODE = 0
6148     // .. ==> 0XF8000B4C[7:7] = 0x00000000U
6149     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
6150     // .. TERM_DISABLE_MODE = 0
6151     // .. ==> 0XF8000B4C[8:8] = 0x00000000U
6152     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6153     // .. OUTPUT_EN = 0x3
6154     // .. ==> 0XF8000B4C[10:9] = 0x00000003U
6155     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
6156     // .. PULLUP_EN = 0x0
6157     // .. ==> 0XF8000B4C[11:11] = 0x00000000U
6158     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
6159     // ..
6160     EMIT_MASKWRITE(0XF8000B4C, 0x00000FFFU ,0x00000672U),
6161     // .. INP_POWER = 0x0
6162     // .. ==> 0XF8000B50[0:0] = 0x00000000U
6163     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6164     // .. INP_TYPE = 0x2
6165     // .. ==> 0XF8000B50[2:1] = 0x00000002U
6166     // ..     ==> MASK : 0x00000006U    VAL : 0x00000004U
6167     // .. DCI_UPDATE = 0x0
6168     // .. ==> 0XF8000B50[3:3] = 0x00000000U
6169     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
6170     // .. TERM_EN = 0x1
6171     // .. ==> 0XF8000B50[4:4] = 0x00000001U
6172     // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
6173     // .. DCR_TYPE = 0x3
6174     // .. ==> 0XF8000B50[6:5] = 0x00000003U
6175     // ..     ==> MASK : 0x00000060U    VAL : 0x00000060U
6176     // .. IBUF_DISABLE_MODE = 0
6177     // .. ==> 0XF8000B50[7:7] = 0x00000000U
6178     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
6179     // .. TERM_DISABLE_MODE = 0
6180     // .. ==> 0XF8000B50[8:8] = 0x00000000U
6181     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6182     // .. OUTPUT_EN = 0x3
6183     // .. ==> 0XF8000B50[10:9] = 0x00000003U
6184     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
6185     // .. PULLUP_EN = 0x0
6186     // .. ==> 0XF8000B50[11:11] = 0x00000000U
6187     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
6188     // ..
6189     EMIT_MASKWRITE(0XF8000B50, 0x00000FFFU ,0x00000674U),
6190     // .. INP_POWER = 0x0
6191     // .. ==> 0XF8000B54[0:0] = 0x00000000U
6192     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6193     // .. INP_TYPE = 0x2
6194     // .. ==> 0XF8000B54[2:1] = 0x00000002U
6195     // ..     ==> MASK : 0x00000006U    VAL : 0x00000004U
6196     // .. DCI_UPDATE = 0x0
6197     // .. ==> 0XF8000B54[3:3] = 0x00000000U
6198     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
6199     // .. TERM_EN = 0x1
6200     // .. ==> 0XF8000B54[4:4] = 0x00000001U
6201     // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
6202     // .. DCR_TYPE = 0x3
6203     // .. ==> 0XF8000B54[6:5] = 0x00000003U
6204     // ..     ==> MASK : 0x00000060U    VAL : 0x00000060U
6205     // .. IBUF_DISABLE_MODE = 0
6206     // .. ==> 0XF8000B54[7:7] = 0x00000000U
6207     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
6208     // .. TERM_DISABLE_MODE = 0
6209     // .. ==> 0XF8000B54[8:8] = 0x00000000U
6210     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6211     // .. OUTPUT_EN = 0x3
6212     // .. ==> 0XF8000B54[10:9] = 0x00000003U
6213     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
6214     // .. PULLUP_EN = 0x0
6215     // .. ==> 0XF8000B54[11:11] = 0x00000000U
6216     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
6217     // ..
6218     EMIT_MASKWRITE(0XF8000B54, 0x00000FFFU ,0x00000674U),
6219     // .. INP_POWER = 0x0
6220     // .. ==> 0XF8000B58[0:0] = 0x00000000U
6221     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6222     // .. INP_TYPE = 0x0
6223     // .. ==> 0XF8000B58[2:1] = 0x00000000U
6224     // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
6225     // .. DCI_UPDATE = 0x0
6226     // .. ==> 0XF8000B58[3:3] = 0x00000000U
6227     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
6228     // .. TERM_EN = 0x0
6229     // .. ==> 0XF8000B58[4:4] = 0x00000000U
6230     // ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
6231     // .. DCR_TYPE = 0x0
6232     // .. ==> 0XF8000B58[6:5] = 0x00000000U
6233     // ..     ==> MASK : 0x00000060U    VAL : 0x00000000U
6234     // .. IBUF_DISABLE_MODE = 0x0
6235     // .. ==> 0XF8000B58[7:7] = 0x00000000U
6236     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
6237     // .. TERM_DISABLE_MODE = 0x0
6238     // .. ==> 0XF8000B58[8:8] = 0x00000000U
6239     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6240     // .. OUTPUT_EN = 0x3
6241     // .. ==> 0XF8000B58[10:9] = 0x00000003U
6242     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
6243     // .. PULLUP_EN = 0x0
6244     // .. ==> 0XF8000B58[11:11] = 0x00000000U
6245     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
6246     // ..
6247     EMIT_MASKWRITE(0XF8000B58, 0x00000FFFU ,0x00000600U),
6248     // .. DRIVE_P = 0x1c
6249     // .. ==> 0XF8000B5C[6:0] = 0x0000001CU
6250     // ..     ==> MASK : 0x0000007FU    VAL : 0x0000001CU
6251     // .. DRIVE_N = 0xc
6252     // .. ==> 0XF8000B5C[13:7] = 0x0000000CU
6253     // ..     ==> MASK : 0x00003F80U    VAL : 0x00000600U
6254     // .. SLEW_P = 0x3
6255     // .. ==> 0XF8000B5C[18:14] = 0x00000003U
6256     // ..     ==> MASK : 0x0007C000U    VAL : 0x0000C000U
6257     // .. SLEW_N = 0x3
6258     // .. ==> 0XF8000B5C[23:19] = 0x00000003U
6259     // ..     ==> MASK : 0x00F80000U    VAL : 0x00180000U
6260     // .. GTL = 0x0
6261     // .. ==> 0XF8000B5C[26:24] = 0x00000000U
6262     // ..     ==> MASK : 0x07000000U    VAL : 0x00000000U
6263     // .. RTERM = 0x0
6264     // .. ==> 0XF8000B5C[31:27] = 0x00000000U
6265     // ..     ==> MASK : 0xF8000000U    VAL : 0x00000000U
6266     // ..
6267     EMIT_MASKWRITE(0XF8000B5C, 0xFFFFFFFFU ,0x0018C61CU),
6268     // .. DRIVE_P = 0x1c
6269     // .. ==> 0XF8000B60[6:0] = 0x0000001CU
6270     // ..     ==> MASK : 0x0000007FU    VAL : 0x0000001CU
6271     // .. DRIVE_N = 0xc
6272     // .. ==> 0XF8000B60[13:7] = 0x0000000CU
6273     // ..     ==> MASK : 0x00003F80U    VAL : 0x00000600U
6274     // .. SLEW_P = 0x6
6275     // .. ==> 0XF8000B60[18:14] = 0x00000006U
6276     // ..     ==> MASK : 0x0007C000U    VAL : 0x00018000U
6277     // .. SLEW_N = 0x1f
6278     // .. ==> 0XF8000B60[23:19] = 0x0000001FU
6279     // ..     ==> MASK : 0x00F80000U    VAL : 0x00F80000U
6280     // .. GTL = 0x0
6281     // .. ==> 0XF8000B60[26:24] = 0x00000000U
6282     // ..     ==> MASK : 0x07000000U    VAL : 0x00000000U
6283     // .. RTERM = 0x0
6284     // .. ==> 0XF8000B60[31:27] = 0x00000000U
6285     // ..     ==> MASK : 0xF8000000U    VAL : 0x00000000U
6286     // ..
6287     EMIT_MASKWRITE(0XF8000B60, 0xFFFFFFFFU ,0x00F9861CU),
6288     // .. DRIVE_P = 0x1c
6289     // .. ==> 0XF8000B64[6:0] = 0x0000001CU
6290     // ..     ==> MASK : 0x0000007FU    VAL : 0x0000001CU
6291     // .. DRIVE_N = 0xc
6292     // .. ==> 0XF8000B64[13:7] = 0x0000000CU
6293     // ..     ==> MASK : 0x00003F80U    VAL : 0x00000600U
6294     // .. SLEW_P = 0x6
6295     // .. ==> 0XF8000B64[18:14] = 0x00000006U
6296     // ..     ==> MASK : 0x0007C000U    VAL : 0x00018000U
6297     // .. SLEW_N = 0x1f
6298     // .. ==> 0XF8000B64[23:19] = 0x0000001FU
6299     // ..     ==> MASK : 0x00F80000U    VAL : 0x00F80000U
6300     // .. GTL = 0x0
6301     // .. ==> 0XF8000B64[26:24] = 0x00000000U
6302     // ..     ==> MASK : 0x07000000U    VAL : 0x00000000U
6303     // .. RTERM = 0x0
6304     // .. ==> 0XF8000B64[31:27] = 0x00000000U
6305     // ..     ==> MASK : 0xF8000000U    VAL : 0x00000000U
6306     // ..
6307     EMIT_MASKWRITE(0XF8000B64, 0xFFFFFFFFU ,0x00F9861CU),
6308     // .. DRIVE_P = 0x1c
6309     // .. ==> 0XF8000B68[6:0] = 0x0000001CU
6310     // ..     ==> MASK : 0x0000007FU    VAL : 0x0000001CU
6311     // .. DRIVE_N = 0xc
6312     // .. ==> 0XF8000B68[13:7] = 0x0000000CU
6313     // ..     ==> MASK : 0x00003F80U    VAL : 0x00000600U
6314     // .. SLEW_P = 0x6
6315     // .. ==> 0XF8000B68[18:14] = 0x00000006U
6316     // ..     ==> MASK : 0x0007C000U    VAL : 0x00018000U
6317     // .. SLEW_N = 0x1f
6318     // .. ==> 0XF8000B68[23:19] = 0x0000001FU
6319     // ..     ==> MASK : 0x00F80000U    VAL : 0x00F80000U
6320     // .. GTL = 0x0
6321     // .. ==> 0XF8000B68[26:24] = 0x00000000U
6322     // ..     ==> MASK : 0x07000000U    VAL : 0x00000000U
6323     // .. RTERM = 0x0
6324     // .. ==> 0XF8000B68[31:27] = 0x00000000U
6325     // ..     ==> MASK : 0xF8000000U    VAL : 0x00000000U
6326     // ..
6327     EMIT_MASKWRITE(0XF8000B68, 0xFFFFFFFFU ,0x00F9861CU),
6328     // .. VREF_INT_EN = 0x1
6329     // .. ==> 0XF8000B6C[0:0] = 0x00000001U
6330     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
6331     // .. VREF_SEL = 0x4
6332     // .. ==> 0XF8000B6C[4:1] = 0x00000004U
6333     // ..     ==> MASK : 0x0000001EU    VAL : 0x00000008U
6334     // .. VREF_EXT_EN = 0x0
6335     // .. ==> 0XF8000B6C[6:5] = 0x00000000U
6336     // ..     ==> MASK : 0x00000060U    VAL : 0x00000000U
6337     // .. VREF_PULLUP_EN = 0x0
6338     // .. ==> 0XF8000B6C[8:7] = 0x00000000U
6339     // ..     ==> MASK : 0x00000180U    VAL : 0x00000000U
6340     // .. REFIO_EN = 0x1
6341     // .. ==> 0XF8000B6C[9:9] = 0x00000001U
6342     // ..     ==> MASK : 0x00000200U    VAL : 0x00000200U
6343     // .. REFIO_TEST = 0x3
6344     // .. ==> 0XF8000B6C[11:10] = 0x00000003U
6345     // ..     ==> MASK : 0x00000C00U    VAL : 0x00000C00U
6346     // .. REFIO_PULLUP_EN = 0x0
6347     // .. ==> 0XF8000B6C[12:12] = 0x00000000U
6348     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
6349     // .. DRST_B_PULLUP_EN = 0x0
6350     // .. ==> 0XF8000B6C[13:13] = 0x00000000U
6351     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6352     // .. CKE_PULLUP_EN = 0x0
6353     // .. ==> 0XF8000B6C[14:14] = 0x00000000U
6354     // ..     ==> MASK : 0x00004000U    VAL : 0x00000000U
6355     // ..
6356     EMIT_MASKWRITE(0XF8000B6C, 0x00007FFFU ,0x00000E09U),
6357     // .. .. START: ASSERT RESET
6358     // .. .. RESET = 1
6359     // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
6360     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
6361     // .. .. VRN_OUT = 0x1
6362     // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
6363     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000020U
6364     // .. ..
6365     EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000021U),
6366     // .. .. FINISH: ASSERT RESET
6367     // .. .. START: DEASSERT RESET
6368     // .. .. RESET = 0
6369     // .. .. ==> 0XF8000B70[0:0] = 0x00000000U
6370     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6371     // .. .. VRN_OUT = 0x1
6372     // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
6373     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000020U
6374     // .. ..
6375     EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000020U),
6376     // .. .. FINISH: DEASSERT RESET
6377     // .. .. RESET = 0x1
6378     // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
6379     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
6380     // .. .. ENABLE = 0x1
6381     // .. .. ==> 0XF8000B70[1:1] = 0x00000001U
6382     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
6383     // .. .. VRP_TRI = 0x0
6384     // .. .. ==> 0XF8000B70[2:2] = 0x00000000U
6385     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6386     // .. .. VRN_TRI = 0x0
6387     // .. .. ==> 0XF8000B70[3:3] = 0x00000000U
6388     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
6389     // .. .. VRP_OUT = 0x0
6390     // .. .. ==> 0XF8000B70[4:4] = 0x00000000U
6391     // .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
6392     // .. .. VRN_OUT = 0x1
6393     // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
6394     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000020U
6395     // .. .. NREF_OPT1 = 0x0
6396     // .. .. ==> 0XF8000B70[7:6] = 0x00000000U
6397     // .. ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
6398     // .. .. NREF_OPT2 = 0x0
6399     // .. .. ==> 0XF8000B70[10:8] = 0x00000000U
6400     // .. ..     ==> MASK : 0x00000700U    VAL : 0x00000000U
6401     // .. .. NREF_OPT4 = 0x1
6402     // .. .. ==> 0XF8000B70[13:11] = 0x00000001U
6403     // .. ..     ==> MASK : 0x00003800U    VAL : 0x00000800U
6404     // .. .. PREF_OPT1 = 0x0
6405     // .. .. ==> 0XF8000B70[16:14] = 0x00000000U
6406     // .. ..     ==> MASK : 0x0001C000U    VAL : 0x00000000U
6407     // .. .. PREF_OPT2 = 0x0
6408     // .. .. ==> 0XF8000B70[19:17] = 0x00000000U
6409     // .. ..     ==> MASK : 0x000E0000U    VAL : 0x00000000U
6410     // .. .. UPDATE_CONTROL = 0x0
6411     // .. .. ==> 0XF8000B70[20:20] = 0x00000000U
6412     // .. ..     ==> MASK : 0x00100000U    VAL : 0x00000000U
6413     // .. .. INIT_COMPLETE = 0x0
6414     // .. .. ==> 0XF8000B70[21:21] = 0x00000000U
6415     // .. ..     ==> MASK : 0x00200000U    VAL : 0x00000000U
6416     // .. .. TST_CLK = 0x0
6417     // .. .. ==> 0XF8000B70[22:22] = 0x00000000U
6418     // .. ..     ==> MASK : 0x00400000U    VAL : 0x00000000U
6419     // .. .. TST_HLN = 0x0
6420     // .. .. ==> 0XF8000B70[23:23] = 0x00000000U
6421     // .. ..     ==> MASK : 0x00800000U    VAL : 0x00000000U
6422     // .. .. TST_HLP = 0x0
6423     // .. .. ==> 0XF8000B70[24:24] = 0x00000000U
6424     // .. ..     ==> MASK : 0x01000000U    VAL : 0x00000000U
6425     // .. .. TST_RST = 0x0
6426     // .. .. ==> 0XF8000B70[25:25] = 0x00000000U
6427     // .. ..     ==> MASK : 0x02000000U    VAL : 0x00000000U
6428     // .. .. INT_DCI_EN = 0x0
6429     // .. .. ==> 0XF8000B70[26:26] = 0x00000000U
6430     // .. ..     ==> MASK : 0x04000000U    VAL : 0x00000000U
6431     // .. ..
6432     EMIT_MASKWRITE(0XF8000B70, 0x07FFFFFFU ,0x00000823U),
6433     // .. FINISH: DDRIOB SETTINGS
6434     // .. START: MIO PROGRAMMING
6435     // .. TRI_ENABLE = 1
6436     // .. ==> 0XF8000700[0:0] = 0x00000001U
6437     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
6438     // .. Speed = 0
6439     // .. ==> 0XF8000700[8:8] = 0x00000000U
6440     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6441     // .. IO_Type = 1
6442     // .. ==> 0XF8000700[11:9] = 0x00000001U
6443     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6444     // .. PULLUP = 1
6445     // .. ==> 0XF8000700[12:12] = 0x00000001U
6446     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
6447     // .. DisableRcvr = 0
6448     // .. ==> 0XF8000700[13:13] = 0x00000000U
6449     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6450     // ..
6451     EMIT_MASKWRITE(0XF8000700, 0x00003F01U ,0x00001201U),
6452     // .. TRI_ENABLE = 0
6453     // .. ==> 0XF8000704[0:0] = 0x00000000U
6454     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6455     // .. L0_SEL = 1
6456     // .. ==> 0XF8000704[1:1] = 0x00000001U
6457     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
6458     // .. L1_SEL = 0
6459     // .. ==> 0XF8000704[2:2] = 0x00000000U
6460     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6461     // .. L2_SEL = 0
6462     // .. ==> 0XF8000704[4:3] = 0x00000000U
6463     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6464     // .. L3_SEL = 0
6465     // .. ==> 0XF8000704[7:5] = 0x00000000U
6466     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6467     // .. Speed = 0
6468     // .. ==> 0XF8000704[8:8] = 0x00000000U
6469     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6470     // .. IO_Type = 1
6471     // .. ==> 0XF8000704[11:9] = 0x00000001U
6472     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6473     // .. PULLUP = 1
6474     // .. ==> 0XF8000704[12:12] = 0x00000001U
6475     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
6476     // .. DisableRcvr = 0
6477     // .. ==> 0XF8000704[13:13] = 0x00000000U
6478     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6479     // ..
6480     EMIT_MASKWRITE(0XF8000704, 0x00003FFFU ,0x00001202U),
6481     // .. TRI_ENABLE = 0
6482     // .. ==> 0XF8000708[0:0] = 0x00000000U
6483     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6484     // .. L0_SEL = 1
6485     // .. ==> 0XF8000708[1:1] = 0x00000001U
6486     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
6487     // .. L1_SEL = 0
6488     // .. ==> 0XF8000708[2:2] = 0x00000000U
6489     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6490     // .. L2_SEL = 0
6491     // .. ==> 0XF8000708[4:3] = 0x00000000U
6492     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6493     // .. L3_SEL = 0
6494     // .. ==> 0XF8000708[7:5] = 0x00000000U
6495     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6496     // .. Speed = 0
6497     // .. ==> 0XF8000708[8:8] = 0x00000000U
6498     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6499     // .. IO_Type = 1
6500     // .. ==> 0XF8000708[11:9] = 0x00000001U
6501     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6502     // .. PULLUP = 0
6503     // .. ==> 0XF8000708[12:12] = 0x00000000U
6504     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
6505     // .. DisableRcvr = 0
6506     // .. ==> 0XF8000708[13:13] = 0x00000000U
6507     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6508     // ..
6509     EMIT_MASKWRITE(0XF8000708, 0x00003FFFU ,0x00000202U),
6510     // .. TRI_ENABLE = 0
6511     // .. ==> 0XF800070C[0:0] = 0x00000000U
6512     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6513     // .. L0_SEL = 1
6514     // .. ==> 0XF800070C[1:1] = 0x00000001U
6515     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
6516     // .. L1_SEL = 0
6517     // .. ==> 0XF800070C[2:2] = 0x00000000U
6518     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6519     // .. L2_SEL = 0
6520     // .. ==> 0XF800070C[4:3] = 0x00000000U
6521     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6522     // .. L3_SEL = 0
6523     // .. ==> 0XF800070C[7:5] = 0x00000000U
6524     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6525     // .. Speed = 0
6526     // .. ==> 0XF800070C[8:8] = 0x00000000U
6527     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6528     // .. IO_Type = 1
6529     // .. ==> 0XF800070C[11:9] = 0x00000001U
6530     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6531     // .. PULLUP = 0
6532     // .. ==> 0XF800070C[12:12] = 0x00000000U
6533     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
6534     // .. DisableRcvr = 0
6535     // .. ==> 0XF800070C[13:13] = 0x00000000U
6536     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6537     // ..
6538     EMIT_MASKWRITE(0XF800070C, 0x00003FFFU ,0x00000202U),
6539     // .. TRI_ENABLE = 0
6540     // .. ==> 0XF8000710[0:0] = 0x00000000U
6541     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6542     // .. L0_SEL = 1
6543     // .. ==> 0XF8000710[1:1] = 0x00000001U
6544     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
6545     // .. L1_SEL = 0
6546     // .. ==> 0XF8000710[2:2] = 0x00000000U
6547     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6548     // .. L2_SEL = 0
6549     // .. ==> 0XF8000710[4:3] = 0x00000000U
6550     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6551     // .. L3_SEL = 0
6552     // .. ==> 0XF8000710[7:5] = 0x00000000U
6553     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6554     // .. Speed = 0
6555     // .. ==> 0XF8000710[8:8] = 0x00000000U
6556     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6557     // .. IO_Type = 1
6558     // .. ==> 0XF8000710[11:9] = 0x00000001U
6559     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6560     // .. PULLUP = 0
6561     // .. ==> 0XF8000710[12:12] = 0x00000000U
6562     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
6563     // .. DisableRcvr = 0
6564     // .. ==> 0XF8000710[13:13] = 0x00000000U
6565     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6566     // ..
6567     EMIT_MASKWRITE(0XF8000710, 0x00003FFFU ,0x00000202U),
6568     // .. TRI_ENABLE = 0
6569     // .. ==> 0XF8000714[0:0] = 0x00000000U
6570     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6571     // .. L0_SEL = 1
6572     // .. ==> 0XF8000714[1:1] = 0x00000001U
6573     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
6574     // .. L1_SEL = 0
6575     // .. ==> 0XF8000714[2:2] = 0x00000000U
6576     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6577     // .. L2_SEL = 0
6578     // .. ==> 0XF8000714[4:3] = 0x00000000U
6579     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6580     // .. L3_SEL = 0
6581     // .. ==> 0XF8000714[7:5] = 0x00000000U
6582     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6583     // .. Speed = 0
6584     // .. ==> 0XF8000714[8:8] = 0x00000000U
6585     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6586     // .. IO_Type = 1
6587     // .. ==> 0XF8000714[11:9] = 0x00000001U
6588     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6589     // .. PULLUP = 0
6590     // .. ==> 0XF8000714[12:12] = 0x00000000U
6591     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
6592     // .. DisableRcvr = 0
6593     // .. ==> 0XF8000714[13:13] = 0x00000000U
6594     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6595     // ..
6596     EMIT_MASKWRITE(0XF8000714, 0x00003FFFU ,0x00000202U),
6597     // .. TRI_ENABLE = 0
6598     // .. ==> 0XF8000718[0:0] = 0x00000000U
6599     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6600     // .. L0_SEL = 1
6601     // .. ==> 0XF8000718[1:1] = 0x00000001U
6602     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
6603     // .. L1_SEL = 0
6604     // .. ==> 0XF8000718[2:2] = 0x00000000U
6605     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6606     // .. L2_SEL = 0
6607     // .. ==> 0XF8000718[4:3] = 0x00000000U
6608     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6609     // .. L3_SEL = 0
6610     // .. ==> 0XF8000718[7:5] = 0x00000000U
6611     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6612     // .. Speed = 0
6613     // .. ==> 0XF8000718[8:8] = 0x00000000U
6614     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6615     // .. IO_Type = 1
6616     // .. ==> 0XF8000718[11:9] = 0x00000001U
6617     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6618     // .. PULLUP = 0
6619     // .. ==> 0XF8000718[12:12] = 0x00000000U
6620     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
6621     // .. DisableRcvr = 0
6622     // .. ==> 0XF8000718[13:13] = 0x00000000U
6623     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6624     // ..
6625     EMIT_MASKWRITE(0XF8000718, 0x00003FFFU ,0x00000202U),
6626     // .. TRI_ENABLE = 0
6627     // .. ==> 0XF800071C[0:0] = 0x00000000U
6628     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6629     // .. L0_SEL = 0
6630     // .. ==> 0XF800071C[1:1] = 0x00000000U
6631     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
6632     // .. L1_SEL = 0
6633     // .. ==> 0XF800071C[2:2] = 0x00000000U
6634     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6635     // .. L2_SEL = 0
6636     // .. ==> 0XF800071C[4:3] = 0x00000000U
6637     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6638     // .. L3_SEL = 0
6639     // .. ==> 0XF800071C[7:5] = 0x00000000U
6640     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6641     // .. Speed = 0
6642     // .. ==> 0XF800071C[8:8] = 0x00000000U
6643     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6644     // .. IO_Type = 1
6645     // .. ==> 0XF800071C[11:9] = 0x00000001U
6646     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6647     // .. PULLUP = 0
6648     // .. ==> 0XF800071C[12:12] = 0x00000000U
6649     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
6650     // .. DisableRcvr = 0
6651     // .. ==> 0XF800071C[13:13] = 0x00000000U
6652     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6653     // ..
6654     EMIT_MASKWRITE(0XF800071C, 0x00003FFFU ,0x00000200U),
6655     // .. TRI_ENABLE = 0
6656     // .. ==> 0XF8000720[0:0] = 0x00000000U
6657     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6658     // .. L0_SEL = 1
6659     // .. ==> 0XF8000720[1:1] = 0x00000001U
6660     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
6661     // .. L1_SEL = 0
6662     // .. ==> 0XF8000720[2:2] = 0x00000000U
6663     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6664     // .. L2_SEL = 0
6665     // .. ==> 0XF8000720[4:3] = 0x00000000U
6666     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6667     // .. L3_SEL = 0
6668     // .. ==> 0XF8000720[7:5] = 0x00000000U
6669     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6670     // .. Speed = 0
6671     // .. ==> 0XF8000720[8:8] = 0x00000000U
6672     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6673     // .. IO_Type = 1
6674     // .. ==> 0XF8000720[11:9] = 0x00000001U
6675     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6676     // .. PULLUP = 0
6677     // .. ==> 0XF8000720[12:12] = 0x00000000U
6678     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
6679     // .. DisableRcvr = 0
6680     // .. ==> 0XF8000720[13:13] = 0x00000000U
6681     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6682     // ..
6683     EMIT_MASKWRITE(0XF8000720, 0x00003FFFU ,0x00000202U),
6684     // .. TRI_ENABLE = 0
6685     // .. ==> 0XF8000724[0:0] = 0x00000000U
6686     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6687     // .. L0_SEL = 0
6688     // .. ==> 0XF8000724[1:1] = 0x00000000U
6689     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
6690     // .. L1_SEL = 0
6691     // .. ==> 0XF8000724[2:2] = 0x00000000U
6692     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6693     // .. L2_SEL = 0
6694     // .. ==> 0XF8000724[4:3] = 0x00000000U
6695     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6696     // .. L3_SEL = 0
6697     // .. ==> 0XF8000724[7:5] = 0x00000000U
6698     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6699     // .. Speed = 0
6700     // .. ==> 0XF8000724[8:8] = 0x00000000U
6701     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6702     // .. IO_Type = 1
6703     // .. ==> 0XF8000724[11:9] = 0x00000001U
6704     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6705     // .. PULLUP = 1
6706     // .. ==> 0XF8000724[12:12] = 0x00000001U
6707     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
6708     // .. DisableRcvr = 0
6709     // .. ==> 0XF8000724[13:13] = 0x00000000U
6710     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6711     // ..
6712     EMIT_MASKWRITE(0XF8000724, 0x00003FFFU ,0x00001200U),
6713     // .. TRI_ENABLE = 0
6714     // .. ==> 0XF8000728[0:0] = 0x00000000U
6715     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6716     // .. L0_SEL = 0
6717     // .. ==> 0XF8000728[1:1] = 0x00000000U
6718     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
6719     // .. L1_SEL = 0
6720     // .. ==> 0XF8000728[2:2] = 0x00000000U
6721     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6722     // .. L2_SEL = 0
6723     // .. ==> 0XF8000728[4:3] = 0x00000000U
6724     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6725     // .. L3_SEL = 0
6726     // .. ==> 0XF8000728[7:5] = 0x00000000U
6727     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6728     // .. Speed = 0
6729     // .. ==> 0XF8000728[8:8] = 0x00000000U
6730     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6731     // .. IO_Type = 1
6732     // .. ==> 0XF8000728[11:9] = 0x00000001U
6733     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6734     // .. PULLUP = 1
6735     // .. ==> 0XF8000728[12:12] = 0x00000001U
6736     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
6737     // .. DisableRcvr = 0
6738     // .. ==> 0XF8000728[13:13] = 0x00000000U
6739     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6740     // ..
6741     EMIT_MASKWRITE(0XF8000728, 0x00003FFFU ,0x00001200U),
6742     // .. TRI_ENABLE = 0
6743     // .. ==> 0XF800072C[0:0] = 0x00000000U
6744     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6745     // .. L0_SEL = 0
6746     // .. ==> 0XF800072C[1:1] = 0x00000000U
6747     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
6748     // .. L1_SEL = 0
6749     // .. ==> 0XF800072C[2:2] = 0x00000000U
6750     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6751     // .. L2_SEL = 0
6752     // .. ==> 0XF800072C[4:3] = 0x00000000U
6753     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6754     // .. L3_SEL = 0
6755     // .. ==> 0XF800072C[7:5] = 0x00000000U
6756     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6757     // .. Speed = 0
6758     // .. ==> 0XF800072C[8:8] = 0x00000000U
6759     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6760     // .. IO_Type = 1
6761     // .. ==> 0XF800072C[11:9] = 0x00000001U
6762     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6763     // .. PULLUP = 1
6764     // .. ==> 0XF800072C[12:12] = 0x00000001U
6765     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
6766     // .. DisableRcvr = 0
6767     // .. ==> 0XF800072C[13:13] = 0x00000000U
6768     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6769     // ..
6770     EMIT_MASKWRITE(0XF800072C, 0x00003FFFU ,0x00001200U),
6771     // .. TRI_ENABLE = 0
6772     // .. ==> 0XF8000730[0:0] = 0x00000000U
6773     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6774     // .. L0_SEL = 0
6775     // .. ==> 0XF8000730[1:1] = 0x00000000U
6776     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
6777     // .. L1_SEL = 0
6778     // .. ==> 0XF8000730[2:2] = 0x00000000U
6779     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6780     // .. L2_SEL = 0
6781     // .. ==> 0XF8000730[4:3] = 0x00000000U
6782     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6783     // .. L3_SEL = 0
6784     // .. ==> 0XF8000730[7:5] = 0x00000000U
6785     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6786     // .. Speed = 0
6787     // .. ==> 0XF8000730[8:8] = 0x00000000U
6788     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6789     // .. IO_Type = 1
6790     // .. ==> 0XF8000730[11:9] = 0x00000001U
6791     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6792     // .. PULLUP = 1
6793     // .. ==> 0XF8000730[12:12] = 0x00000001U
6794     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
6795     // .. DisableRcvr = 0
6796     // .. ==> 0XF8000730[13:13] = 0x00000000U
6797     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6798     // ..
6799     EMIT_MASKWRITE(0XF8000730, 0x00003FFFU ,0x00001200U),
6800     // .. TRI_ENABLE = 0
6801     // .. ==> 0XF8000734[0:0] = 0x00000000U
6802     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6803     // .. L0_SEL = 0
6804     // .. ==> 0XF8000734[1:1] = 0x00000000U
6805     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
6806     // .. L1_SEL = 0
6807     // .. ==> 0XF8000734[2:2] = 0x00000000U
6808     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6809     // .. L2_SEL = 0
6810     // .. ==> 0XF8000734[4:3] = 0x00000000U
6811     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6812     // .. L3_SEL = 0
6813     // .. ==> 0XF8000734[7:5] = 0x00000000U
6814     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6815     // .. Speed = 0
6816     // .. ==> 0XF8000734[8:8] = 0x00000000U
6817     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6818     // .. IO_Type = 1
6819     // .. ==> 0XF8000734[11:9] = 0x00000001U
6820     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6821     // .. PULLUP = 1
6822     // .. ==> 0XF8000734[12:12] = 0x00000001U
6823     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
6824     // .. DisableRcvr = 0
6825     // .. ==> 0XF8000734[13:13] = 0x00000000U
6826     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6827     // ..
6828     EMIT_MASKWRITE(0XF8000734, 0x00003FFFU ,0x00001200U),
6829     // .. TRI_ENABLE = 0
6830     // .. ==> 0XF8000738[0:0] = 0x00000000U
6831     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6832     // .. L0_SEL = 0
6833     // .. ==> 0XF8000738[1:1] = 0x00000000U
6834     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
6835     // .. L1_SEL = 0
6836     // .. ==> 0XF8000738[2:2] = 0x00000000U
6837     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6838     // .. L2_SEL = 0
6839     // .. ==> 0XF8000738[4:3] = 0x00000000U
6840     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6841     // .. L3_SEL = 0
6842     // .. ==> 0XF8000738[7:5] = 0x00000000U
6843     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6844     // .. Speed = 0
6845     // .. ==> 0XF8000738[8:8] = 0x00000000U
6846     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6847     // .. IO_Type = 1
6848     // .. ==> 0XF8000738[11:9] = 0x00000001U
6849     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6850     // .. PULLUP = 1
6851     // .. ==> 0XF8000738[12:12] = 0x00000001U
6852     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
6853     // .. DisableRcvr = 0
6854     // .. ==> 0XF8000738[13:13] = 0x00000000U
6855     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6856     // ..
6857     EMIT_MASKWRITE(0XF8000738, 0x00003FFFU ,0x00001200U),
6858     // .. TRI_ENABLE = 1
6859     // .. ==> 0XF800073C[0:0] = 0x00000001U
6860     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
6861     // .. Speed = 0
6862     // .. ==> 0XF800073C[8:8] = 0x00000000U
6863     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6864     // .. IO_Type = 1
6865     // .. ==> 0XF800073C[11:9] = 0x00000001U
6866     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
6867     // .. PULLUP = 1
6868     // .. ==> 0XF800073C[12:12] = 0x00000001U
6869     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
6870     // .. DisableRcvr = 0
6871     // .. ==> 0XF800073C[13:13] = 0x00000000U
6872     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
6873     // ..
6874     EMIT_MASKWRITE(0XF800073C, 0x00003F01U ,0x00001201U),
6875     // .. TRI_ENABLE = 0
6876     // .. ==> 0XF8000740[0:0] = 0x00000000U
6877     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6878     // .. L0_SEL = 1
6879     // .. ==> 0XF8000740[1:1] = 0x00000001U
6880     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
6881     // .. L1_SEL = 0
6882     // .. ==> 0XF8000740[2:2] = 0x00000000U
6883     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6884     // .. L2_SEL = 0
6885     // .. ==> 0XF8000740[4:3] = 0x00000000U
6886     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6887     // .. L3_SEL = 0
6888     // .. ==> 0XF8000740[7:5] = 0x00000000U
6889     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6890     // .. Speed = 0
6891     // .. ==> 0XF8000740[8:8] = 0x00000000U
6892     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6893     // .. IO_Type = 4
6894     // .. ==> 0XF8000740[11:9] = 0x00000004U
6895     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
6896     // .. PULLUP = 0
6897     // .. ==> 0XF8000740[12:12] = 0x00000000U
6898     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
6899     // .. DisableRcvr = 1
6900     // .. ==> 0XF8000740[13:13] = 0x00000001U
6901     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
6902     // ..
6903     EMIT_MASKWRITE(0XF8000740, 0x00003FFFU ,0x00002802U),
6904     // .. TRI_ENABLE = 0
6905     // .. ==> 0XF8000744[0:0] = 0x00000000U
6906     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6907     // .. L0_SEL = 1
6908     // .. ==> 0XF8000744[1:1] = 0x00000001U
6909     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
6910     // .. L1_SEL = 0
6911     // .. ==> 0XF8000744[2:2] = 0x00000000U
6912     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6913     // .. L2_SEL = 0
6914     // .. ==> 0XF8000744[4:3] = 0x00000000U
6915     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6916     // .. L3_SEL = 0
6917     // .. ==> 0XF8000744[7:5] = 0x00000000U
6918     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6919     // .. Speed = 0
6920     // .. ==> 0XF8000744[8:8] = 0x00000000U
6921     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6922     // .. IO_Type = 4
6923     // .. ==> 0XF8000744[11:9] = 0x00000004U
6924     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
6925     // .. PULLUP = 0
6926     // .. ==> 0XF8000744[12:12] = 0x00000000U
6927     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
6928     // .. DisableRcvr = 1
6929     // .. ==> 0XF8000744[13:13] = 0x00000001U
6930     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
6931     // ..
6932     EMIT_MASKWRITE(0XF8000744, 0x00003FFFU ,0x00002802U),
6933     // .. TRI_ENABLE = 0
6934     // .. ==> 0XF8000748[0:0] = 0x00000000U
6935     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6936     // .. L0_SEL = 1
6937     // .. ==> 0XF8000748[1:1] = 0x00000001U
6938     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
6939     // .. L1_SEL = 0
6940     // .. ==> 0XF8000748[2:2] = 0x00000000U
6941     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6942     // .. L2_SEL = 0
6943     // .. ==> 0XF8000748[4:3] = 0x00000000U
6944     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6945     // .. L3_SEL = 0
6946     // .. ==> 0XF8000748[7:5] = 0x00000000U
6947     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6948     // .. Speed = 0
6949     // .. ==> 0XF8000748[8:8] = 0x00000000U
6950     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6951     // .. IO_Type = 4
6952     // .. ==> 0XF8000748[11:9] = 0x00000004U
6953     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
6954     // .. PULLUP = 0
6955     // .. ==> 0XF8000748[12:12] = 0x00000000U
6956     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
6957     // .. DisableRcvr = 1
6958     // .. ==> 0XF8000748[13:13] = 0x00000001U
6959     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
6960     // ..
6961     EMIT_MASKWRITE(0XF8000748, 0x00003FFFU ,0x00002802U),
6962     // .. TRI_ENABLE = 0
6963     // .. ==> 0XF800074C[0:0] = 0x00000000U
6964     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6965     // .. L0_SEL = 1
6966     // .. ==> 0XF800074C[1:1] = 0x00000001U
6967     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
6968     // .. L1_SEL = 0
6969     // .. ==> 0XF800074C[2:2] = 0x00000000U
6970     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
6971     // .. L2_SEL = 0
6972     // .. ==> 0XF800074C[4:3] = 0x00000000U
6973     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
6974     // .. L3_SEL = 0
6975     // .. ==> 0XF800074C[7:5] = 0x00000000U
6976     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
6977     // .. Speed = 0
6978     // .. ==> 0XF800074C[8:8] = 0x00000000U
6979     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
6980     // .. IO_Type = 4
6981     // .. ==> 0XF800074C[11:9] = 0x00000004U
6982     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
6983     // .. PULLUP = 0
6984     // .. ==> 0XF800074C[12:12] = 0x00000000U
6985     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
6986     // .. DisableRcvr = 1
6987     // .. ==> 0XF800074C[13:13] = 0x00000001U
6988     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
6989     // ..
6990     EMIT_MASKWRITE(0XF800074C, 0x00003FFFU ,0x00002802U),
6991     // .. TRI_ENABLE = 0
6992     // .. ==> 0XF8000750[0:0] = 0x00000000U
6993     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
6994     // .. L0_SEL = 1
6995     // .. ==> 0XF8000750[1:1] = 0x00000001U
6996     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
6997     // .. L1_SEL = 0
6998     // .. ==> 0XF8000750[2:2] = 0x00000000U
6999     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7000     // .. L2_SEL = 0
7001     // .. ==> 0XF8000750[4:3] = 0x00000000U
7002     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7003     // .. L3_SEL = 0
7004     // .. ==> 0XF8000750[7:5] = 0x00000000U
7005     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7006     // .. Speed = 0
7007     // .. ==> 0XF8000750[8:8] = 0x00000000U
7008     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7009     // .. IO_Type = 4
7010     // .. ==> 0XF8000750[11:9] = 0x00000004U
7011     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
7012     // .. PULLUP = 0
7013     // .. ==> 0XF8000750[12:12] = 0x00000000U
7014     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7015     // .. DisableRcvr = 1
7016     // .. ==> 0XF8000750[13:13] = 0x00000001U
7017     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
7018     // ..
7019     EMIT_MASKWRITE(0XF8000750, 0x00003FFFU ,0x00002802U),
7020     // .. TRI_ENABLE = 0
7021     // .. ==> 0XF8000754[0:0] = 0x00000000U
7022     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7023     // .. L0_SEL = 1
7024     // .. ==> 0XF8000754[1:1] = 0x00000001U
7025     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
7026     // .. L1_SEL = 0
7027     // .. ==> 0XF8000754[2:2] = 0x00000000U
7028     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7029     // .. L2_SEL = 0
7030     // .. ==> 0XF8000754[4:3] = 0x00000000U
7031     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7032     // .. L3_SEL = 0
7033     // .. ==> 0XF8000754[7:5] = 0x00000000U
7034     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7035     // .. Speed = 0
7036     // .. ==> 0XF8000754[8:8] = 0x00000000U
7037     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7038     // .. IO_Type = 4
7039     // .. ==> 0XF8000754[11:9] = 0x00000004U
7040     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
7041     // .. PULLUP = 0
7042     // .. ==> 0XF8000754[12:12] = 0x00000000U
7043     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7044     // .. DisableRcvr = 1
7045     // .. ==> 0XF8000754[13:13] = 0x00000001U
7046     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
7047     // ..
7048     EMIT_MASKWRITE(0XF8000754, 0x00003FFFU ,0x00002802U),
7049     // .. TRI_ENABLE = 1
7050     // .. ==> 0XF8000758[0:0] = 0x00000001U
7051     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
7052     // .. L0_SEL = 1
7053     // .. ==> 0XF8000758[1:1] = 0x00000001U
7054     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
7055     // .. L1_SEL = 0
7056     // .. ==> 0XF8000758[2:2] = 0x00000000U
7057     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7058     // .. L2_SEL = 0
7059     // .. ==> 0XF8000758[4:3] = 0x00000000U
7060     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7061     // .. L3_SEL = 0
7062     // .. ==> 0XF8000758[7:5] = 0x00000000U
7063     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7064     // .. Speed = 0
7065     // .. ==> 0XF8000758[8:8] = 0x00000000U
7066     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7067     // .. IO_Type = 4
7068     // .. ==> 0XF8000758[11:9] = 0x00000004U
7069     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
7070     // .. PULLUP = 0
7071     // .. ==> 0XF8000758[12:12] = 0x00000000U
7072     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7073     // .. DisableRcvr = 0
7074     // .. ==> 0XF8000758[13:13] = 0x00000000U
7075     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7076     // ..
7077     EMIT_MASKWRITE(0XF8000758, 0x00003FFFU ,0x00000803U),
7078     // .. TRI_ENABLE = 1
7079     // .. ==> 0XF800075C[0:0] = 0x00000001U
7080     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
7081     // .. L0_SEL = 1
7082     // .. ==> 0XF800075C[1:1] = 0x00000001U
7083     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
7084     // .. L1_SEL = 0
7085     // .. ==> 0XF800075C[2:2] = 0x00000000U
7086     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7087     // .. L2_SEL = 0
7088     // .. ==> 0XF800075C[4:3] = 0x00000000U
7089     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7090     // .. L3_SEL = 0
7091     // .. ==> 0XF800075C[7:5] = 0x00000000U
7092     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7093     // .. Speed = 0
7094     // .. ==> 0XF800075C[8:8] = 0x00000000U
7095     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7096     // .. IO_Type = 4
7097     // .. ==> 0XF800075C[11:9] = 0x00000004U
7098     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
7099     // .. PULLUP = 0
7100     // .. ==> 0XF800075C[12:12] = 0x00000000U
7101     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7102     // .. DisableRcvr = 0
7103     // .. ==> 0XF800075C[13:13] = 0x00000000U
7104     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7105     // ..
7106     EMIT_MASKWRITE(0XF800075C, 0x00003FFFU ,0x00000803U),
7107     // .. TRI_ENABLE = 1
7108     // .. ==> 0XF8000760[0:0] = 0x00000001U
7109     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
7110     // .. L0_SEL = 1
7111     // .. ==> 0XF8000760[1:1] = 0x00000001U
7112     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
7113     // .. L1_SEL = 0
7114     // .. ==> 0XF8000760[2:2] = 0x00000000U
7115     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7116     // .. L2_SEL = 0
7117     // .. ==> 0XF8000760[4:3] = 0x00000000U
7118     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7119     // .. L3_SEL = 0
7120     // .. ==> 0XF8000760[7:5] = 0x00000000U
7121     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7122     // .. Speed = 0
7123     // .. ==> 0XF8000760[8:8] = 0x00000000U
7124     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7125     // .. IO_Type = 4
7126     // .. ==> 0XF8000760[11:9] = 0x00000004U
7127     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
7128     // .. PULLUP = 0
7129     // .. ==> 0XF8000760[12:12] = 0x00000000U
7130     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7131     // .. DisableRcvr = 0
7132     // .. ==> 0XF8000760[13:13] = 0x00000000U
7133     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7134     // ..
7135     EMIT_MASKWRITE(0XF8000760, 0x00003FFFU ,0x00000803U),
7136     // .. TRI_ENABLE = 1
7137     // .. ==> 0XF8000764[0:0] = 0x00000001U
7138     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
7139     // .. L0_SEL = 1
7140     // .. ==> 0XF8000764[1:1] = 0x00000001U
7141     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
7142     // .. L1_SEL = 0
7143     // .. ==> 0XF8000764[2:2] = 0x00000000U
7144     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7145     // .. L2_SEL = 0
7146     // .. ==> 0XF8000764[4:3] = 0x00000000U
7147     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7148     // .. L3_SEL = 0
7149     // .. ==> 0XF8000764[7:5] = 0x00000000U
7150     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7151     // .. Speed = 0
7152     // .. ==> 0XF8000764[8:8] = 0x00000000U
7153     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7154     // .. IO_Type = 4
7155     // .. ==> 0XF8000764[11:9] = 0x00000004U
7156     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
7157     // .. PULLUP = 0
7158     // .. ==> 0XF8000764[12:12] = 0x00000000U
7159     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7160     // .. DisableRcvr = 0
7161     // .. ==> 0XF8000764[13:13] = 0x00000000U
7162     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7163     // ..
7164     EMIT_MASKWRITE(0XF8000764, 0x00003FFFU ,0x00000803U),
7165     // .. TRI_ENABLE = 1
7166     // .. ==> 0XF8000768[0:0] = 0x00000001U
7167     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
7168     // .. L0_SEL = 1
7169     // .. ==> 0XF8000768[1:1] = 0x00000001U
7170     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
7171     // .. L1_SEL = 0
7172     // .. ==> 0XF8000768[2:2] = 0x00000000U
7173     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7174     // .. L2_SEL = 0
7175     // .. ==> 0XF8000768[4:3] = 0x00000000U
7176     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7177     // .. L3_SEL = 0
7178     // .. ==> 0XF8000768[7:5] = 0x00000000U
7179     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7180     // .. Speed = 0
7181     // .. ==> 0XF8000768[8:8] = 0x00000000U
7182     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7183     // .. IO_Type = 4
7184     // .. ==> 0XF8000768[11:9] = 0x00000004U
7185     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
7186     // .. PULLUP = 0
7187     // .. ==> 0XF8000768[12:12] = 0x00000000U
7188     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7189     // .. DisableRcvr = 0
7190     // .. ==> 0XF8000768[13:13] = 0x00000000U
7191     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7192     // ..
7193     EMIT_MASKWRITE(0XF8000768, 0x00003FFFU ,0x00000803U),
7194     // .. TRI_ENABLE = 1
7195     // .. ==> 0XF800076C[0:0] = 0x00000001U
7196     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
7197     // .. L0_SEL = 1
7198     // .. ==> 0XF800076C[1:1] = 0x00000001U
7199     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
7200     // .. L1_SEL = 0
7201     // .. ==> 0XF800076C[2:2] = 0x00000000U
7202     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7203     // .. L2_SEL = 0
7204     // .. ==> 0XF800076C[4:3] = 0x00000000U
7205     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7206     // .. L3_SEL = 0
7207     // .. ==> 0XF800076C[7:5] = 0x00000000U
7208     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7209     // .. Speed = 0
7210     // .. ==> 0XF800076C[8:8] = 0x00000000U
7211     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7212     // .. IO_Type = 4
7213     // .. ==> 0XF800076C[11:9] = 0x00000004U
7214     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
7215     // .. PULLUP = 0
7216     // .. ==> 0XF800076C[12:12] = 0x00000000U
7217     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7218     // .. DisableRcvr = 0
7219     // .. ==> 0XF800076C[13:13] = 0x00000000U
7220     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7221     // ..
7222     EMIT_MASKWRITE(0XF800076C, 0x00003FFFU ,0x00000803U),
7223     // .. TRI_ENABLE = 0
7224     // .. ==> 0XF8000770[0:0] = 0x00000000U
7225     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7226     // .. L0_SEL = 0
7227     // .. ==> 0XF8000770[1:1] = 0x00000000U
7228     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7229     // .. L1_SEL = 1
7230     // .. ==> 0XF8000770[2:2] = 0x00000001U
7231     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
7232     // .. L2_SEL = 0
7233     // .. ==> 0XF8000770[4:3] = 0x00000000U
7234     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7235     // .. L3_SEL = 0
7236     // .. ==> 0XF8000770[7:5] = 0x00000000U
7237     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7238     // .. Speed = 0
7239     // .. ==> 0XF8000770[8:8] = 0x00000000U
7240     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7241     // .. IO_Type = 1
7242     // .. ==> 0XF8000770[11:9] = 0x00000001U
7243     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7244     // .. PULLUP = 0
7245     // .. ==> 0XF8000770[12:12] = 0x00000000U
7246     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7247     // .. DisableRcvr = 0
7248     // .. ==> 0XF8000770[13:13] = 0x00000000U
7249     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7250     // ..
7251     EMIT_MASKWRITE(0XF8000770, 0x00003FFFU ,0x00000204U),
7252     // .. TRI_ENABLE = 1
7253     // .. ==> 0XF8000774[0:0] = 0x00000001U
7254     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
7255     // .. L0_SEL = 0
7256     // .. ==> 0XF8000774[1:1] = 0x00000000U
7257     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7258     // .. L1_SEL = 1
7259     // .. ==> 0XF8000774[2:2] = 0x00000001U
7260     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
7261     // .. L2_SEL = 0
7262     // .. ==> 0XF8000774[4:3] = 0x00000000U
7263     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7264     // .. L3_SEL = 0
7265     // .. ==> 0XF8000774[7:5] = 0x00000000U
7266     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7267     // .. Speed = 0
7268     // .. ==> 0XF8000774[8:8] = 0x00000000U
7269     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7270     // .. IO_Type = 1
7271     // .. ==> 0XF8000774[11:9] = 0x00000001U
7272     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7273     // .. PULLUP = 0
7274     // .. ==> 0XF8000774[12:12] = 0x00000000U
7275     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7276     // .. DisableRcvr = 0
7277     // .. ==> 0XF8000774[13:13] = 0x00000000U
7278     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7279     // ..
7280     EMIT_MASKWRITE(0XF8000774, 0x00003FFFU ,0x00000205U),
7281     // .. TRI_ENABLE = 0
7282     // .. ==> 0XF8000778[0:0] = 0x00000000U
7283     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7284     // .. L0_SEL = 0
7285     // .. ==> 0XF8000778[1:1] = 0x00000000U
7286     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7287     // .. L1_SEL = 1
7288     // .. ==> 0XF8000778[2:2] = 0x00000001U
7289     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
7290     // .. L2_SEL = 0
7291     // .. ==> 0XF8000778[4:3] = 0x00000000U
7292     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7293     // .. L3_SEL = 0
7294     // .. ==> 0XF8000778[7:5] = 0x00000000U
7295     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7296     // .. Speed = 0
7297     // .. ==> 0XF8000778[8:8] = 0x00000000U
7298     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7299     // .. IO_Type = 1
7300     // .. ==> 0XF8000778[11:9] = 0x00000001U
7301     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7302     // .. PULLUP = 0
7303     // .. ==> 0XF8000778[12:12] = 0x00000000U
7304     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7305     // .. DisableRcvr = 0
7306     // .. ==> 0XF8000778[13:13] = 0x00000000U
7307     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7308     // ..
7309     EMIT_MASKWRITE(0XF8000778, 0x00003FFFU ,0x00000204U),
7310     // .. TRI_ENABLE = 1
7311     // .. ==> 0XF800077C[0:0] = 0x00000001U
7312     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
7313     // .. L0_SEL = 0
7314     // .. ==> 0XF800077C[1:1] = 0x00000000U
7315     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7316     // .. L1_SEL = 1
7317     // .. ==> 0XF800077C[2:2] = 0x00000001U
7318     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
7319     // .. L2_SEL = 0
7320     // .. ==> 0XF800077C[4:3] = 0x00000000U
7321     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7322     // .. L3_SEL = 0
7323     // .. ==> 0XF800077C[7:5] = 0x00000000U
7324     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7325     // .. Speed = 0
7326     // .. ==> 0XF800077C[8:8] = 0x00000000U
7327     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7328     // .. IO_Type = 1
7329     // .. ==> 0XF800077C[11:9] = 0x00000001U
7330     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7331     // .. PULLUP = 0
7332     // .. ==> 0XF800077C[12:12] = 0x00000000U
7333     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7334     // .. DisableRcvr = 0
7335     // .. ==> 0XF800077C[13:13] = 0x00000000U
7336     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7337     // ..
7338     EMIT_MASKWRITE(0XF800077C, 0x00003FFFU ,0x00000205U),
7339     // .. TRI_ENABLE = 0
7340     // .. ==> 0XF8000780[0:0] = 0x00000000U
7341     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7342     // .. L0_SEL = 0
7343     // .. ==> 0XF8000780[1:1] = 0x00000000U
7344     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7345     // .. L1_SEL = 1
7346     // .. ==> 0XF8000780[2:2] = 0x00000001U
7347     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
7348     // .. L2_SEL = 0
7349     // .. ==> 0XF8000780[4:3] = 0x00000000U
7350     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7351     // .. L3_SEL = 0
7352     // .. ==> 0XF8000780[7:5] = 0x00000000U
7353     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7354     // .. Speed = 0
7355     // .. ==> 0XF8000780[8:8] = 0x00000000U
7356     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7357     // .. IO_Type = 1
7358     // .. ==> 0XF8000780[11:9] = 0x00000001U
7359     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7360     // .. PULLUP = 0
7361     // .. ==> 0XF8000780[12:12] = 0x00000000U
7362     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7363     // .. DisableRcvr = 0
7364     // .. ==> 0XF8000780[13:13] = 0x00000000U
7365     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7366     // ..
7367     EMIT_MASKWRITE(0XF8000780, 0x00003FFFU ,0x00000204U),
7368     // .. TRI_ENABLE = 0
7369     // .. ==> 0XF8000784[0:0] = 0x00000000U
7370     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7371     // .. L0_SEL = 0
7372     // .. ==> 0XF8000784[1:1] = 0x00000000U
7373     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7374     // .. L1_SEL = 1
7375     // .. ==> 0XF8000784[2:2] = 0x00000001U
7376     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
7377     // .. L2_SEL = 0
7378     // .. ==> 0XF8000784[4:3] = 0x00000000U
7379     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7380     // .. L3_SEL = 0
7381     // .. ==> 0XF8000784[7:5] = 0x00000000U
7382     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7383     // .. Speed = 0
7384     // .. ==> 0XF8000784[8:8] = 0x00000000U
7385     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7386     // .. IO_Type = 1
7387     // .. ==> 0XF8000784[11:9] = 0x00000001U
7388     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7389     // .. PULLUP = 0
7390     // .. ==> 0XF8000784[12:12] = 0x00000000U
7391     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7392     // .. DisableRcvr = 0
7393     // .. ==> 0XF8000784[13:13] = 0x00000000U
7394     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7395     // ..
7396     EMIT_MASKWRITE(0XF8000784, 0x00003FFFU ,0x00000204U),
7397     // .. TRI_ENABLE = 0
7398     // .. ==> 0XF8000788[0:0] = 0x00000000U
7399     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7400     // .. L0_SEL = 0
7401     // .. ==> 0XF8000788[1:1] = 0x00000000U
7402     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7403     // .. L1_SEL = 1
7404     // .. ==> 0XF8000788[2:2] = 0x00000001U
7405     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
7406     // .. L2_SEL = 0
7407     // .. ==> 0XF8000788[4:3] = 0x00000000U
7408     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7409     // .. L3_SEL = 0
7410     // .. ==> 0XF8000788[7:5] = 0x00000000U
7411     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7412     // .. Speed = 0
7413     // .. ==> 0XF8000788[8:8] = 0x00000000U
7414     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7415     // .. IO_Type = 1
7416     // .. ==> 0XF8000788[11:9] = 0x00000001U
7417     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7418     // .. PULLUP = 0
7419     // .. ==> 0XF8000788[12:12] = 0x00000000U
7420     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7421     // .. DisableRcvr = 0
7422     // .. ==> 0XF8000788[13:13] = 0x00000000U
7423     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7424     // ..
7425     EMIT_MASKWRITE(0XF8000788, 0x00003FFFU ,0x00000204U),
7426     // .. TRI_ENABLE = 0
7427     // .. ==> 0XF800078C[0:0] = 0x00000000U
7428     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7429     // .. L0_SEL = 0
7430     // .. ==> 0XF800078C[1:1] = 0x00000000U
7431     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7432     // .. L1_SEL = 1
7433     // .. ==> 0XF800078C[2:2] = 0x00000001U
7434     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
7435     // .. L2_SEL = 0
7436     // .. ==> 0XF800078C[4:3] = 0x00000000U
7437     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7438     // .. L3_SEL = 0
7439     // .. ==> 0XF800078C[7:5] = 0x00000000U
7440     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7441     // .. Speed = 0
7442     // .. ==> 0XF800078C[8:8] = 0x00000000U
7443     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7444     // .. IO_Type = 1
7445     // .. ==> 0XF800078C[11:9] = 0x00000001U
7446     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7447     // .. PULLUP = 0
7448     // .. ==> 0XF800078C[12:12] = 0x00000000U
7449     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7450     // .. DisableRcvr = 0
7451     // .. ==> 0XF800078C[13:13] = 0x00000000U
7452     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7453     // ..
7454     EMIT_MASKWRITE(0XF800078C, 0x00003FFFU ,0x00000204U),
7455     // .. TRI_ENABLE = 1
7456     // .. ==> 0XF8000790[0:0] = 0x00000001U
7457     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
7458     // .. L0_SEL = 0
7459     // .. ==> 0XF8000790[1:1] = 0x00000000U
7460     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7461     // .. L1_SEL = 1
7462     // .. ==> 0XF8000790[2:2] = 0x00000001U
7463     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
7464     // .. L2_SEL = 0
7465     // .. ==> 0XF8000790[4:3] = 0x00000000U
7466     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7467     // .. L3_SEL = 0
7468     // .. ==> 0XF8000790[7:5] = 0x00000000U
7469     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7470     // .. Speed = 0
7471     // .. ==> 0XF8000790[8:8] = 0x00000000U
7472     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7473     // .. IO_Type = 1
7474     // .. ==> 0XF8000790[11:9] = 0x00000001U
7475     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7476     // .. PULLUP = 0
7477     // .. ==> 0XF8000790[12:12] = 0x00000000U
7478     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7479     // .. DisableRcvr = 0
7480     // .. ==> 0XF8000790[13:13] = 0x00000000U
7481     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7482     // ..
7483     EMIT_MASKWRITE(0XF8000790, 0x00003FFFU ,0x00000205U),
7484     // .. TRI_ENABLE = 0
7485     // .. ==> 0XF8000794[0:0] = 0x00000000U
7486     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7487     // .. L0_SEL = 0
7488     // .. ==> 0XF8000794[1:1] = 0x00000000U
7489     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7490     // .. L1_SEL = 1
7491     // .. ==> 0XF8000794[2:2] = 0x00000001U
7492     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
7493     // .. L2_SEL = 0
7494     // .. ==> 0XF8000794[4:3] = 0x00000000U
7495     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7496     // .. L3_SEL = 0
7497     // .. ==> 0XF8000794[7:5] = 0x00000000U
7498     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7499     // .. Speed = 0
7500     // .. ==> 0XF8000794[8:8] = 0x00000000U
7501     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7502     // .. IO_Type = 1
7503     // .. ==> 0XF8000794[11:9] = 0x00000001U
7504     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7505     // .. PULLUP = 0
7506     // .. ==> 0XF8000794[12:12] = 0x00000000U
7507     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7508     // .. DisableRcvr = 0
7509     // .. ==> 0XF8000794[13:13] = 0x00000000U
7510     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7511     // ..
7512     EMIT_MASKWRITE(0XF8000794, 0x00003FFFU ,0x00000204U),
7513     // .. TRI_ENABLE = 0
7514     // .. ==> 0XF8000798[0:0] = 0x00000000U
7515     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7516     // .. L0_SEL = 0
7517     // .. ==> 0XF8000798[1:1] = 0x00000000U
7518     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7519     // .. L1_SEL = 1
7520     // .. ==> 0XF8000798[2:2] = 0x00000001U
7521     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
7522     // .. L2_SEL = 0
7523     // .. ==> 0XF8000798[4:3] = 0x00000000U
7524     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7525     // .. L3_SEL = 0
7526     // .. ==> 0XF8000798[7:5] = 0x00000000U
7527     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7528     // .. Speed = 0
7529     // .. ==> 0XF8000798[8:8] = 0x00000000U
7530     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7531     // .. IO_Type = 1
7532     // .. ==> 0XF8000798[11:9] = 0x00000001U
7533     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7534     // .. PULLUP = 0
7535     // .. ==> 0XF8000798[12:12] = 0x00000000U
7536     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7537     // .. DisableRcvr = 0
7538     // .. ==> 0XF8000798[13:13] = 0x00000000U
7539     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7540     // ..
7541     EMIT_MASKWRITE(0XF8000798, 0x00003FFFU ,0x00000204U),
7542     // .. TRI_ENABLE = 0
7543     // .. ==> 0XF800079C[0:0] = 0x00000000U
7544     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7545     // .. L0_SEL = 0
7546     // .. ==> 0XF800079C[1:1] = 0x00000000U
7547     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7548     // .. L1_SEL = 1
7549     // .. ==> 0XF800079C[2:2] = 0x00000001U
7550     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
7551     // .. L2_SEL = 0
7552     // .. ==> 0XF800079C[4:3] = 0x00000000U
7553     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7554     // .. L3_SEL = 0
7555     // .. ==> 0XF800079C[7:5] = 0x00000000U
7556     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
7557     // .. Speed = 0
7558     // .. ==> 0XF800079C[8:8] = 0x00000000U
7559     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7560     // .. IO_Type = 1
7561     // .. ==> 0XF800079C[11:9] = 0x00000001U
7562     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7563     // .. PULLUP = 0
7564     // .. ==> 0XF800079C[12:12] = 0x00000000U
7565     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7566     // .. DisableRcvr = 0
7567     // .. ==> 0XF800079C[13:13] = 0x00000000U
7568     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7569     // ..
7570     EMIT_MASKWRITE(0XF800079C, 0x00003FFFU ,0x00000204U),
7571     // .. TRI_ENABLE = 0
7572     // .. ==> 0XF80007A0[0:0] = 0x00000000U
7573     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7574     // .. L0_SEL = 0
7575     // .. ==> 0XF80007A0[1:1] = 0x00000000U
7576     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7577     // .. L1_SEL = 0
7578     // .. ==> 0XF80007A0[2:2] = 0x00000000U
7579     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7580     // .. L2_SEL = 0
7581     // .. ==> 0XF80007A0[4:3] = 0x00000000U
7582     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7583     // .. L3_SEL = 4
7584     // .. ==> 0XF80007A0[7:5] = 0x00000004U
7585     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
7586     // .. Speed = 0
7587     // .. ==> 0XF80007A0[8:8] = 0x00000000U
7588     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7589     // .. IO_Type = 1
7590     // .. ==> 0XF80007A0[11:9] = 0x00000001U
7591     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7592     // .. PULLUP = 0
7593     // .. ==> 0XF80007A0[12:12] = 0x00000000U
7594     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7595     // .. DisableRcvr = 0
7596     // .. ==> 0XF80007A0[13:13] = 0x00000000U
7597     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7598     // ..
7599     EMIT_MASKWRITE(0XF80007A0, 0x00003FFFU ,0x00000280U),
7600     // .. TRI_ENABLE = 0
7601     // .. ==> 0XF80007A4[0:0] = 0x00000000U
7602     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7603     // .. L0_SEL = 0
7604     // .. ==> 0XF80007A4[1:1] = 0x00000000U
7605     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7606     // .. L1_SEL = 0
7607     // .. ==> 0XF80007A4[2:2] = 0x00000000U
7608     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7609     // .. L2_SEL = 0
7610     // .. ==> 0XF80007A4[4:3] = 0x00000000U
7611     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7612     // .. L3_SEL = 4
7613     // .. ==> 0XF80007A4[7:5] = 0x00000004U
7614     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
7615     // .. Speed = 0
7616     // .. ==> 0XF80007A4[8:8] = 0x00000000U
7617     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7618     // .. IO_Type = 1
7619     // .. ==> 0XF80007A4[11:9] = 0x00000001U
7620     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7621     // .. PULLUP = 0
7622     // .. ==> 0XF80007A4[12:12] = 0x00000000U
7623     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7624     // .. DisableRcvr = 0
7625     // .. ==> 0XF80007A4[13:13] = 0x00000000U
7626     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7627     // ..
7628     EMIT_MASKWRITE(0XF80007A4, 0x00003FFFU ,0x00000280U),
7629     // .. TRI_ENABLE = 0
7630     // .. ==> 0XF80007A8[0:0] = 0x00000000U
7631     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7632     // .. L0_SEL = 0
7633     // .. ==> 0XF80007A8[1:1] = 0x00000000U
7634     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7635     // .. L1_SEL = 0
7636     // .. ==> 0XF80007A8[2:2] = 0x00000000U
7637     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7638     // .. L2_SEL = 0
7639     // .. ==> 0XF80007A8[4:3] = 0x00000000U
7640     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7641     // .. L3_SEL = 4
7642     // .. ==> 0XF80007A8[7:5] = 0x00000004U
7643     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
7644     // .. Speed = 0
7645     // .. ==> 0XF80007A8[8:8] = 0x00000000U
7646     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7647     // .. IO_Type = 1
7648     // .. ==> 0XF80007A8[11:9] = 0x00000001U
7649     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7650     // .. PULLUP = 0
7651     // .. ==> 0XF80007A8[12:12] = 0x00000000U
7652     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7653     // .. DisableRcvr = 0
7654     // .. ==> 0XF80007A8[13:13] = 0x00000000U
7655     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7656     // ..
7657     EMIT_MASKWRITE(0XF80007A8, 0x00003FFFU ,0x00000280U),
7658     // .. TRI_ENABLE = 0
7659     // .. ==> 0XF80007AC[0:0] = 0x00000000U
7660     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7661     // .. L0_SEL = 0
7662     // .. ==> 0XF80007AC[1:1] = 0x00000000U
7663     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7664     // .. L1_SEL = 0
7665     // .. ==> 0XF80007AC[2:2] = 0x00000000U
7666     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7667     // .. L2_SEL = 0
7668     // .. ==> 0XF80007AC[4:3] = 0x00000000U
7669     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7670     // .. L3_SEL = 4
7671     // .. ==> 0XF80007AC[7:5] = 0x00000004U
7672     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
7673     // .. Speed = 0
7674     // .. ==> 0XF80007AC[8:8] = 0x00000000U
7675     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7676     // .. IO_Type = 1
7677     // .. ==> 0XF80007AC[11:9] = 0x00000001U
7678     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7679     // .. PULLUP = 0
7680     // .. ==> 0XF80007AC[12:12] = 0x00000000U
7681     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7682     // .. DisableRcvr = 0
7683     // .. ==> 0XF80007AC[13:13] = 0x00000000U
7684     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7685     // ..
7686     EMIT_MASKWRITE(0XF80007AC, 0x00003FFFU ,0x00000280U),
7687     // .. TRI_ENABLE = 0
7688     // .. ==> 0XF80007B0[0:0] = 0x00000000U
7689     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7690     // .. L0_SEL = 0
7691     // .. ==> 0XF80007B0[1:1] = 0x00000000U
7692     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7693     // .. L1_SEL = 0
7694     // .. ==> 0XF80007B0[2:2] = 0x00000000U
7695     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7696     // .. L2_SEL = 0
7697     // .. ==> 0XF80007B0[4:3] = 0x00000000U
7698     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7699     // .. L3_SEL = 4
7700     // .. ==> 0XF80007B0[7:5] = 0x00000004U
7701     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
7702     // .. Speed = 0
7703     // .. ==> 0XF80007B0[8:8] = 0x00000000U
7704     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7705     // .. IO_Type = 1
7706     // .. ==> 0XF80007B0[11:9] = 0x00000001U
7707     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7708     // .. PULLUP = 0
7709     // .. ==> 0XF80007B0[12:12] = 0x00000000U
7710     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7711     // .. DisableRcvr = 0
7712     // .. ==> 0XF80007B0[13:13] = 0x00000000U
7713     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7714     // ..
7715     EMIT_MASKWRITE(0XF80007B0, 0x00003FFFU ,0x00000280U),
7716     // .. TRI_ENABLE = 0
7717     // .. ==> 0XF80007B4[0:0] = 0x00000000U
7718     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7719     // .. L0_SEL = 0
7720     // .. ==> 0XF80007B4[1:1] = 0x00000000U
7721     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7722     // .. L1_SEL = 0
7723     // .. ==> 0XF80007B4[2:2] = 0x00000000U
7724     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7725     // .. L2_SEL = 0
7726     // .. ==> 0XF80007B4[4:3] = 0x00000000U
7727     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7728     // .. L3_SEL = 4
7729     // .. ==> 0XF80007B4[7:5] = 0x00000004U
7730     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
7731     // .. Speed = 0
7732     // .. ==> 0XF80007B4[8:8] = 0x00000000U
7733     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7734     // .. IO_Type = 1
7735     // .. ==> 0XF80007B4[11:9] = 0x00000001U
7736     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7737     // .. PULLUP = 0
7738     // .. ==> 0XF80007B4[12:12] = 0x00000000U
7739     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7740     // .. DisableRcvr = 0
7741     // .. ==> 0XF80007B4[13:13] = 0x00000000U
7742     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7743     // ..
7744     EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU ,0x00000280U),
7745     // .. TRI_ENABLE = 1
7746     // .. ==> 0XF80007B8[0:0] = 0x00000001U
7747     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
7748     // .. L0_SEL = 0
7749     // .. ==> 0XF80007B8[1:1] = 0x00000000U
7750     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7751     // .. L1_SEL = 0
7752     // .. ==> 0XF80007B8[2:2] = 0x00000000U
7753     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7754     // .. L2_SEL = 0
7755     // .. ==> 0XF80007B8[4:3] = 0x00000000U
7756     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7757     // .. L3_SEL = 1
7758     // .. ==> 0XF80007B8[7:5] = 0x00000001U
7759     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000020U
7760     // .. Speed = 0
7761     // .. ==> 0XF80007B8[8:8] = 0x00000000U
7762     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7763     // .. IO_Type = 1
7764     // .. ==> 0XF80007B8[11:9] = 0x00000001U
7765     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7766     // .. PULLUP = 1
7767     // .. ==> 0XF80007B8[12:12] = 0x00000001U
7768     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
7769     // .. DisableRcvr = 0
7770     // .. ==> 0XF80007B8[13:13] = 0x00000000U
7771     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7772     // ..
7773     EMIT_MASKWRITE(0XF80007B8, 0x00003FFFU ,0x00001221U),
7774     // .. TRI_ENABLE = 0
7775     // .. ==> 0XF80007BC[0:0] = 0x00000000U
7776     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7777     // .. L0_SEL = 0
7778     // .. ==> 0XF80007BC[1:1] = 0x00000000U
7779     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7780     // .. L1_SEL = 0
7781     // .. ==> 0XF80007BC[2:2] = 0x00000000U
7782     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7783     // .. L2_SEL = 0
7784     // .. ==> 0XF80007BC[4:3] = 0x00000000U
7785     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7786     // .. L3_SEL = 1
7787     // .. ==> 0XF80007BC[7:5] = 0x00000001U
7788     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000020U
7789     // .. Speed = 0
7790     // .. ==> 0XF80007BC[8:8] = 0x00000000U
7791     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7792     // .. IO_Type = 1
7793     // .. ==> 0XF80007BC[11:9] = 0x00000001U
7794     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7795     // .. PULLUP = 1
7796     // .. ==> 0XF80007BC[12:12] = 0x00000001U
7797     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
7798     // .. DisableRcvr = 0
7799     // .. ==> 0XF80007BC[13:13] = 0x00000000U
7800     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7801     // ..
7802     EMIT_MASKWRITE(0XF80007BC, 0x00003FFFU ,0x00001220U),
7803     // .. TRI_ENABLE = 0
7804     // .. ==> 0XF80007C0[0:0] = 0x00000000U
7805     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7806     // .. L0_SEL = 0
7807     // .. ==> 0XF80007C0[1:1] = 0x00000000U
7808     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7809     // .. L1_SEL = 0
7810     // .. ==> 0XF80007C0[2:2] = 0x00000000U
7811     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7812     // .. L2_SEL = 0
7813     // .. ==> 0XF80007C0[4:3] = 0x00000000U
7814     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7815     // .. L3_SEL = 7
7816     // .. ==> 0XF80007C0[7:5] = 0x00000007U
7817     // ..     ==> MASK : 0x000000E0U    VAL : 0x000000E0U
7818     // .. Speed = 0
7819     // .. ==> 0XF80007C0[8:8] = 0x00000000U
7820     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7821     // .. IO_Type = 1
7822     // .. ==> 0XF80007C0[11:9] = 0x00000001U
7823     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7824     // .. PULLUP = 0
7825     // .. ==> 0XF80007C0[12:12] = 0x00000000U
7826     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7827     // .. DisableRcvr = 0
7828     // .. ==> 0XF80007C0[13:13] = 0x00000000U
7829     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7830     // ..
7831     EMIT_MASKWRITE(0XF80007C0, 0x00003FFFU ,0x000002E0U),
7832     // .. TRI_ENABLE = 1
7833     // .. ==> 0XF80007C4[0:0] = 0x00000001U
7834     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
7835     // .. L0_SEL = 0
7836     // .. ==> 0XF80007C4[1:1] = 0x00000000U
7837     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7838     // .. L1_SEL = 0
7839     // .. ==> 0XF80007C4[2:2] = 0x00000000U
7840     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7841     // .. L2_SEL = 0
7842     // .. ==> 0XF80007C4[4:3] = 0x00000000U
7843     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7844     // .. L3_SEL = 7
7845     // .. ==> 0XF80007C4[7:5] = 0x00000007U
7846     // ..     ==> MASK : 0x000000E0U    VAL : 0x000000E0U
7847     // .. Speed = 0
7848     // .. ==> 0XF80007C4[8:8] = 0x00000000U
7849     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7850     // .. IO_Type = 1
7851     // .. ==> 0XF80007C4[11:9] = 0x00000001U
7852     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7853     // .. PULLUP = 0
7854     // .. ==> 0XF80007C4[12:12] = 0x00000000U
7855     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7856     // .. DisableRcvr = 0
7857     // .. ==> 0XF80007C4[13:13] = 0x00000000U
7858     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7859     // ..
7860     EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU ,0x000002E1U),
7861     // .. TRI_ENABLE = 0
7862     // .. ==> 0XF80007C8[0:0] = 0x00000000U
7863     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7864     // .. L0_SEL = 0
7865     // .. ==> 0XF80007C8[1:1] = 0x00000000U
7866     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7867     // .. L1_SEL = 0
7868     // .. ==> 0XF80007C8[2:2] = 0x00000000U
7869     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7870     // .. L2_SEL = 0
7871     // .. ==> 0XF80007C8[4:3] = 0x00000000U
7872     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7873     // .. L3_SEL = 2
7874     // .. ==> 0XF80007C8[7:5] = 0x00000002U
7875     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000040U
7876     // .. Speed = 0
7877     // .. ==> 0XF80007C8[8:8] = 0x00000000U
7878     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7879     // .. IO_Type = 1
7880     // .. ==> 0XF80007C8[11:9] = 0x00000001U
7881     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7882     // .. PULLUP = 1
7883     // .. ==> 0XF80007C8[12:12] = 0x00000001U
7884     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
7885     // .. DisableRcvr = 0
7886     // .. ==> 0XF80007C8[13:13] = 0x00000000U
7887     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7888     // ..
7889     EMIT_MASKWRITE(0XF80007C8, 0x00003FFFU ,0x00001240U),
7890     // .. TRI_ENABLE = 0
7891     // .. ==> 0XF80007CC[0:0] = 0x00000000U
7892     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7893     // .. L0_SEL = 0
7894     // .. ==> 0XF80007CC[1:1] = 0x00000000U
7895     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7896     // .. L1_SEL = 0
7897     // .. ==> 0XF80007CC[2:2] = 0x00000000U
7898     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7899     // .. L2_SEL = 0
7900     // .. ==> 0XF80007CC[4:3] = 0x00000000U
7901     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7902     // .. L3_SEL = 2
7903     // .. ==> 0XF80007CC[7:5] = 0x00000002U
7904     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000040U
7905     // .. Speed = 0
7906     // .. ==> 0XF80007CC[8:8] = 0x00000000U
7907     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7908     // .. IO_Type = 1
7909     // .. ==> 0XF80007CC[11:9] = 0x00000001U
7910     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7911     // .. PULLUP = 1
7912     // .. ==> 0XF80007CC[12:12] = 0x00000001U
7913     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
7914     // .. DisableRcvr = 0
7915     // .. ==> 0XF80007CC[13:13] = 0x00000000U
7916     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7917     // ..
7918     EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU ,0x00001240U),
7919     // .. TRI_ENABLE = 0
7920     // .. ==> 0XF80007D0[0:0] = 0x00000000U
7921     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7922     // .. L0_SEL = 0
7923     // .. ==> 0XF80007D0[1:1] = 0x00000000U
7924     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7925     // .. L1_SEL = 0
7926     // .. ==> 0XF80007D0[2:2] = 0x00000000U
7927     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7928     // .. L2_SEL = 0
7929     // .. ==> 0XF80007D0[4:3] = 0x00000000U
7930     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7931     // .. L3_SEL = 4
7932     // .. ==> 0XF80007D0[7:5] = 0x00000004U
7933     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
7934     // .. Speed = 0
7935     // .. ==> 0XF80007D0[8:8] = 0x00000000U
7936     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7937     // .. IO_Type = 1
7938     // .. ==> 0XF80007D0[11:9] = 0x00000001U
7939     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7940     // .. PULLUP = 0
7941     // .. ==> 0XF80007D0[12:12] = 0x00000000U
7942     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7943     // .. DisableRcvr = 0
7944     // .. ==> 0XF80007D0[13:13] = 0x00000000U
7945     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7946     // ..
7947     EMIT_MASKWRITE(0XF80007D0, 0x00003FFFU ,0x00000280U),
7948     // .. TRI_ENABLE = 0
7949     // .. ==> 0XF80007D4[0:0] = 0x00000000U
7950     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
7951     // .. L0_SEL = 0
7952     // .. ==> 0XF80007D4[1:1] = 0x00000000U
7953     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
7954     // .. L1_SEL = 0
7955     // .. ==> 0XF80007D4[2:2] = 0x00000000U
7956     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
7957     // .. L2_SEL = 0
7958     // .. ==> 0XF80007D4[4:3] = 0x00000000U
7959     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
7960     // .. L3_SEL = 4
7961     // .. ==> 0XF80007D4[7:5] = 0x00000004U
7962     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
7963     // .. Speed = 0
7964     // .. ==> 0XF80007D4[8:8] = 0x00000000U
7965     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
7966     // .. IO_Type = 1
7967     // .. ==> 0XF80007D4[11:9] = 0x00000001U
7968     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
7969     // .. PULLUP = 0
7970     // .. ==> 0XF80007D4[12:12] = 0x00000000U
7971     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
7972     // .. DisableRcvr = 0
7973     // .. ==> 0XF80007D4[13:13] = 0x00000000U
7974     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
7975     // ..
7976     EMIT_MASKWRITE(0XF80007D4, 0x00003FFFU ,0x00000280U),
7977     // .. SDIO0_WP_SEL = 15
7978     // .. ==> 0XF8000830[5:0] = 0x0000000FU
7979     // ..     ==> MASK : 0x0000003FU    VAL : 0x0000000FU
7980     // .. SDIO0_CD_SEL = 0
7981     // .. ==> 0XF8000830[21:16] = 0x00000000U
7982     // ..     ==> MASK : 0x003F0000U    VAL : 0x00000000U
7983     // ..
7984     EMIT_MASKWRITE(0XF8000830, 0x003F003FU ,0x0000000FU),
7985     // .. FINISH: MIO PROGRAMMING
7986     // .. START: LOCK IT BACK
7987     // .. LOCK_KEY = 0X767B
7988     // .. ==> 0XF8000004[15:0] = 0x0000767BU
7989     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000767BU
7990     // ..
7991     EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
7992     // .. FINISH: LOCK IT BACK
7993     // FINISH: top
7994     //
7995     EMIT_EXIT(),
7996 
7997     //
7998 };
7999 
8000 unsigned long ps7_peripherals_init_data_2_0[] = {
8001     // START: top
8002     // .. START: SLCR SETTINGS
8003     // .. UNLOCK_KEY = 0XDF0D
8004     // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
8005     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000DF0DU
8006     // ..
8007     EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
8008     // .. FINISH: SLCR SETTINGS
8009     // .. START: DDR TERM/IBUF_DISABLE_MODE SETTINGS
8010     // .. IBUF_DISABLE_MODE = 0x1
8011     // .. ==> 0XF8000B48[7:7] = 0x00000001U
8012     // ..     ==> MASK : 0x00000080U    VAL : 0x00000080U
8013     // .. TERM_DISABLE_MODE = 0x1
8014     // .. ==> 0XF8000B48[8:8] = 0x00000001U
8015     // ..     ==> MASK : 0x00000100U    VAL : 0x00000100U
8016     // ..
8017     EMIT_MASKWRITE(0XF8000B48, 0x00000180U ,0x00000180U),
8018     // .. IBUF_DISABLE_MODE = 0x1
8019     // .. ==> 0XF8000B4C[7:7] = 0x00000001U
8020     // ..     ==> MASK : 0x00000080U    VAL : 0x00000080U
8021     // .. TERM_DISABLE_MODE = 0x1
8022     // .. ==> 0XF8000B4C[8:8] = 0x00000001U
8023     // ..     ==> MASK : 0x00000100U    VAL : 0x00000100U
8024     // ..
8025     EMIT_MASKWRITE(0XF8000B4C, 0x00000180U ,0x00000180U),
8026     // .. IBUF_DISABLE_MODE = 0x1
8027     // .. ==> 0XF8000B50[7:7] = 0x00000001U
8028     // ..     ==> MASK : 0x00000080U    VAL : 0x00000080U
8029     // .. TERM_DISABLE_MODE = 0x1
8030     // .. ==> 0XF8000B50[8:8] = 0x00000001U
8031     // ..     ==> MASK : 0x00000100U    VAL : 0x00000100U
8032     // ..
8033     EMIT_MASKWRITE(0XF8000B50, 0x00000180U ,0x00000180U),
8034     // .. IBUF_DISABLE_MODE = 0x1
8035     // .. ==> 0XF8000B54[7:7] = 0x00000001U
8036     // ..     ==> MASK : 0x00000080U    VAL : 0x00000080U
8037     // .. TERM_DISABLE_MODE = 0x1
8038     // .. ==> 0XF8000B54[8:8] = 0x00000001U
8039     // ..     ==> MASK : 0x00000100U    VAL : 0x00000100U
8040     // ..
8041     EMIT_MASKWRITE(0XF8000B54, 0x00000180U ,0x00000180U),
8042     // .. FINISH: DDR TERM/IBUF_DISABLE_MODE SETTINGS
8043     // .. START: LOCK IT BACK
8044     // .. LOCK_KEY = 0X767B
8045     // .. ==> 0XF8000004[15:0] = 0x0000767BU
8046     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000767BU
8047     // ..
8048     EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
8049     // .. FINISH: LOCK IT BACK
8050     // .. START: SRAM/NOR SET OPMODE
8051     // .. FINISH: SRAM/NOR SET OPMODE
8052     // .. START: UART REGISTERS
8053     // .. BDIV = 0x6
8054     // .. ==> 0XE0001034[7:0] = 0x00000006U
8055     // ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U
8056     // ..
8057     EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
8058     // .. CD = 0x3e
8059     // .. ==> 0XE0001018[15:0] = 0x0000003EU
8060     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU
8061     // ..
8062     EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
8063     // .. STPBRK = 0x0
8064     // .. ==> 0XE0001000[8:8] = 0x00000000U
8065     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
8066     // .. STTBRK = 0x0
8067     // .. ==> 0XE0001000[7:7] = 0x00000000U
8068     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
8069     // .. RSTTO = 0x0
8070     // .. ==> 0XE0001000[6:6] = 0x00000000U
8071     // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
8072     // .. TXDIS = 0x0
8073     // .. ==> 0XE0001000[5:5] = 0x00000000U
8074     // ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
8075     // .. TXEN = 0x1
8076     // .. ==> 0XE0001000[4:4] = 0x00000001U
8077     // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
8078     // .. RXDIS = 0x0
8079     // .. ==> 0XE0001000[3:3] = 0x00000000U
8080     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
8081     // .. RXEN = 0x1
8082     // .. ==> 0XE0001000[2:2] = 0x00000001U
8083     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
8084     // .. TXRES = 0x1
8085     // .. ==> 0XE0001000[1:1] = 0x00000001U
8086     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
8087     // .. RXRES = 0x1
8088     // .. ==> 0XE0001000[0:0] = 0x00000001U
8089     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
8090     // ..
8091     EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
8092     // .. IRMODE = 0x0
8093     // .. ==> 0XE0001004[11:11] = 0x00000000U
8094     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
8095     // .. UCLKEN = 0x0
8096     // .. ==> 0XE0001004[10:10] = 0x00000000U
8097     // ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
8098     // .. CHMODE = 0x0
8099     // .. ==> 0XE0001004[9:8] = 0x00000000U
8100     // ..     ==> MASK : 0x00000300U    VAL : 0x00000000U
8101     // .. NBSTOP = 0x0
8102     // .. ==> 0XE0001004[7:6] = 0x00000000U
8103     // ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
8104     // .. PAR = 0x4
8105     // .. ==> 0XE0001004[5:3] = 0x00000004U
8106     // ..     ==> MASK : 0x00000038U    VAL : 0x00000020U
8107     // .. CHRL = 0x0
8108     // .. ==> 0XE0001004[2:1] = 0x00000000U
8109     // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
8110     // .. CLKS = 0x0
8111     // .. ==> 0XE0001004[0:0] = 0x00000000U
8112     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
8113     // ..
8114     EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
8115     // .. FINISH: UART REGISTERS
8116     // .. START: QSPI REGISTERS
8117     // .. Holdb_dr = 1
8118     // .. ==> 0XE000D000[19:19] = 0x00000001U
8119     // ..     ==> MASK : 0x00080000U    VAL : 0x00080000U
8120     // ..
8121     EMIT_MASKWRITE(0XE000D000, 0x00080000U ,0x00080000U),
8122     // .. FINISH: QSPI REGISTERS
8123     // .. START: PL POWER ON RESET REGISTERS
8124     // .. PCFG_POR_CNT_4K = 0
8125     // .. ==> 0XF8007000[29:29] = 0x00000000U
8126     // ..     ==> MASK : 0x20000000U    VAL : 0x00000000U
8127     // ..
8128     EMIT_MASKWRITE(0XF8007000, 0x20000000U ,0x00000000U),
8129     // .. FINISH: PL POWER ON RESET REGISTERS
8130     // .. START: SMC TIMING CALCULATION REGISTER UPDATE
8131     // .. .. START: NAND SET CYCLE
8132     // .. .. FINISH: NAND SET CYCLE
8133     // .. .. START: OPMODE
8134     // .. .. FINISH: OPMODE
8135     // .. .. START: DIRECT COMMAND
8136     // .. .. FINISH: DIRECT COMMAND
8137     // .. .. START: SRAM/NOR CS0 SET CYCLE
8138     // .. .. FINISH: SRAM/NOR CS0 SET CYCLE
8139     // .. .. START: DIRECT COMMAND
8140     // .. .. FINISH: DIRECT COMMAND
8141     // .. .. START: NOR CS0 BASE ADDRESS
8142     // .. .. FINISH: NOR CS0 BASE ADDRESS
8143     // .. .. START: SRAM/NOR CS1 SET CYCLE
8144     // .. .. FINISH: SRAM/NOR CS1 SET CYCLE
8145     // .. .. START: DIRECT COMMAND
8146     // .. .. FINISH: DIRECT COMMAND
8147     // .. .. START: NOR CS1 BASE ADDRESS
8148     // .. .. FINISH: NOR CS1 BASE ADDRESS
8149     // .. .. START: USB RESET
8150     // .. .. .. START: USB0 RESET
8151     // .. .. .. .. START: DIR MODE BANK 0
8152     // .. .. .. .. DIRECTION_0 = 0x80
8153     // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000080U
8154     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000080U
8155     // .. .. .. ..
8156     EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000080U),
8157     // .. .. .. .. FINISH: DIR MODE BANK 0
8158     // .. .. .. .. START: DIR MODE BANK 1
8159     // .. .. .. .. FINISH: DIR MODE BANK 1
8160     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8161     // .. .. .. .. MASK_0_LSW = 0xff7f
8162     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
8163     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xFF7F0000U
8164     // .. .. .. .. DATA_0_LSW = 0x80
8165     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
8166     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000080U
8167     // .. .. .. ..
8168     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
8169     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8170     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8171     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8172     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8173     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8174     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8175     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8176     // .. .. .. .. START: OUTPUT ENABLE BANK 0
8177     // .. .. .. .. OP_ENABLE_0 = 0x80
8178     // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000080U
8179     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000080U
8180     // .. .. .. ..
8181     EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000080U),
8182     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8183     // .. .. .. .. START: OUTPUT ENABLE BANK 1
8184     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8185     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8186     // .. .. .. .. MASK_0_LSW = 0xff7f
8187     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
8188     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xFF7F0000U
8189     // .. .. .. .. DATA_0_LSW = 0x0
8190     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
8191     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000000U
8192     // .. .. .. ..
8193     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0000U),
8194     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8195     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8196     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8197     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8198     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8199     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8200     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8201     // .. .. .. .. START: ADD 1 MS DELAY
8202     // .. .. .. ..
8203     EMIT_MASKDELAY(0XF8F00200, 1),
8204     // .. .. .. .. FINISH: ADD 1 MS DELAY
8205     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8206     // .. .. .. .. MASK_0_LSW = 0xff7f
8207     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
8208     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xFF7F0000U
8209     // .. .. .. .. DATA_0_LSW = 0x80
8210     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
8211     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000080U
8212     // .. .. .. ..
8213     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
8214     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8215     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8216     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8217     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8218     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8219     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8220     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8221     // .. .. .. FINISH: USB0 RESET
8222     // .. .. .. START: USB1 RESET
8223     // .. .. .. .. START: DIR MODE BANK 0
8224     // .. .. .. .. FINISH: DIR MODE BANK 0
8225     // .. .. .. .. START: DIR MODE BANK 1
8226     // .. .. .. .. FINISH: DIR MODE BANK 1
8227     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8228     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8229     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8230     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8231     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8232     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8233     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8234     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8235     // .. .. .. .. START: OUTPUT ENABLE BANK 0
8236     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8237     // .. .. .. .. START: OUTPUT ENABLE BANK 1
8238     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8239     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8240     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8241     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8242     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8243     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8244     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8245     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8246     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8247     // .. .. .. .. START: ADD 1 MS DELAY
8248     // .. .. .. ..
8249     EMIT_MASKDELAY(0XF8F00200, 1),
8250     // .. .. .. .. FINISH: ADD 1 MS DELAY
8251     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8252     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8253     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8254     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8255     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8256     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8257     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8258     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8259     // .. .. .. FINISH: USB1 RESET
8260     // .. .. FINISH: USB RESET
8261     // .. .. START: ENET RESET
8262     // .. .. .. START: ENET0 RESET
8263     // .. .. .. .. START: DIR MODE BANK 0
8264     // .. .. .. .. DIRECTION_0 = 0x800
8265     // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000800U
8266     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000800U
8267     // .. .. .. ..
8268     EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000800U),
8269     // .. .. .. .. FINISH: DIR MODE BANK 0
8270     // .. .. .. .. START: DIR MODE BANK 1
8271     // .. .. .. .. FINISH: DIR MODE BANK 1
8272     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8273     // .. .. .. .. MASK_0_LSW = 0xf7ff
8274     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
8275     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xF7FF0000U
8276     // .. .. .. .. DATA_0_LSW = 0x800
8277     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
8278     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000800U
8279     // .. .. .. ..
8280     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
8281     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8282     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8283     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8284     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8285     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8286     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8287     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8288     // .. .. .. .. START: OUTPUT ENABLE BANK 0
8289     // .. .. .. .. OP_ENABLE_0 = 0x800
8290     // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000800U
8291     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000800U
8292     // .. .. .. ..
8293     EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000800U),
8294     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8295     // .. .. .. .. START: OUTPUT ENABLE BANK 1
8296     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8297     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8298     // .. .. .. .. MASK_0_LSW = 0xf7ff
8299     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
8300     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xF7FF0000U
8301     // .. .. .. .. DATA_0_LSW = 0x0
8302     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
8303     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000000U
8304     // .. .. .. ..
8305     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0000U),
8306     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8307     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8308     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8309     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8310     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8311     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8312     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8313     // .. .. .. .. START: ADD 1 MS DELAY
8314     // .. .. .. ..
8315     EMIT_MASKDELAY(0XF8F00200, 1),
8316     // .. .. .. .. FINISH: ADD 1 MS DELAY
8317     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8318     // .. .. .. .. MASK_0_LSW = 0xf7ff
8319     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
8320     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xF7FF0000U
8321     // .. .. .. .. DATA_0_LSW = 0x800
8322     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
8323     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000800U
8324     // .. .. .. ..
8325     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
8326     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8327     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8328     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8329     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8330     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8331     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8332     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8333     // .. .. .. FINISH: ENET0 RESET
8334     // .. .. .. START: ENET1 RESET
8335     // .. .. .. .. START: DIR MODE BANK 0
8336     // .. .. .. .. FINISH: DIR MODE BANK 0
8337     // .. .. .. .. START: DIR MODE BANK 1
8338     // .. .. .. .. FINISH: DIR MODE BANK 1
8339     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8340     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8341     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8342     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8343     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8344     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8345     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8346     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8347     // .. .. .. .. START: OUTPUT ENABLE BANK 0
8348     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
8349     // .. .. .. .. START: OUTPUT ENABLE BANK 1
8350     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
8351     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8352     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8353     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8354     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8355     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8356     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8357     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8358     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8359     // .. .. .. .. START: ADD 1 MS DELAY
8360     // .. .. .. ..
8361     EMIT_MASKDELAY(0XF8F00200, 1),
8362     // .. .. .. .. FINISH: ADD 1 MS DELAY
8363     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8364     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8365     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8366     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8367     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8368     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8369     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8370     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8371     // .. .. .. FINISH: ENET1 RESET
8372     // .. .. FINISH: ENET RESET
8373     // .. .. START: I2C RESET
8374     // .. .. .. START: I2C0 RESET
8375     // .. .. .. .. START: DIR MODE GPIO BANK0
8376     // .. .. .. .. DIRECTION_0 = 0x2000
8377     // .. .. .. .. ==> 0XE000A204[31:0] = 0x00002000U
8378     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00002000U
8379     // .. .. .. ..
8380     EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00002000U),
8381     // .. .. .. .. FINISH: DIR MODE GPIO BANK0
8382     // .. .. .. .. START: DIR MODE GPIO BANK1
8383     // .. .. .. .. FINISH: DIR MODE GPIO BANK1
8384     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8385     // .. .. .. .. MASK_0_LSW = 0xdfff
8386     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
8387     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xDFFF0000U
8388     // .. .. .. .. DATA_0_LSW = 0x2000
8389     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
8390     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00002000U
8391     // .. .. .. ..
8392     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
8393     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8394     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8395     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8396     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8397     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8398     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8399     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8400     // .. .. .. .. START: OUTPUT ENABLE
8401     // .. .. .. .. OP_ENABLE_0 = 0x2000
8402     // .. .. .. .. ==> 0XE000A208[31:0] = 0x00002000U
8403     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00002000U
8404     // .. .. .. ..
8405     EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00002000U),
8406     // .. .. .. .. FINISH: OUTPUT ENABLE
8407     // .. .. .. .. START: OUTPUT ENABLE
8408     // .. .. .. .. FINISH: OUTPUT ENABLE
8409     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8410     // .. .. .. .. MASK_0_LSW = 0xdfff
8411     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
8412     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xDFFF0000U
8413     // .. .. .. .. DATA_0_LSW = 0x0
8414     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
8415     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000000U
8416     // .. .. .. ..
8417     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF0000U),
8418     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8419     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8420     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8421     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8422     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8423     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8424     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8425     // .. .. .. .. START: ADD 1 MS DELAY
8426     // .. .. .. ..
8427     EMIT_MASKDELAY(0XF8F00200, 1),
8428     // .. .. .. .. FINISH: ADD 1 MS DELAY
8429     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8430     // .. .. .. .. MASK_0_LSW = 0xdfff
8431     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
8432     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xDFFF0000U
8433     // .. .. .. .. DATA_0_LSW = 0x2000
8434     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
8435     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00002000U
8436     // .. .. .. ..
8437     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
8438     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8439     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8440     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8441     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8442     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8443     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8444     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8445     // .. .. .. FINISH: I2C0 RESET
8446     // .. .. .. START: I2C1 RESET
8447     // .. .. .. .. START: DIR MODE GPIO BANK0
8448     // .. .. .. .. FINISH: DIR MODE GPIO BANK0
8449     // .. .. .. .. START: DIR MODE GPIO BANK1
8450     // .. .. .. .. FINISH: DIR MODE GPIO BANK1
8451     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8452     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8453     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8454     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8455     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8456     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8457     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8458     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8459     // .. .. .. .. START: OUTPUT ENABLE
8460     // .. .. .. .. FINISH: OUTPUT ENABLE
8461     // .. .. .. .. START: OUTPUT ENABLE
8462     // .. .. .. .. FINISH: OUTPUT ENABLE
8463     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
8464     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
8465     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
8466     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
8467     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
8468     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
8469     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
8470     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
8471     // .. .. .. .. START: ADD 1 MS DELAY
8472     // .. .. .. ..
8473     EMIT_MASKDELAY(0XF8F00200, 1),
8474     // .. .. .. .. FINISH: ADD 1 MS DELAY
8475     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8476     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8477     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
8478     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
8479     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
8480     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
8481     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
8482     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
8483     // .. .. .. FINISH: I2C1 RESET
8484     // .. .. FINISH: I2C RESET
8485     // .. .. START: NOR CHIP SELECT
8486     // .. .. .. START: DIR MODE BANK 0
8487     // .. .. .. FINISH: DIR MODE BANK 0
8488     // .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
8489     // .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
8490     // .. .. .. START: OUTPUT ENABLE BANK 0
8491     // .. .. .. FINISH: OUTPUT ENABLE BANK 0
8492     // .. .. FINISH: NOR CHIP SELECT
8493     // .. FINISH: SMC TIMING CALCULATION REGISTER UPDATE
8494     // FINISH: top
8495     //
8496     EMIT_EXIT(),
8497 
8498     //
8499 };
8500 
8501 unsigned long ps7_post_config_2_0[] = {
8502     // START: top
8503     // .. START: SLCR SETTINGS
8504     // .. UNLOCK_KEY = 0XDF0D
8505     // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
8506     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000DF0DU
8507     // ..
8508     EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
8509     // .. FINISH: SLCR SETTINGS
8510     // .. START: ENABLING LEVEL SHIFTER
8511     // .. USER_INP_ICT_EN_0 = 3
8512     // .. ==> 0XF8000900[1:0] = 0x00000003U
8513     // ..     ==> MASK : 0x00000003U    VAL : 0x00000003U
8514     // .. USER_INP_ICT_EN_1 = 3
8515     // .. ==> 0XF8000900[3:2] = 0x00000003U
8516     // ..     ==> MASK : 0x0000000CU    VAL : 0x0000000CU
8517     // ..
8518     EMIT_MASKWRITE(0XF8000900, 0x0000000FU ,0x0000000FU),
8519     // .. FINISH: ENABLING LEVEL SHIFTER
8520     // .. START: FPGA RESETS TO 0
8521     // .. reserved_3 = 0
8522     // .. ==> 0XF8000240[31:25] = 0x00000000U
8523     // ..     ==> MASK : 0xFE000000U    VAL : 0x00000000U
8524     // .. FPGA_ACP_RST = 0
8525     // .. ==> 0XF8000240[24:24] = 0x00000000U
8526     // ..     ==> MASK : 0x01000000U    VAL : 0x00000000U
8527     // .. FPGA_AXDS3_RST = 0
8528     // .. ==> 0XF8000240[23:23] = 0x00000000U
8529     // ..     ==> MASK : 0x00800000U    VAL : 0x00000000U
8530     // .. FPGA_AXDS2_RST = 0
8531     // .. ==> 0XF8000240[22:22] = 0x00000000U
8532     // ..     ==> MASK : 0x00400000U    VAL : 0x00000000U
8533     // .. FPGA_AXDS1_RST = 0
8534     // .. ==> 0XF8000240[21:21] = 0x00000000U
8535     // ..     ==> MASK : 0x00200000U    VAL : 0x00000000U
8536     // .. FPGA_AXDS0_RST = 0
8537     // .. ==> 0XF8000240[20:20] = 0x00000000U
8538     // ..     ==> MASK : 0x00100000U    VAL : 0x00000000U
8539     // .. reserved_2 = 0
8540     // .. ==> 0XF8000240[19:18] = 0x00000000U
8541     // ..     ==> MASK : 0x000C0000U    VAL : 0x00000000U
8542     // .. FSSW1_FPGA_RST = 0
8543     // .. ==> 0XF8000240[17:17] = 0x00000000U
8544     // ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
8545     // .. FSSW0_FPGA_RST = 0
8546     // .. ==> 0XF8000240[16:16] = 0x00000000U
8547     // ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
8548     // .. reserved_1 = 0
8549     // .. ==> 0XF8000240[15:14] = 0x00000000U
8550     // ..     ==> MASK : 0x0000C000U    VAL : 0x00000000U
8551     // .. FPGA_FMSW1_RST = 0
8552     // .. ==> 0XF8000240[13:13] = 0x00000000U
8553     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
8554     // .. FPGA_FMSW0_RST = 0
8555     // .. ==> 0XF8000240[12:12] = 0x00000000U
8556     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
8557     // .. FPGA_DMA3_RST = 0
8558     // .. ==> 0XF8000240[11:11] = 0x00000000U
8559     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
8560     // .. FPGA_DMA2_RST = 0
8561     // .. ==> 0XF8000240[10:10] = 0x00000000U
8562     // ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
8563     // .. FPGA_DMA1_RST = 0
8564     // .. ==> 0XF8000240[9:9] = 0x00000000U
8565     // ..     ==> MASK : 0x00000200U    VAL : 0x00000000U
8566     // .. FPGA_DMA0_RST = 0
8567     // .. ==> 0XF8000240[8:8] = 0x00000000U
8568     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
8569     // .. reserved = 0
8570     // .. ==> 0XF8000240[7:4] = 0x00000000U
8571     // ..     ==> MASK : 0x000000F0U    VAL : 0x00000000U
8572     // .. FPGA3_OUT_RST = 0
8573     // .. ==> 0XF8000240[3:3] = 0x00000000U
8574     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
8575     // .. FPGA2_OUT_RST = 0
8576     // .. ==> 0XF8000240[2:2] = 0x00000000U
8577     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
8578     // .. FPGA1_OUT_RST = 0
8579     // .. ==> 0XF8000240[1:1] = 0x00000000U
8580     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
8581     // .. FPGA0_OUT_RST = 0
8582     // .. ==> 0XF8000240[0:0] = 0x00000000U
8583     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
8584     // ..
8585     EMIT_MASKWRITE(0XF8000240, 0xFFFFFFFFU ,0x00000000U),
8586     // .. FINISH: FPGA RESETS TO 0
8587     // .. START: AFI REGISTERS
8588     // .. .. START: AFI0 REGISTERS
8589     // .. .. FINISH: AFI0 REGISTERS
8590     // .. .. START: AFI1 REGISTERS
8591     // .. .. FINISH: AFI1 REGISTERS
8592     // .. .. START: AFI2 REGISTERS
8593     // .. .. FINISH: AFI2 REGISTERS
8594     // .. .. START: AFI3 REGISTERS
8595     // .. .. FINISH: AFI3 REGISTERS
8596     // .. FINISH: AFI REGISTERS
8597     // .. START: LOCK IT BACK
8598     // .. LOCK_KEY = 0X767B
8599     // .. ==> 0XF8000004[15:0] = 0x0000767BU
8600     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000767BU
8601     // ..
8602     EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
8603     // .. FINISH: LOCK IT BACK
8604     // FINISH: top
8605     //
8606     EMIT_EXIT(),
8607 
8608     //
8609 };
8610 
8611 
8612 unsigned long ps7_pll_init_data_1_0[] = {
8613     // START: top
8614     // .. START: SLCR SETTINGS
8615     // .. UNLOCK_KEY = 0XDF0D
8616     // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
8617     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000DF0DU
8618     // ..
8619     EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
8620     // .. FINISH: SLCR SETTINGS
8621     // .. START: PLL SLCR REGISTERS
8622     // .. .. START: ARM PLL INIT
8623     // .. .. PLL_RES = 0x2
8624     // .. .. ==> 0XF8000110[7:4] = 0x00000002U
8625     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000020U
8626     // .. .. PLL_CP = 0x2
8627     // .. .. ==> 0XF8000110[11:8] = 0x00000002U
8628     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000200U
8629     // .. .. LOCK_CNT = 0xfa
8630     // .. .. ==> 0XF8000110[21:12] = 0x000000FAU
8631     // .. ..     ==> MASK : 0x003FF000U    VAL : 0x000FA000U
8632     // .. ..
8633     EMIT_MASKWRITE(0XF8000110, 0x003FFFF0U ,0x000FA220U),
8634     // .. .. .. START: UPDATE FB_DIV
8635     // .. .. .. PLL_FDIV = 0x28
8636     // .. .. .. ==> 0XF8000100[18:12] = 0x00000028U
8637     // .. .. ..     ==> MASK : 0x0007F000U    VAL : 0x00028000U
8638     // .. .. ..
8639     EMIT_MASKWRITE(0XF8000100, 0x0007F000U ,0x00028000U),
8640     // .. .. .. FINISH: UPDATE FB_DIV
8641     // .. .. .. START: BY PASS PLL
8642     // .. .. .. PLL_BYPASS_FORCE = 1
8643     // .. .. .. ==> 0XF8000100[4:4] = 0x00000001U
8644     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
8645     // .. .. ..
8646     EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000010U),
8647     // .. .. .. FINISH: BY PASS PLL
8648     // .. .. .. START: ASSERT RESET
8649     // .. .. .. PLL_RESET = 1
8650     // .. .. .. ==> 0XF8000100[0:0] = 0x00000001U
8651     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
8652     // .. .. ..
8653     EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000001U),
8654     // .. .. .. FINISH: ASSERT RESET
8655     // .. .. .. START: DEASSERT RESET
8656     // .. .. .. PLL_RESET = 0
8657     // .. .. .. ==> 0XF8000100[0:0] = 0x00000000U
8658     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
8659     // .. .. ..
8660     EMIT_MASKWRITE(0XF8000100, 0x00000001U ,0x00000000U),
8661     // .. .. .. FINISH: DEASSERT RESET
8662     // .. .. .. START: CHECK PLL STATUS
8663     // .. .. .. ARM_PLL_LOCK = 1
8664     // .. .. .. ==> 0XF800010C[0:0] = 0x00000001U
8665     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
8666     // .. .. ..
8667     EMIT_MASKPOLL(0XF800010C, 0x00000001U),
8668     // .. .. .. FINISH: CHECK PLL STATUS
8669     // .. .. .. START: REMOVE PLL BY PASS
8670     // .. .. .. PLL_BYPASS_FORCE = 0
8671     // .. .. .. ==> 0XF8000100[4:4] = 0x00000000U
8672     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
8673     // .. .. ..
8674     EMIT_MASKWRITE(0XF8000100, 0x00000010U ,0x00000000U),
8675     // .. .. .. FINISH: REMOVE PLL BY PASS
8676     // .. .. .. SRCSEL = 0x0
8677     // .. .. .. ==> 0XF8000120[5:4] = 0x00000000U
8678     // .. .. ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
8679     // .. .. .. DIVISOR = 0x2
8680     // .. .. .. ==> 0XF8000120[13:8] = 0x00000002U
8681     // .. .. ..     ==> MASK : 0x00003F00U    VAL : 0x00000200U
8682     // .. .. .. CPU_6OR4XCLKACT = 0x1
8683     // .. .. .. ==> 0XF8000120[24:24] = 0x00000001U
8684     // .. .. ..     ==> MASK : 0x01000000U    VAL : 0x01000000U
8685     // .. .. .. CPU_3OR2XCLKACT = 0x1
8686     // .. .. .. ==> 0XF8000120[25:25] = 0x00000001U
8687     // .. .. ..     ==> MASK : 0x02000000U    VAL : 0x02000000U
8688     // .. .. .. CPU_2XCLKACT = 0x1
8689     // .. .. .. ==> 0XF8000120[26:26] = 0x00000001U
8690     // .. .. ..     ==> MASK : 0x04000000U    VAL : 0x04000000U
8691     // .. .. .. CPU_1XCLKACT = 0x1
8692     // .. .. .. ==> 0XF8000120[27:27] = 0x00000001U
8693     // .. .. ..     ==> MASK : 0x08000000U    VAL : 0x08000000U
8694     // .. .. .. CPU_PERI_CLKACT = 0x1
8695     // .. .. .. ==> 0XF8000120[28:28] = 0x00000001U
8696     // .. .. ..     ==> MASK : 0x10000000U    VAL : 0x10000000U
8697     // .. .. ..
8698     EMIT_MASKWRITE(0XF8000120, 0x1F003F30U ,0x1F000200U),
8699     // .. .. FINISH: ARM PLL INIT
8700     // .. .. START: DDR PLL INIT
8701     // .. .. PLL_RES = 0x2
8702     // .. .. ==> 0XF8000114[7:4] = 0x00000002U
8703     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000020U
8704     // .. .. PLL_CP = 0x2
8705     // .. .. ==> 0XF8000114[11:8] = 0x00000002U
8706     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000200U
8707     // .. .. LOCK_CNT = 0x12c
8708     // .. .. ==> 0XF8000114[21:12] = 0x0000012CU
8709     // .. ..     ==> MASK : 0x003FF000U    VAL : 0x0012C000U
8710     // .. ..
8711     EMIT_MASKWRITE(0XF8000114, 0x003FFFF0U ,0x0012C220U),
8712     // .. .. .. START: UPDATE FB_DIV
8713     // .. .. .. PLL_FDIV = 0x20
8714     // .. .. .. ==> 0XF8000104[18:12] = 0x00000020U
8715     // .. .. ..     ==> MASK : 0x0007F000U    VAL : 0x00020000U
8716     // .. .. ..
8717     EMIT_MASKWRITE(0XF8000104, 0x0007F000U ,0x00020000U),
8718     // .. .. .. FINISH: UPDATE FB_DIV
8719     // .. .. .. START: BY PASS PLL
8720     // .. .. .. PLL_BYPASS_FORCE = 1
8721     // .. .. .. ==> 0XF8000104[4:4] = 0x00000001U
8722     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
8723     // .. .. ..
8724     EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000010U),
8725     // .. .. .. FINISH: BY PASS PLL
8726     // .. .. .. START: ASSERT RESET
8727     // .. .. .. PLL_RESET = 1
8728     // .. .. .. ==> 0XF8000104[0:0] = 0x00000001U
8729     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
8730     // .. .. ..
8731     EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000001U),
8732     // .. .. .. FINISH: ASSERT RESET
8733     // .. .. .. START: DEASSERT RESET
8734     // .. .. .. PLL_RESET = 0
8735     // .. .. .. ==> 0XF8000104[0:0] = 0x00000000U
8736     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
8737     // .. .. ..
8738     EMIT_MASKWRITE(0XF8000104, 0x00000001U ,0x00000000U),
8739     // .. .. .. FINISH: DEASSERT RESET
8740     // .. .. .. START: CHECK PLL STATUS
8741     // .. .. .. DDR_PLL_LOCK = 1
8742     // .. .. .. ==> 0XF800010C[1:1] = 0x00000001U
8743     // .. .. ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
8744     // .. .. ..
8745     EMIT_MASKPOLL(0XF800010C, 0x00000002U),
8746     // .. .. .. FINISH: CHECK PLL STATUS
8747     // .. .. .. START: REMOVE PLL BY PASS
8748     // .. .. .. PLL_BYPASS_FORCE = 0
8749     // .. .. .. ==> 0XF8000104[4:4] = 0x00000000U
8750     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
8751     // .. .. ..
8752     EMIT_MASKWRITE(0XF8000104, 0x00000010U ,0x00000000U),
8753     // .. .. .. FINISH: REMOVE PLL BY PASS
8754     // .. .. .. DDR_3XCLKACT = 0x1
8755     // .. .. .. ==> 0XF8000124[0:0] = 0x00000001U
8756     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
8757     // .. .. .. DDR_2XCLKACT = 0x1
8758     // .. .. .. ==> 0XF8000124[1:1] = 0x00000001U
8759     // .. .. ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
8760     // .. .. .. DDR_3XCLK_DIVISOR = 0x2
8761     // .. .. .. ==> 0XF8000124[25:20] = 0x00000002U
8762     // .. .. ..     ==> MASK : 0x03F00000U    VAL : 0x00200000U
8763     // .. .. .. DDR_2XCLK_DIVISOR = 0x3
8764     // .. .. .. ==> 0XF8000124[31:26] = 0x00000003U
8765     // .. .. ..     ==> MASK : 0xFC000000U    VAL : 0x0C000000U
8766     // .. .. ..
8767     EMIT_MASKWRITE(0XF8000124, 0xFFF00003U ,0x0C200003U),
8768     // .. .. FINISH: DDR PLL INIT
8769     // .. .. START: IO PLL INIT
8770     // .. .. PLL_RES = 0xc
8771     // .. .. ==> 0XF8000118[7:4] = 0x0000000CU
8772     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x000000C0U
8773     // .. .. PLL_CP = 0x2
8774     // .. .. ==> 0XF8000118[11:8] = 0x00000002U
8775     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000200U
8776     // .. .. LOCK_CNT = 0x145
8777     // .. .. ==> 0XF8000118[21:12] = 0x00000145U
8778     // .. ..     ==> MASK : 0x003FF000U    VAL : 0x00145000U
8779     // .. ..
8780     EMIT_MASKWRITE(0XF8000118, 0x003FFFF0U ,0x001452C0U),
8781     // .. .. .. START: UPDATE FB_DIV
8782     // .. .. .. PLL_FDIV = 0x1e
8783     // .. .. .. ==> 0XF8000108[18:12] = 0x0000001EU
8784     // .. .. ..     ==> MASK : 0x0007F000U    VAL : 0x0001E000U
8785     // .. .. ..
8786     EMIT_MASKWRITE(0XF8000108, 0x0007F000U ,0x0001E000U),
8787     // .. .. .. FINISH: UPDATE FB_DIV
8788     // .. .. .. START: BY PASS PLL
8789     // .. .. .. PLL_BYPASS_FORCE = 1
8790     // .. .. .. ==> 0XF8000108[4:4] = 0x00000001U
8791     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
8792     // .. .. ..
8793     EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000010U),
8794     // .. .. .. FINISH: BY PASS PLL
8795     // .. .. .. START: ASSERT RESET
8796     // .. .. .. PLL_RESET = 1
8797     // .. .. .. ==> 0XF8000108[0:0] = 0x00000001U
8798     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
8799     // .. .. ..
8800     EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000001U),
8801     // .. .. .. FINISH: ASSERT RESET
8802     // .. .. .. START: DEASSERT RESET
8803     // .. .. .. PLL_RESET = 0
8804     // .. .. .. ==> 0XF8000108[0:0] = 0x00000000U
8805     // .. .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
8806     // .. .. ..
8807     EMIT_MASKWRITE(0XF8000108, 0x00000001U ,0x00000000U),
8808     // .. .. .. FINISH: DEASSERT RESET
8809     // .. .. .. START: CHECK PLL STATUS
8810     // .. .. .. IO_PLL_LOCK = 1
8811     // .. .. .. ==> 0XF800010C[2:2] = 0x00000001U
8812     // .. .. ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
8813     // .. .. ..
8814     EMIT_MASKPOLL(0XF800010C, 0x00000004U),
8815     // .. .. .. FINISH: CHECK PLL STATUS
8816     // .. .. .. START: REMOVE PLL BY PASS
8817     // .. .. .. PLL_BYPASS_FORCE = 0
8818     // .. .. .. ==> 0XF8000108[4:4] = 0x00000000U
8819     // .. .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
8820     // .. .. ..
8821     EMIT_MASKWRITE(0XF8000108, 0x00000010U ,0x00000000U),
8822     // .. .. .. FINISH: REMOVE PLL BY PASS
8823     // .. .. FINISH: IO PLL INIT
8824     // .. FINISH: PLL SLCR REGISTERS
8825     // .. START: LOCK IT BACK
8826     // .. LOCK_KEY = 0X767B
8827     // .. ==> 0XF8000004[15:0] = 0x0000767BU
8828     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000767BU
8829     // ..
8830     EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
8831     // .. FINISH: LOCK IT BACK
8832     // FINISH: top
8833     //
8834     EMIT_EXIT(),
8835 
8836     //
8837 };
8838 
8839 unsigned long ps7_clock_init_data_1_0[] = {
8840     // START: top
8841     // .. START: SLCR SETTINGS
8842     // .. UNLOCK_KEY = 0XDF0D
8843     // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
8844     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000DF0DU
8845     // ..
8846     EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
8847     // .. FINISH: SLCR SETTINGS
8848     // .. START: CLOCK CONTROL SLCR REGISTERS
8849     // .. CLKACT = 0x1
8850     // .. ==> 0XF8000128[0:0] = 0x00000001U
8851     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
8852     // .. DIVISOR0 = 0x23
8853     // .. ==> 0XF8000128[13:8] = 0x00000023U
8854     // ..     ==> MASK : 0x00003F00U    VAL : 0x00002300U
8855     // .. DIVISOR1 = 0x3
8856     // .. ==> 0XF8000128[25:20] = 0x00000003U
8857     // ..     ==> MASK : 0x03F00000U    VAL : 0x00300000U
8858     // ..
8859     EMIT_MASKWRITE(0XF8000128, 0x03F03F01U ,0x00302301U),
8860     // .. CLKACT = 0x1
8861     // .. ==> 0XF8000138[0:0] = 0x00000001U
8862     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
8863     // .. SRCSEL = 0x0
8864     // .. ==> 0XF8000138[4:4] = 0x00000000U
8865     // ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
8866     // ..
8867     EMIT_MASKWRITE(0XF8000138, 0x00000011U ,0x00000001U),
8868     // .. CLKACT = 0x1
8869     // .. ==> 0XF8000140[0:0] = 0x00000001U
8870     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
8871     // .. SRCSEL = 0x0
8872     // .. ==> 0XF8000140[6:4] = 0x00000000U
8873     // ..     ==> MASK : 0x00000070U    VAL : 0x00000000U
8874     // .. DIVISOR = 0x8
8875     // .. ==> 0XF8000140[13:8] = 0x00000008U
8876     // ..     ==> MASK : 0x00003F00U    VAL : 0x00000800U
8877     // .. DIVISOR1 = 0x5
8878     // .. ==> 0XF8000140[25:20] = 0x00000005U
8879     // ..     ==> MASK : 0x03F00000U    VAL : 0x00500000U
8880     // ..
8881     EMIT_MASKWRITE(0XF8000140, 0x03F03F71U ,0x00500801U),
8882     // .. CLKACT = 0x1
8883     // .. ==> 0XF800014C[0:0] = 0x00000001U
8884     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
8885     // .. SRCSEL = 0x0
8886     // .. ==> 0XF800014C[5:4] = 0x00000000U
8887     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
8888     // .. DIVISOR = 0x5
8889     // .. ==> 0XF800014C[13:8] = 0x00000005U
8890     // ..     ==> MASK : 0x00003F00U    VAL : 0x00000500U
8891     // ..
8892     EMIT_MASKWRITE(0XF800014C, 0x00003F31U ,0x00000501U),
8893     // .. CLKACT0 = 0x1
8894     // .. ==> 0XF8000150[0:0] = 0x00000001U
8895     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
8896     // .. CLKACT1 = 0x0
8897     // .. ==> 0XF8000150[1:1] = 0x00000000U
8898     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
8899     // .. SRCSEL = 0x0
8900     // .. ==> 0XF8000150[5:4] = 0x00000000U
8901     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
8902     // .. DIVISOR = 0x14
8903     // .. ==> 0XF8000150[13:8] = 0x00000014U
8904     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
8905     // ..
8906     EMIT_MASKWRITE(0XF8000150, 0x00003F33U ,0x00001401U),
8907     // .. CLKACT0 = 0x0
8908     // .. ==> 0XF8000154[0:0] = 0x00000000U
8909     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
8910     // .. CLKACT1 = 0x1
8911     // .. ==> 0XF8000154[1:1] = 0x00000001U
8912     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
8913     // .. SRCSEL = 0x0
8914     // .. ==> 0XF8000154[5:4] = 0x00000000U
8915     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
8916     // .. DIVISOR = 0x14
8917     // .. ==> 0XF8000154[13:8] = 0x00000014U
8918     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
8919     // ..
8920     EMIT_MASKWRITE(0XF8000154, 0x00003F33U ,0x00001402U),
8921     // .. CLKACT0 = 0x1
8922     // .. ==> 0XF800015C[0:0] = 0x00000001U
8923     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
8924     // .. CLKACT1 = 0x0
8925     // .. ==> 0XF800015C[1:1] = 0x00000000U
8926     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
8927     // .. SRCSEL = 0x0
8928     // .. ==> 0XF800015C[5:4] = 0x00000000U
8929     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
8930     // .. DIVISOR0 = 0xe
8931     // .. ==> 0XF800015C[13:8] = 0x0000000EU
8932     // ..     ==> MASK : 0x00003F00U    VAL : 0x00000E00U
8933     // .. DIVISOR1 = 0x3
8934     // .. ==> 0XF800015C[25:20] = 0x00000003U
8935     // ..     ==> MASK : 0x03F00000U    VAL : 0x00300000U
8936     // ..
8937     EMIT_MASKWRITE(0XF800015C, 0x03F03F33U ,0x00300E01U),
8938     // .. CAN0_MUX = 0x0
8939     // .. ==> 0XF8000160[5:0] = 0x00000000U
8940     // ..     ==> MASK : 0x0000003FU    VAL : 0x00000000U
8941     // .. CAN0_REF_SEL = 0x0
8942     // .. ==> 0XF8000160[6:6] = 0x00000000U
8943     // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
8944     // .. CAN1_MUX = 0x0
8945     // .. ==> 0XF8000160[21:16] = 0x00000000U
8946     // ..     ==> MASK : 0x003F0000U    VAL : 0x00000000U
8947     // .. CAN1_REF_SEL = 0x0
8948     // .. ==> 0XF8000160[22:22] = 0x00000000U
8949     // ..     ==> MASK : 0x00400000U    VAL : 0x00000000U
8950     // ..
8951     EMIT_MASKWRITE(0XF8000160, 0x007F007FU ,0x00000000U),
8952     // .. CLKACT = 0x1
8953     // .. ==> 0XF8000168[0:0] = 0x00000001U
8954     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
8955     // .. SRCSEL = 0x0
8956     // .. ==> 0XF8000168[5:4] = 0x00000000U
8957     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
8958     // .. DIVISOR = 0x5
8959     // .. ==> 0XF8000168[13:8] = 0x00000005U
8960     // ..     ==> MASK : 0x00003F00U    VAL : 0x00000500U
8961     // ..
8962     EMIT_MASKWRITE(0XF8000168, 0x00003F31U ,0x00000501U),
8963     // .. SRCSEL = 0x0
8964     // .. ==> 0XF8000170[5:4] = 0x00000000U
8965     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
8966     // .. DIVISOR0 = 0x14
8967     // .. ==> 0XF8000170[13:8] = 0x00000014U
8968     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
8969     // .. DIVISOR1 = 0x1
8970     // .. ==> 0XF8000170[25:20] = 0x00000001U
8971     // ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U
8972     // ..
8973     EMIT_MASKWRITE(0XF8000170, 0x03F03F30U ,0x00101400U),
8974     // .. SRCSEL = 0x0
8975     // .. ==> 0XF8000180[5:4] = 0x00000000U
8976     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
8977     // .. DIVISOR0 = 0x14
8978     // .. ==> 0XF8000180[13:8] = 0x00000014U
8979     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
8980     // .. DIVISOR1 = 0x1
8981     // .. ==> 0XF8000180[25:20] = 0x00000001U
8982     // ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U
8983     // ..
8984     EMIT_MASKWRITE(0XF8000180, 0x03F03F30U ,0x00101400U),
8985     // .. SRCSEL = 0x0
8986     // .. ==> 0XF8000190[5:4] = 0x00000000U
8987     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
8988     // .. DIVISOR0 = 0x14
8989     // .. ==> 0XF8000190[13:8] = 0x00000014U
8990     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
8991     // .. DIVISOR1 = 0x1
8992     // .. ==> 0XF8000190[25:20] = 0x00000001U
8993     // ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U
8994     // ..
8995     EMIT_MASKWRITE(0XF8000190, 0x03F03F30U ,0x00101400U),
8996     // .. SRCSEL = 0x0
8997     // .. ==> 0XF80001A0[5:4] = 0x00000000U
8998     // ..     ==> MASK : 0x00000030U    VAL : 0x00000000U
8999     // .. DIVISOR0 = 0x14
9000     // .. ==> 0XF80001A0[13:8] = 0x00000014U
9001     // ..     ==> MASK : 0x00003F00U    VAL : 0x00001400U
9002     // .. DIVISOR1 = 0x1
9003     // .. ==> 0XF80001A0[25:20] = 0x00000001U
9004     // ..     ==> MASK : 0x03F00000U    VAL : 0x00100000U
9005     // ..
9006     EMIT_MASKWRITE(0XF80001A0, 0x03F03F30U ,0x00101400U),
9007     // .. CLK_621_TRUE = 0x1
9008     // .. ==> 0XF80001C4[0:0] = 0x00000001U
9009     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
9010     // ..
9011     EMIT_MASKWRITE(0XF80001C4, 0x00000001U ,0x00000001U),
9012     // .. DMA_CPU_2XCLKACT = 0x1
9013     // .. ==> 0XF800012C[0:0] = 0x00000001U
9014     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
9015     // .. USB0_CPU_1XCLKACT = 0x1
9016     // .. ==> 0XF800012C[2:2] = 0x00000001U
9017     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
9018     // .. USB1_CPU_1XCLKACT = 0x1
9019     // .. ==> 0XF800012C[3:3] = 0x00000001U
9020     // ..     ==> MASK : 0x00000008U    VAL : 0x00000008U
9021     // .. GEM0_CPU_1XCLKACT = 0x1
9022     // .. ==> 0XF800012C[6:6] = 0x00000001U
9023     // ..     ==> MASK : 0x00000040U    VAL : 0x00000040U
9024     // .. GEM1_CPU_1XCLKACT = 0x0
9025     // .. ==> 0XF800012C[7:7] = 0x00000000U
9026     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
9027     // .. SDI0_CPU_1XCLKACT = 0x1
9028     // .. ==> 0XF800012C[10:10] = 0x00000001U
9029     // ..     ==> MASK : 0x00000400U    VAL : 0x00000400U
9030     // .. SDI1_CPU_1XCLKACT = 0x0
9031     // .. ==> 0XF800012C[11:11] = 0x00000000U
9032     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
9033     // .. SPI0_CPU_1XCLKACT = 0x0
9034     // .. ==> 0XF800012C[14:14] = 0x00000000U
9035     // ..     ==> MASK : 0x00004000U    VAL : 0x00000000U
9036     // .. SPI1_CPU_1XCLKACT = 0x0
9037     // .. ==> 0XF800012C[15:15] = 0x00000000U
9038     // ..     ==> MASK : 0x00008000U    VAL : 0x00000000U
9039     // .. CAN0_CPU_1XCLKACT = 0x1
9040     // .. ==> 0XF800012C[16:16] = 0x00000001U
9041     // ..     ==> MASK : 0x00010000U    VAL : 0x00010000U
9042     // .. CAN1_CPU_1XCLKACT = 0x0
9043     // .. ==> 0XF800012C[17:17] = 0x00000000U
9044     // ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
9045     // .. I2C0_CPU_1XCLKACT = 0x1
9046     // .. ==> 0XF800012C[18:18] = 0x00000001U
9047     // ..     ==> MASK : 0x00040000U    VAL : 0x00040000U
9048     // .. I2C1_CPU_1XCLKACT = 0x1
9049     // .. ==> 0XF800012C[19:19] = 0x00000001U
9050     // ..     ==> MASK : 0x00080000U    VAL : 0x00080000U
9051     // .. UART0_CPU_1XCLKACT = 0x0
9052     // .. ==> 0XF800012C[20:20] = 0x00000000U
9053     // ..     ==> MASK : 0x00100000U    VAL : 0x00000000U
9054     // .. UART1_CPU_1XCLKACT = 0x1
9055     // .. ==> 0XF800012C[21:21] = 0x00000001U
9056     // ..     ==> MASK : 0x00200000U    VAL : 0x00200000U
9057     // .. GPIO_CPU_1XCLKACT = 0x1
9058     // .. ==> 0XF800012C[22:22] = 0x00000001U
9059     // ..     ==> MASK : 0x00400000U    VAL : 0x00400000U
9060     // .. LQSPI_CPU_1XCLKACT = 0x1
9061     // .. ==> 0XF800012C[23:23] = 0x00000001U
9062     // ..     ==> MASK : 0x00800000U    VAL : 0x00800000U
9063     // .. SMC_CPU_1XCLKACT = 0x1
9064     // .. ==> 0XF800012C[24:24] = 0x00000001U
9065     // ..     ==> MASK : 0x01000000U    VAL : 0x01000000U
9066     // ..
9067     EMIT_MASKWRITE(0XF800012C, 0x01FFCCCDU ,0x01ED044DU),
9068     // .. FINISH: CLOCK CONTROL SLCR REGISTERS
9069     // .. START: THIS SHOULD BE BLANK
9070     // .. FINISH: THIS SHOULD BE BLANK
9071     // .. START: LOCK IT BACK
9072     // .. LOCK_KEY = 0X767B
9073     // .. ==> 0XF8000004[15:0] = 0x0000767BU
9074     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000767BU
9075     // ..
9076     EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
9077     // .. FINISH: LOCK IT BACK
9078     // FINISH: top
9079     //
9080     EMIT_EXIT(),
9081 
9082     //
9083 };
9084 
9085 unsigned long ps7_ddr_init_data_1_0[] = {
9086     // START: top
9087     // .. START: DDR INITIALIZATION
9088     // .. .. START: LOCK DDR
9089     // .. .. reg_ddrc_soft_rstb = 0
9090     // .. .. ==> 0XF8006000[0:0] = 0x00000000U
9091     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
9092     // .. .. reg_ddrc_powerdown_en = 0x0
9093     // .. .. ==> 0XF8006000[1:1] = 0x00000000U
9094     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
9095     // .. .. reg_ddrc_data_bus_width = 0x0
9096     // .. .. ==> 0XF8006000[3:2] = 0x00000000U
9097     // .. ..     ==> MASK : 0x0000000CU    VAL : 0x00000000U
9098     // .. .. reg_ddrc_burst8_refresh = 0x0
9099     // .. .. ==> 0XF8006000[6:4] = 0x00000000U
9100     // .. ..     ==> MASK : 0x00000070U    VAL : 0x00000000U
9101     // .. .. reg_ddrc_rdwr_idle_gap = 0x1
9102     // .. .. ==> 0XF8006000[13:7] = 0x00000001U
9103     // .. ..     ==> MASK : 0x00003F80U    VAL : 0x00000080U
9104     // .. .. reg_ddrc_dis_rd_bypass = 0x0
9105     // .. .. ==> 0XF8006000[14:14] = 0x00000000U
9106     // .. ..     ==> MASK : 0x00004000U    VAL : 0x00000000U
9107     // .. .. reg_ddrc_dis_act_bypass = 0x0
9108     // .. .. ==> 0XF8006000[15:15] = 0x00000000U
9109     // .. ..     ==> MASK : 0x00008000U    VAL : 0x00000000U
9110     // .. .. reg_ddrc_dis_auto_refresh = 0x0
9111     // .. .. ==> 0XF8006000[16:16] = 0x00000000U
9112     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
9113     // .. ..
9114     EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000080U),
9115     // .. .. FINISH: LOCK DDR
9116     // .. .. reg_ddrc_t_rfc_nom_x32 = 0x81
9117     // .. .. ==> 0XF8006004[11:0] = 0x00000081U
9118     // .. ..     ==> MASK : 0x00000FFFU    VAL : 0x00000081U
9119     // .. .. reg_ddrc_active_ranks = 0x1
9120     // .. .. ==> 0XF8006004[13:12] = 0x00000001U
9121     // .. ..     ==> MASK : 0x00003000U    VAL : 0x00001000U
9122     // .. .. reg_ddrc_addrmap_cs_bit0 = 0x0
9123     // .. .. ==> 0XF8006004[18:14] = 0x00000000U
9124     // .. ..     ==> MASK : 0x0007C000U    VAL : 0x00000000U
9125     // .. .. reg_ddrc_wr_odt_block = 0x1
9126     // .. .. ==> 0XF8006004[20:19] = 0x00000001U
9127     // .. ..     ==> MASK : 0x00180000U    VAL : 0x00080000U
9128     // .. .. reg_ddrc_diff_rank_rd_2cycle_gap = 0x0
9129     // .. .. ==> 0XF8006004[21:21] = 0x00000000U
9130     // .. ..     ==> MASK : 0x00200000U    VAL : 0x00000000U
9131     // .. .. reg_ddrc_addrmap_cs_bit1 = 0x0
9132     // .. .. ==> 0XF8006004[26:22] = 0x00000000U
9133     // .. ..     ==> MASK : 0x07C00000U    VAL : 0x00000000U
9134     // .. .. reg_ddrc_addrmap_open_bank = 0x0
9135     // .. .. ==> 0XF8006004[27:27] = 0x00000000U
9136     // .. ..     ==> MASK : 0x08000000U    VAL : 0x00000000U
9137     // .. .. reg_ddrc_addrmap_4bank_ram = 0x0
9138     // .. .. ==> 0XF8006004[28:28] = 0x00000000U
9139     // .. ..     ==> MASK : 0x10000000U    VAL : 0x00000000U
9140     // .. ..
9141     EMIT_MASKWRITE(0XF8006004, 0x1FFFFFFFU ,0x00081081U),
9142     // .. .. reg_ddrc_hpr_min_non_critical_x32 = 0xf
9143     // .. .. ==> 0XF8006008[10:0] = 0x0000000FU
9144     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x0000000FU
9145     // .. .. reg_ddrc_hpr_max_starve_x32 = 0xf
9146     // .. .. ==> 0XF8006008[21:11] = 0x0000000FU
9147     // .. ..     ==> MASK : 0x003FF800U    VAL : 0x00007800U
9148     // .. .. reg_ddrc_hpr_xact_run_length = 0xf
9149     // .. .. ==> 0XF8006008[25:22] = 0x0000000FU
9150     // .. ..     ==> MASK : 0x03C00000U    VAL : 0x03C00000U
9151     // .. ..
9152     EMIT_MASKWRITE(0XF8006008, 0x03FFFFFFU ,0x03C0780FU),
9153     // .. .. reg_ddrc_lpr_min_non_critical_x32 = 0x1
9154     // .. .. ==> 0XF800600C[10:0] = 0x00000001U
9155     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x00000001U
9156     // .. .. reg_ddrc_lpr_max_starve_x32 = 0x2
9157     // .. .. ==> 0XF800600C[21:11] = 0x00000002U
9158     // .. ..     ==> MASK : 0x003FF800U    VAL : 0x00001000U
9159     // .. .. reg_ddrc_lpr_xact_run_length = 0x8
9160     // .. .. ==> 0XF800600C[25:22] = 0x00000008U
9161     // .. ..     ==> MASK : 0x03C00000U    VAL : 0x02000000U
9162     // .. ..
9163     EMIT_MASKWRITE(0XF800600C, 0x03FFFFFFU ,0x02001001U),
9164     // .. .. reg_ddrc_w_min_non_critical_x32 = 0x1
9165     // .. .. ==> 0XF8006010[10:0] = 0x00000001U
9166     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x00000001U
9167     // .. .. reg_ddrc_w_xact_run_length = 0x8
9168     // .. .. ==> 0XF8006010[14:11] = 0x00000008U
9169     // .. ..     ==> MASK : 0x00007800U    VAL : 0x00004000U
9170     // .. .. reg_ddrc_w_max_starve_x32 = 0x2
9171     // .. .. ==> 0XF8006010[25:15] = 0x00000002U
9172     // .. ..     ==> MASK : 0x03FF8000U    VAL : 0x00010000U
9173     // .. ..
9174     EMIT_MASKWRITE(0XF8006010, 0x03FFFFFFU ,0x00014001U),
9175     // .. .. reg_ddrc_t_rc = 0x1b
9176     // .. .. ==> 0XF8006014[5:0] = 0x0000001BU
9177     // .. ..     ==> MASK : 0x0000003FU    VAL : 0x0000001BU
9178     // .. .. reg_ddrc_t_rfc_min = 0x56
9179     // .. .. ==> 0XF8006014[13:6] = 0x00000056U
9180     // .. ..     ==> MASK : 0x00003FC0U    VAL : 0x00001580U
9181     // .. .. reg_ddrc_post_selfref_gap_x32 = 0x10
9182     // .. .. ==> 0XF8006014[20:14] = 0x00000010U
9183     // .. ..     ==> MASK : 0x001FC000U    VAL : 0x00040000U
9184     // .. ..
9185     EMIT_MASKWRITE(0XF8006014, 0x001FFFFFU ,0x0004159BU),
9186     // .. .. reg_ddrc_wr2pre = 0x12
9187     // .. .. ==> 0XF8006018[4:0] = 0x00000012U
9188     // .. ..     ==> MASK : 0x0000001FU    VAL : 0x00000012U
9189     // .. .. reg_ddrc_powerdown_to_x32 = 0x6
9190     // .. .. ==> 0XF8006018[9:5] = 0x00000006U
9191     // .. ..     ==> MASK : 0x000003E0U    VAL : 0x000000C0U
9192     // .. .. reg_ddrc_t_faw = 0x10
9193     // .. .. ==> 0XF8006018[15:10] = 0x00000010U
9194     // .. ..     ==> MASK : 0x0000FC00U    VAL : 0x00004000U
9195     // .. .. reg_ddrc_t_ras_max = 0x24
9196     // .. .. ==> 0XF8006018[21:16] = 0x00000024U
9197     // .. ..     ==> MASK : 0x003F0000U    VAL : 0x00240000U
9198     // .. .. reg_ddrc_t_ras_min = 0x14
9199     // .. .. ==> 0XF8006018[26:22] = 0x00000014U
9200     // .. ..     ==> MASK : 0x07C00000U    VAL : 0x05000000U
9201     // .. .. reg_ddrc_t_cke = 0x4
9202     // .. .. ==> 0XF8006018[31:28] = 0x00000004U
9203     // .. ..     ==> MASK : 0xF0000000U    VAL : 0x40000000U
9204     // .. ..
9205     EMIT_MASKWRITE(0XF8006018, 0xF7FFFFFFU ,0x452440D2U),
9206     // .. .. reg_ddrc_write_latency = 0x5
9207     // .. .. ==> 0XF800601C[4:0] = 0x00000005U
9208     // .. ..     ==> MASK : 0x0000001FU    VAL : 0x00000005U
9209     // .. .. reg_ddrc_rd2wr = 0x7
9210     // .. .. ==> 0XF800601C[9:5] = 0x00000007U
9211     // .. ..     ==> MASK : 0x000003E0U    VAL : 0x000000E0U
9212     // .. .. reg_ddrc_wr2rd = 0xe
9213     // .. .. ==> 0XF800601C[14:10] = 0x0000000EU
9214     // .. ..     ==> MASK : 0x00007C00U    VAL : 0x00003800U
9215     // .. .. reg_ddrc_t_xp = 0x4
9216     // .. .. ==> 0XF800601C[19:15] = 0x00000004U
9217     // .. ..     ==> MASK : 0x000F8000U    VAL : 0x00020000U
9218     // .. .. reg_ddrc_pad_pd = 0x0
9219     // .. .. ==> 0XF800601C[22:20] = 0x00000000U
9220     // .. ..     ==> MASK : 0x00700000U    VAL : 0x00000000U
9221     // .. .. reg_ddrc_rd2pre = 0x4
9222     // .. .. ==> 0XF800601C[27:23] = 0x00000004U
9223     // .. ..     ==> MASK : 0x0F800000U    VAL : 0x02000000U
9224     // .. .. reg_ddrc_t_rcd = 0x7
9225     // .. .. ==> 0XF800601C[31:28] = 0x00000007U
9226     // .. ..     ==> MASK : 0xF0000000U    VAL : 0x70000000U
9227     // .. ..
9228     EMIT_MASKWRITE(0XF800601C, 0xFFFFFFFFU ,0x720238E5U),
9229     // .. .. reg_ddrc_t_ccd = 0x4
9230     // .. .. ==> 0XF8006020[4:2] = 0x00000004U
9231     // .. ..     ==> MASK : 0x0000001CU    VAL : 0x00000010U
9232     // .. .. reg_ddrc_t_rrd = 0x4
9233     // .. .. ==> 0XF8006020[7:5] = 0x00000004U
9234     // .. ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
9235     // .. .. reg_ddrc_refresh_margin = 0x2
9236     // .. .. ==> 0XF8006020[11:8] = 0x00000002U
9237     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000200U
9238     // .. .. reg_ddrc_t_rp = 0x7
9239     // .. .. ==> 0XF8006020[15:12] = 0x00000007U
9240     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00007000U
9241     // .. .. reg_ddrc_refresh_to_x32 = 0x8
9242     // .. .. ==> 0XF8006020[20:16] = 0x00000008U
9243     // .. ..     ==> MASK : 0x001F0000U    VAL : 0x00080000U
9244     // .. .. reg_ddrc_sdram = 0x1
9245     // .. .. ==> 0XF8006020[21:21] = 0x00000001U
9246     // .. ..     ==> MASK : 0x00200000U    VAL : 0x00200000U
9247     // .. .. reg_ddrc_mobile = 0x0
9248     // .. .. ==> 0XF8006020[22:22] = 0x00000000U
9249     // .. ..     ==> MASK : 0x00400000U    VAL : 0x00000000U
9250     // .. .. reg_ddrc_clock_stop_en = 0x0
9251     // .. .. ==> 0XF8006020[23:23] = 0x00000000U
9252     // .. ..     ==> MASK : 0x00800000U    VAL : 0x00000000U
9253     // .. .. reg_ddrc_read_latency = 0x7
9254     // .. .. ==> 0XF8006020[28:24] = 0x00000007U
9255     // .. ..     ==> MASK : 0x1F000000U    VAL : 0x07000000U
9256     // .. .. reg_phy_mode_ddr1_ddr2 = 0x1
9257     // .. .. ==> 0XF8006020[29:29] = 0x00000001U
9258     // .. ..     ==> MASK : 0x20000000U    VAL : 0x20000000U
9259     // .. .. reg_ddrc_dis_pad_pd = 0x0
9260     // .. .. ==> 0XF8006020[30:30] = 0x00000000U
9261     // .. ..     ==> MASK : 0x40000000U    VAL : 0x00000000U
9262     // .. .. reg_ddrc_loopback = 0x0
9263     // .. .. ==> 0XF8006020[31:31] = 0x00000000U
9264     // .. ..     ==> MASK : 0x80000000U    VAL : 0x00000000U
9265     // .. ..
9266     EMIT_MASKWRITE(0XF8006020, 0xFFFFFFFCU ,0x27287290U),
9267     // .. .. reg_ddrc_en_2t_timing_mode = 0x0
9268     // .. .. ==> 0XF8006024[0:0] = 0x00000000U
9269     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
9270     // .. .. reg_ddrc_prefer_write = 0x0
9271     // .. .. ==> 0XF8006024[1:1] = 0x00000000U
9272     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
9273     // .. .. reg_ddrc_max_rank_rd = 0xf
9274     // .. .. ==> 0XF8006024[5:2] = 0x0000000FU
9275     // .. ..     ==> MASK : 0x0000003CU    VAL : 0x0000003CU
9276     // .. .. reg_ddrc_mr_wr = 0x0
9277     // .. .. ==> 0XF8006024[6:6] = 0x00000000U
9278     // .. ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
9279     // .. .. reg_ddrc_mr_addr = 0x0
9280     // .. .. ==> 0XF8006024[8:7] = 0x00000000U
9281     // .. ..     ==> MASK : 0x00000180U    VAL : 0x00000000U
9282     // .. .. reg_ddrc_mr_data = 0x0
9283     // .. .. ==> 0XF8006024[24:9] = 0x00000000U
9284     // .. ..     ==> MASK : 0x01FFFE00U    VAL : 0x00000000U
9285     // .. .. ddrc_reg_mr_wr_busy = 0x0
9286     // .. .. ==> 0XF8006024[25:25] = 0x00000000U
9287     // .. ..     ==> MASK : 0x02000000U    VAL : 0x00000000U
9288     // .. .. reg_ddrc_mr_type = 0x0
9289     // .. .. ==> 0XF8006024[26:26] = 0x00000000U
9290     // .. ..     ==> MASK : 0x04000000U    VAL : 0x00000000U
9291     // .. .. reg_ddrc_mr_rdata_valid = 0x0
9292     // .. .. ==> 0XF8006024[27:27] = 0x00000000U
9293     // .. ..     ==> MASK : 0x08000000U    VAL : 0x00000000U
9294     // .. ..
9295     EMIT_MASKWRITE(0XF8006024, 0x0FFFFFFFU ,0x0000003CU),
9296     // .. .. reg_ddrc_final_wait_x32 = 0x7
9297     // .. .. ==> 0XF8006028[6:0] = 0x00000007U
9298     // .. ..     ==> MASK : 0x0000007FU    VAL : 0x00000007U
9299     // .. .. reg_ddrc_pre_ocd_x32 = 0x0
9300     // .. .. ==> 0XF8006028[10:7] = 0x00000000U
9301     // .. ..     ==> MASK : 0x00000780U    VAL : 0x00000000U
9302     // .. .. reg_ddrc_t_mrd = 0x4
9303     // .. .. ==> 0XF8006028[13:11] = 0x00000004U
9304     // .. ..     ==> MASK : 0x00003800U    VAL : 0x00002000U
9305     // .. ..
9306     EMIT_MASKWRITE(0XF8006028, 0x00003FFFU ,0x00002007U),
9307     // .. .. reg_ddrc_emr2 = 0x8
9308     // .. .. ==> 0XF800602C[15:0] = 0x00000008U
9309     // .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000008U
9310     // .. .. reg_ddrc_emr3 = 0x0
9311     // .. .. ==> 0XF800602C[31:16] = 0x00000000U
9312     // .. ..     ==> MASK : 0xFFFF0000U    VAL : 0x00000000U
9313     // .. ..
9314     EMIT_MASKWRITE(0XF800602C, 0xFFFFFFFFU ,0x00000008U),
9315     // .. .. reg_ddrc_mr = 0x930
9316     // .. .. ==> 0XF8006030[15:0] = 0x00000930U
9317     // .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000930U
9318     // .. .. reg_ddrc_emr = 0x4
9319     // .. .. ==> 0XF8006030[31:16] = 0x00000004U
9320     // .. ..     ==> MASK : 0xFFFF0000U    VAL : 0x00040000U
9321     // .. ..
9322     EMIT_MASKWRITE(0XF8006030, 0xFFFFFFFFU ,0x00040930U),
9323     // .. .. reg_ddrc_burst_rdwr = 0x4
9324     // .. .. ==> 0XF8006034[3:0] = 0x00000004U
9325     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000004U
9326     // .. .. reg_ddrc_pre_cke_x1024 = 0x105
9327     // .. .. ==> 0XF8006034[13:4] = 0x00000105U
9328     // .. ..     ==> MASK : 0x00003FF0U    VAL : 0x00001050U
9329     // .. .. reg_ddrc_post_cke_x1024 = 0x1
9330     // .. .. ==> 0XF8006034[25:16] = 0x00000001U
9331     // .. ..     ==> MASK : 0x03FF0000U    VAL : 0x00010000U
9332     // .. .. reg_ddrc_burstchop = 0x0
9333     // .. .. ==> 0XF8006034[28:28] = 0x00000000U
9334     // .. ..     ==> MASK : 0x10000000U    VAL : 0x00000000U
9335     // .. ..
9336     EMIT_MASKWRITE(0XF8006034, 0x13FF3FFFU ,0x00011054U),
9337     // .. .. reg_ddrc_force_low_pri_n = 0x0
9338     // .. .. ==> 0XF8006038[0:0] = 0x00000000U
9339     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
9340     // .. .. reg_ddrc_dis_dq = 0x0
9341     // .. .. ==> 0XF8006038[1:1] = 0x00000000U
9342     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
9343     // .. .. reg_phy_debug_mode = 0x0
9344     // .. .. ==> 0XF8006038[6:6] = 0x00000000U
9345     // .. ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
9346     // .. .. reg_phy_wr_level_start = 0x0
9347     // .. .. ==> 0XF8006038[7:7] = 0x00000000U
9348     // .. ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
9349     // .. .. reg_phy_rd_level_start = 0x0
9350     // .. .. ==> 0XF8006038[8:8] = 0x00000000U
9351     // .. ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
9352     // .. .. reg_phy_dq0_wait_t = 0x0
9353     // .. .. ==> 0XF8006038[12:9] = 0x00000000U
9354     // .. ..     ==> MASK : 0x00001E00U    VAL : 0x00000000U
9355     // .. ..
9356     EMIT_MASKWRITE(0XF8006038, 0x00001FC3U ,0x00000000U),
9357     // .. .. reg_ddrc_addrmap_bank_b0 = 0x7
9358     // .. .. ==> 0XF800603C[3:0] = 0x00000007U
9359     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000007U
9360     // .. .. reg_ddrc_addrmap_bank_b1 = 0x7
9361     // .. .. ==> 0XF800603C[7:4] = 0x00000007U
9362     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000070U
9363     // .. .. reg_ddrc_addrmap_bank_b2 = 0x7
9364     // .. .. ==> 0XF800603C[11:8] = 0x00000007U
9365     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000700U
9366     // .. .. reg_ddrc_addrmap_col_b5 = 0x0
9367     // .. .. ==> 0XF800603C[15:12] = 0x00000000U
9368     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00000000U
9369     // .. .. reg_ddrc_addrmap_col_b6 = 0x0
9370     // .. .. ==> 0XF800603C[19:16] = 0x00000000U
9371     // .. ..     ==> MASK : 0x000F0000U    VAL : 0x00000000U
9372     // .. ..
9373     EMIT_MASKWRITE(0XF800603C, 0x000FFFFFU ,0x00000777U),
9374     // .. .. reg_ddrc_addrmap_col_b2 = 0x0
9375     // .. .. ==> 0XF8006040[3:0] = 0x00000000U
9376     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000000U
9377     // .. .. reg_ddrc_addrmap_col_b3 = 0x0
9378     // .. .. ==> 0XF8006040[7:4] = 0x00000000U
9379     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000000U
9380     // .. .. reg_ddrc_addrmap_col_b4 = 0x0
9381     // .. .. ==> 0XF8006040[11:8] = 0x00000000U
9382     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000000U
9383     // .. .. reg_ddrc_addrmap_col_b7 = 0x0
9384     // .. .. ==> 0XF8006040[15:12] = 0x00000000U
9385     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00000000U
9386     // .. .. reg_ddrc_addrmap_col_b8 = 0x0
9387     // .. .. ==> 0XF8006040[19:16] = 0x00000000U
9388     // .. ..     ==> MASK : 0x000F0000U    VAL : 0x00000000U
9389     // .. .. reg_ddrc_addrmap_col_b9 = 0xf
9390     // .. .. ==> 0XF8006040[23:20] = 0x0000000FU
9391     // .. ..     ==> MASK : 0x00F00000U    VAL : 0x00F00000U
9392     // .. .. reg_ddrc_addrmap_col_b10 = 0xf
9393     // .. .. ==> 0XF8006040[27:24] = 0x0000000FU
9394     // .. ..     ==> MASK : 0x0F000000U    VAL : 0x0F000000U
9395     // .. .. reg_ddrc_addrmap_col_b11 = 0xf
9396     // .. .. ==> 0XF8006040[31:28] = 0x0000000FU
9397     // .. ..     ==> MASK : 0xF0000000U    VAL : 0xF0000000U
9398     // .. ..
9399     EMIT_MASKWRITE(0XF8006040, 0xFFFFFFFFU ,0xFFF00000U),
9400     // .. .. reg_ddrc_addrmap_row_b0 = 0x6
9401     // .. .. ==> 0XF8006044[3:0] = 0x00000006U
9402     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000006U
9403     // .. .. reg_ddrc_addrmap_row_b1 = 0x6
9404     // .. .. ==> 0XF8006044[7:4] = 0x00000006U
9405     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000060U
9406     // .. .. reg_ddrc_addrmap_row_b2_11 = 0x6
9407     // .. .. ==> 0XF8006044[11:8] = 0x00000006U
9408     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000600U
9409     // .. .. reg_ddrc_addrmap_row_b12 = 0x6
9410     // .. .. ==> 0XF8006044[15:12] = 0x00000006U
9411     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00006000U
9412     // .. .. reg_ddrc_addrmap_row_b13 = 0x6
9413     // .. .. ==> 0XF8006044[19:16] = 0x00000006U
9414     // .. ..     ==> MASK : 0x000F0000U    VAL : 0x00060000U
9415     // .. .. reg_ddrc_addrmap_row_b14 = 0x6
9416     // .. .. ==> 0XF8006044[23:20] = 0x00000006U
9417     // .. ..     ==> MASK : 0x00F00000U    VAL : 0x00600000U
9418     // .. .. reg_ddrc_addrmap_row_b15 = 0xf
9419     // .. .. ==> 0XF8006044[27:24] = 0x0000000FU
9420     // .. ..     ==> MASK : 0x0F000000U    VAL : 0x0F000000U
9421     // .. ..
9422     EMIT_MASKWRITE(0XF8006044, 0x0FFFFFFFU ,0x0F666666U),
9423     // .. .. reg_ddrc_rank0_rd_odt = 0x0
9424     // .. .. ==> 0XF8006048[2:0] = 0x00000000U
9425     // .. ..     ==> MASK : 0x00000007U    VAL : 0x00000000U
9426     // .. .. reg_ddrc_rank0_wr_odt = 0x1
9427     // .. .. ==> 0XF8006048[5:3] = 0x00000001U
9428     // .. ..     ==> MASK : 0x00000038U    VAL : 0x00000008U
9429     // .. .. reg_ddrc_rank1_rd_odt = 0x1
9430     // .. .. ==> 0XF8006048[8:6] = 0x00000001U
9431     // .. ..     ==> MASK : 0x000001C0U    VAL : 0x00000040U
9432     // .. .. reg_ddrc_rank1_wr_odt = 0x1
9433     // .. .. ==> 0XF8006048[11:9] = 0x00000001U
9434     // .. ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
9435     // .. .. reg_phy_rd_local_odt = 0x0
9436     // .. .. ==> 0XF8006048[13:12] = 0x00000000U
9437     // .. ..     ==> MASK : 0x00003000U    VAL : 0x00000000U
9438     // .. .. reg_phy_wr_local_odt = 0x3
9439     // .. .. ==> 0XF8006048[15:14] = 0x00000003U
9440     // .. ..     ==> MASK : 0x0000C000U    VAL : 0x0000C000U
9441     // .. .. reg_phy_idle_local_odt = 0x3
9442     // .. .. ==> 0XF8006048[17:16] = 0x00000003U
9443     // .. ..     ==> MASK : 0x00030000U    VAL : 0x00030000U
9444     // .. .. reg_ddrc_rank2_rd_odt = 0x0
9445     // .. .. ==> 0XF8006048[20:18] = 0x00000000U
9446     // .. ..     ==> MASK : 0x001C0000U    VAL : 0x00000000U
9447     // .. .. reg_ddrc_rank2_wr_odt = 0x0
9448     // .. .. ==> 0XF8006048[23:21] = 0x00000000U
9449     // .. ..     ==> MASK : 0x00E00000U    VAL : 0x00000000U
9450     // .. .. reg_ddrc_rank3_rd_odt = 0x0
9451     // .. .. ==> 0XF8006048[26:24] = 0x00000000U
9452     // .. ..     ==> MASK : 0x07000000U    VAL : 0x00000000U
9453     // .. .. reg_ddrc_rank3_wr_odt = 0x0
9454     // .. .. ==> 0XF8006048[29:27] = 0x00000000U
9455     // .. ..     ==> MASK : 0x38000000U    VAL : 0x00000000U
9456     // .. ..
9457     EMIT_MASKWRITE(0XF8006048, 0x3FFFFFFFU ,0x0003C248U),
9458     // .. .. reg_phy_rd_cmd_to_data = 0x0
9459     // .. .. ==> 0XF8006050[3:0] = 0x00000000U
9460     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000000U
9461     // .. .. reg_phy_wr_cmd_to_data = 0x0
9462     // .. .. ==> 0XF8006050[7:4] = 0x00000000U
9463     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000000U
9464     // .. .. reg_phy_rdc_we_to_re_delay = 0x8
9465     // .. .. ==> 0XF8006050[11:8] = 0x00000008U
9466     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000800U
9467     // .. .. reg_phy_rdc_fifo_rst_disable = 0x0
9468     // .. .. ==> 0XF8006050[15:15] = 0x00000000U
9469     // .. ..     ==> MASK : 0x00008000U    VAL : 0x00000000U
9470     // .. .. reg_phy_use_fixed_re = 0x1
9471     // .. .. ==> 0XF8006050[16:16] = 0x00000001U
9472     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00010000U
9473     // .. .. reg_phy_rdc_fifo_rst_err_cnt_clr = 0x0
9474     // .. .. ==> 0XF8006050[17:17] = 0x00000000U
9475     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
9476     // .. .. reg_phy_dis_phy_ctrl_rstn = 0x0
9477     // .. .. ==> 0XF8006050[18:18] = 0x00000000U
9478     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
9479     // .. .. reg_phy_clk_stall_level = 0x0
9480     // .. .. ==> 0XF8006050[19:19] = 0x00000000U
9481     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00000000U
9482     // .. .. reg_phy_gatelvl_num_of_dq0 = 0x7
9483     // .. .. ==> 0XF8006050[27:24] = 0x00000007U
9484     // .. ..     ==> MASK : 0x0F000000U    VAL : 0x07000000U
9485     // .. .. reg_phy_wrlvl_num_of_dq0 = 0x7
9486     // .. .. ==> 0XF8006050[31:28] = 0x00000007U
9487     // .. ..     ==> MASK : 0xF0000000U    VAL : 0x70000000U
9488     // .. ..
9489     EMIT_MASKWRITE(0XF8006050, 0xFF0F8FFFU ,0x77010800U),
9490     // .. .. reg_ddrc_dll_calib_to_min_x1024 = 0x1
9491     // .. .. ==> 0XF8006058[7:0] = 0x00000001U
9492     // .. ..     ==> MASK : 0x000000FFU    VAL : 0x00000001U
9493     // .. .. reg_ddrc_dll_calib_to_max_x1024 = 0x1
9494     // .. .. ==> 0XF8006058[15:8] = 0x00000001U
9495     // .. ..     ==> MASK : 0x0000FF00U    VAL : 0x00000100U
9496     // .. .. reg_ddrc_dis_dll_calib = 0x0
9497     // .. .. ==> 0XF8006058[16:16] = 0x00000000U
9498     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
9499     // .. ..
9500     EMIT_MASKWRITE(0XF8006058, 0x0001FFFFU ,0x00000101U),
9501     // .. .. reg_ddrc_rd_odt_delay = 0x3
9502     // .. .. ==> 0XF800605C[3:0] = 0x00000003U
9503     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000003U
9504     // .. .. reg_ddrc_wr_odt_delay = 0x0
9505     // .. .. ==> 0XF800605C[7:4] = 0x00000000U
9506     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000000U
9507     // .. .. reg_ddrc_rd_odt_hold = 0x0
9508     // .. .. ==> 0XF800605C[11:8] = 0x00000000U
9509     // .. ..     ==> MASK : 0x00000F00U    VAL : 0x00000000U
9510     // .. .. reg_ddrc_wr_odt_hold = 0x5
9511     // .. .. ==> 0XF800605C[15:12] = 0x00000005U
9512     // .. ..     ==> MASK : 0x0000F000U    VAL : 0x00005000U
9513     // .. ..
9514     EMIT_MASKWRITE(0XF800605C, 0x0000FFFFU ,0x00005003U),
9515     // .. .. reg_ddrc_pageclose = 0x0
9516     // .. .. ==> 0XF8006060[0:0] = 0x00000000U
9517     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
9518     // .. .. reg_ddrc_lpr_num_entries = 0x1f
9519     // .. .. ==> 0XF8006060[6:1] = 0x0000001FU
9520     // .. ..     ==> MASK : 0x0000007EU    VAL : 0x0000003EU
9521     // .. .. reg_ddrc_auto_pre_en = 0x0
9522     // .. .. ==> 0XF8006060[7:7] = 0x00000000U
9523     // .. ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
9524     // .. .. reg_ddrc_refresh_update_level = 0x0
9525     // .. .. ==> 0XF8006060[8:8] = 0x00000000U
9526     // .. ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
9527     // .. .. reg_ddrc_dis_wc = 0x0
9528     // .. .. ==> 0XF8006060[9:9] = 0x00000000U
9529     // .. ..     ==> MASK : 0x00000200U    VAL : 0x00000000U
9530     // .. .. reg_ddrc_dis_collision_page_opt = 0x0
9531     // .. .. ==> 0XF8006060[10:10] = 0x00000000U
9532     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
9533     // .. .. reg_ddrc_selfref_en = 0x0
9534     // .. .. ==> 0XF8006060[12:12] = 0x00000000U
9535     // .. ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
9536     // .. ..
9537     EMIT_MASKWRITE(0XF8006060, 0x000017FFU ,0x0000003EU),
9538     // .. .. reg_ddrc_go2critical_hysteresis = 0x0
9539     // .. .. ==> 0XF8006064[12:5] = 0x00000000U
9540     // .. ..     ==> MASK : 0x00001FE0U    VAL : 0x00000000U
9541     // .. .. reg_arb_go2critical_en = 0x1
9542     // .. .. ==> 0XF8006064[17:17] = 0x00000001U
9543     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00020000U
9544     // .. ..
9545     EMIT_MASKWRITE(0XF8006064, 0x00021FE0U ,0x00020000U),
9546     // .. .. reg_ddrc_wrlvl_ww = 0x41
9547     // .. .. ==> 0XF8006068[7:0] = 0x00000041U
9548     // .. ..     ==> MASK : 0x000000FFU    VAL : 0x00000041U
9549     // .. .. reg_ddrc_rdlvl_rr = 0x41
9550     // .. .. ==> 0XF8006068[15:8] = 0x00000041U
9551     // .. ..     ==> MASK : 0x0000FF00U    VAL : 0x00004100U
9552     // .. .. reg_ddrc_dfi_t_wlmrd = 0x28
9553     // .. .. ==> 0XF8006068[25:16] = 0x00000028U
9554     // .. ..     ==> MASK : 0x03FF0000U    VAL : 0x00280000U
9555     // .. ..
9556     EMIT_MASKWRITE(0XF8006068, 0x03FFFFFFU ,0x00284141U),
9557     // .. .. dfi_t_ctrlupd_interval_min_x1024 = 0x10
9558     // .. .. ==> 0XF800606C[7:0] = 0x00000010U
9559     // .. ..     ==> MASK : 0x000000FFU    VAL : 0x00000010U
9560     // .. .. dfi_t_ctrlupd_interval_max_x1024 = 0x16
9561     // .. .. ==> 0XF800606C[15:8] = 0x00000016U
9562     // .. ..     ==> MASK : 0x0000FF00U    VAL : 0x00001600U
9563     // .. ..
9564     EMIT_MASKWRITE(0XF800606C, 0x0000FFFFU ,0x00001610U),
9565     // .. .. refresh_timer0_start_value_x32 = 0x0
9566     // .. .. ==> 0XF80060A0[11:0] = 0x00000000U
9567     // .. ..     ==> MASK : 0x00000FFFU    VAL : 0x00000000U
9568     // .. .. refresh_timer1_start_value_x32 = 0x8
9569     // .. .. ==> 0XF80060A0[23:12] = 0x00000008U
9570     // .. ..     ==> MASK : 0x00FFF000U    VAL : 0x00008000U
9571     // .. ..
9572     EMIT_MASKWRITE(0XF80060A0, 0x00FFFFFFU ,0x00008000U),
9573     // .. .. reg_ddrc_dis_auto_zq = 0x0
9574     // .. .. ==> 0XF80060A4[0:0] = 0x00000000U
9575     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
9576     // .. .. reg_ddrc_ddr3 = 0x1
9577     // .. .. ==> 0XF80060A4[1:1] = 0x00000001U
9578     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
9579     // .. .. reg_ddrc_t_mod = 0x200
9580     // .. .. ==> 0XF80060A4[11:2] = 0x00000200U
9581     // .. ..     ==> MASK : 0x00000FFCU    VAL : 0x00000800U
9582     // .. .. reg_ddrc_t_zq_long_nop = 0x200
9583     // .. .. ==> 0XF80060A4[21:12] = 0x00000200U
9584     // .. ..     ==> MASK : 0x003FF000U    VAL : 0x00200000U
9585     // .. .. reg_ddrc_t_zq_short_nop = 0x40
9586     // .. .. ==> 0XF80060A4[31:22] = 0x00000040U
9587     // .. ..     ==> MASK : 0xFFC00000U    VAL : 0x10000000U
9588     // .. ..
9589     EMIT_MASKWRITE(0XF80060A4, 0xFFFFFFFFU ,0x10200802U),
9590     // .. .. t_zq_short_interval_x1024 = 0xcb73
9591     // .. .. ==> 0XF80060A8[19:0] = 0x0000CB73U
9592     // .. ..     ==> MASK : 0x000FFFFFU    VAL : 0x0000CB73U
9593     // .. .. dram_rstn_x1024 = 0x69
9594     // .. .. ==> 0XF80060A8[27:20] = 0x00000069U
9595     // .. ..     ==> MASK : 0x0FF00000U    VAL : 0x06900000U
9596     // .. ..
9597     EMIT_MASKWRITE(0XF80060A8, 0x0FFFFFFFU ,0x0690CB73U),
9598     // .. .. deeppowerdown_en = 0x0
9599     // .. .. ==> 0XF80060AC[0:0] = 0x00000000U
9600     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
9601     // .. .. deeppowerdown_to_x1024 = 0xff
9602     // .. .. ==> 0XF80060AC[8:1] = 0x000000FFU
9603     // .. ..     ==> MASK : 0x000001FEU    VAL : 0x000001FEU
9604     // .. ..
9605     EMIT_MASKWRITE(0XF80060AC, 0x000001FFU ,0x000001FEU),
9606     // .. .. dfi_wrlvl_max_x1024 = 0xfff
9607     // .. .. ==> 0XF80060B0[11:0] = 0x00000FFFU
9608     // .. ..     ==> MASK : 0x00000FFFU    VAL : 0x00000FFFU
9609     // .. .. dfi_rdlvl_max_x1024 = 0xfff
9610     // .. .. ==> 0XF80060B0[23:12] = 0x00000FFFU
9611     // .. ..     ==> MASK : 0x00FFF000U    VAL : 0x00FFF000U
9612     // .. .. ddrc_reg_twrlvl_max_error = 0x0
9613     // .. .. ==> 0XF80060B0[24:24] = 0x00000000U
9614     // .. ..     ==> MASK : 0x01000000U    VAL : 0x00000000U
9615     // .. .. ddrc_reg_trdlvl_max_error = 0x0
9616     // .. .. ==> 0XF80060B0[25:25] = 0x00000000U
9617     // .. ..     ==> MASK : 0x02000000U    VAL : 0x00000000U
9618     // .. .. reg_ddrc_dfi_wr_level_en = 0x1
9619     // .. .. ==> 0XF80060B0[26:26] = 0x00000001U
9620     // .. ..     ==> MASK : 0x04000000U    VAL : 0x04000000U
9621     // .. .. reg_ddrc_dfi_rd_dqs_gate_level = 0x1
9622     // .. .. ==> 0XF80060B0[27:27] = 0x00000001U
9623     // .. ..     ==> MASK : 0x08000000U    VAL : 0x08000000U
9624     // .. .. reg_ddrc_dfi_rd_data_eye_train = 0x1
9625     // .. .. ==> 0XF80060B0[28:28] = 0x00000001U
9626     // .. ..     ==> MASK : 0x10000000U    VAL : 0x10000000U
9627     // .. ..
9628     EMIT_MASKWRITE(0XF80060B0, 0x1FFFFFFFU ,0x1CFFFFFFU),
9629     // .. .. reg_ddrc_2t_delay = 0x0
9630     // .. .. ==> 0XF80060B4[8:0] = 0x00000000U
9631     // .. ..     ==> MASK : 0x000001FFU    VAL : 0x00000000U
9632     // .. .. reg_ddrc_skip_ocd = 0x1
9633     // .. .. ==> 0XF80060B4[9:9] = 0x00000001U
9634     // .. ..     ==> MASK : 0x00000200U    VAL : 0x00000200U
9635     // .. .. reg_ddrc_dis_pre_bypass = 0x0
9636     // .. .. ==> 0XF80060B4[10:10] = 0x00000000U
9637     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
9638     // .. ..
9639     EMIT_MASKWRITE(0XF80060B4, 0x000007FFU ,0x00000200U),
9640     // .. .. reg_ddrc_dfi_t_rddata_en = 0x6
9641     // .. .. ==> 0XF80060B8[4:0] = 0x00000006U
9642     // .. ..     ==> MASK : 0x0000001FU    VAL : 0x00000006U
9643     // .. .. reg_ddrc_dfi_t_ctrlup_min = 0x3
9644     // .. .. ==> 0XF80060B8[14:5] = 0x00000003U
9645     // .. ..     ==> MASK : 0x00007FE0U    VAL : 0x00000060U
9646     // .. .. reg_ddrc_dfi_t_ctrlup_max = 0x40
9647     // .. .. ==> 0XF80060B8[24:15] = 0x00000040U
9648     // .. ..     ==> MASK : 0x01FF8000U    VAL : 0x00200000U
9649     // .. ..
9650     EMIT_MASKWRITE(0XF80060B8, 0x01FFFFFFU ,0x00200066U),
9651     // .. .. START: RESET ECC ERROR
9652     // .. .. Clear_Uncorrectable_DRAM_ECC_error = 1
9653     // .. .. ==> 0XF80060C4[0:0] = 0x00000001U
9654     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
9655     // .. .. Clear_Correctable_DRAM_ECC_error = 1
9656     // .. .. ==> 0XF80060C4[1:1] = 0x00000001U
9657     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
9658     // .. ..
9659     EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000003U),
9660     // .. .. FINISH: RESET ECC ERROR
9661     // .. .. Clear_Uncorrectable_DRAM_ECC_error = 0x0
9662     // .. .. ==> 0XF80060C4[0:0] = 0x00000000U
9663     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
9664     // .. .. Clear_Correctable_DRAM_ECC_error = 0x0
9665     // .. .. ==> 0XF80060C4[1:1] = 0x00000000U
9666     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
9667     // .. ..
9668     EMIT_MASKWRITE(0XF80060C4, 0x00000003U ,0x00000000U),
9669     // .. .. CORR_ECC_LOG_VALID = 0x0
9670     // .. .. ==> 0XF80060C8[0:0] = 0x00000000U
9671     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
9672     // .. .. ECC_CORRECTED_BIT_NUM = 0x0
9673     // .. .. ==> 0XF80060C8[7:1] = 0x00000000U
9674     // .. ..     ==> MASK : 0x000000FEU    VAL : 0x00000000U
9675     // .. ..
9676     EMIT_MASKWRITE(0XF80060C8, 0x000000FFU ,0x00000000U),
9677     // .. .. UNCORR_ECC_LOG_VALID = 0x0
9678     // .. .. ==> 0XF80060DC[0:0] = 0x00000000U
9679     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
9680     // .. ..
9681     EMIT_MASKWRITE(0XF80060DC, 0x00000001U ,0x00000000U),
9682     // .. .. STAT_NUM_CORR_ERR = 0x0
9683     // .. .. ==> 0XF80060F0[15:8] = 0x00000000U
9684     // .. ..     ==> MASK : 0x0000FF00U    VAL : 0x00000000U
9685     // .. .. STAT_NUM_UNCORR_ERR = 0x0
9686     // .. .. ==> 0XF80060F0[7:0] = 0x00000000U
9687     // .. ..     ==> MASK : 0x000000FFU    VAL : 0x00000000U
9688     // .. ..
9689     EMIT_MASKWRITE(0XF80060F0, 0x0000FFFFU ,0x00000000U),
9690     // .. .. reg_ddrc_ecc_mode = 0x0
9691     // .. .. ==> 0XF80060F4[2:0] = 0x00000000U
9692     // .. ..     ==> MASK : 0x00000007U    VAL : 0x00000000U
9693     // .. .. reg_ddrc_dis_scrub = 0x1
9694     // .. .. ==> 0XF80060F4[3:3] = 0x00000001U
9695     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000008U
9696     // .. ..
9697     EMIT_MASKWRITE(0XF80060F4, 0x0000000FU ,0x00000008U),
9698     // .. .. reg_phy_dif_on = 0x0
9699     // .. .. ==> 0XF8006114[3:0] = 0x00000000U
9700     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000000U
9701     // .. .. reg_phy_dif_off = 0x0
9702     // .. .. ==> 0XF8006114[7:4] = 0x00000000U
9703     // .. ..     ==> MASK : 0x000000F0U    VAL : 0x00000000U
9704     // .. ..
9705     EMIT_MASKWRITE(0XF8006114, 0x000000FFU ,0x00000000U),
9706     // .. .. reg_phy_data_slice_in_use = 0x1
9707     // .. .. ==> 0XF8006118[0:0] = 0x00000001U
9708     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
9709     // .. .. reg_phy_rdlvl_inc_mode = 0x0
9710     // .. .. ==> 0XF8006118[1:1] = 0x00000000U
9711     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
9712     // .. .. reg_phy_gatelvl_inc_mode = 0x0
9713     // .. .. ==> 0XF8006118[2:2] = 0x00000000U
9714     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
9715     // .. .. reg_phy_wrlvl_inc_mode = 0x0
9716     // .. .. ==> 0XF8006118[3:3] = 0x00000000U
9717     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
9718     // .. .. reg_phy_board_lpbk_tx = 0x0
9719     // .. .. ==> 0XF8006118[4:4] = 0x00000000U
9720     // .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
9721     // .. .. reg_phy_board_lpbk_rx = 0x0
9722     // .. .. ==> 0XF8006118[5:5] = 0x00000000U
9723     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
9724     // .. .. reg_phy_bist_shift_dq = 0x0
9725     // .. .. ==> 0XF8006118[14:6] = 0x00000000U
9726     // .. ..     ==> MASK : 0x00007FC0U    VAL : 0x00000000U
9727     // .. .. reg_phy_bist_err_clr = 0x0
9728     // .. .. ==> 0XF8006118[23:15] = 0x00000000U
9729     // .. ..     ==> MASK : 0x00FF8000U    VAL : 0x00000000U
9730     // .. .. reg_phy_dq_offset = 0x40
9731     // .. .. ==> 0XF8006118[30:24] = 0x00000040U
9732     // .. ..     ==> MASK : 0x7F000000U    VAL : 0x40000000U
9733     // .. ..
9734     EMIT_MASKWRITE(0XF8006118, 0x7FFFFFFFU ,0x40000001U),
9735     // .. .. reg_phy_data_slice_in_use = 0x1
9736     // .. .. ==> 0XF800611C[0:0] = 0x00000001U
9737     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
9738     // .. .. reg_phy_rdlvl_inc_mode = 0x0
9739     // .. .. ==> 0XF800611C[1:1] = 0x00000000U
9740     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
9741     // .. .. reg_phy_gatelvl_inc_mode = 0x0
9742     // .. .. ==> 0XF800611C[2:2] = 0x00000000U
9743     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
9744     // .. .. reg_phy_wrlvl_inc_mode = 0x0
9745     // .. .. ==> 0XF800611C[3:3] = 0x00000000U
9746     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
9747     // .. .. reg_phy_board_lpbk_tx = 0x0
9748     // .. .. ==> 0XF800611C[4:4] = 0x00000000U
9749     // .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
9750     // .. .. reg_phy_board_lpbk_rx = 0x0
9751     // .. .. ==> 0XF800611C[5:5] = 0x00000000U
9752     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
9753     // .. .. reg_phy_bist_shift_dq = 0x0
9754     // .. .. ==> 0XF800611C[14:6] = 0x00000000U
9755     // .. ..     ==> MASK : 0x00007FC0U    VAL : 0x00000000U
9756     // .. .. reg_phy_bist_err_clr = 0x0
9757     // .. .. ==> 0XF800611C[23:15] = 0x00000000U
9758     // .. ..     ==> MASK : 0x00FF8000U    VAL : 0x00000000U
9759     // .. .. reg_phy_dq_offset = 0x40
9760     // .. .. ==> 0XF800611C[30:24] = 0x00000040U
9761     // .. ..     ==> MASK : 0x7F000000U    VAL : 0x40000000U
9762     // .. ..
9763     EMIT_MASKWRITE(0XF800611C, 0x7FFFFFFFU ,0x40000001U),
9764     // .. .. reg_phy_data_slice_in_use = 0x1
9765     // .. .. ==> 0XF8006120[0:0] = 0x00000001U
9766     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
9767     // .. .. reg_phy_rdlvl_inc_mode = 0x0
9768     // .. .. ==> 0XF8006120[1:1] = 0x00000000U
9769     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
9770     // .. .. reg_phy_gatelvl_inc_mode = 0x0
9771     // .. .. ==> 0XF8006120[2:2] = 0x00000000U
9772     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
9773     // .. .. reg_phy_wrlvl_inc_mode = 0x0
9774     // .. .. ==> 0XF8006120[3:3] = 0x00000000U
9775     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
9776     // .. .. reg_phy_board_lpbk_tx = 0x0
9777     // .. .. ==> 0XF8006120[4:4] = 0x00000000U
9778     // .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
9779     // .. .. reg_phy_board_lpbk_rx = 0x0
9780     // .. .. ==> 0XF8006120[5:5] = 0x00000000U
9781     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
9782     // .. .. reg_phy_bist_shift_dq = 0x0
9783     // .. .. ==> 0XF8006120[14:6] = 0x00000000U
9784     // .. ..     ==> MASK : 0x00007FC0U    VAL : 0x00000000U
9785     // .. .. reg_phy_bist_err_clr = 0x0
9786     // .. .. ==> 0XF8006120[23:15] = 0x00000000U
9787     // .. ..     ==> MASK : 0x00FF8000U    VAL : 0x00000000U
9788     // .. .. reg_phy_dq_offset = 0x40
9789     // .. .. ==> 0XF8006120[30:24] = 0x00000040U
9790     // .. ..     ==> MASK : 0x7F000000U    VAL : 0x40000000U
9791     // .. ..
9792     EMIT_MASKWRITE(0XF8006120, 0x7FFFFFFFU ,0x40000001U),
9793     // .. .. reg_phy_data_slice_in_use = 0x1
9794     // .. .. ==> 0XF8006124[0:0] = 0x00000001U
9795     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
9796     // .. .. reg_phy_rdlvl_inc_mode = 0x0
9797     // .. .. ==> 0XF8006124[1:1] = 0x00000000U
9798     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
9799     // .. .. reg_phy_gatelvl_inc_mode = 0x0
9800     // .. .. ==> 0XF8006124[2:2] = 0x00000000U
9801     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
9802     // .. .. reg_phy_wrlvl_inc_mode = 0x0
9803     // .. .. ==> 0XF8006124[3:3] = 0x00000000U
9804     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
9805     // .. .. reg_phy_board_lpbk_tx = 0x0
9806     // .. .. ==> 0XF8006124[4:4] = 0x00000000U
9807     // .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
9808     // .. .. reg_phy_board_lpbk_rx = 0x0
9809     // .. .. ==> 0XF8006124[5:5] = 0x00000000U
9810     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
9811     // .. .. reg_phy_bist_shift_dq = 0x0
9812     // .. .. ==> 0XF8006124[14:6] = 0x00000000U
9813     // .. ..     ==> MASK : 0x00007FC0U    VAL : 0x00000000U
9814     // .. .. reg_phy_bist_err_clr = 0x0
9815     // .. .. ==> 0XF8006124[23:15] = 0x00000000U
9816     // .. ..     ==> MASK : 0x00FF8000U    VAL : 0x00000000U
9817     // .. .. reg_phy_dq_offset = 0x40
9818     // .. .. ==> 0XF8006124[30:24] = 0x00000040U
9819     // .. ..     ==> MASK : 0x7F000000U    VAL : 0x40000000U
9820     // .. ..
9821     EMIT_MASKWRITE(0XF8006124, 0x7FFFFFFFU ,0x40000001U),
9822     // .. .. reg_phy_wrlvl_init_ratio = 0x1d
9823     // .. .. ==> 0XF800612C[9:0] = 0x0000001DU
9824     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x0000001DU
9825     // .. .. reg_phy_gatelvl_init_ratio = 0xf2
9826     // .. .. ==> 0XF800612C[19:10] = 0x000000F2U
9827     // .. ..     ==> MASK : 0x000FFC00U    VAL : 0x0003C800U
9828     // .. ..
9829     EMIT_MASKWRITE(0XF800612C, 0x000FFFFFU ,0x0003C81DU),
9830     // .. .. reg_phy_wrlvl_init_ratio = 0x12
9831     // .. .. ==> 0XF8006130[9:0] = 0x00000012U
9832     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000012U
9833     // .. .. reg_phy_gatelvl_init_ratio = 0xd8
9834     // .. .. ==> 0XF8006130[19:10] = 0x000000D8U
9835     // .. ..     ==> MASK : 0x000FFC00U    VAL : 0x00036000U
9836     // .. ..
9837     EMIT_MASKWRITE(0XF8006130, 0x000FFFFFU ,0x00036012U),
9838     // .. .. reg_phy_wrlvl_init_ratio = 0xc
9839     // .. .. ==> 0XF8006134[9:0] = 0x0000000CU
9840     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x0000000CU
9841     // .. .. reg_phy_gatelvl_init_ratio = 0xde
9842     // .. .. ==> 0XF8006134[19:10] = 0x000000DEU
9843     // .. ..     ==> MASK : 0x000FFC00U    VAL : 0x00037800U
9844     // .. ..
9845     EMIT_MASKWRITE(0XF8006134, 0x000FFFFFU ,0x0003780CU),
9846     // .. .. reg_phy_wrlvl_init_ratio = 0x21
9847     // .. .. ==> 0XF8006138[9:0] = 0x00000021U
9848     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000021U
9849     // .. .. reg_phy_gatelvl_init_ratio = 0xee
9850     // .. .. ==> 0XF8006138[19:10] = 0x000000EEU
9851     // .. ..     ==> MASK : 0x000FFC00U    VAL : 0x0003B800U
9852     // .. ..
9853     EMIT_MASKWRITE(0XF8006138, 0x000FFFFFU ,0x0003B821U),
9854     // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9855     // .. .. ==> 0XF8006140[9:0] = 0x00000035U
9856     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000035U
9857     // .. .. reg_phy_rd_dqs_slave_force = 0x0
9858     // .. .. ==> 0XF8006140[10:10] = 0x00000000U
9859     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
9860     // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9861     // .. .. ==> 0XF8006140[19:11] = 0x00000000U
9862     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
9863     // .. ..
9864     EMIT_MASKWRITE(0XF8006140, 0x000FFFFFU ,0x00000035U),
9865     // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9866     // .. .. ==> 0XF8006144[9:0] = 0x00000035U
9867     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000035U
9868     // .. .. reg_phy_rd_dqs_slave_force = 0x0
9869     // .. .. ==> 0XF8006144[10:10] = 0x00000000U
9870     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
9871     // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9872     // .. .. ==> 0XF8006144[19:11] = 0x00000000U
9873     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
9874     // .. ..
9875     EMIT_MASKWRITE(0XF8006144, 0x000FFFFFU ,0x00000035U),
9876     // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9877     // .. .. ==> 0XF8006148[9:0] = 0x00000035U
9878     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000035U
9879     // .. .. reg_phy_rd_dqs_slave_force = 0x0
9880     // .. .. ==> 0XF8006148[10:10] = 0x00000000U
9881     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
9882     // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9883     // .. .. ==> 0XF8006148[19:11] = 0x00000000U
9884     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
9885     // .. ..
9886     EMIT_MASKWRITE(0XF8006148, 0x000FFFFFU ,0x00000035U),
9887     // .. .. reg_phy_rd_dqs_slave_ratio = 0x35
9888     // .. .. ==> 0XF800614C[9:0] = 0x00000035U
9889     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000035U
9890     // .. .. reg_phy_rd_dqs_slave_force = 0x0
9891     // .. .. ==> 0XF800614C[10:10] = 0x00000000U
9892     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
9893     // .. .. reg_phy_rd_dqs_slave_delay = 0x0
9894     // .. .. ==> 0XF800614C[19:11] = 0x00000000U
9895     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
9896     // .. ..
9897     EMIT_MASKWRITE(0XF800614C, 0x000FFFFFU ,0x00000035U),
9898     // .. .. reg_phy_wr_dqs_slave_ratio = 0x9d
9899     // .. .. ==> 0XF8006154[9:0] = 0x0000009DU
9900     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x0000009DU
9901     // .. .. reg_phy_wr_dqs_slave_force = 0x0
9902     // .. .. ==> 0XF8006154[10:10] = 0x00000000U
9903     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
9904     // .. .. reg_phy_wr_dqs_slave_delay = 0x0
9905     // .. .. ==> 0XF8006154[19:11] = 0x00000000U
9906     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
9907     // .. ..
9908     EMIT_MASKWRITE(0XF8006154, 0x000FFFFFU ,0x0000009DU),
9909     // .. .. reg_phy_wr_dqs_slave_ratio = 0x92
9910     // .. .. ==> 0XF8006158[9:0] = 0x00000092U
9911     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x00000092U
9912     // .. .. reg_phy_wr_dqs_slave_force = 0x0
9913     // .. .. ==> 0XF8006158[10:10] = 0x00000000U
9914     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
9915     // .. .. reg_phy_wr_dqs_slave_delay = 0x0
9916     // .. .. ==> 0XF8006158[19:11] = 0x00000000U
9917     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
9918     // .. ..
9919     EMIT_MASKWRITE(0XF8006158, 0x000FFFFFU ,0x00000092U),
9920     // .. .. reg_phy_wr_dqs_slave_ratio = 0x8c
9921     // .. .. ==> 0XF800615C[9:0] = 0x0000008CU
9922     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x0000008CU
9923     // .. .. reg_phy_wr_dqs_slave_force = 0x0
9924     // .. .. ==> 0XF800615C[10:10] = 0x00000000U
9925     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
9926     // .. .. reg_phy_wr_dqs_slave_delay = 0x0
9927     // .. .. ==> 0XF800615C[19:11] = 0x00000000U
9928     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
9929     // .. ..
9930     EMIT_MASKWRITE(0XF800615C, 0x000FFFFFU ,0x0000008CU),
9931     // .. .. reg_phy_wr_dqs_slave_ratio = 0xa1
9932     // .. .. ==> 0XF8006160[9:0] = 0x000000A1U
9933     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000000A1U
9934     // .. .. reg_phy_wr_dqs_slave_force = 0x0
9935     // .. .. ==> 0XF8006160[10:10] = 0x00000000U
9936     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
9937     // .. .. reg_phy_wr_dqs_slave_delay = 0x0
9938     // .. .. ==> 0XF8006160[19:11] = 0x00000000U
9939     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
9940     // .. ..
9941     EMIT_MASKWRITE(0XF8006160, 0x000FFFFFU ,0x000000A1U),
9942     // .. .. reg_phy_fifo_we_slave_ratio = 0x147
9943     // .. .. ==> 0XF8006168[10:0] = 0x00000147U
9944     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x00000147U
9945     // .. .. reg_phy_fifo_we_in_force = 0x0
9946     // .. .. ==> 0XF8006168[11:11] = 0x00000000U
9947     // .. ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
9948     // .. .. reg_phy_fifo_we_in_delay = 0x0
9949     // .. .. ==> 0XF8006168[20:12] = 0x00000000U
9950     // .. ..     ==> MASK : 0x001FF000U    VAL : 0x00000000U
9951     // .. ..
9952     EMIT_MASKWRITE(0XF8006168, 0x001FFFFFU ,0x00000147U),
9953     // .. .. reg_phy_fifo_we_slave_ratio = 0x12d
9954     // .. .. ==> 0XF800616C[10:0] = 0x0000012DU
9955     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x0000012DU
9956     // .. .. reg_phy_fifo_we_in_force = 0x0
9957     // .. .. ==> 0XF800616C[11:11] = 0x00000000U
9958     // .. ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
9959     // .. .. reg_phy_fifo_we_in_delay = 0x0
9960     // .. .. ==> 0XF800616C[20:12] = 0x00000000U
9961     // .. ..     ==> MASK : 0x001FF000U    VAL : 0x00000000U
9962     // .. ..
9963     EMIT_MASKWRITE(0XF800616C, 0x001FFFFFU ,0x0000012DU),
9964     // .. .. reg_phy_fifo_we_slave_ratio = 0x133
9965     // .. .. ==> 0XF8006170[10:0] = 0x00000133U
9966     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x00000133U
9967     // .. .. reg_phy_fifo_we_in_force = 0x0
9968     // .. .. ==> 0XF8006170[11:11] = 0x00000000U
9969     // .. ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
9970     // .. .. reg_phy_fifo_we_in_delay = 0x0
9971     // .. .. ==> 0XF8006170[20:12] = 0x00000000U
9972     // .. ..     ==> MASK : 0x001FF000U    VAL : 0x00000000U
9973     // .. ..
9974     EMIT_MASKWRITE(0XF8006170, 0x001FFFFFU ,0x00000133U),
9975     // .. .. reg_phy_fifo_we_slave_ratio = 0x143
9976     // .. .. ==> 0XF8006174[10:0] = 0x00000143U
9977     // .. ..     ==> MASK : 0x000007FFU    VAL : 0x00000143U
9978     // .. .. reg_phy_fifo_we_in_force = 0x0
9979     // .. .. ==> 0XF8006174[11:11] = 0x00000000U
9980     // .. ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
9981     // .. .. reg_phy_fifo_we_in_delay = 0x0
9982     // .. .. ==> 0XF8006174[20:12] = 0x00000000U
9983     // .. ..     ==> MASK : 0x001FF000U    VAL : 0x00000000U
9984     // .. ..
9985     EMIT_MASKWRITE(0XF8006174, 0x001FFFFFU ,0x00000143U),
9986     // .. .. reg_phy_wr_data_slave_ratio = 0xdd
9987     // .. .. ==> 0XF800617C[9:0] = 0x000000DDU
9988     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000000DDU
9989     // .. .. reg_phy_wr_data_slave_force = 0x0
9990     // .. .. ==> 0XF800617C[10:10] = 0x00000000U
9991     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
9992     // .. .. reg_phy_wr_data_slave_delay = 0x0
9993     // .. .. ==> 0XF800617C[19:11] = 0x00000000U
9994     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
9995     // .. ..
9996     EMIT_MASKWRITE(0XF800617C, 0x000FFFFFU ,0x000000DDU),
9997     // .. .. reg_phy_wr_data_slave_ratio = 0xd2
9998     // .. .. ==> 0XF8006180[9:0] = 0x000000D2U
9999     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000000D2U
10000     // .. .. reg_phy_wr_data_slave_force = 0x0
10001     // .. .. ==> 0XF8006180[10:10] = 0x00000000U
10002     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
10003     // .. .. reg_phy_wr_data_slave_delay = 0x0
10004     // .. .. ==> 0XF8006180[19:11] = 0x00000000U
10005     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
10006     // .. ..
10007     EMIT_MASKWRITE(0XF8006180, 0x000FFFFFU ,0x000000D2U),
10008     // .. .. reg_phy_wr_data_slave_ratio = 0xcc
10009     // .. .. ==> 0XF8006184[9:0] = 0x000000CCU
10010     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000000CCU
10011     // .. .. reg_phy_wr_data_slave_force = 0x0
10012     // .. .. ==> 0XF8006184[10:10] = 0x00000000U
10013     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
10014     // .. .. reg_phy_wr_data_slave_delay = 0x0
10015     // .. .. ==> 0XF8006184[19:11] = 0x00000000U
10016     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
10017     // .. ..
10018     EMIT_MASKWRITE(0XF8006184, 0x000FFFFFU ,0x000000CCU),
10019     // .. .. reg_phy_wr_data_slave_ratio = 0xe1
10020     // .. .. ==> 0XF8006188[9:0] = 0x000000E1U
10021     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000000E1U
10022     // .. .. reg_phy_wr_data_slave_force = 0x0
10023     // .. .. ==> 0XF8006188[10:10] = 0x00000000U
10024     // .. ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
10025     // .. .. reg_phy_wr_data_slave_delay = 0x0
10026     // .. .. ==> 0XF8006188[19:11] = 0x00000000U
10027     // .. ..     ==> MASK : 0x000FF800U    VAL : 0x00000000U
10028     // .. ..
10029     EMIT_MASKWRITE(0XF8006188, 0x000FFFFFU ,0x000000E1U),
10030     // .. .. reg_phy_loopback = 0x0
10031     // .. .. ==> 0XF8006190[0:0] = 0x00000000U
10032     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10033     // .. .. reg_phy_bl2 = 0x0
10034     // .. .. ==> 0XF8006190[1:1] = 0x00000000U
10035     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
10036     // .. .. reg_phy_at_spd_atpg = 0x0
10037     // .. .. ==> 0XF8006190[2:2] = 0x00000000U
10038     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
10039     // .. .. reg_phy_bist_enable = 0x0
10040     // .. .. ==> 0XF8006190[3:3] = 0x00000000U
10041     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
10042     // .. .. reg_phy_bist_force_err = 0x0
10043     // .. .. ==> 0XF8006190[4:4] = 0x00000000U
10044     // .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
10045     // .. .. reg_phy_bist_mode = 0x0
10046     // .. .. ==> 0XF8006190[6:5] = 0x00000000U
10047     // .. ..     ==> MASK : 0x00000060U    VAL : 0x00000000U
10048     // .. .. reg_phy_invert_clkout = 0x1
10049     // .. .. ==> 0XF8006190[7:7] = 0x00000001U
10050     // .. ..     ==> MASK : 0x00000080U    VAL : 0x00000080U
10051     // .. .. reg_phy_all_dq_mpr_rd_resp = 0x0
10052     // .. .. ==> 0XF8006190[8:8] = 0x00000000U
10053     // .. ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10054     // .. .. reg_phy_sel_logic = 0x0
10055     // .. .. ==> 0XF8006190[9:9] = 0x00000000U
10056     // .. ..     ==> MASK : 0x00000200U    VAL : 0x00000000U
10057     // .. .. reg_phy_ctrl_slave_ratio = 0x100
10058     // .. .. ==> 0XF8006190[19:10] = 0x00000100U
10059     // .. ..     ==> MASK : 0x000FFC00U    VAL : 0x00040000U
10060     // .. .. reg_phy_ctrl_slave_force = 0x0
10061     // .. .. ==> 0XF8006190[20:20] = 0x00000000U
10062     // .. ..     ==> MASK : 0x00100000U    VAL : 0x00000000U
10063     // .. .. reg_phy_ctrl_slave_delay = 0x0
10064     // .. .. ==> 0XF8006190[27:21] = 0x00000000U
10065     // .. ..     ==> MASK : 0x0FE00000U    VAL : 0x00000000U
10066     // .. .. reg_phy_use_rank0_delays = 0x1
10067     // .. .. ==> 0XF8006190[28:28] = 0x00000001U
10068     // .. ..     ==> MASK : 0x10000000U    VAL : 0x10000000U
10069     // .. .. reg_phy_lpddr = 0x0
10070     // .. .. ==> 0XF8006190[29:29] = 0x00000000U
10071     // .. ..     ==> MASK : 0x20000000U    VAL : 0x00000000U
10072     // .. .. reg_phy_cmd_latency = 0x0
10073     // .. .. ==> 0XF8006190[30:30] = 0x00000000U
10074     // .. ..     ==> MASK : 0x40000000U    VAL : 0x00000000U
10075     // .. .. reg_phy_int_lpbk = 0x0
10076     // .. .. ==> 0XF8006190[31:31] = 0x00000000U
10077     // .. ..     ==> MASK : 0x80000000U    VAL : 0x00000000U
10078     // .. ..
10079     EMIT_MASKWRITE(0XF8006190, 0xFFFFFFFFU ,0x10040080U),
10080     // .. .. reg_phy_wr_rl_delay = 0x2
10081     // .. .. ==> 0XF8006194[4:0] = 0x00000002U
10082     // .. ..     ==> MASK : 0x0000001FU    VAL : 0x00000002U
10083     // .. .. reg_phy_rd_rl_delay = 0x4
10084     // .. .. ==> 0XF8006194[9:5] = 0x00000004U
10085     // .. ..     ==> MASK : 0x000003E0U    VAL : 0x00000080U
10086     // .. .. reg_phy_dll_lock_diff = 0xf
10087     // .. .. ==> 0XF8006194[13:10] = 0x0000000FU
10088     // .. ..     ==> MASK : 0x00003C00U    VAL : 0x00003C00U
10089     // .. .. reg_phy_use_wr_level = 0x1
10090     // .. .. ==> 0XF8006194[14:14] = 0x00000001U
10091     // .. ..     ==> MASK : 0x00004000U    VAL : 0x00004000U
10092     // .. .. reg_phy_use_rd_dqs_gate_level = 0x1
10093     // .. .. ==> 0XF8006194[15:15] = 0x00000001U
10094     // .. ..     ==> MASK : 0x00008000U    VAL : 0x00008000U
10095     // .. .. reg_phy_use_rd_data_eye_level = 0x1
10096     // .. .. ==> 0XF8006194[16:16] = 0x00000001U
10097     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00010000U
10098     // .. .. reg_phy_dis_calib_rst = 0x0
10099     // .. .. ==> 0XF8006194[17:17] = 0x00000000U
10100     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
10101     // .. .. reg_phy_ctrl_slave_delay = 0x0
10102     // .. .. ==> 0XF8006194[19:18] = 0x00000000U
10103     // .. ..     ==> MASK : 0x000C0000U    VAL : 0x00000000U
10104     // .. ..
10105     EMIT_MASKWRITE(0XF8006194, 0x000FFFFFU ,0x0001FC82U),
10106     // .. .. reg_arb_page_addr_mask = 0x0
10107     // .. .. ==> 0XF8006204[31:0] = 0x00000000U
10108     // .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000000U
10109     // .. ..
10110     EMIT_MASKWRITE(0XF8006204, 0xFFFFFFFFU ,0x00000000U),
10111     // .. .. reg_arb_pri_wr_portn = 0x3ff
10112     // .. .. ==> 0XF8006208[9:0] = 0x000003FFU
10113     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
10114     // .. .. reg_arb_disable_aging_wr_portn = 0x0
10115     // .. .. ==> 0XF8006208[16:16] = 0x00000000U
10116     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
10117     // .. .. reg_arb_disable_urgent_wr_portn = 0x0
10118     // .. .. ==> 0XF8006208[17:17] = 0x00000000U
10119     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
10120     // .. .. reg_arb_dis_page_match_wr_portn = 0x0
10121     // .. .. ==> 0XF8006208[18:18] = 0x00000000U
10122     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
10123     // .. .. reg_arb_dis_rmw_portn = 0x1
10124     // .. .. ==> 0XF8006208[19:19] = 0x00000001U
10125     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00080000U
10126     // .. ..
10127     EMIT_MASKWRITE(0XF8006208, 0x000F03FFU ,0x000803FFU),
10128     // .. .. reg_arb_pri_wr_portn = 0x3ff
10129     // .. .. ==> 0XF800620C[9:0] = 0x000003FFU
10130     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
10131     // .. .. reg_arb_disable_aging_wr_portn = 0x0
10132     // .. .. ==> 0XF800620C[16:16] = 0x00000000U
10133     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
10134     // .. .. reg_arb_disable_urgent_wr_portn = 0x0
10135     // .. .. ==> 0XF800620C[17:17] = 0x00000000U
10136     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
10137     // .. .. reg_arb_dis_page_match_wr_portn = 0x0
10138     // .. .. ==> 0XF800620C[18:18] = 0x00000000U
10139     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
10140     // .. .. reg_arb_dis_rmw_portn = 0x1
10141     // .. .. ==> 0XF800620C[19:19] = 0x00000001U
10142     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00080000U
10143     // .. ..
10144     EMIT_MASKWRITE(0XF800620C, 0x000F03FFU ,0x000803FFU),
10145     // .. .. reg_arb_pri_wr_portn = 0x3ff
10146     // .. .. ==> 0XF8006210[9:0] = 0x000003FFU
10147     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
10148     // .. .. reg_arb_disable_aging_wr_portn = 0x0
10149     // .. .. ==> 0XF8006210[16:16] = 0x00000000U
10150     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
10151     // .. .. reg_arb_disable_urgent_wr_portn = 0x0
10152     // .. .. ==> 0XF8006210[17:17] = 0x00000000U
10153     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
10154     // .. .. reg_arb_dis_page_match_wr_portn = 0x0
10155     // .. .. ==> 0XF8006210[18:18] = 0x00000000U
10156     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
10157     // .. .. reg_arb_dis_rmw_portn = 0x1
10158     // .. .. ==> 0XF8006210[19:19] = 0x00000001U
10159     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00080000U
10160     // .. ..
10161     EMIT_MASKWRITE(0XF8006210, 0x000F03FFU ,0x000803FFU),
10162     // .. .. reg_arb_pri_wr_portn = 0x3ff
10163     // .. .. ==> 0XF8006214[9:0] = 0x000003FFU
10164     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
10165     // .. .. reg_arb_disable_aging_wr_portn = 0x0
10166     // .. .. ==> 0XF8006214[16:16] = 0x00000000U
10167     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
10168     // .. .. reg_arb_disable_urgent_wr_portn = 0x0
10169     // .. .. ==> 0XF8006214[17:17] = 0x00000000U
10170     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
10171     // .. .. reg_arb_dis_page_match_wr_portn = 0x0
10172     // .. .. ==> 0XF8006214[18:18] = 0x00000000U
10173     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
10174     // .. .. reg_arb_dis_rmw_portn = 0x1
10175     // .. .. ==> 0XF8006214[19:19] = 0x00000001U
10176     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00080000U
10177     // .. ..
10178     EMIT_MASKWRITE(0XF8006214, 0x000F03FFU ,0x000803FFU),
10179     // .. .. reg_arb_pri_rd_portn = 0x3ff
10180     // .. .. ==> 0XF8006218[9:0] = 0x000003FFU
10181     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
10182     // .. .. reg_arb_disable_aging_rd_portn = 0x0
10183     // .. .. ==> 0XF8006218[16:16] = 0x00000000U
10184     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
10185     // .. .. reg_arb_disable_urgent_rd_portn = 0x0
10186     // .. .. ==> 0XF8006218[17:17] = 0x00000000U
10187     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
10188     // .. .. reg_arb_dis_page_match_rd_portn = 0x0
10189     // .. .. ==> 0XF8006218[18:18] = 0x00000000U
10190     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
10191     // .. .. reg_arb_set_hpr_rd_portn = 0x0
10192     // .. .. ==> 0XF8006218[19:19] = 0x00000000U
10193     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00000000U
10194     // .. ..
10195     EMIT_MASKWRITE(0XF8006218, 0x000F03FFU ,0x000003FFU),
10196     // .. .. reg_arb_pri_rd_portn = 0x3ff
10197     // .. .. ==> 0XF800621C[9:0] = 0x000003FFU
10198     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
10199     // .. .. reg_arb_disable_aging_rd_portn = 0x0
10200     // .. .. ==> 0XF800621C[16:16] = 0x00000000U
10201     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
10202     // .. .. reg_arb_disable_urgent_rd_portn = 0x0
10203     // .. .. ==> 0XF800621C[17:17] = 0x00000000U
10204     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
10205     // .. .. reg_arb_dis_page_match_rd_portn = 0x0
10206     // .. .. ==> 0XF800621C[18:18] = 0x00000000U
10207     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
10208     // .. .. reg_arb_set_hpr_rd_portn = 0x0
10209     // .. .. ==> 0XF800621C[19:19] = 0x00000000U
10210     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00000000U
10211     // .. ..
10212     EMIT_MASKWRITE(0XF800621C, 0x000F03FFU ,0x000003FFU),
10213     // .. .. reg_arb_pri_rd_portn = 0x3ff
10214     // .. .. ==> 0XF8006220[9:0] = 0x000003FFU
10215     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
10216     // .. .. reg_arb_disable_aging_rd_portn = 0x0
10217     // .. .. ==> 0XF8006220[16:16] = 0x00000000U
10218     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
10219     // .. .. reg_arb_disable_urgent_rd_portn = 0x0
10220     // .. .. ==> 0XF8006220[17:17] = 0x00000000U
10221     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
10222     // .. .. reg_arb_dis_page_match_rd_portn = 0x0
10223     // .. .. ==> 0XF8006220[18:18] = 0x00000000U
10224     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
10225     // .. .. reg_arb_set_hpr_rd_portn = 0x0
10226     // .. .. ==> 0XF8006220[19:19] = 0x00000000U
10227     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00000000U
10228     // .. ..
10229     EMIT_MASKWRITE(0XF8006220, 0x000F03FFU ,0x000003FFU),
10230     // .. .. reg_arb_pri_rd_portn = 0x3ff
10231     // .. .. ==> 0XF8006224[9:0] = 0x000003FFU
10232     // .. ..     ==> MASK : 0x000003FFU    VAL : 0x000003FFU
10233     // .. .. reg_arb_disable_aging_rd_portn = 0x0
10234     // .. .. ==> 0XF8006224[16:16] = 0x00000000U
10235     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
10236     // .. .. reg_arb_disable_urgent_rd_portn = 0x0
10237     // .. .. ==> 0XF8006224[17:17] = 0x00000000U
10238     // .. ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
10239     // .. .. reg_arb_dis_page_match_rd_portn = 0x0
10240     // .. .. ==> 0XF8006224[18:18] = 0x00000000U
10241     // .. ..     ==> MASK : 0x00040000U    VAL : 0x00000000U
10242     // .. .. reg_arb_set_hpr_rd_portn = 0x0
10243     // .. .. ==> 0XF8006224[19:19] = 0x00000000U
10244     // .. ..     ==> MASK : 0x00080000U    VAL : 0x00000000U
10245     // .. ..
10246     EMIT_MASKWRITE(0XF8006224, 0x000F03FFU ,0x000003FFU),
10247     // .. .. reg_ddrc_lpddr2 = 0x0
10248     // .. .. ==> 0XF80062A8[0:0] = 0x00000000U
10249     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10250     // .. .. reg_ddrc_per_bank_refresh = 0x0
10251     // .. .. ==> 0XF80062A8[1:1] = 0x00000000U
10252     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
10253     // .. .. reg_ddrc_derate_enable = 0x0
10254     // .. .. ==> 0XF80062A8[2:2] = 0x00000000U
10255     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
10256     // .. .. reg_ddrc_mr4_margin = 0x0
10257     // .. .. ==> 0XF80062A8[11:4] = 0x00000000U
10258     // .. ..     ==> MASK : 0x00000FF0U    VAL : 0x00000000U
10259     // .. ..
10260     EMIT_MASKWRITE(0XF80062A8, 0x00000FF7U ,0x00000000U),
10261     // .. .. reg_ddrc_mr4_read_interval = 0x0
10262     // .. .. ==> 0XF80062AC[31:0] = 0x00000000U
10263     // .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000000U
10264     // .. ..
10265     EMIT_MASKWRITE(0XF80062AC, 0xFFFFFFFFU ,0x00000000U),
10266     // .. .. reg_ddrc_min_stable_clock_x1 = 0x5
10267     // .. .. ==> 0XF80062B0[3:0] = 0x00000005U
10268     // .. ..     ==> MASK : 0x0000000FU    VAL : 0x00000005U
10269     // .. .. reg_ddrc_idle_after_reset_x32 = 0x12
10270     // .. .. ==> 0XF80062B0[11:4] = 0x00000012U
10271     // .. ..     ==> MASK : 0x00000FF0U    VAL : 0x00000120U
10272     // .. .. reg_ddrc_t_mrw = 0x5
10273     // .. .. ==> 0XF80062B0[21:12] = 0x00000005U
10274     // .. ..     ==> MASK : 0x003FF000U    VAL : 0x00005000U
10275     // .. ..
10276     EMIT_MASKWRITE(0XF80062B0, 0x003FFFFFU ,0x00005125U),
10277     // .. .. reg_ddrc_max_auto_init_x1024 = 0xa8
10278     // .. .. ==> 0XF80062B4[7:0] = 0x000000A8U
10279     // .. ..     ==> MASK : 0x000000FFU    VAL : 0x000000A8U
10280     // .. .. reg_ddrc_dev_zqinit_x32 = 0x12
10281     // .. .. ==> 0XF80062B4[17:8] = 0x00000012U
10282     // .. ..     ==> MASK : 0x0003FF00U    VAL : 0x00001200U
10283     // .. ..
10284     EMIT_MASKWRITE(0XF80062B4, 0x0003FFFFU ,0x000012A8U),
10285     // .. .. START: POLL ON DCI STATUS
10286     // .. .. DONE = 1
10287     // .. .. ==> 0XF8000B74[13:13] = 0x00000001U
10288     // .. ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
10289     // .. ..
10290     EMIT_MASKPOLL(0XF8000B74, 0x00002000U),
10291     // .. .. FINISH: POLL ON DCI STATUS
10292     // .. .. START: UNLOCK DDR
10293     // .. .. reg_ddrc_soft_rstb = 0x1
10294     // .. .. ==> 0XF8006000[0:0] = 0x00000001U
10295     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
10296     // .. .. reg_ddrc_powerdown_en = 0x0
10297     // .. .. ==> 0XF8006000[1:1] = 0x00000000U
10298     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
10299     // .. .. reg_ddrc_data_bus_width = 0x0
10300     // .. .. ==> 0XF8006000[3:2] = 0x00000000U
10301     // .. ..     ==> MASK : 0x0000000CU    VAL : 0x00000000U
10302     // .. .. reg_ddrc_burst8_refresh = 0x0
10303     // .. .. ==> 0XF8006000[6:4] = 0x00000000U
10304     // .. ..     ==> MASK : 0x00000070U    VAL : 0x00000000U
10305     // .. .. reg_ddrc_rdwr_idle_gap = 1
10306     // .. .. ==> 0XF8006000[13:7] = 0x00000001U
10307     // .. ..     ==> MASK : 0x00003F80U    VAL : 0x00000080U
10308     // .. .. reg_ddrc_dis_rd_bypass = 0x0
10309     // .. .. ==> 0XF8006000[14:14] = 0x00000000U
10310     // .. ..     ==> MASK : 0x00004000U    VAL : 0x00000000U
10311     // .. .. reg_ddrc_dis_act_bypass = 0x0
10312     // .. .. ==> 0XF8006000[15:15] = 0x00000000U
10313     // .. ..     ==> MASK : 0x00008000U    VAL : 0x00000000U
10314     // .. .. reg_ddrc_dis_auto_refresh = 0x0
10315     // .. .. ==> 0XF8006000[16:16] = 0x00000000U
10316     // .. ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
10317     // .. ..
10318     EMIT_MASKWRITE(0XF8006000, 0x0001FFFFU ,0x00000081U),
10319     // .. .. FINISH: UNLOCK DDR
10320     // .. .. START: CHECK DDR STATUS
10321     // .. .. ddrc_reg_operating_mode = 1
10322     // .. .. ==> 0XF8006054[2:0] = 0x00000001U
10323     // .. ..     ==> MASK : 0x00000007U    VAL : 0x00000001U
10324     // .. ..
10325     EMIT_MASKPOLL(0XF8006054, 0x00000007U),
10326     // .. .. FINISH: CHECK DDR STATUS
10327     // .. FINISH: DDR INITIALIZATION
10328     // FINISH: top
10329     //
10330     EMIT_EXIT(),
10331 
10332     //
10333 };
10334 
10335 unsigned long ps7_mio_init_data_1_0[] = {
10336     // START: top
10337     // .. START: SLCR SETTINGS
10338     // .. UNLOCK_KEY = 0XDF0D
10339     // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
10340     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000DF0DU
10341     // ..
10342     EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
10343     // .. FINISH: SLCR SETTINGS
10344     // .. START: OCM REMAPPING
10345     // .. VREF_EN = 0x1
10346     // .. ==> 0XF8000B00[0:0] = 0x00000001U
10347     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
10348     // .. VREF_PULLUP_EN = 0x0
10349     // .. ==> 0XF8000B00[1:1] = 0x00000000U
10350     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
10351     // .. CLK_PULLUP_EN = 0x0
10352     // .. ==> 0XF8000B00[8:8] = 0x00000000U
10353     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10354     // .. SRSTN_PULLUP_EN = 0x0
10355     // .. ==> 0XF8000B00[9:9] = 0x00000000U
10356     // ..     ==> MASK : 0x00000200U    VAL : 0x00000000U
10357     // ..
10358     EMIT_MASKWRITE(0XF8000B00, 0x00000303U ,0x00000001U),
10359     // .. FINISH: OCM REMAPPING
10360     // .. START: DDRIOB SETTINGS
10361     // .. INP_POWER = 0x0
10362     // .. ==> 0XF8000B40[0:0] = 0x00000000U
10363     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10364     // .. INP_TYPE = 0x0
10365     // .. ==> 0XF8000B40[2:1] = 0x00000000U
10366     // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
10367     // .. DCI_UPDATE = 0x0
10368     // .. ==> 0XF8000B40[3:3] = 0x00000000U
10369     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
10370     // .. TERM_EN = 0x0
10371     // .. ==> 0XF8000B40[4:4] = 0x00000000U
10372     // ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
10373     // .. DCR_TYPE = 0x0
10374     // .. ==> 0XF8000B40[6:5] = 0x00000000U
10375     // ..     ==> MASK : 0x00000060U    VAL : 0x00000000U
10376     // .. IBUF_DISABLE_MODE = 0x0
10377     // .. ==> 0XF8000B40[7:7] = 0x00000000U
10378     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
10379     // .. TERM_DISABLE_MODE = 0x0
10380     // .. ==> 0XF8000B40[8:8] = 0x00000000U
10381     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10382     // .. OUTPUT_EN = 0x3
10383     // .. ==> 0XF8000B40[10:9] = 0x00000003U
10384     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
10385     // .. PULLUP_EN = 0x0
10386     // .. ==> 0XF8000B40[11:11] = 0x00000000U
10387     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
10388     // ..
10389     EMIT_MASKWRITE(0XF8000B40, 0x00000FFFU ,0x00000600U),
10390     // .. INP_POWER = 0x0
10391     // .. ==> 0XF8000B44[0:0] = 0x00000000U
10392     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10393     // .. INP_TYPE = 0x0
10394     // .. ==> 0XF8000B44[2:1] = 0x00000000U
10395     // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
10396     // .. DCI_UPDATE = 0x0
10397     // .. ==> 0XF8000B44[3:3] = 0x00000000U
10398     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
10399     // .. TERM_EN = 0x0
10400     // .. ==> 0XF8000B44[4:4] = 0x00000000U
10401     // ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
10402     // .. DCR_TYPE = 0x0
10403     // .. ==> 0XF8000B44[6:5] = 0x00000000U
10404     // ..     ==> MASK : 0x00000060U    VAL : 0x00000000U
10405     // .. IBUF_DISABLE_MODE = 0x0
10406     // .. ==> 0XF8000B44[7:7] = 0x00000000U
10407     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
10408     // .. TERM_DISABLE_MODE = 0x0
10409     // .. ==> 0XF8000B44[8:8] = 0x00000000U
10410     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10411     // .. OUTPUT_EN = 0x3
10412     // .. ==> 0XF8000B44[10:9] = 0x00000003U
10413     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
10414     // .. PULLUP_EN = 0x0
10415     // .. ==> 0XF8000B44[11:11] = 0x00000000U
10416     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
10417     // ..
10418     EMIT_MASKWRITE(0XF8000B44, 0x00000FFFU ,0x00000600U),
10419     // .. INP_POWER = 0x0
10420     // .. ==> 0XF8000B48[0:0] = 0x00000000U
10421     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10422     // .. INP_TYPE = 0x1
10423     // .. ==> 0XF8000B48[2:1] = 0x00000001U
10424     // ..     ==> MASK : 0x00000006U    VAL : 0x00000002U
10425     // .. DCI_UPDATE = 0x0
10426     // .. ==> 0XF8000B48[3:3] = 0x00000000U
10427     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
10428     // .. TERM_EN = 0x1
10429     // .. ==> 0XF8000B48[4:4] = 0x00000001U
10430     // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
10431     // .. DCR_TYPE = 0x3
10432     // .. ==> 0XF8000B48[6:5] = 0x00000003U
10433     // ..     ==> MASK : 0x00000060U    VAL : 0x00000060U
10434     // .. IBUF_DISABLE_MODE = 0
10435     // .. ==> 0XF8000B48[7:7] = 0x00000000U
10436     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
10437     // .. TERM_DISABLE_MODE = 0
10438     // .. ==> 0XF8000B48[8:8] = 0x00000000U
10439     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10440     // .. OUTPUT_EN = 0x3
10441     // .. ==> 0XF8000B48[10:9] = 0x00000003U
10442     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
10443     // .. PULLUP_EN = 0x0
10444     // .. ==> 0XF8000B48[11:11] = 0x00000000U
10445     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
10446     // ..
10447     EMIT_MASKWRITE(0XF8000B48, 0x00000FFFU ,0x00000672U),
10448     // .. INP_POWER = 0x0
10449     // .. ==> 0XF8000B4C[0:0] = 0x00000000U
10450     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10451     // .. INP_TYPE = 0x1
10452     // .. ==> 0XF8000B4C[2:1] = 0x00000001U
10453     // ..     ==> MASK : 0x00000006U    VAL : 0x00000002U
10454     // .. DCI_UPDATE = 0x0
10455     // .. ==> 0XF8000B4C[3:3] = 0x00000000U
10456     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
10457     // .. TERM_EN = 0x1
10458     // .. ==> 0XF8000B4C[4:4] = 0x00000001U
10459     // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
10460     // .. DCR_TYPE = 0x3
10461     // .. ==> 0XF8000B4C[6:5] = 0x00000003U
10462     // ..     ==> MASK : 0x00000060U    VAL : 0x00000060U
10463     // .. IBUF_DISABLE_MODE = 0
10464     // .. ==> 0XF8000B4C[7:7] = 0x00000000U
10465     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
10466     // .. TERM_DISABLE_MODE = 0
10467     // .. ==> 0XF8000B4C[8:8] = 0x00000000U
10468     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10469     // .. OUTPUT_EN = 0x3
10470     // .. ==> 0XF8000B4C[10:9] = 0x00000003U
10471     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
10472     // .. PULLUP_EN = 0x0
10473     // .. ==> 0XF8000B4C[11:11] = 0x00000000U
10474     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
10475     // ..
10476     EMIT_MASKWRITE(0XF8000B4C, 0x00000FFFU ,0x00000672U),
10477     // .. INP_POWER = 0x0
10478     // .. ==> 0XF8000B50[0:0] = 0x00000000U
10479     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10480     // .. INP_TYPE = 0x2
10481     // .. ==> 0XF8000B50[2:1] = 0x00000002U
10482     // ..     ==> MASK : 0x00000006U    VAL : 0x00000004U
10483     // .. DCI_UPDATE = 0x0
10484     // .. ==> 0XF8000B50[3:3] = 0x00000000U
10485     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
10486     // .. TERM_EN = 0x1
10487     // .. ==> 0XF8000B50[4:4] = 0x00000001U
10488     // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
10489     // .. DCR_TYPE = 0x3
10490     // .. ==> 0XF8000B50[6:5] = 0x00000003U
10491     // ..     ==> MASK : 0x00000060U    VAL : 0x00000060U
10492     // .. IBUF_DISABLE_MODE = 0
10493     // .. ==> 0XF8000B50[7:7] = 0x00000000U
10494     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
10495     // .. TERM_DISABLE_MODE = 0
10496     // .. ==> 0XF8000B50[8:8] = 0x00000000U
10497     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10498     // .. OUTPUT_EN = 0x3
10499     // .. ==> 0XF8000B50[10:9] = 0x00000003U
10500     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
10501     // .. PULLUP_EN = 0x0
10502     // .. ==> 0XF8000B50[11:11] = 0x00000000U
10503     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
10504     // ..
10505     EMIT_MASKWRITE(0XF8000B50, 0x00000FFFU ,0x00000674U),
10506     // .. INP_POWER = 0x0
10507     // .. ==> 0XF8000B54[0:0] = 0x00000000U
10508     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10509     // .. INP_TYPE = 0x2
10510     // .. ==> 0XF8000B54[2:1] = 0x00000002U
10511     // ..     ==> MASK : 0x00000006U    VAL : 0x00000004U
10512     // .. DCI_UPDATE = 0x0
10513     // .. ==> 0XF8000B54[3:3] = 0x00000000U
10514     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
10515     // .. TERM_EN = 0x1
10516     // .. ==> 0XF8000B54[4:4] = 0x00000001U
10517     // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
10518     // .. DCR_TYPE = 0x3
10519     // .. ==> 0XF8000B54[6:5] = 0x00000003U
10520     // ..     ==> MASK : 0x00000060U    VAL : 0x00000060U
10521     // .. IBUF_DISABLE_MODE = 0
10522     // .. ==> 0XF8000B54[7:7] = 0x00000000U
10523     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
10524     // .. TERM_DISABLE_MODE = 0
10525     // .. ==> 0XF8000B54[8:8] = 0x00000000U
10526     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10527     // .. OUTPUT_EN = 0x3
10528     // .. ==> 0XF8000B54[10:9] = 0x00000003U
10529     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
10530     // .. PULLUP_EN = 0x0
10531     // .. ==> 0XF8000B54[11:11] = 0x00000000U
10532     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
10533     // ..
10534     EMIT_MASKWRITE(0XF8000B54, 0x00000FFFU ,0x00000674U),
10535     // .. INP_POWER = 0x0
10536     // .. ==> 0XF8000B58[0:0] = 0x00000000U
10537     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10538     // .. INP_TYPE = 0x0
10539     // .. ==> 0XF8000B58[2:1] = 0x00000000U
10540     // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
10541     // .. DCI_UPDATE = 0x0
10542     // .. ==> 0XF8000B58[3:3] = 0x00000000U
10543     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
10544     // .. TERM_EN = 0x0
10545     // .. ==> 0XF8000B58[4:4] = 0x00000000U
10546     // ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
10547     // .. DCR_TYPE = 0x0
10548     // .. ==> 0XF8000B58[6:5] = 0x00000000U
10549     // ..     ==> MASK : 0x00000060U    VAL : 0x00000000U
10550     // .. IBUF_DISABLE_MODE = 0x0
10551     // .. ==> 0XF8000B58[7:7] = 0x00000000U
10552     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
10553     // .. TERM_DISABLE_MODE = 0x0
10554     // .. ==> 0XF8000B58[8:8] = 0x00000000U
10555     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10556     // .. OUTPUT_EN = 0x3
10557     // .. ==> 0XF8000B58[10:9] = 0x00000003U
10558     // ..     ==> MASK : 0x00000600U    VAL : 0x00000600U
10559     // .. PULLUP_EN = 0x0
10560     // .. ==> 0XF8000B58[11:11] = 0x00000000U
10561     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
10562     // ..
10563     EMIT_MASKWRITE(0XF8000B58, 0x00000FFFU ,0x00000600U),
10564     // .. DRIVE_P = 0x1c
10565     // .. ==> 0XF8000B5C[6:0] = 0x0000001CU
10566     // ..     ==> MASK : 0x0000007FU    VAL : 0x0000001CU
10567     // .. DRIVE_N = 0xc
10568     // .. ==> 0XF8000B5C[13:7] = 0x0000000CU
10569     // ..     ==> MASK : 0x00003F80U    VAL : 0x00000600U
10570     // .. SLEW_P = 0x3
10571     // .. ==> 0XF8000B5C[18:14] = 0x00000003U
10572     // ..     ==> MASK : 0x0007C000U    VAL : 0x0000C000U
10573     // .. SLEW_N = 0x3
10574     // .. ==> 0XF8000B5C[23:19] = 0x00000003U
10575     // ..     ==> MASK : 0x00F80000U    VAL : 0x00180000U
10576     // .. GTL = 0x0
10577     // .. ==> 0XF8000B5C[26:24] = 0x00000000U
10578     // ..     ==> MASK : 0x07000000U    VAL : 0x00000000U
10579     // .. RTERM = 0x0
10580     // .. ==> 0XF8000B5C[31:27] = 0x00000000U
10581     // ..     ==> MASK : 0xF8000000U    VAL : 0x00000000U
10582     // ..
10583     EMIT_MASKWRITE(0XF8000B5C, 0xFFFFFFFFU ,0x0018C61CU),
10584     // .. DRIVE_P = 0x1c
10585     // .. ==> 0XF8000B60[6:0] = 0x0000001CU
10586     // ..     ==> MASK : 0x0000007FU    VAL : 0x0000001CU
10587     // .. DRIVE_N = 0xc
10588     // .. ==> 0XF8000B60[13:7] = 0x0000000CU
10589     // ..     ==> MASK : 0x00003F80U    VAL : 0x00000600U
10590     // .. SLEW_P = 0x6
10591     // .. ==> 0XF8000B60[18:14] = 0x00000006U
10592     // ..     ==> MASK : 0x0007C000U    VAL : 0x00018000U
10593     // .. SLEW_N = 0x1f
10594     // .. ==> 0XF8000B60[23:19] = 0x0000001FU
10595     // ..     ==> MASK : 0x00F80000U    VAL : 0x00F80000U
10596     // .. GTL = 0x0
10597     // .. ==> 0XF8000B60[26:24] = 0x00000000U
10598     // ..     ==> MASK : 0x07000000U    VAL : 0x00000000U
10599     // .. RTERM = 0x0
10600     // .. ==> 0XF8000B60[31:27] = 0x00000000U
10601     // ..     ==> MASK : 0xF8000000U    VAL : 0x00000000U
10602     // ..
10603     EMIT_MASKWRITE(0XF8000B60, 0xFFFFFFFFU ,0x00F9861CU),
10604     // .. DRIVE_P = 0x1c
10605     // .. ==> 0XF8000B64[6:0] = 0x0000001CU
10606     // ..     ==> MASK : 0x0000007FU    VAL : 0x0000001CU
10607     // .. DRIVE_N = 0xc
10608     // .. ==> 0XF8000B64[13:7] = 0x0000000CU
10609     // ..     ==> MASK : 0x00003F80U    VAL : 0x00000600U
10610     // .. SLEW_P = 0x6
10611     // .. ==> 0XF8000B64[18:14] = 0x00000006U
10612     // ..     ==> MASK : 0x0007C000U    VAL : 0x00018000U
10613     // .. SLEW_N = 0x1f
10614     // .. ==> 0XF8000B64[23:19] = 0x0000001FU
10615     // ..     ==> MASK : 0x00F80000U    VAL : 0x00F80000U
10616     // .. GTL = 0x0
10617     // .. ==> 0XF8000B64[26:24] = 0x00000000U
10618     // ..     ==> MASK : 0x07000000U    VAL : 0x00000000U
10619     // .. RTERM = 0x0
10620     // .. ==> 0XF8000B64[31:27] = 0x00000000U
10621     // ..     ==> MASK : 0xF8000000U    VAL : 0x00000000U
10622     // ..
10623     EMIT_MASKWRITE(0XF8000B64, 0xFFFFFFFFU ,0x00F9861CU),
10624     // .. DRIVE_P = 0x1c
10625     // .. ==> 0XF8000B68[6:0] = 0x0000001CU
10626     // ..     ==> MASK : 0x0000007FU    VAL : 0x0000001CU
10627     // .. DRIVE_N = 0xc
10628     // .. ==> 0XF8000B68[13:7] = 0x0000000CU
10629     // ..     ==> MASK : 0x00003F80U    VAL : 0x00000600U
10630     // .. SLEW_P = 0x6
10631     // .. ==> 0XF8000B68[18:14] = 0x00000006U
10632     // ..     ==> MASK : 0x0007C000U    VAL : 0x00018000U
10633     // .. SLEW_N = 0x1f
10634     // .. ==> 0XF8000B68[23:19] = 0x0000001FU
10635     // ..     ==> MASK : 0x00F80000U    VAL : 0x00F80000U
10636     // .. GTL = 0x0
10637     // .. ==> 0XF8000B68[26:24] = 0x00000000U
10638     // ..     ==> MASK : 0x07000000U    VAL : 0x00000000U
10639     // .. RTERM = 0x0
10640     // .. ==> 0XF8000B68[31:27] = 0x00000000U
10641     // ..     ==> MASK : 0xF8000000U    VAL : 0x00000000U
10642     // ..
10643     EMIT_MASKWRITE(0XF8000B68, 0xFFFFFFFFU ,0x00F9861CU),
10644     // .. VREF_INT_EN = 0x1
10645     // .. ==> 0XF8000B6C[0:0] = 0x00000001U
10646     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
10647     // .. VREF_SEL = 0x4
10648     // .. ==> 0XF8000B6C[4:1] = 0x00000004U
10649     // ..     ==> MASK : 0x0000001EU    VAL : 0x00000008U
10650     // .. VREF_EXT_EN = 0x0
10651     // .. ==> 0XF8000B6C[6:5] = 0x00000000U
10652     // ..     ==> MASK : 0x00000060U    VAL : 0x00000000U
10653     // .. VREF_PULLUP_EN = 0x0
10654     // .. ==> 0XF8000B6C[8:7] = 0x00000000U
10655     // ..     ==> MASK : 0x00000180U    VAL : 0x00000000U
10656     // .. REFIO_EN = 0x1
10657     // .. ==> 0XF8000B6C[9:9] = 0x00000001U
10658     // ..     ==> MASK : 0x00000200U    VAL : 0x00000200U
10659     // .. REFIO_PULLUP_EN = 0x0
10660     // .. ==> 0XF8000B6C[12:12] = 0x00000000U
10661     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
10662     // .. DRST_B_PULLUP_EN = 0x0
10663     // .. ==> 0XF8000B6C[13:13] = 0x00000000U
10664     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
10665     // .. CKE_PULLUP_EN = 0x0
10666     // .. ==> 0XF8000B6C[14:14] = 0x00000000U
10667     // ..     ==> MASK : 0x00004000U    VAL : 0x00000000U
10668     // ..
10669     EMIT_MASKWRITE(0XF8000B6C, 0x000073FFU ,0x00000209U),
10670     // .. .. START: ASSERT RESET
10671     // .. .. RESET = 1
10672     // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
10673     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
10674     // .. .. VRN_OUT = 0x1
10675     // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
10676     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000020U
10677     // .. ..
10678     EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000021U),
10679     // .. .. FINISH: ASSERT RESET
10680     // .. .. START: DEASSERT RESET
10681     // .. .. RESET = 0
10682     // .. .. ==> 0XF8000B70[0:0] = 0x00000000U
10683     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10684     // .. .. VRN_OUT = 0x1
10685     // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
10686     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000020U
10687     // .. ..
10688     EMIT_MASKWRITE(0XF8000B70, 0x00000021U ,0x00000020U),
10689     // .. .. FINISH: DEASSERT RESET
10690     // .. .. RESET = 0x1
10691     // .. .. ==> 0XF8000B70[0:0] = 0x00000001U
10692     // .. ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
10693     // .. .. ENABLE = 0x1
10694     // .. .. ==> 0XF8000B70[1:1] = 0x00000001U
10695     // .. ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
10696     // .. .. VRP_TRI = 0x0
10697     // .. .. ==> 0XF8000B70[2:2] = 0x00000000U
10698     // .. ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
10699     // .. .. VRN_TRI = 0x0
10700     // .. .. ==> 0XF8000B70[3:3] = 0x00000000U
10701     // .. ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
10702     // .. .. VRP_OUT = 0x0
10703     // .. .. ==> 0XF8000B70[4:4] = 0x00000000U
10704     // .. ..     ==> MASK : 0x00000010U    VAL : 0x00000000U
10705     // .. .. VRN_OUT = 0x1
10706     // .. .. ==> 0XF8000B70[5:5] = 0x00000001U
10707     // .. ..     ==> MASK : 0x00000020U    VAL : 0x00000020U
10708     // .. .. NREF_OPT1 = 0x0
10709     // .. .. ==> 0XF8000B70[7:6] = 0x00000000U
10710     // .. ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
10711     // .. .. NREF_OPT2 = 0x0
10712     // .. .. ==> 0XF8000B70[10:8] = 0x00000000U
10713     // .. ..     ==> MASK : 0x00000700U    VAL : 0x00000000U
10714     // .. .. NREF_OPT4 = 0x1
10715     // .. .. ==> 0XF8000B70[13:11] = 0x00000001U
10716     // .. ..     ==> MASK : 0x00003800U    VAL : 0x00000800U
10717     // .. .. PREF_OPT1 = 0x0
10718     // .. .. ==> 0XF8000B70[16:14] = 0x00000000U
10719     // .. ..     ==> MASK : 0x0001C000U    VAL : 0x00000000U
10720     // .. .. PREF_OPT2 = 0x0
10721     // .. .. ==> 0XF8000B70[19:17] = 0x00000000U
10722     // .. ..     ==> MASK : 0x000E0000U    VAL : 0x00000000U
10723     // .. .. UPDATE_CONTROL = 0x0
10724     // .. .. ==> 0XF8000B70[20:20] = 0x00000000U
10725     // .. ..     ==> MASK : 0x00100000U    VAL : 0x00000000U
10726     // .. .. INIT_COMPLETE = 0x0
10727     // .. .. ==> 0XF8000B70[21:21] = 0x00000000U
10728     // .. ..     ==> MASK : 0x00200000U    VAL : 0x00000000U
10729     // .. .. TST_CLK = 0x0
10730     // .. .. ==> 0XF8000B70[22:22] = 0x00000000U
10731     // .. ..     ==> MASK : 0x00400000U    VAL : 0x00000000U
10732     // .. .. TST_HLN = 0x0
10733     // .. .. ==> 0XF8000B70[23:23] = 0x00000000U
10734     // .. ..     ==> MASK : 0x00800000U    VAL : 0x00000000U
10735     // .. .. TST_HLP = 0x0
10736     // .. .. ==> 0XF8000B70[24:24] = 0x00000000U
10737     // .. ..     ==> MASK : 0x01000000U    VAL : 0x00000000U
10738     // .. .. TST_RST = 0x0
10739     // .. .. ==> 0XF8000B70[25:25] = 0x00000000U
10740     // .. ..     ==> MASK : 0x02000000U    VAL : 0x00000000U
10741     // .. .. INT_DCI_EN = 0x0
10742     // .. .. ==> 0XF8000B70[26:26] = 0x00000000U
10743     // .. ..     ==> MASK : 0x04000000U    VAL : 0x00000000U
10744     // .. ..
10745     EMIT_MASKWRITE(0XF8000B70, 0x07FFFFFFU ,0x00000823U),
10746     // .. FINISH: DDRIOB SETTINGS
10747     // .. START: MIO PROGRAMMING
10748     // .. TRI_ENABLE = 1
10749     // .. ==> 0XF8000700[0:0] = 0x00000001U
10750     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
10751     // .. Speed = 0
10752     // .. ==> 0XF8000700[8:8] = 0x00000000U
10753     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10754     // .. IO_Type = 1
10755     // .. ==> 0XF8000700[11:9] = 0x00000001U
10756     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
10757     // .. PULLUP = 1
10758     // .. ==> 0XF8000700[12:12] = 0x00000001U
10759     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
10760     // .. DisableRcvr = 0
10761     // .. ==> 0XF8000700[13:13] = 0x00000000U
10762     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
10763     // ..
10764     EMIT_MASKWRITE(0XF8000700, 0x00003F01U ,0x00001201U),
10765     // .. TRI_ENABLE = 0
10766     // .. ==> 0XF8000704[0:0] = 0x00000000U
10767     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10768     // .. L0_SEL = 1
10769     // .. ==> 0XF8000704[1:1] = 0x00000001U
10770     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
10771     // .. L1_SEL = 0
10772     // .. ==> 0XF8000704[2:2] = 0x00000000U
10773     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
10774     // .. L2_SEL = 0
10775     // .. ==> 0XF8000704[4:3] = 0x00000000U
10776     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
10777     // .. L3_SEL = 0
10778     // .. ==> 0XF8000704[7:5] = 0x00000000U
10779     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
10780     // .. Speed = 0
10781     // .. ==> 0XF8000704[8:8] = 0x00000000U
10782     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10783     // .. IO_Type = 1
10784     // .. ==> 0XF8000704[11:9] = 0x00000001U
10785     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
10786     // .. PULLUP = 1
10787     // .. ==> 0XF8000704[12:12] = 0x00000001U
10788     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
10789     // .. DisableRcvr = 0
10790     // .. ==> 0XF8000704[13:13] = 0x00000000U
10791     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
10792     // ..
10793     EMIT_MASKWRITE(0XF8000704, 0x00003FFFU ,0x00001202U),
10794     // .. TRI_ENABLE = 0
10795     // .. ==> 0XF8000708[0:0] = 0x00000000U
10796     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10797     // .. L0_SEL = 1
10798     // .. ==> 0XF8000708[1:1] = 0x00000001U
10799     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
10800     // .. L1_SEL = 0
10801     // .. ==> 0XF8000708[2:2] = 0x00000000U
10802     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
10803     // .. L2_SEL = 0
10804     // .. ==> 0XF8000708[4:3] = 0x00000000U
10805     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
10806     // .. L3_SEL = 0
10807     // .. ==> 0XF8000708[7:5] = 0x00000000U
10808     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
10809     // .. Speed = 0
10810     // .. ==> 0XF8000708[8:8] = 0x00000000U
10811     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10812     // .. IO_Type = 1
10813     // .. ==> 0XF8000708[11:9] = 0x00000001U
10814     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
10815     // .. PULLUP = 0
10816     // .. ==> 0XF8000708[12:12] = 0x00000000U
10817     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
10818     // .. DisableRcvr = 0
10819     // .. ==> 0XF8000708[13:13] = 0x00000000U
10820     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
10821     // ..
10822     EMIT_MASKWRITE(0XF8000708, 0x00003FFFU ,0x00000202U),
10823     // .. TRI_ENABLE = 0
10824     // .. ==> 0XF800070C[0:0] = 0x00000000U
10825     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10826     // .. L0_SEL = 1
10827     // .. ==> 0XF800070C[1:1] = 0x00000001U
10828     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
10829     // .. L1_SEL = 0
10830     // .. ==> 0XF800070C[2:2] = 0x00000000U
10831     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
10832     // .. L2_SEL = 0
10833     // .. ==> 0XF800070C[4:3] = 0x00000000U
10834     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
10835     // .. L3_SEL = 0
10836     // .. ==> 0XF800070C[7:5] = 0x00000000U
10837     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
10838     // .. Speed = 0
10839     // .. ==> 0XF800070C[8:8] = 0x00000000U
10840     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10841     // .. IO_Type = 1
10842     // .. ==> 0XF800070C[11:9] = 0x00000001U
10843     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
10844     // .. PULLUP = 0
10845     // .. ==> 0XF800070C[12:12] = 0x00000000U
10846     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
10847     // .. DisableRcvr = 0
10848     // .. ==> 0XF800070C[13:13] = 0x00000000U
10849     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
10850     // ..
10851     EMIT_MASKWRITE(0XF800070C, 0x00003FFFU ,0x00000202U),
10852     // .. TRI_ENABLE = 0
10853     // .. ==> 0XF8000710[0:0] = 0x00000000U
10854     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10855     // .. L0_SEL = 1
10856     // .. ==> 0XF8000710[1:1] = 0x00000001U
10857     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
10858     // .. L1_SEL = 0
10859     // .. ==> 0XF8000710[2:2] = 0x00000000U
10860     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
10861     // .. L2_SEL = 0
10862     // .. ==> 0XF8000710[4:3] = 0x00000000U
10863     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
10864     // .. L3_SEL = 0
10865     // .. ==> 0XF8000710[7:5] = 0x00000000U
10866     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
10867     // .. Speed = 0
10868     // .. ==> 0XF8000710[8:8] = 0x00000000U
10869     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10870     // .. IO_Type = 1
10871     // .. ==> 0XF8000710[11:9] = 0x00000001U
10872     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
10873     // .. PULLUP = 0
10874     // .. ==> 0XF8000710[12:12] = 0x00000000U
10875     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
10876     // .. DisableRcvr = 0
10877     // .. ==> 0XF8000710[13:13] = 0x00000000U
10878     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
10879     // ..
10880     EMIT_MASKWRITE(0XF8000710, 0x00003FFFU ,0x00000202U),
10881     // .. TRI_ENABLE = 0
10882     // .. ==> 0XF8000714[0:0] = 0x00000000U
10883     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10884     // .. L0_SEL = 1
10885     // .. ==> 0XF8000714[1:1] = 0x00000001U
10886     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
10887     // .. L1_SEL = 0
10888     // .. ==> 0XF8000714[2:2] = 0x00000000U
10889     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
10890     // .. L2_SEL = 0
10891     // .. ==> 0XF8000714[4:3] = 0x00000000U
10892     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
10893     // .. L3_SEL = 0
10894     // .. ==> 0XF8000714[7:5] = 0x00000000U
10895     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
10896     // .. Speed = 0
10897     // .. ==> 0XF8000714[8:8] = 0x00000000U
10898     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10899     // .. IO_Type = 1
10900     // .. ==> 0XF8000714[11:9] = 0x00000001U
10901     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
10902     // .. PULLUP = 0
10903     // .. ==> 0XF8000714[12:12] = 0x00000000U
10904     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
10905     // .. DisableRcvr = 0
10906     // .. ==> 0XF8000714[13:13] = 0x00000000U
10907     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
10908     // ..
10909     EMIT_MASKWRITE(0XF8000714, 0x00003FFFU ,0x00000202U),
10910     // .. TRI_ENABLE = 0
10911     // .. ==> 0XF8000718[0:0] = 0x00000000U
10912     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10913     // .. L0_SEL = 1
10914     // .. ==> 0XF8000718[1:1] = 0x00000001U
10915     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
10916     // .. L1_SEL = 0
10917     // .. ==> 0XF8000718[2:2] = 0x00000000U
10918     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
10919     // .. L2_SEL = 0
10920     // .. ==> 0XF8000718[4:3] = 0x00000000U
10921     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
10922     // .. L3_SEL = 0
10923     // .. ==> 0XF8000718[7:5] = 0x00000000U
10924     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
10925     // .. Speed = 0
10926     // .. ==> 0XF8000718[8:8] = 0x00000000U
10927     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10928     // .. IO_Type = 1
10929     // .. ==> 0XF8000718[11:9] = 0x00000001U
10930     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
10931     // .. PULLUP = 0
10932     // .. ==> 0XF8000718[12:12] = 0x00000000U
10933     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
10934     // .. DisableRcvr = 0
10935     // .. ==> 0XF8000718[13:13] = 0x00000000U
10936     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
10937     // ..
10938     EMIT_MASKWRITE(0XF8000718, 0x00003FFFU ,0x00000202U),
10939     // .. TRI_ENABLE = 0
10940     // .. ==> 0XF800071C[0:0] = 0x00000000U
10941     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10942     // .. L0_SEL = 0
10943     // .. ==> 0XF800071C[1:1] = 0x00000000U
10944     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
10945     // .. L1_SEL = 0
10946     // .. ==> 0XF800071C[2:2] = 0x00000000U
10947     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
10948     // .. L2_SEL = 0
10949     // .. ==> 0XF800071C[4:3] = 0x00000000U
10950     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
10951     // .. L3_SEL = 0
10952     // .. ==> 0XF800071C[7:5] = 0x00000000U
10953     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
10954     // .. Speed = 0
10955     // .. ==> 0XF800071C[8:8] = 0x00000000U
10956     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10957     // .. IO_Type = 1
10958     // .. ==> 0XF800071C[11:9] = 0x00000001U
10959     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
10960     // .. PULLUP = 0
10961     // .. ==> 0XF800071C[12:12] = 0x00000000U
10962     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
10963     // .. DisableRcvr = 0
10964     // .. ==> 0XF800071C[13:13] = 0x00000000U
10965     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
10966     // ..
10967     EMIT_MASKWRITE(0XF800071C, 0x00003FFFU ,0x00000200U),
10968     // .. TRI_ENABLE = 0
10969     // .. ==> 0XF8000720[0:0] = 0x00000000U
10970     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
10971     // .. L0_SEL = 1
10972     // .. ==> 0XF8000720[1:1] = 0x00000001U
10973     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
10974     // .. L1_SEL = 0
10975     // .. ==> 0XF8000720[2:2] = 0x00000000U
10976     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
10977     // .. L2_SEL = 0
10978     // .. ==> 0XF8000720[4:3] = 0x00000000U
10979     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
10980     // .. L3_SEL = 0
10981     // .. ==> 0XF8000720[7:5] = 0x00000000U
10982     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
10983     // .. Speed = 0
10984     // .. ==> 0XF8000720[8:8] = 0x00000000U
10985     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
10986     // .. IO_Type = 1
10987     // .. ==> 0XF8000720[11:9] = 0x00000001U
10988     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
10989     // .. PULLUP = 0
10990     // .. ==> 0XF8000720[12:12] = 0x00000000U
10991     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
10992     // .. DisableRcvr = 0
10993     // .. ==> 0XF8000720[13:13] = 0x00000000U
10994     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
10995     // ..
10996     EMIT_MASKWRITE(0XF8000720, 0x00003FFFU ,0x00000202U),
10997     // .. TRI_ENABLE = 0
10998     // .. ==> 0XF8000724[0:0] = 0x00000000U
10999     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11000     // .. L0_SEL = 0
11001     // .. ==> 0XF8000724[1:1] = 0x00000000U
11002     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11003     // .. L1_SEL = 0
11004     // .. ==> 0XF8000724[2:2] = 0x00000000U
11005     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11006     // .. L2_SEL = 0
11007     // .. ==> 0XF8000724[4:3] = 0x00000000U
11008     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11009     // .. L3_SEL = 0
11010     // .. ==> 0XF8000724[7:5] = 0x00000000U
11011     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11012     // .. Speed = 0
11013     // .. ==> 0XF8000724[8:8] = 0x00000000U
11014     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11015     // .. IO_Type = 1
11016     // .. ==> 0XF8000724[11:9] = 0x00000001U
11017     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11018     // .. PULLUP = 1
11019     // .. ==> 0XF8000724[12:12] = 0x00000001U
11020     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
11021     // .. DisableRcvr = 0
11022     // .. ==> 0XF8000724[13:13] = 0x00000000U
11023     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11024     // ..
11025     EMIT_MASKWRITE(0XF8000724, 0x00003FFFU ,0x00001200U),
11026     // .. TRI_ENABLE = 0
11027     // .. ==> 0XF8000728[0:0] = 0x00000000U
11028     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11029     // .. L0_SEL = 0
11030     // .. ==> 0XF8000728[1:1] = 0x00000000U
11031     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11032     // .. L1_SEL = 0
11033     // .. ==> 0XF8000728[2:2] = 0x00000000U
11034     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11035     // .. L2_SEL = 0
11036     // .. ==> 0XF8000728[4:3] = 0x00000000U
11037     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11038     // .. L3_SEL = 0
11039     // .. ==> 0XF8000728[7:5] = 0x00000000U
11040     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11041     // .. Speed = 0
11042     // .. ==> 0XF8000728[8:8] = 0x00000000U
11043     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11044     // .. IO_Type = 1
11045     // .. ==> 0XF8000728[11:9] = 0x00000001U
11046     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11047     // .. PULLUP = 1
11048     // .. ==> 0XF8000728[12:12] = 0x00000001U
11049     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
11050     // .. DisableRcvr = 0
11051     // .. ==> 0XF8000728[13:13] = 0x00000000U
11052     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11053     // ..
11054     EMIT_MASKWRITE(0XF8000728, 0x00003FFFU ,0x00001200U),
11055     // .. TRI_ENABLE = 0
11056     // .. ==> 0XF800072C[0:0] = 0x00000000U
11057     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11058     // .. L0_SEL = 0
11059     // .. ==> 0XF800072C[1:1] = 0x00000000U
11060     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11061     // .. L1_SEL = 0
11062     // .. ==> 0XF800072C[2:2] = 0x00000000U
11063     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11064     // .. L2_SEL = 0
11065     // .. ==> 0XF800072C[4:3] = 0x00000000U
11066     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11067     // .. L3_SEL = 0
11068     // .. ==> 0XF800072C[7:5] = 0x00000000U
11069     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11070     // .. Speed = 0
11071     // .. ==> 0XF800072C[8:8] = 0x00000000U
11072     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11073     // .. IO_Type = 1
11074     // .. ==> 0XF800072C[11:9] = 0x00000001U
11075     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11076     // .. PULLUP = 1
11077     // .. ==> 0XF800072C[12:12] = 0x00000001U
11078     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
11079     // .. DisableRcvr = 0
11080     // .. ==> 0XF800072C[13:13] = 0x00000000U
11081     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11082     // ..
11083     EMIT_MASKWRITE(0XF800072C, 0x00003FFFU ,0x00001200U),
11084     // .. TRI_ENABLE = 0
11085     // .. ==> 0XF8000730[0:0] = 0x00000000U
11086     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11087     // .. L0_SEL = 0
11088     // .. ==> 0XF8000730[1:1] = 0x00000000U
11089     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11090     // .. L1_SEL = 0
11091     // .. ==> 0XF8000730[2:2] = 0x00000000U
11092     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11093     // .. L2_SEL = 0
11094     // .. ==> 0XF8000730[4:3] = 0x00000000U
11095     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11096     // .. L3_SEL = 0
11097     // .. ==> 0XF8000730[7:5] = 0x00000000U
11098     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11099     // .. Speed = 0
11100     // .. ==> 0XF8000730[8:8] = 0x00000000U
11101     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11102     // .. IO_Type = 1
11103     // .. ==> 0XF8000730[11:9] = 0x00000001U
11104     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11105     // .. PULLUP = 1
11106     // .. ==> 0XF8000730[12:12] = 0x00000001U
11107     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
11108     // .. DisableRcvr = 0
11109     // .. ==> 0XF8000730[13:13] = 0x00000000U
11110     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11111     // ..
11112     EMIT_MASKWRITE(0XF8000730, 0x00003FFFU ,0x00001200U),
11113     // .. TRI_ENABLE = 0
11114     // .. ==> 0XF8000734[0:0] = 0x00000000U
11115     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11116     // .. L0_SEL = 0
11117     // .. ==> 0XF8000734[1:1] = 0x00000000U
11118     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11119     // .. L1_SEL = 0
11120     // .. ==> 0XF8000734[2:2] = 0x00000000U
11121     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11122     // .. L2_SEL = 0
11123     // .. ==> 0XF8000734[4:3] = 0x00000000U
11124     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11125     // .. L3_SEL = 0
11126     // .. ==> 0XF8000734[7:5] = 0x00000000U
11127     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11128     // .. Speed = 0
11129     // .. ==> 0XF8000734[8:8] = 0x00000000U
11130     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11131     // .. IO_Type = 1
11132     // .. ==> 0XF8000734[11:9] = 0x00000001U
11133     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11134     // .. PULLUP = 1
11135     // .. ==> 0XF8000734[12:12] = 0x00000001U
11136     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
11137     // .. DisableRcvr = 0
11138     // .. ==> 0XF8000734[13:13] = 0x00000000U
11139     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11140     // ..
11141     EMIT_MASKWRITE(0XF8000734, 0x00003FFFU ,0x00001200U),
11142     // .. TRI_ENABLE = 0
11143     // .. ==> 0XF8000738[0:0] = 0x00000000U
11144     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11145     // .. L0_SEL = 0
11146     // .. ==> 0XF8000738[1:1] = 0x00000000U
11147     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11148     // .. L1_SEL = 0
11149     // .. ==> 0XF8000738[2:2] = 0x00000000U
11150     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11151     // .. L2_SEL = 0
11152     // .. ==> 0XF8000738[4:3] = 0x00000000U
11153     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11154     // .. L3_SEL = 0
11155     // .. ==> 0XF8000738[7:5] = 0x00000000U
11156     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11157     // .. Speed = 0
11158     // .. ==> 0XF8000738[8:8] = 0x00000000U
11159     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11160     // .. IO_Type = 1
11161     // .. ==> 0XF8000738[11:9] = 0x00000001U
11162     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11163     // .. PULLUP = 1
11164     // .. ==> 0XF8000738[12:12] = 0x00000001U
11165     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
11166     // .. DisableRcvr = 0
11167     // .. ==> 0XF8000738[13:13] = 0x00000000U
11168     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11169     // ..
11170     EMIT_MASKWRITE(0XF8000738, 0x00003FFFU ,0x00001200U),
11171     // .. TRI_ENABLE = 1
11172     // .. ==> 0XF800073C[0:0] = 0x00000001U
11173     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
11174     // .. Speed = 0
11175     // .. ==> 0XF800073C[8:8] = 0x00000000U
11176     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11177     // .. IO_Type = 1
11178     // .. ==> 0XF800073C[11:9] = 0x00000001U
11179     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11180     // .. PULLUP = 1
11181     // .. ==> 0XF800073C[12:12] = 0x00000001U
11182     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
11183     // .. DisableRcvr = 0
11184     // .. ==> 0XF800073C[13:13] = 0x00000000U
11185     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11186     // ..
11187     EMIT_MASKWRITE(0XF800073C, 0x00003F01U ,0x00001201U),
11188     // .. TRI_ENABLE = 0
11189     // .. ==> 0XF8000740[0:0] = 0x00000000U
11190     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11191     // .. L0_SEL = 1
11192     // .. ==> 0XF8000740[1:1] = 0x00000001U
11193     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
11194     // .. L1_SEL = 0
11195     // .. ==> 0XF8000740[2:2] = 0x00000000U
11196     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11197     // .. L2_SEL = 0
11198     // .. ==> 0XF8000740[4:3] = 0x00000000U
11199     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11200     // .. L3_SEL = 0
11201     // .. ==> 0XF8000740[7:5] = 0x00000000U
11202     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11203     // .. Speed = 0
11204     // .. ==> 0XF8000740[8:8] = 0x00000000U
11205     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11206     // .. IO_Type = 4
11207     // .. ==> 0XF8000740[11:9] = 0x00000004U
11208     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
11209     // .. PULLUP = 0
11210     // .. ==> 0XF8000740[12:12] = 0x00000000U
11211     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11212     // .. DisableRcvr = 1
11213     // .. ==> 0XF8000740[13:13] = 0x00000001U
11214     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
11215     // ..
11216     EMIT_MASKWRITE(0XF8000740, 0x00003FFFU ,0x00002802U),
11217     // .. TRI_ENABLE = 0
11218     // .. ==> 0XF8000744[0:0] = 0x00000000U
11219     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11220     // .. L0_SEL = 1
11221     // .. ==> 0XF8000744[1:1] = 0x00000001U
11222     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
11223     // .. L1_SEL = 0
11224     // .. ==> 0XF8000744[2:2] = 0x00000000U
11225     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11226     // .. L2_SEL = 0
11227     // .. ==> 0XF8000744[4:3] = 0x00000000U
11228     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11229     // .. L3_SEL = 0
11230     // .. ==> 0XF8000744[7:5] = 0x00000000U
11231     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11232     // .. Speed = 0
11233     // .. ==> 0XF8000744[8:8] = 0x00000000U
11234     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11235     // .. IO_Type = 4
11236     // .. ==> 0XF8000744[11:9] = 0x00000004U
11237     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
11238     // .. PULLUP = 0
11239     // .. ==> 0XF8000744[12:12] = 0x00000000U
11240     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11241     // .. DisableRcvr = 1
11242     // .. ==> 0XF8000744[13:13] = 0x00000001U
11243     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
11244     // ..
11245     EMIT_MASKWRITE(0XF8000744, 0x00003FFFU ,0x00002802U),
11246     // .. TRI_ENABLE = 0
11247     // .. ==> 0XF8000748[0:0] = 0x00000000U
11248     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11249     // .. L0_SEL = 1
11250     // .. ==> 0XF8000748[1:1] = 0x00000001U
11251     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
11252     // .. L1_SEL = 0
11253     // .. ==> 0XF8000748[2:2] = 0x00000000U
11254     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11255     // .. L2_SEL = 0
11256     // .. ==> 0XF8000748[4:3] = 0x00000000U
11257     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11258     // .. L3_SEL = 0
11259     // .. ==> 0XF8000748[7:5] = 0x00000000U
11260     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11261     // .. Speed = 0
11262     // .. ==> 0XF8000748[8:8] = 0x00000000U
11263     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11264     // .. IO_Type = 4
11265     // .. ==> 0XF8000748[11:9] = 0x00000004U
11266     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
11267     // .. PULLUP = 0
11268     // .. ==> 0XF8000748[12:12] = 0x00000000U
11269     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11270     // .. DisableRcvr = 1
11271     // .. ==> 0XF8000748[13:13] = 0x00000001U
11272     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
11273     // ..
11274     EMIT_MASKWRITE(0XF8000748, 0x00003FFFU ,0x00002802U),
11275     // .. TRI_ENABLE = 0
11276     // .. ==> 0XF800074C[0:0] = 0x00000000U
11277     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11278     // .. L0_SEL = 1
11279     // .. ==> 0XF800074C[1:1] = 0x00000001U
11280     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
11281     // .. L1_SEL = 0
11282     // .. ==> 0XF800074C[2:2] = 0x00000000U
11283     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11284     // .. L2_SEL = 0
11285     // .. ==> 0XF800074C[4:3] = 0x00000000U
11286     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11287     // .. L3_SEL = 0
11288     // .. ==> 0XF800074C[7:5] = 0x00000000U
11289     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11290     // .. Speed = 0
11291     // .. ==> 0XF800074C[8:8] = 0x00000000U
11292     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11293     // .. IO_Type = 4
11294     // .. ==> 0XF800074C[11:9] = 0x00000004U
11295     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
11296     // .. PULLUP = 0
11297     // .. ==> 0XF800074C[12:12] = 0x00000000U
11298     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11299     // .. DisableRcvr = 1
11300     // .. ==> 0XF800074C[13:13] = 0x00000001U
11301     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
11302     // ..
11303     EMIT_MASKWRITE(0XF800074C, 0x00003FFFU ,0x00002802U),
11304     // .. TRI_ENABLE = 0
11305     // .. ==> 0XF8000750[0:0] = 0x00000000U
11306     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11307     // .. L0_SEL = 1
11308     // .. ==> 0XF8000750[1:1] = 0x00000001U
11309     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
11310     // .. L1_SEL = 0
11311     // .. ==> 0XF8000750[2:2] = 0x00000000U
11312     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11313     // .. L2_SEL = 0
11314     // .. ==> 0XF8000750[4:3] = 0x00000000U
11315     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11316     // .. L3_SEL = 0
11317     // .. ==> 0XF8000750[7:5] = 0x00000000U
11318     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11319     // .. Speed = 0
11320     // .. ==> 0XF8000750[8:8] = 0x00000000U
11321     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11322     // .. IO_Type = 4
11323     // .. ==> 0XF8000750[11:9] = 0x00000004U
11324     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
11325     // .. PULLUP = 0
11326     // .. ==> 0XF8000750[12:12] = 0x00000000U
11327     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11328     // .. DisableRcvr = 1
11329     // .. ==> 0XF8000750[13:13] = 0x00000001U
11330     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
11331     // ..
11332     EMIT_MASKWRITE(0XF8000750, 0x00003FFFU ,0x00002802U),
11333     // .. TRI_ENABLE = 0
11334     // .. ==> 0XF8000754[0:0] = 0x00000000U
11335     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11336     // .. L0_SEL = 1
11337     // .. ==> 0XF8000754[1:1] = 0x00000001U
11338     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
11339     // .. L1_SEL = 0
11340     // .. ==> 0XF8000754[2:2] = 0x00000000U
11341     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11342     // .. L2_SEL = 0
11343     // .. ==> 0XF8000754[4:3] = 0x00000000U
11344     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11345     // .. L3_SEL = 0
11346     // .. ==> 0XF8000754[7:5] = 0x00000000U
11347     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11348     // .. Speed = 0
11349     // .. ==> 0XF8000754[8:8] = 0x00000000U
11350     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11351     // .. IO_Type = 4
11352     // .. ==> 0XF8000754[11:9] = 0x00000004U
11353     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
11354     // .. PULLUP = 0
11355     // .. ==> 0XF8000754[12:12] = 0x00000000U
11356     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11357     // .. DisableRcvr = 1
11358     // .. ==> 0XF8000754[13:13] = 0x00000001U
11359     // ..     ==> MASK : 0x00002000U    VAL : 0x00002000U
11360     // ..
11361     EMIT_MASKWRITE(0XF8000754, 0x00003FFFU ,0x00002802U),
11362     // .. TRI_ENABLE = 1
11363     // .. ==> 0XF8000758[0:0] = 0x00000001U
11364     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
11365     // .. L0_SEL = 1
11366     // .. ==> 0XF8000758[1:1] = 0x00000001U
11367     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
11368     // .. L1_SEL = 0
11369     // .. ==> 0XF8000758[2:2] = 0x00000000U
11370     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11371     // .. L2_SEL = 0
11372     // .. ==> 0XF8000758[4:3] = 0x00000000U
11373     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11374     // .. L3_SEL = 0
11375     // .. ==> 0XF8000758[7:5] = 0x00000000U
11376     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11377     // .. Speed = 0
11378     // .. ==> 0XF8000758[8:8] = 0x00000000U
11379     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11380     // .. IO_Type = 4
11381     // .. ==> 0XF8000758[11:9] = 0x00000004U
11382     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
11383     // .. PULLUP = 0
11384     // .. ==> 0XF8000758[12:12] = 0x00000000U
11385     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11386     // .. DisableRcvr = 0
11387     // .. ==> 0XF8000758[13:13] = 0x00000000U
11388     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11389     // ..
11390     EMIT_MASKWRITE(0XF8000758, 0x00003FFFU ,0x00000803U),
11391     // .. TRI_ENABLE = 1
11392     // .. ==> 0XF800075C[0:0] = 0x00000001U
11393     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
11394     // .. L0_SEL = 1
11395     // .. ==> 0XF800075C[1:1] = 0x00000001U
11396     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
11397     // .. L1_SEL = 0
11398     // .. ==> 0XF800075C[2:2] = 0x00000000U
11399     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11400     // .. L2_SEL = 0
11401     // .. ==> 0XF800075C[4:3] = 0x00000000U
11402     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11403     // .. L3_SEL = 0
11404     // .. ==> 0XF800075C[7:5] = 0x00000000U
11405     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11406     // .. Speed = 0
11407     // .. ==> 0XF800075C[8:8] = 0x00000000U
11408     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11409     // .. IO_Type = 4
11410     // .. ==> 0XF800075C[11:9] = 0x00000004U
11411     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
11412     // .. PULLUP = 0
11413     // .. ==> 0XF800075C[12:12] = 0x00000000U
11414     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11415     // .. DisableRcvr = 0
11416     // .. ==> 0XF800075C[13:13] = 0x00000000U
11417     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11418     // ..
11419     EMIT_MASKWRITE(0XF800075C, 0x00003FFFU ,0x00000803U),
11420     // .. TRI_ENABLE = 1
11421     // .. ==> 0XF8000760[0:0] = 0x00000001U
11422     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
11423     // .. L0_SEL = 1
11424     // .. ==> 0XF8000760[1:1] = 0x00000001U
11425     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
11426     // .. L1_SEL = 0
11427     // .. ==> 0XF8000760[2:2] = 0x00000000U
11428     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11429     // .. L2_SEL = 0
11430     // .. ==> 0XF8000760[4:3] = 0x00000000U
11431     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11432     // .. L3_SEL = 0
11433     // .. ==> 0XF8000760[7:5] = 0x00000000U
11434     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11435     // .. Speed = 0
11436     // .. ==> 0XF8000760[8:8] = 0x00000000U
11437     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11438     // .. IO_Type = 4
11439     // .. ==> 0XF8000760[11:9] = 0x00000004U
11440     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
11441     // .. PULLUP = 0
11442     // .. ==> 0XF8000760[12:12] = 0x00000000U
11443     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11444     // .. DisableRcvr = 0
11445     // .. ==> 0XF8000760[13:13] = 0x00000000U
11446     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11447     // ..
11448     EMIT_MASKWRITE(0XF8000760, 0x00003FFFU ,0x00000803U),
11449     // .. TRI_ENABLE = 1
11450     // .. ==> 0XF8000764[0:0] = 0x00000001U
11451     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
11452     // .. L0_SEL = 1
11453     // .. ==> 0XF8000764[1:1] = 0x00000001U
11454     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
11455     // .. L1_SEL = 0
11456     // .. ==> 0XF8000764[2:2] = 0x00000000U
11457     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11458     // .. L2_SEL = 0
11459     // .. ==> 0XF8000764[4:3] = 0x00000000U
11460     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11461     // .. L3_SEL = 0
11462     // .. ==> 0XF8000764[7:5] = 0x00000000U
11463     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11464     // .. Speed = 0
11465     // .. ==> 0XF8000764[8:8] = 0x00000000U
11466     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11467     // .. IO_Type = 4
11468     // .. ==> 0XF8000764[11:9] = 0x00000004U
11469     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
11470     // .. PULLUP = 0
11471     // .. ==> 0XF8000764[12:12] = 0x00000000U
11472     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11473     // .. DisableRcvr = 0
11474     // .. ==> 0XF8000764[13:13] = 0x00000000U
11475     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11476     // ..
11477     EMIT_MASKWRITE(0XF8000764, 0x00003FFFU ,0x00000803U),
11478     // .. TRI_ENABLE = 1
11479     // .. ==> 0XF8000768[0:0] = 0x00000001U
11480     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
11481     // .. L0_SEL = 1
11482     // .. ==> 0XF8000768[1:1] = 0x00000001U
11483     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
11484     // .. L1_SEL = 0
11485     // .. ==> 0XF8000768[2:2] = 0x00000000U
11486     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11487     // .. L2_SEL = 0
11488     // .. ==> 0XF8000768[4:3] = 0x00000000U
11489     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11490     // .. L3_SEL = 0
11491     // .. ==> 0XF8000768[7:5] = 0x00000000U
11492     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11493     // .. Speed = 0
11494     // .. ==> 0XF8000768[8:8] = 0x00000000U
11495     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11496     // .. IO_Type = 4
11497     // .. ==> 0XF8000768[11:9] = 0x00000004U
11498     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
11499     // .. PULLUP = 0
11500     // .. ==> 0XF8000768[12:12] = 0x00000000U
11501     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11502     // .. DisableRcvr = 0
11503     // .. ==> 0XF8000768[13:13] = 0x00000000U
11504     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11505     // ..
11506     EMIT_MASKWRITE(0XF8000768, 0x00003FFFU ,0x00000803U),
11507     // .. TRI_ENABLE = 1
11508     // .. ==> 0XF800076C[0:0] = 0x00000001U
11509     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
11510     // .. L0_SEL = 1
11511     // .. ==> 0XF800076C[1:1] = 0x00000001U
11512     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
11513     // .. L1_SEL = 0
11514     // .. ==> 0XF800076C[2:2] = 0x00000000U
11515     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11516     // .. L2_SEL = 0
11517     // .. ==> 0XF800076C[4:3] = 0x00000000U
11518     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11519     // .. L3_SEL = 0
11520     // .. ==> 0XF800076C[7:5] = 0x00000000U
11521     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11522     // .. Speed = 0
11523     // .. ==> 0XF800076C[8:8] = 0x00000000U
11524     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11525     // .. IO_Type = 4
11526     // .. ==> 0XF800076C[11:9] = 0x00000004U
11527     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000800U
11528     // .. PULLUP = 0
11529     // .. ==> 0XF800076C[12:12] = 0x00000000U
11530     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11531     // .. DisableRcvr = 0
11532     // .. ==> 0XF800076C[13:13] = 0x00000000U
11533     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11534     // ..
11535     EMIT_MASKWRITE(0XF800076C, 0x00003FFFU ,0x00000803U),
11536     // .. TRI_ENABLE = 0
11537     // .. ==> 0XF8000770[0:0] = 0x00000000U
11538     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11539     // .. L0_SEL = 0
11540     // .. ==> 0XF8000770[1:1] = 0x00000000U
11541     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11542     // .. L1_SEL = 1
11543     // .. ==> 0XF8000770[2:2] = 0x00000001U
11544     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
11545     // .. L2_SEL = 0
11546     // .. ==> 0XF8000770[4:3] = 0x00000000U
11547     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11548     // .. L3_SEL = 0
11549     // .. ==> 0XF8000770[7:5] = 0x00000000U
11550     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11551     // .. Speed = 0
11552     // .. ==> 0XF8000770[8:8] = 0x00000000U
11553     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11554     // .. IO_Type = 1
11555     // .. ==> 0XF8000770[11:9] = 0x00000001U
11556     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11557     // .. PULLUP = 0
11558     // .. ==> 0XF8000770[12:12] = 0x00000000U
11559     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11560     // .. DisableRcvr = 0
11561     // .. ==> 0XF8000770[13:13] = 0x00000000U
11562     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11563     // ..
11564     EMIT_MASKWRITE(0XF8000770, 0x00003FFFU ,0x00000204U),
11565     // .. TRI_ENABLE = 1
11566     // .. ==> 0XF8000774[0:0] = 0x00000001U
11567     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
11568     // .. L0_SEL = 0
11569     // .. ==> 0XF8000774[1:1] = 0x00000000U
11570     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11571     // .. L1_SEL = 1
11572     // .. ==> 0XF8000774[2:2] = 0x00000001U
11573     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
11574     // .. L2_SEL = 0
11575     // .. ==> 0XF8000774[4:3] = 0x00000000U
11576     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11577     // .. L3_SEL = 0
11578     // .. ==> 0XF8000774[7:5] = 0x00000000U
11579     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11580     // .. Speed = 0
11581     // .. ==> 0XF8000774[8:8] = 0x00000000U
11582     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11583     // .. IO_Type = 1
11584     // .. ==> 0XF8000774[11:9] = 0x00000001U
11585     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11586     // .. PULLUP = 0
11587     // .. ==> 0XF8000774[12:12] = 0x00000000U
11588     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11589     // .. DisableRcvr = 0
11590     // .. ==> 0XF8000774[13:13] = 0x00000000U
11591     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11592     // ..
11593     EMIT_MASKWRITE(0XF8000774, 0x00003FFFU ,0x00000205U),
11594     // .. TRI_ENABLE = 0
11595     // .. ==> 0XF8000778[0:0] = 0x00000000U
11596     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11597     // .. L0_SEL = 0
11598     // .. ==> 0XF8000778[1:1] = 0x00000000U
11599     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11600     // .. L1_SEL = 1
11601     // .. ==> 0XF8000778[2:2] = 0x00000001U
11602     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
11603     // .. L2_SEL = 0
11604     // .. ==> 0XF8000778[4:3] = 0x00000000U
11605     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11606     // .. L3_SEL = 0
11607     // .. ==> 0XF8000778[7:5] = 0x00000000U
11608     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11609     // .. Speed = 0
11610     // .. ==> 0XF8000778[8:8] = 0x00000000U
11611     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11612     // .. IO_Type = 1
11613     // .. ==> 0XF8000778[11:9] = 0x00000001U
11614     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11615     // .. PULLUP = 0
11616     // .. ==> 0XF8000778[12:12] = 0x00000000U
11617     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11618     // .. DisableRcvr = 0
11619     // .. ==> 0XF8000778[13:13] = 0x00000000U
11620     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11621     // ..
11622     EMIT_MASKWRITE(0XF8000778, 0x00003FFFU ,0x00000204U),
11623     // .. TRI_ENABLE = 1
11624     // .. ==> 0XF800077C[0:0] = 0x00000001U
11625     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
11626     // .. L0_SEL = 0
11627     // .. ==> 0XF800077C[1:1] = 0x00000000U
11628     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11629     // .. L1_SEL = 1
11630     // .. ==> 0XF800077C[2:2] = 0x00000001U
11631     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
11632     // .. L2_SEL = 0
11633     // .. ==> 0XF800077C[4:3] = 0x00000000U
11634     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11635     // .. L3_SEL = 0
11636     // .. ==> 0XF800077C[7:5] = 0x00000000U
11637     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11638     // .. Speed = 0
11639     // .. ==> 0XF800077C[8:8] = 0x00000000U
11640     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11641     // .. IO_Type = 1
11642     // .. ==> 0XF800077C[11:9] = 0x00000001U
11643     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11644     // .. PULLUP = 0
11645     // .. ==> 0XF800077C[12:12] = 0x00000000U
11646     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11647     // .. DisableRcvr = 0
11648     // .. ==> 0XF800077C[13:13] = 0x00000000U
11649     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11650     // ..
11651     EMIT_MASKWRITE(0XF800077C, 0x00003FFFU ,0x00000205U),
11652     // .. TRI_ENABLE = 0
11653     // .. ==> 0XF8000780[0:0] = 0x00000000U
11654     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11655     // .. L0_SEL = 0
11656     // .. ==> 0XF8000780[1:1] = 0x00000000U
11657     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11658     // .. L1_SEL = 1
11659     // .. ==> 0XF8000780[2:2] = 0x00000001U
11660     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
11661     // .. L2_SEL = 0
11662     // .. ==> 0XF8000780[4:3] = 0x00000000U
11663     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11664     // .. L3_SEL = 0
11665     // .. ==> 0XF8000780[7:5] = 0x00000000U
11666     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11667     // .. Speed = 0
11668     // .. ==> 0XF8000780[8:8] = 0x00000000U
11669     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11670     // .. IO_Type = 1
11671     // .. ==> 0XF8000780[11:9] = 0x00000001U
11672     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11673     // .. PULLUP = 0
11674     // .. ==> 0XF8000780[12:12] = 0x00000000U
11675     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11676     // .. DisableRcvr = 0
11677     // .. ==> 0XF8000780[13:13] = 0x00000000U
11678     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11679     // ..
11680     EMIT_MASKWRITE(0XF8000780, 0x00003FFFU ,0x00000204U),
11681     // .. TRI_ENABLE = 0
11682     // .. ==> 0XF8000784[0:0] = 0x00000000U
11683     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11684     // .. L0_SEL = 0
11685     // .. ==> 0XF8000784[1:1] = 0x00000000U
11686     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11687     // .. L1_SEL = 1
11688     // .. ==> 0XF8000784[2:2] = 0x00000001U
11689     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
11690     // .. L2_SEL = 0
11691     // .. ==> 0XF8000784[4:3] = 0x00000000U
11692     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11693     // .. L3_SEL = 0
11694     // .. ==> 0XF8000784[7:5] = 0x00000000U
11695     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11696     // .. Speed = 0
11697     // .. ==> 0XF8000784[8:8] = 0x00000000U
11698     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11699     // .. IO_Type = 1
11700     // .. ==> 0XF8000784[11:9] = 0x00000001U
11701     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11702     // .. PULLUP = 0
11703     // .. ==> 0XF8000784[12:12] = 0x00000000U
11704     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11705     // .. DisableRcvr = 0
11706     // .. ==> 0XF8000784[13:13] = 0x00000000U
11707     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11708     // ..
11709     EMIT_MASKWRITE(0XF8000784, 0x00003FFFU ,0x00000204U),
11710     // .. TRI_ENABLE = 0
11711     // .. ==> 0XF8000788[0:0] = 0x00000000U
11712     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11713     // .. L0_SEL = 0
11714     // .. ==> 0XF8000788[1:1] = 0x00000000U
11715     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11716     // .. L1_SEL = 1
11717     // .. ==> 0XF8000788[2:2] = 0x00000001U
11718     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
11719     // .. L2_SEL = 0
11720     // .. ==> 0XF8000788[4:3] = 0x00000000U
11721     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11722     // .. L3_SEL = 0
11723     // .. ==> 0XF8000788[7:5] = 0x00000000U
11724     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11725     // .. Speed = 0
11726     // .. ==> 0XF8000788[8:8] = 0x00000000U
11727     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11728     // .. IO_Type = 1
11729     // .. ==> 0XF8000788[11:9] = 0x00000001U
11730     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11731     // .. PULLUP = 0
11732     // .. ==> 0XF8000788[12:12] = 0x00000000U
11733     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11734     // .. DisableRcvr = 0
11735     // .. ==> 0XF8000788[13:13] = 0x00000000U
11736     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11737     // ..
11738     EMIT_MASKWRITE(0XF8000788, 0x00003FFFU ,0x00000204U),
11739     // .. TRI_ENABLE = 0
11740     // .. ==> 0XF800078C[0:0] = 0x00000000U
11741     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11742     // .. L0_SEL = 0
11743     // .. ==> 0XF800078C[1:1] = 0x00000000U
11744     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11745     // .. L1_SEL = 1
11746     // .. ==> 0XF800078C[2:2] = 0x00000001U
11747     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
11748     // .. L2_SEL = 0
11749     // .. ==> 0XF800078C[4:3] = 0x00000000U
11750     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11751     // .. L3_SEL = 0
11752     // .. ==> 0XF800078C[7:5] = 0x00000000U
11753     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11754     // .. Speed = 0
11755     // .. ==> 0XF800078C[8:8] = 0x00000000U
11756     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11757     // .. IO_Type = 1
11758     // .. ==> 0XF800078C[11:9] = 0x00000001U
11759     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11760     // .. PULLUP = 0
11761     // .. ==> 0XF800078C[12:12] = 0x00000000U
11762     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11763     // .. DisableRcvr = 0
11764     // .. ==> 0XF800078C[13:13] = 0x00000000U
11765     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11766     // ..
11767     EMIT_MASKWRITE(0XF800078C, 0x00003FFFU ,0x00000204U),
11768     // .. TRI_ENABLE = 1
11769     // .. ==> 0XF8000790[0:0] = 0x00000001U
11770     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
11771     // .. L0_SEL = 0
11772     // .. ==> 0XF8000790[1:1] = 0x00000000U
11773     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11774     // .. L1_SEL = 1
11775     // .. ==> 0XF8000790[2:2] = 0x00000001U
11776     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
11777     // .. L2_SEL = 0
11778     // .. ==> 0XF8000790[4:3] = 0x00000000U
11779     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11780     // .. L3_SEL = 0
11781     // .. ==> 0XF8000790[7:5] = 0x00000000U
11782     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11783     // .. Speed = 0
11784     // .. ==> 0XF8000790[8:8] = 0x00000000U
11785     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11786     // .. IO_Type = 1
11787     // .. ==> 0XF8000790[11:9] = 0x00000001U
11788     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11789     // .. PULLUP = 0
11790     // .. ==> 0XF8000790[12:12] = 0x00000000U
11791     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11792     // .. DisableRcvr = 0
11793     // .. ==> 0XF8000790[13:13] = 0x00000000U
11794     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11795     // ..
11796     EMIT_MASKWRITE(0XF8000790, 0x00003FFFU ,0x00000205U),
11797     // .. TRI_ENABLE = 0
11798     // .. ==> 0XF8000794[0:0] = 0x00000000U
11799     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11800     // .. L0_SEL = 0
11801     // .. ==> 0XF8000794[1:1] = 0x00000000U
11802     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11803     // .. L1_SEL = 1
11804     // .. ==> 0XF8000794[2:2] = 0x00000001U
11805     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
11806     // .. L2_SEL = 0
11807     // .. ==> 0XF8000794[4:3] = 0x00000000U
11808     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11809     // .. L3_SEL = 0
11810     // .. ==> 0XF8000794[7:5] = 0x00000000U
11811     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11812     // .. Speed = 0
11813     // .. ==> 0XF8000794[8:8] = 0x00000000U
11814     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11815     // .. IO_Type = 1
11816     // .. ==> 0XF8000794[11:9] = 0x00000001U
11817     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11818     // .. PULLUP = 0
11819     // .. ==> 0XF8000794[12:12] = 0x00000000U
11820     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11821     // .. DisableRcvr = 0
11822     // .. ==> 0XF8000794[13:13] = 0x00000000U
11823     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11824     // ..
11825     EMIT_MASKWRITE(0XF8000794, 0x00003FFFU ,0x00000204U),
11826     // .. TRI_ENABLE = 0
11827     // .. ==> 0XF8000798[0:0] = 0x00000000U
11828     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11829     // .. L0_SEL = 0
11830     // .. ==> 0XF8000798[1:1] = 0x00000000U
11831     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11832     // .. L1_SEL = 1
11833     // .. ==> 0XF8000798[2:2] = 0x00000001U
11834     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
11835     // .. L2_SEL = 0
11836     // .. ==> 0XF8000798[4:3] = 0x00000000U
11837     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11838     // .. L3_SEL = 0
11839     // .. ==> 0XF8000798[7:5] = 0x00000000U
11840     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11841     // .. Speed = 0
11842     // .. ==> 0XF8000798[8:8] = 0x00000000U
11843     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11844     // .. IO_Type = 1
11845     // .. ==> 0XF8000798[11:9] = 0x00000001U
11846     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11847     // .. PULLUP = 0
11848     // .. ==> 0XF8000798[12:12] = 0x00000000U
11849     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11850     // .. DisableRcvr = 0
11851     // .. ==> 0XF8000798[13:13] = 0x00000000U
11852     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11853     // ..
11854     EMIT_MASKWRITE(0XF8000798, 0x00003FFFU ,0x00000204U),
11855     // .. TRI_ENABLE = 0
11856     // .. ==> 0XF800079C[0:0] = 0x00000000U
11857     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11858     // .. L0_SEL = 0
11859     // .. ==> 0XF800079C[1:1] = 0x00000000U
11860     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11861     // .. L1_SEL = 1
11862     // .. ==> 0XF800079C[2:2] = 0x00000001U
11863     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
11864     // .. L2_SEL = 0
11865     // .. ==> 0XF800079C[4:3] = 0x00000000U
11866     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11867     // .. L3_SEL = 0
11868     // .. ==> 0XF800079C[7:5] = 0x00000000U
11869     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000000U
11870     // .. Speed = 0
11871     // .. ==> 0XF800079C[8:8] = 0x00000000U
11872     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11873     // .. IO_Type = 1
11874     // .. ==> 0XF800079C[11:9] = 0x00000001U
11875     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11876     // .. PULLUP = 0
11877     // .. ==> 0XF800079C[12:12] = 0x00000000U
11878     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11879     // .. DisableRcvr = 0
11880     // .. ==> 0XF800079C[13:13] = 0x00000000U
11881     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11882     // ..
11883     EMIT_MASKWRITE(0XF800079C, 0x00003FFFU ,0x00000204U),
11884     // .. TRI_ENABLE = 0
11885     // .. ==> 0XF80007A0[0:0] = 0x00000000U
11886     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11887     // .. L0_SEL = 0
11888     // .. ==> 0XF80007A0[1:1] = 0x00000000U
11889     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11890     // .. L1_SEL = 0
11891     // .. ==> 0XF80007A0[2:2] = 0x00000000U
11892     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11893     // .. L2_SEL = 0
11894     // .. ==> 0XF80007A0[4:3] = 0x00000000U
11895     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11896     // .. L3_SEL = 4
11897     // .. ==> 0XF80007A0[7:5] = 0x00000004U
11898     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
11899     // .. Speed = 0
11900     // .. ==> 0XF80007A0[8:8] = 0x00000000U
11901     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11902     // .. IO_Type = 1
11903     // .. ==> 0XF80007A0[11:9] = 0x00000001U
11904     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11905     // .. PULLUP = 0
11906     // .. ==> 0XF80007A0[12:12] = 0x00000000U
11907     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11908     // .. DisableRcvr = 0
11909     // .. ==> 0XF80007A0[13:13] = 0x00000000U
11910     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11911     // ..
11912     EMIT_MASKWRITE(0XF80007A0, 0x00003FFFU ,0x00000280U),
11913     // .. TRI_ENABLE = 0
11914     // .. ==> 0XF80007A4[0:0] = 0x00000000U
11915     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11916     // .. L0_SEL = 0
11917     // .. ==> 0XF80007A4[1:1] = 0x00000000U
11918     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11919     // .. L1_SEL = 0
11920     // .. ==> 0XF80007A4[2:2] = 0x00000000U
11921     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11922     // .. L2_SEL = 0
11923     // .. ==> 0XF80007A4[4:3] = 0x00000000U
11924     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11925     // .. L3_SEL = 4
11926     // .. ==> 0XF80007A4[7:5] = 0x00000004U
11927     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
11928     // .. Speed = 0
11929     // .. ==> 0XF80007A4[8:8] = 0x00000000U
11930     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11931     // .. IO_Type = 1
11932     // .. ==> 0XF80007A4[11:9] = 0x00000001U
11933     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11934     // .. PULLUP = 0
11935     // .. ==> 0XF80007A4[12:12] = 0x00000000U
11936     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11937     // .. DisableRcvr = 0
11938     // .. ==> 0XF80007A4[13:13] = 0x00000000U
11939     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11940     // ..
11941     EMIT_MASKWRITE(0XF80007A4, 0x00003FFFU ,0x00000280U),
11942     // .. TRI_ENABLE = 0
11943     // .. ==> 0XF80007A8[0:0] = 0x00000000U
11944     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11945     // .. L0_SEL = 0
11946     // .. ==> 0XF80007A8[1:1] = 0x00000000U
11947     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11948     // .. L1_SEL = 0
11949     // .. ==> 0XF80007A8[2:2] = 0x00000000U
11950     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11951     // .. L2_SEL = 0
11952     // .. ==> 0XF80007A8[4:3] = 0x00000000U
11953     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11954     // .. L3_SEL = 4
11955     // .. ==> 0XF80007A8[7:5] = 0x00000004U
11956     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
11957     // .. Speed = 0
11958     // .. ==> 0XF80007A8[8:8] = 0x00000000U
11959     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11960     // .. IO_Type = 1
11961     // .. ==> 0XF80007A8[11:9] = 0x00000001U
11962     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11963     // .. PULLUP = 0
11964     // .. ==> 0XF80007A8[12:12] = 0x00000000U
11965     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11966     // .. DisableRcvr = 0
11967     // .. ==> 0XF80007A8[13:13] = 0x00000000U
11968     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11969     // ..
11970     EMIT_MASKWRITE(0XF80007A8, 0x00003FFFU ,0x00000280U),
11971     // .. TRI_ENABLE = 0
11972     // .. ==> 0XF80007AC[0:0] = 0x00000000U
11973     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
11974     // .. L0_SEL = 0
11975     // .. ==> 0XF80007AC[1:1] = 0x00000000U
11976     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
11977     // .. L1_SEL = 0
11978     // .. ==> 0XF80007AC[2:2] = 0x00000000U
11979     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
11980     // .. L2_SEL = 0
11981     // .. ==> 0XF80007AC[4:3] = 0x00000000U
11982     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
11983     // .. L3_SEL = 4
11984     // .. ==> 0XF80007AC[7:5] = 0x00000004U
11985     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
11986     // .. Speed = 0
11987     // .. ==> 0XF80007AC[8:8] = 0x00000000U
11988     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
11989     // .. IO_Type = 1
11990     // .. ==> 0XF80007AC[11:9] = 0x00000001U
11991     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
11992     // .. PULLUP = 0
11993     // .. ==> 0XF80007AC[12:12] = 0x00000000U
11994     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
11995     // .. DisableRcvr = 0
11996     // .. ==> 0XF80007AC[13:13] = 0x00000000U
11997     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
11998     // ..
11999     EMIT_MASKWRITE(0XF80007AC, 0x00003FFFU ,0x00000280U),
12000     // .. TRI_ENABLE = 0
12001     // .. ==> 0XF80007B0[0:0] = 0x00000000U
12002     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
12003     // .. L0_SEL = 0
12004     // .. ==> 0XF80007B0[1:1] = 0x00000000U
12005     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
12006     // .. L1_SEL = 0
12007     // .. ==> 0XF80007B0[2:2] = 0x00000000U
12008     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
12009     // .. L2_SEL = 0
12010     // .. ==> 0XF80007B0[4:3] = 0x00000000U
12011     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
12012     // .. L3_SEL = 4
12013     // .. ==> 0XF80007B0[7:5] = 0x00000004U
12014     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
12015     // .. Speed = 0
12016     // .. ==> 0XF80007B0[8:8] = 0x00000000U
12017     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
12018     // .. IO_Type = 1
12019     // .. ==> 0XF80007B0[11:9] = 0x00000001U
12020     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
12021     // .. PULLUP = 0
12022     // .. ==> 0XF80007B0[12:12] = 0x00000000U
12023     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
12024     // .. DisableRcvr = 0
12025     // .. ==> 0XF80007B0[13:13] = 0x00000000U
12026     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
12027     // ..
12028     EMIT_MASKWRITE(0XF80007B0, 0x00003FFFU ,0x00000280U),
12029     // .. TRI_ENABLE = 0
12030     // .. ==> 0XF80007B4[0:0] = 0x00000000U
12031     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
12032     // .. L0_SEL = 0
12033     // .. ==> 0XF80007B4[1:1] = 0x00000000U
12034     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
12035     // .. L1_SEL = 0
12036     // .. ==> 0XF80007B4[2:2] = 0x00000000U
12037     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
12038     // .. L2_SEL = 0
12039     // .. ==> 0XF80007B4[4:3] = 0x00000000U
12040     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
12041     // .. L3_SEL = 4
12042     // .. ==> 0XF80007B4[7:5] = 0x00000004U
12043     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
12044     // .. Speed = 0
12045     // .. ==> 0XF80007B4[8:8] = 0x00000000U
12046     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
12047     // .. IO_Type = 1
12048     // .. ==> 0XF80007B4[11:9] = 0x00000001U
12049     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
12050     // .. PULLUP = 0
12051     // .. ==> 0XF80007B4[12:12] = 0x00000000U
12052     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
12053     // .. DisableRcvr = 0
12054     // .. ==> 0XF80007B4[13:13] = 0x00000000U
12055     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
12056     // ..
12057     EMIT_MASKWRITE(0XF80007B4, 0x00003FFFU ,0x00000280U),
12058     // .. TRI_ENABLE = 1
12059     // .. ==> 0XF80007B8[0:0] = 0x00000001U
12060     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
12061     // .. L0_SEL = 0
12062     // .. ==> 0XF80007B8[1:1] = 0x00000000U
12063     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
12064     // .. L1_SEL = 0
12065     // .. ==> 0XF80007B8[2:2] = 0x00000000U
12066     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
12067     // .. L2_SEL = 0
12068     // .. ==> 0XF80007B8[4:3] = 0x00000000U
12069     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
12070     // .. L3_SEL = 1
12071     // .. ==> 0XF80007B8[7:5] = 0x00000001U
12072     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000020U
12073     // .. Speed = 0
12074     // .. ==> 0XF80007B8[8:8] = 0x00000000U
12075     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
12076     // .. IO_Type = 1
12077     // .. ==> 0XF80007B8[11:9] = 0x00000001U
12078     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
12079     // .. PULLUP = 1
12080     // .. ==> 0XF80007B8[12:12] = 0x00000001U
12081     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
12082     // .. DisableRcvr = 0
12083     // .. ==> 0XF80007B8[13:13] = 0x00000000U
12084     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
12085     // ..
12086     EMIT_MASKWRITE(0XF80007B8, 0x00003FFFU ,0x00001221U),
12087     // .. TRI_ENABLE = 0
12088     // .. ==> 0XF80007BC[0:0] = 0x00000000U
12089     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
12090     // .. L0_SEL = 0
12091     // .. ==> 0XF80007BC[1:1] = 0x00000000U
12092     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
12093     // .. L1_SEL = 0
12094     // .. ==> 0XF80007BC[2:2] = 0x00000000U
12095     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
12096     // .. L2_SEL = 0
12097     // .. ==> 0XF80007BC[4:3] = 0x00000000U
12098     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
12099     // .. L3_SEL = 1
12100     // .. ==> 0XF80007BC[7:5] = 0x00000001U
12101     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000020U
12102     // .. Speed = 0
12103     // .. ==> 0XF80007BC[8:8] = 0x00000000U
12104     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
12105     // .. IO_Type = 1
12106     // .. ==> 0XF80007BC[11:9] = 0x00000001U
12107     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
12108     // .. PULLUP = 1
12109     // .. ==> 0XF80007BC[12:12] = 0x00000001U
12110     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
12111     // .. DisableRcvr = 0
12112     // .. ==> 0XF80007BC[13:13] = 0x00000000U
12113     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
12114     // ..
12115     EMIT_MASKWRITE(0XF80007BC, 0x00003FFFU ,0x00001220U),
12116     // .. TRI_ENABLE = 0
12117     // .. ==> 0XF80007C0[0:0] = 0x00000000U
12118     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
12119     // .. L0_SEL = 0
12120     // .. ==> 0XF80007C0[1:1] = 0x00000000U
12121     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
12122     // .. L1_SEL = 0
12123     // .. ==> 0XF80007C0[2:2] = 0x00000000U
12124     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
12125     // .. L2_SEL = 0
12126     // .. ==> 0XF80007C0[4:3] = 0x00000000U
12127     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
12128     // .. L3_SEL = 7
12129     // .. ==> 0XF80007C0[7:5] = 0x00000007U
12130     // ..     ==> MASK : 0x000000E0U    VAL : 0x000000E0U
12131     // .. Speed = 0
12132     // .. ==> 0XF80007C0[8:8] = 0x00000000U
12133     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
12134     // .. IO_Type = 1
12135     // .. ==> 0XF80007C0[11:9] = 0x00000001U
12136     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
12137     // .. PULLUP = 0
12138     // .. ==> 0XF80007C0[12:12] = 0x00000000U
12139     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
12140     // .. DisableRcvr = 0
12141     // .. ==> 0XF80007C0[13:13] = 0x00000000U
12142     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
12143     // ..
12144     EMIT_MASKWRITE(0XF80007C0, 0x00003FFFU ,0x000002E0U),
12145     // .. TRI_ENABLE = 1
12146     // .. ==> 0XF80007C4[0:0] = 0x00000001U
12147     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
12148     // .. L0_SEL = 0
12149     // .. ==> 0XF80007C4[1:1] = 0x00000000U
12150     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
12151     // .. L1_SEL = 0
12152     // .. ==> 0XF80007C4[2:2] = 0x00000000U
12153     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
12154     // .. L2_SEL = 0
12155     // .. ==> 0XF80007C4[4:3] = 0x00000000U
12156     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
12157     // .. L3_SEL = 7
12158     // .. ==> 0XF80007C4[7:5] = 0x00000007U
12159     // ..     ==> MASK : 0x000000E0U    VAL : 0x000000E0U
12160     // .. Speed = 0
12161     // .. ==> 0XF80007C4[8:8] = 0x00000000U
12162     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
12163     // .. IO_Type = 1
12164     // .. ==> 0XF80007C4[11:9] = 0x00000001U
12165     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
12166     // .. PULLUP = 0
12167     // .. ==> 0XF80007C4[12:12] = 0x00000000U
12168     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
12169     // .. DisableRcvr = 0
12170     // .. ==> 0XF80007C4[13:13] = 0x00000000U
12171     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
12172     // ..
12173     EMIT_MASKWRITE(0XF80007C4, 0x00003FFFU ,0x000002E1U),
12174     // .. TRI_ENABLE = 0
12175     // .. ==> 0XF80007C8[0:0] = 0x00000000U
12176     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
12177     // .. L0_SEL = 0
12178     // .. ==> 0XF80007C8[1:1] = 0x00000000U
12179     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
12180     // .. L1_SEL = 0
12181     // .. ==> 0XF80007C8[2:2] = 0x00000000U
12182     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
12183     // .. L2_SEL = 0
12184     // .. ==> 0XF80007C8[4:3] = 0x00000000U
12185     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
12186     // .. L3_SEL = 2
12187     // .. ==> 0XF80007C8[7:5] = 0x00000002U
12188     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000040U
12189     // .. Speed = 0
12190     // .. ==> 0XF80007C8[8:8] = 0x00000000U
12191     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
12192     // .. IO_Type = 1
12193     // .. ==> 0XF80007C8[11:9] = 0x00000001U
12194     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
12195     // .. PULLUP = 1
12196     // .. ==> 0XF80007C8[12:12] = 0x00000001U
12197     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
12198     // .. DisableRcvr = 0
12199     // .. ==> 0XF80007C8[13:13] = 0x00000000U
12200     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
12201     // ..
12202     EMIT_MASKWRITE(0XF80007C8, 0x00003FFFU ,0x00001240U),
12203     // .. TRI_ENABLE = 0
12204     // .. ==> 0XF80007CC[0:0] = 0x00000000U
12205     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
12206     // .. L0_SEL = 0
12207     // .. ==> 0XF80007CC[1:1] = 0x00000000U
12208     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
12209     // .. L1_SEL = 0
12210     // .. ==> 0XF80007CC[2:2] = 0x00000000U
12211     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
12212     // .. L2_SEL = 0
12213     // .. ==> 0XF80007CC[4:3] = 0x00000000U
12214     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
12215     // .. L3_SEL = 2
12216     // .. ==> 0XF80007CC[7:5] = 0x00000002U
12217     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000040U
12218     // .. Speed = 0
12219     // .. ==> 0XF80007CC[8:8] = 0x00000000U
12220     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
12221     // .. IO_Type = 1
12222     // .. ==> 0XF80007CC[11:9] = 0x00000001U
12223     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
12224     // .. PULLUP = 1
12225     // .. ==> 0XF80007CC[12:12] = 0x00000001U
12226     // ..     ==> MASK : 0x00001000U    VAL : 0x00001000U
12227     // .. DisableRcvr = 0
12228     // .. ==> 0XF80007CC[13:13] = 0x00000000U
12229     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
12230     // ..
12231     EMIT_MASKWRITE(0XF80007CC, 0x00003FFFU ,0x00001240U),
12232     // .. TRI_ENABLE = 0
12233     // .. ==> 0XF80007D0[0:0] = 0x00000000U
12234     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
12235     // .. L0_SEL = 0
12236     // .. ==> 0XF80007D0[1:1] = 0x00000000U
12237     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
12238     // .. L1_SEL = 0
12239     // .. ==> 0XF80007D0[2:2] = 0x00000000U
12240     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
12241     // .. L2_SEL = 0
12242     // .. ==> 0XF80007D0[4:3] = 0x00000000U
12243     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
12244     // .. L3_SEL = 4
12245     // .. ==> 0XF80007D0[7:5] = 0x00000004U
12246     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
12247     // .. Speed = 0
12248     // .. ==> 0XF80007D0[8:8] = 0x00000000U
12249     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
12250     // .. IO_Type = 1
12251     // .. ==> 0XF80007D0[11:9] = 0x00000001U
12252     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
12253     // .. PULLUP = 0
12254     // .. ==> 0XF80007D0[12:12] = 0x00000000U
12255     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
12256     // .. DisableRcvr = 0
12257     // .. ==> 0XF80007D0[13:13] = 0x00000000U
12258     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
12259     // ..
12260     EMIT_MASKWRITE(0XF80007D0, 0x00003FFFU ,0x00000280U),
12261     // .. TRI_ENABLE = 0
12262     // .. ==> 0XF80007D4[0:0] = 0x00000000U
12263     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
12264     // .. L0_SEL = 0
12265     // .. ==> 0XF80007D4[1:1] = 0x00000000U
12266     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
12267     // .. L1_SEL = 0
12268     // .. ==> 0XF80007D4[2:2] = 0x00000000U
12269     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
12270     // .. L2_SEL = 0
12271     // .. ==> 0XF80007D4[4:3] = 0x00000000U
12272     // ..     ==> MASK : 0x00000018U    VAL : 0x00000000U
12273     // .. L3_SEL = 4
12274     // .. ==> 0XF80007D4[7:5] = 0x00000004U
12275     // ..     ==> MASK : 0x000000E0U    VAL : 0x00000080U
12276     // .. Speed = 0
12277     // .. ==> 0XF80007D4[8:8] = 0x00000000U
12278     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
12279     // .. IO_Type = 1
12280     // .. ==> 0XF80007D4[11:9] = 0x00000001U
12281     // ..     ==> MASK : 0x00000E00U    VAL : 0x00000200U
12282     // .. PULLUP = 0
12283     // .. ==> 0XF80007D4[12:12] = 0x00000000U
12284     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
12285     // .. DisableRcvr = 0
12286     // .. ==> 0XF80007D4[13:13] = 0x00000000U
12287     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
12288     // ..
12289     EMIT_MASKWRITE(0XF80007D4, 0x00003FFFU ,0x00000280U),
12290     // .. SDIO0_WP_SEL = 15
12291     // .. ==> 0XF8000830[5:0] = 0x0000000FU
12292     // ..     ==> MASK : 0x0000003FU    VAL : 0x0000000FU
12293     // .. SDIO0_CD_SEL = 0
12294     // .. ==> 0XF8000830[21:16] = 0x00000000U
12295     // ..     ==> MASK : 0x003F0000U    VAL : 0x00000000U
12296     // ..
12297     EMIT_MASKWRITE(0XF8000830, 0x003F003FU ,0x0000000FU),
12298     // .. FINISH: MIO PROGRAMMING
12299     // .. START: LOCK IT BACK
12300     // .. LOCK_KEY = 0X767B
12301     // .. ==> 0XF8000004[15:0] = 0x0000767BU
12302     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000767BU
12303     // ..
12304     EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
12305     // .. FINISH: LOCK IT BACK
12306     // FINISH: top
12307     //
12308     EMIT_EXIT(),
12309 
12310     //
12311 };
12312 
12313 unsigned long ps7_peripherals_init_data_1_0[] = {
12314     // START: top
12315     // .. START: SLCR SETTINGS
12316     // .. UNLOCK_KEY = 0XDF0D
12317     // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
12318     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000DF0DU
12319     // ..
12320     EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
12321     // .. FINISH: SLCR SETTINGS
12322     // .. START: DDR TERM/IBUF_DISABLE_MODE SETTINGS
12323     // .. IBUF_DISABLE_MODE = 0x1
12324     // .. ==> 0XF8000B48[7:7] = 0x00000001U
12325     // ..     ==> MASK : 0x00000080U    VAL : 0x00000080U
12326     // .. TERM_DISABLE_MODE = 0x1
12327     // .. ==> 0XF8000B48[8:8] = 0x00000001U
12328     // ..     ==> MASK : 0x00000100U    VAL : 0x00000100U
12329     // ..
12330     EMIT_MASKWRITE(0XF8000B48, 0x00000180U ,0x00000180U),
12331     // .. IBUF_DISABLE_MODE = 0x1
12332     // .. ==> 0XF8000B4C[7:7] = 0x00000001U
12333     // ..     ==> MASK : 0x00000080U    VAL : 0x00000080U
12334     // .. TERM_DISABLE_MODE = 0x1
12335     // .. ==> 0XF8000B4C[8:8] = 0x00000001U
12336     // ..     ==> MASK : 0x00000100U    VAL : 0x00000100U
12337     // ..
12338     EMIT_MASKWRITE(0XF8000B4C, 0x00000180U ,0x00000180U),
12339     // .. IBUF_DISABLE_MODE = 0x1
12340     // .. ==> 0XF8000B50[7:7] = 0x00000001U
12341     // ..     ==> MASK : 0x00000080U    VAL : 0x00000080U
12342     // .. TERM_DISABLE_MODE = 0x1
12343     // .. ==> 0XF8000B50[8:8] = 0x00000001U
12344     // ..     ==> MASK : 0x00000100U    VAL : 0x00000100U
12345     // ..
12346     EMIT_MASKWRITE(0XF8000B50, 0x00000180U ,0x00000180U),
12347     // .. IBUF_DISABLE_MODE = 0x1
12348     // .. ==> 0XF8000B54[7:7] = 0x00000001U
12349     // ..     ==> MASK : 0x00000080U    VAL : 0x00000080U
12350     // .. TERM_DISABLE_MODE = 0x1
12351     // .. ==> 0XF8000B54[8:8] = 0x00000001U
12352     // ..     ==> MASK : 0x00000100U    VAL : 0x00000100U
12353     // ..
12354     EMIT_MASKWRITE(0XF8000B54, 0x00000180U ,0x00000180U),
12355     // .. FINISH: DDR TERM/IBUF_DISABLE_MODE SETTINGS
12356     // .. START: LOCK IT BACK
12357     // .. LOCK_KEY = 0X767B
12358     // .. ==> 0XF8000004[15:0] = 0x0000767BU
12359     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000767BU
12360     // ..
12361     EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
12362     // .. FINISH: LOCK IT BACK
12363     // .. START: SRAM/NOR SET OPMODE
12364     // .. FINISH: SRAM/NOR SET OPMODE
12365     // .. START: UART REGISTERS
12366     // .. BDIV = 0x6
12367     // .. ==> 0XE0001034[7:0] = 0x00000006U
12368     // ..     ==> MASK : 0x000000FFU    VAL : 0x00000006U
12369     // ..
12370     EMIT_MASKWRITE(0XE0001034, 0x000000FFU ,0x00000006U),
12371     // .. CD = 0x3e
12372     // .. ==> 0XE0001018[15:0] = 0x0000003EU
12373     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000003EU
12374     // ..
12375     EMIT_MASKWRITE(0XE0001018, 0x0000FFFFU ,0x0000003EU),
12376     // .. STPBRK = 0x0
12377     // .. ==> 0XE0001000[8:8] = 0x00000000U
12378     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
12379     // .. STTBRK = 0x0
12380     // .. ==> 0XE0001000[7:7] = 0x00000000U
12381     // ..     ==> MASK : 0x00000080U    VAL : 0x00000000U
12382     // .. RSTTO = 0x0
12383     // .. ==> 0XE0001000[6:6] = 0x00000000U
12384     // ..     ==> MASK : 0x00000040U    VAL : 0x00000000U
12385     // .. TXDIS = 0x0
12386     // .. ==> 0XE0001000[5:5] = 0x00000000U
12387     // ..     ==> MASK : 0x00000020U    VAL : 0x00000000U
12388     // .. TXEN = 0x1
12389     // .. ==> 0XE0001000[4:4] = 0x00000001U
12390     // ..     ==> MASK : 0x00000010U    VAL : 0x00000010U
12391     // .. RXDIS = 0x0
12392     // .. ==> 0XE0001000[3:3] = 0x00000000U
12393     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
12394     // .. RXEN = 0x1
12395     // .. ==> 0XE0001000[2:2] = 0x00000001U
12396     // ..     ==> MASK : 0x00000004U    VAL : 0x00000004U
12397     // .. TXRES = 0x1
12398     // .. ==> 0XE0001000[1:1] = 0x00000001U
12399     // ..     ==> MASK : 0x00000002U    VAL : 0x00000002U
12400     // .. RXRES = 0x1
12401     // .. ==> 0XE0001000[0:0] = 0x00000001U
12402     // ..     ==> MASK : 0x00000001U    VAL : 0x00000001U
12403     // ..
12404     EMIT_MASKWRITE(0XE0001000, 0x000001FFU ,0x00000017U),
12405     // .. IRMODE = 0x0
12406     // .. ==> 0XE0001004[11:11] = 0x00000000U
12407     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
12408     // .. UCLKEN = 0x0
12409     // .. ==> 0XE0001004[10:10] = 0x00000000U
12410     // ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
12411     // .. CHMODE = 0x0
12412     // .. ==> 0XE0001004[9:8] = 0x00000000U
12413     // ..     ==> MASK : 0x00000300U    VAL : 0x00000000U
12414     // .. NBSTOP = 0x0
12415     // .. ==> 0XE0001004[7:6] = 0x00000000U
12416     // ..     ==> MASK : 0x000000C0U    VAL : 0x00000000U
12417     // .. PAR = 0x4
12418     // .. ==> 0XE0001004[5:3] = 0x00000004U
12419     // ..     ==> MASK : 0x00000038U    VAL : 0x00000020U
12420     // .. CHRL = 0x0
12421     // .. ==> 0XE0001004[2:1] = 0x00000000U
12422     // ..     ==> MASK : 0x00000006U    VAL : 0x00000000U
12423     // .. CLKS = 0x0
12424     // .. ==> 0XE0001004[0:0] = 0x00000000U
12425     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
12426     // ..
12427     EMIT_MASKWRITE(0XE0001004, 0x00000FFFU ,0x00000020U),
12428     // .. FINISH: UART REGISTERS
12429     // .. START: QSPI REGISTERS
12430     // .. Holdb_dr = 1
12431     // .. ==> 0XE000D000[19:19] = 0x00000001U
12432     // ..     ==> MASK : 0x00080000U    VAL : 0x00080000U
12433     // ..
12434     EMIT_MASKWRITE(0XE000D000, 0x00080000U ,0x00080000U),
12435     // .. FINISH: QSPI REGISTERS
12436     // .. START: PL POWER ON RESET REGISTERS
12437     // .. PCFG_POR_CNT_4K = 0
12438     // .. ==> 0XF8007000[29:29] = 0x00000000U
12439     // ..     ==> MASK : 0x20000000U    VAL : 0x00000000U
12440     // ..
12441     EMIT_MASKWRITE(0XF8007000, 0x20000000U ,0x00000000U),
12442     // .. FINISH: PL POWER ON RESET REGISTERS
12443     // .. START: SMC TIMING CALCULATION REGISTER UPDATE
12444     // .. .. START: NAND SET CYCLE
12445     // .. .. FINISH: NAND SET CYCLE
12446     // .. .. START: OPMODE
12447     // .. .. FINISH: OPMODE
12448     // .. .. START: DIRECT COMMAND
12449     // .. .. FINISH: DIRECT COMMAND
12450     // .. .. START: SRAM/NOR CS0 SET CYCLE
12451     // .. .. FINISH: SRAM/NOR CS0 SET CYCLE
12452     // .. .. START: DIRECT COMMAND
12453     // .. .. FINISH: DIRECT COMMAND
12454     // .. .. START: NOR CS0 BASE ADDRESS
12455     // .. .. FINISH: NOR CS0 BASE ADDRESS
12456     // .. .. START: SRAM/NOR CS1 SET CYCLE
12457     // .. .. FINISH: SRAM/NOR CS1 SET CYCLE
12458     // .. .. START: DIRECT COMMAND
12459     // .. .. FINISH: DIRECT COMMAND
12460     // .. .. START: NOR CS1 BASE ADDRESS
12461     // .. .. FINISH: NOR CS1 BASE ADDRESS
12462     // .. .. START: USB RESET
12463     // .. .. .. START: USB0 RESET
12464     // .. .. .. .. START: DIR MODE BANK 0
12465     // .. .. .. .. DIRECTION_0 = 0x80
12466     // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000080U
12467     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000080U
12468     // .. .. .. ..
12469     EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000080U),
12470     // .. .. .. .. FINISH: DIR MODE BANK 0
12471     // .. .. .. .. START: DIR MODE BANK 1
12472     // .. .. .. .. FINISH: DIR MODE BANK 1
12473     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12474     // .. .. .. .. MASK_0_LSW = 0xff7f
12475     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
12476     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xFF7F0000U
12477     // .. .. .. .. DATA_0_LSW = 0x80
12478     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
12479     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000080U
12480     // .. .. .. ..
12481     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
12482     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12483     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12484     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12485     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12486     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12487     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12488     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12489     // .. .. .. .. START: OUTPUT ENABLE BANK 0
12490     // .. .. .. .. OP_ENABLE_0 = 0x80
12491     // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000080U
12492     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000080U
12493     // .. .. .. ..
12494     EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000080U),
12495     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12496     // .. .. .. .. START: OUTPUT ENABLE BANK 1
12497     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12498     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12499     // .. .. .. .. MASK_0_LSW = 0xff7f
12500     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
12501     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xFF7F0000U
12502     // .. .. .. .. DATA_0_LSW = 0x0
12503     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
12504     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000000U
12505     // .. .. .. ..
12506     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0000U),
12507     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12508     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12509     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12510     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12511     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12512     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12513     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12514     // .. .. .. .. START: ADD 1 MS DELAY
12515     // .. .. .. ..
12516     EMIT_MASKDELAY(0XF8F00200, 1),
12517     // .. .. .. .. FINISH: ADD 1 MS DELAY
12518     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12519     // .. .. .. .. MASK_0_LSW = 0xff7f
12520     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000FF7FU
12521     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xFF7F0000U
12522     // .. .. .. .. DATA_0_LSW = 0x80
12523     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000080U
12524     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000080U
12525     // .. .. .. ..
12526     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xFF7F0080U),
12527     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12528     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12529     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12530     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12531     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12532     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12533     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12534     // .. .. .. FINISH: USB0 RESET
12535     // .. .. .. START: USB1 RESET
12536     // .. .. .. .. START: DIR MODE BANK 0
12537     // .. .. .. .. FINISH: DIR MODE BANK 0
12538     // .. .. .. .. START: DIR MODE BANK 1
12539     // .. .. .. .. FINISH: DIR MODE BANK 1
12540     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12541     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12542     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12543     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12544     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12545     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12546     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12547     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12548     // .. .. .. .. START: OUTPUT ENABLE BANK 0
12549     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12550     // .. .. .. .. START: OUTPUT ENABLE BANK 1
12551     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12552     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12553     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12554     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12555     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12556     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12557     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12558     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12559     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12560     // .. .. .. .. START: ADD 1 MS DELAY
12561     // .. .. .. ..
12562     EMIT_MASKDELAY(0XF8F00200, 1),
12563     // .. .. .. .. FINISH: ADD 1 MS DELAY
12564     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12565     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12566     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12567     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12568     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12569     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12570     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12571     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12572     // .. .. .. FINISH: USB1 RESET
12573     // .. .. FINISH: USB RESET
12574     // .. .. START: ENET RESET
12575     // .. .. .. START: ENET0 RESET
12576     // .. .. .. .. START: DIR MODE BANK 0
12577     // .. .. .. .. DIRECTION_0 = 0x800
12578     // .. .. .. .. ==> 0XE000A204[31:0] = 0x00000800U
12579     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000800U
12580     // .. .. .. ..
12581     EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00000800U),
12582     // .. .. .. .. FINISH: DIR MODE BANK 0
12583     // .. .. .. .. START: DIR MODE BANK 1
12584     // .. .. .. .. FINISH: DIR MODE BANK 1
12585     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12586     // .. .. .. .. MASK_0_LSW = 0xf7ff
12587     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
12588     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xF7FF0000U
12589     // .. .. .. .. DATA_0_LSW = 0x800
12590     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
12591     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000800U
12592     // .. .. .. ..
12593     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
12594     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12595     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12596     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12597     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12598     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12599     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12600     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12601     // .. .. .. .. START: OUTPUT ENABLE BANK 0
12602     // .. .. .. .. OP_ENABLE_0 = 0x800
12603     // .. .. .. .. ==> 0XE000A208[31:0] = 0x00000800U
12604     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00000800U
12605     // .. .. .. ..
12606     EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00000800U),
12607     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12608     // .. .. .. .. START: OUTPUT ENABLE BANK 1
12609     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12610     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12611     // .. .. .. .. MASK_0_LSW = 0xf7ff
12612     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
12613     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xF7FF0000U
12614     // .. .. .. .. DATA_0_LSW = 0x0
12615     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
12616     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000000U
12617     // .. .. .. ..
12618     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0000U),
12619     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12620     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12621     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12622     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12623     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12624     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12625     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12626     // .. .. .. .. START: ADD 1 MS DELAY
12627     // .. .. .. ..
12628     EMIT_MASKDELAY(0XF8F00200, 1),
12629     // .. .. .. .. FINISH: ADD 1 MS DELAY
12630     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12631     // .. .. .. .. MASK_0_LSW = 0xf7ff
12632     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000F7FFU
12633     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xF7FF0000U
12634     // .. .. .. .. DATA_0_LSW = 0x800
12635     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000800U
12636     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000800U
12637     // .. .. .. ..
12638     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xF7FF0800U),
12639     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12640     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12641     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12642     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12643     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12644     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12645     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12646     // .. .. .. FINISH: ENET0 RESET
12647     // .. .. .. START: ENET1 RESET
12648     // .. .. .. .. START: DIR MODE BANK 0
12649     // .. .. .. .. FINISH: DIR MODE BANK 0
12650     // .. .. .. .. START: DIR MODE BANK 1
12651     // .. .. .. .. FINISH: DIR MODE BANK 1
12652     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12653     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12654     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12655     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12656     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12657     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12658     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12659     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12660     // .. .. .. .. START: OUTPUT ENABLE BANK 0
12661     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 0
12662     // .. .. .. .. START: OUTPUT ENABLE BANK 1
12663     // .. .. .. .. FINISH: OUTPUT ENABLE BANK 1
12664     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12665     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12666     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12667     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12668     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12669     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12670     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12671     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12672     // .. .. .. .. START: ADD 1 MS DELAY
12673     // .. .. .. ..
12674     EMIT_MASKDELAY(0XF8F00200, 1),
12675     // .. .. .. .. FINISH: ADD 1 MS DELAY
12676     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12677     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12678     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12679     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12680     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12681     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12682     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12683     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12684     // .. .. .. FINISH: ENET1 RESET
12685     // .. .. FINISH: ENET RESET
12686     // .. .. START: I2C RESET
12687     // .. .. .. START: I2C0 RESET
12688     // .. .. .. .. START: DIR MODE GPIO BANK0
12689     // .. .. .. .. DIRECTION_0 = 0x2000
12690     // .. .. .. .. ==> 0XE000A204[31:0] = 0x00002000U
12691     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00002000U
12692     // .. .. .. ..
12693     EMIT_MASKWRITE(0XE000A204, 0xFFFFFFFFU ,0x00002000U),
12694     // .. .. .. .. FINISH: DIR MODE GPIO BANK0
12695     // .. .. .. .. START: DIR MODE GPIO BANK1
12696     // .. .. .. .. FINISH: DIR MODE GPIO BANK1
12697     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12698     // .. .. .. .. MASK_0_LSW = 0xdfff
12699     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
12700     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xDFFF0000U
12701     // .. .. .. .. DATA_0_LSW = 0x2000
12702     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
12703     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00002000U
12704     // .. .. .. ..
12705     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
12706     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12707     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12708     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12709     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12710     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12711     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12712     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12713     // .. .. .. .. START: OUTPUT ENABLE
12714     // .. .. .. .. OP_ENABLE_0 = 0x2000
12715     // .. .. .. .. ==> 0XE000A208[31:0] = 0x00002000U
12716     // .. .. .. ..     ==> MASK : 0xFFFFFFFFU    VAL : 0x00002000U
12717     // .. .. .. ..
12718     EMIT_MASKWRITE(0XE000A208, 0xFFFFFFFFU ,0x00002000U),
12719     // .. .. .. .. FINISH: OUTPUT ENABLE
12720     // .. .. .. .. START: OUTPUT ENABLE
12721     // .. .. .. .. FINISH: OUTPUT ENABLE
12722     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12723     // .. .. .. .. MASK_0_LSW = 0xdfff
12724     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
12725     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xDFFF0000U
12726     // .. .. .. .. DATA_0_LSW = 0x0
12727     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00000000U
12728     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00000000U
12729     // .. .. .. ..
12730     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF0000U),
12731     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12732     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12733     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12734     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12735     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12736     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12737     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12738     // .. .. .. .. START: ADD 1 MS DELAY
12739     // .. .. .. ..
12740     EMIT_MASKDELAY(0XF8F00200, 1),
12741     // .. .. .. .. FINISH: ADD 1 MS DELAY
12742     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12743     // .. .. .. .. MASK_0_LSW = 0xdfff
12744     // .. .. .. .. ==> 0XE000A000[31:16] = 0x0000DFFFU
12745     // .. .. .. ..     ==> MASK : 0xFFFF0000U    VAL : 0xDFFF0000U
12746     // .. .. .. .. DATA_0_LSW = 0x2000
12747     // .. .. .. .. ==> 0XE000A000[15:0] = 0x00002000U
12748     // .. .. .. ..     ==> MASK : 0x0000FFFFU    VAL : 0x00002000U
12749     // .. .. .. ..
12750     EMIT_MASKWRITE(0XE000A000, 0xFFFFFFFFU ,0xDFFF2000U),
12751     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12752     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12753     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12754     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12755     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12756     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12757     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12758     // .. .. .. FINISH: I2C0 RESET
12759     // .. .. .. START: I2C1 RESET
12760     // .. .. .. .. START: DIR MODE GPIO BANK0
12761     // .. .. .. .. FINISH: DIR MODE GPIO BANK0
12762     // .. .. .. .. START: DIR MODE GPIO BANK1
12763     // .. .. .. .. FINISH: DIR MODE GPIO BANK1
12764     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12765     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12766     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12767     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12768     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12769     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12770     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12771     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12772     // .. .. .. .. START: OUTPUT ENABLE
12773     // .. .. .. .. FINISH: OUTPUT ENABLE
12774     // .. .. .. .. START: OUTPUT ENABLE
12775     // .. .. .. .. FINISH: OUTPUT ENABLE
12776     // .. .. .. .. START: MASK_DATA_0_LSW LOW BANK [15:0]
12777     // .. .. .. .. FINISH: MASK_DATA_0_LSW LOW BANK [15:0]
12778     // .. .. .. .. START: MASK_DATA_0_MSW LOW BANK [31:16]
12779     // .. .. .. .. FINISH: MASK_DATA_0_MSW LOW BANK [31:16]
12780     // .. .. .. .. START: MASK_DATA_1_LSW LOW BANK [47:32]
12781     // .. .. .. .. FINISH: MASK_DATA_1_LSW LOW BANK [47:32]
12782     // .. .. .. .. START: MASK_DATA_1_MSW LOW BANK [53:48]
12783     // .. .. .. .. FINISH: MASK_DATA_1_MSW LOW BANK [53:48]
12784     // .. .. .. .. START: ADD 1 MS DELAY
12785     // .. .. .. ..
12786     EMIT_MASKDELAY(0XF8F00200, 1),
12787     // .. .. .. .. FINISH: ADD 1 MS DELAY
12788     // .. .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12789     // .. .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12790     // .. .. .. .. START: MASK_DATA_0_MSW HIGH BANK [31:16]
12791     // .. .. .. .. FINISH: MASK_DATA_0_MSW HIGH BANK [31:16]
12792     // .. .. .. .. START: MASK_DATA_1_LSW HIGH BANK [47:32]
12793     // .. .. .. .. FINISH: MASK_DATA_1_LSW HIGH BANK [47:32]
12794     // .. .. .. .. START: MASK_DATA_1_MSW HIGH BANK [53:48]
12795     // .. .. .. .. FINISH: MASK_DATA_1_MSW HIGH BANK [53:48]
12796     // .. .. .. FINISH: I2C1 RESET
12797     // .. .. FINISH: I2C RESET
12798     // .. .. START: NOR CHIP SELECT
12799     // .. .. .. START: DIR MODE BANK 0
12800     // .. .. .. FINISH: DIR MODE BANK 0
12801     // .. .. .. START: MASK_DATA_0_LSW HIGH BANK [15:0]
12802     // .. .. .. FINISH: MASK_DATA_0_LSW HIGH BANK [15:0]
12803     // .. .. .. START: OUTPUT ENABLE BANK 0
12804     // .. .. .. FINISH: OUTPUT ENABLE BANK 0
12805     // .. .. FINISH: NOR CHIP SELECT
12806     // .. FINISH: SMC TIMING CALCULATION REGISTER UPDATE
12807     // FINISH: top
12808     //
12809     EMIT_EXIT(),
12810 
12811     //
12812 };
12813 
12814 unsigned long ps7_post_config_1_0[] = {
12815     // START: top
12816     // .. START: SLCR SETTINGS
12817     // .. UNLOCK_KEY = 0XDF0D
12818     // .. ==> 0XF8000008[15:0] = 0x0000DF0DU
12819     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000DF0DU
12820     // ..
12821     EMIT_MASKWRITE(0XF8000008, 0x0000FFFFU ,0x0000DF0DU),
12822     // .. FINISH: SLCR SETTINGS
12823     // .. START: ENABLING LEVEL SHIFTER
12824     // .. USER_INP_ICT_EN_0 = 3
12825     // .. ==> 0XF8000900[1:0] = 0x00000003U
12826     // ..     ==> MASK : 0x00000003U    VAL : 0x00000003U
12827     // .. USER_INP_ICT_EN_1 = 3
12828     // .. ==> 0XF8000900[3:2] = 0x00000003U
12829     // ..     ==> MASK : 0x0000000CU    VAL : 0x0000000CU
12830     // ..
12831     EMIT_MASKWRITE(0XF8000900, 0x0000000FU ,0x0000000FU),
12832     // .. FINISH: ENABLING LEVEL SHIFTER
12833     // .. START: FPGA RESETS TO 0
12834     // .. reserved_3 = 0
12835     // .. ==> 0XF8000240[31:25] = 0x00000000U
12836     // ..     ==> MASK : 0xFE000000U    VAL : 0x00000000U
12837     // .. FPGA_ACP_RST = 0
12838     // .. ==> 0XF8000240[24:24] = 0x00000000U
12839     // ..     ==> MASK : 0x01000000U    VAL : 0x00000000U
12840     // .. FPGA_AXDS3_RST = 0
12841     // .. ==> 0XF8000240[23:23] = 0x00000000U
12842     // ..     ==> MASK : 0x00800000U    VAL : 0x00000000U
12843     // .. FPGA_AXDS2_RST = 0
12844     // .. ==> 0XF8000240[22:22] = 0x00000000U
12845     // ..     ==> MASK : 0x00400000U    VAL : 0x00000000U
12846     // .. FPGA_AXDS1_RST = 0
12847     // .. ==> 0XF8000240[21:21] = 0x00000000U
12848     // ..     ==> MASK : 0x00200000U    VAL : 0x00000000U
12849     // .. FPGA_AXDS0_RST = 0
12850     // .. ==> 0XF8000240[20:20] = 0x00000000U
12851     // ..     ==> MASK : 0x00100000U    VAL : 0x00000000U
12852     // .. reserved_2 = 0
12853     // .. ==> 0XF8000240[19:18] = 0x00000000U
12854     // ..     ==> MASK : 0x000C0000U    VAL : 0x00000000U
12855     // .. FSSW1_FPGA_RST = 0
12856     // .. ==> 0XF8000240[17:17] = 0x00000000U
12857     // ..     ==> MASK : 0x00020000U    VAL : 0x00000000U
12858     // .. FSSW0_FPGA_RST = 0
12859     // .. ==> 0XF8000240[16:16] = 0x00000000U
12860     // ..     ==> MASK : 0x00010000U    VAL : 0x00000000U
12861     // .. reserved_1 = 0
12862     // .. ==> 0XF8000240[15:14] = 0x00000000U
12863     // ..     ==> MASK : 0x0000C000U    VAL : 0x00000000U
12864     // .. FPGA_FMSW1_RST = 0
12865     // .. ==> 0XF8000240[13:13] = 0x00000000U
12866     // ..     ==> MASK : 0x00002000U    VAL : 0x00000000U
12867     // .. FPGA_FMSW0_RST = 0
12868     // .. ==> 0XF8000240[12:12] = 0x00000000U
12869     // ..     ==> MASK : 0x00001000U    VAL : 0x00000000U
12870     // .. FPGA_DMA3_RST = 0
12871     // .. ==> 0XF8000240[11:11] = 0x00000000U
12872     // ..     ==> MASK : 0x00000800U    VAL : 0x00000000U
12873     // .. FPGA_DMA2_RST = 0
12874     // .. ==> 0XF8000240[10:10] = 0x00000000U
12875     // ..     ==> MASK : 0x00000400U    VAL : 0x00000000U
12876     // .. FPGA_DMA1_RST = 0
12877     // .. ==> 0XF8000240[9:9] = 0x00000000U
12878     // ..     ==> MASK : 0x00000200U    VAL : 0x00000000U
12879     // .. FPGA_DMA0_RST = 0
12880     // .. ==> 0XF8000240[8:8] = 0x00000000U
12881     // ..     ==> MASK : 0x00000100U    VAL : 0x00000000U
12882     // .. reserved = 0
12883     // .. ==> 0XF8000240[7:4] = 0x00000000U
12884     // ..     ==> MASK : 0x000000F0U    VAL : 0x00000000U
12885     // .. FPGA3_OUT_RST = 0
12886     // .. ==> 0XF8000240[3:3] = 0x00000000U
12887     // ..     ==> MASK : 0x00000008U    VAL : 0x00000000U
12888     // .. FPGA2_OUT_RST = 0
12889     // .. ==> 0XF8000240[2:2] = 0x00000000U
12890     // ..     ==> MASK : 0x00000004U    VAL : 0x00000000U
12891     // .. FPGA1_OUT_RST = 0
12892     // .. ==> 0XF8000240[1:1] = 0x00000000U
12893     // ..     ==> MASK : 0x00000002U    VAL : 0x00000000U
12894     // .. FPGA0_OUT_RST = 0
12895     // .. ==> 0XF8000240[0:0] = 0x00000000U
12896     // ..     ==> MASK : 0x00000001U    VAL : 0x00000000U
12897     // ..
12898     EMIT_MASKWRITE(0XF8000240, 0xFFFFFFFFU ,0x00000000U),
12899     // .. FINISH: FPGA RESETS TO 0
12900     // .. START: AFI REGISTERS
12901     // .. .. START: AFI0 REGISTERS
12902     // .. .. FINISH: AFI0 REGISTERS
12903     // .. .. START: AFI1 REGISTERS
12904     // .. .. FINISH: AFI1 REGISTERS
12905     // .. .. START: AFI2 REGISTERS
12906     // .. .. FINISH: AFI2 REGISTERS
12907     // .. .. START: AFI3 REGISTERS
12908     // .. .. FINISH: AFI3 REGISTERS
12909     // .. FINISH: AFI REGISTERS
12910     // .. START: LOCK IT BACK
12911     // .. LOCK_KEY = 0X767B
12912     // .. ==> 0XF8000004[15:0] = 0x0000767BU
12913     // ..     ==> MASK : 0x0000FFFFU    VAL : 0x0000767BU
12914     // ..
12915     EMIT_MASKWRITE(0XF8000004, 0x0000FFFFU ,0x0000767BU),
12916     // .. FINISH: LOCK IT BACK
12917     // FINISH: top
12918     //
12919     EMIT_EXIT(),
12920 
12921     //
12922 };
12923 
12924 
12925 
12926 #include "xil_io.h"
12927 
12928 unsigned long *ps7_mio_init_data = ps7_mio_init_data_3_0;
12929 unsigned long *ps7_pll_init_data = ps7_pll_init_data_3_0;
12930 unsigned long *ps7_clock_init_data = ps7_clock_init_data_3_0;
12931 unsigned long *ps7_ddr_init_data = ps7_ddr_init_data_3_0;
12932 unsigned long *ps7_peripherals_init_data = ps7_peripherals_init_data_3_0;
12933 
12934 int
12935 ps7_post_config()
12936 {
12937   // Get the PS_VERSION on run time
12938   unsigned long si_ver = ps7GetSiliconVersion ();
12939   int ret = -1;
12940   if (si_ver == PCW_SILICON_VERSION_1) {
12941       ret = ps7_config (ps7_post_config_1_0);
12942       if (ret != PS7_INIT_SUCCESS) return ret;
12943   } else if (si_ver == PCW_SILICON_VERSION_2) {
12944       ret = ps7_config (ps7_post_config_2_0);
12945       if (ret != PS7_INIT_SUCCESS) return ret;
12946   } else {
12947       ret = ps7_config (ps7_post_config_3_0);
12948       if (ret != PS7_INIT_SUCCESS) return ret;
12949   }
12950   return PS7_INIT_SUCCESS;
12951 }
12952 
12953 int
12954 ps7_init()
12955 {
12956   // Get the PS_VERSION on run time
12957   unsigned long si_ver = ps7GetSiliconVersion ();
12958   int ret;
12959   //int pcw_ver = 0;
12960 
12961   if (si_ver == PCW_SILICON_VERSION_1) {
12962     ps7_mio_init_data = ps7_mio_init_data_1_0;
12963     ps7_pll_init_data = ps7_pll_init_data_1_0;
12964     ps7_clock_init_data = ps7_clock_init_data_1_0;
12965     ps7_ddr_init_data = ps7_ddr_init_data_1_0;
12966     ps7_peripherals_init_data = ps7_peripherals_init_data_1_0;
12967     //pcw_ver = 1;
12968 
12969   } else if (si_ver == PCW_SILICON_VERSION_2) {
12970     ps7_mio_init_data = ps7_mio_init_data_2_0;
12971     ps7_pll_init_data = ps7_pll_init_data_2_0;
12972     ps7_clock_init_data = ps7_clock_init_data_2_0;
12973     ps7_ddr_init_data = ps7_ddr_init_data_2_0;
12974     ps7_peripherals_init_data = ps7_peripherals_init_data_2_0;
12975     //pcw_ver = 2;
12976 
12977   } else {
12978     ps7_mio_init_data = ps7_mio_init_data_3_0;
12979     ps7_pll_init_data = ps7_pll_init_data_3_0;
12980     ps7_clock_init_data = ps7_clock_init_data_3_0;
12981     ps7_ddr_init_data = ps7_ddr_init_data_3_0;
12982     ps7_peripherals_init_data = ps7_peripherals_init_data_3_0;
12983     //pcw_ver = 3;
12984   }
12985 
12986   // MIO init
12987   ret = ps7_config (ps7_mio_init_data);
12988   if (ret != PS7_INIT_SUCCESS) return ret;
12989 
12990   // PLL init
12991   ret = ps7_config (ps7_pll_init_data);
12992   if (ret != PS7_INIT_SUCCESS) return ret;
12993 
12994   // Clock init
12995   ret = ps7_config (ps7_clock_init_data);
12996   if (ret != PS7_INIT_SUCCESS) return ret;
12997 
12998   // DDR init
12999   ret = ps7_config (ps7_ddr_init_data);
13000   if (ret != PS7_INIT_SUCCESS) return ret;
13001 
13002 
13003 
13004   // Peripherals init
13005   ret = ps7_config (ps7_peripherals_init_data);
13006   if (ret != PS7_INIT_SUCCESS) return ret;
13007   //xil_printf ("\n PCW Silicon Version : %d.0", pcw_ver);
13008   return PS7_INIT_SUCCESS;
13009 }
13010