1*83d290c5STom Rini // SPDX-License-Identifier: GPL-2.0
27d0299cdSMarek Vasut /*
37d0299cdSMarek Vasut  * board/renesas/koelsch/koelsch_spl.c
47d0299cdSMarek Vasut  *
57d0299cdSMarek Vasut  * Copyright (C) 2018 Marek Vasut <marek.vasut@gmail.com>
67d0299cdSMarek Vasut  */
77d0299cdSMarek Vasut 
87d0299cdSMarek Vasut #include <common.h>
97d0299cdSMarek Vasut #include <malloc.h>
107d0299cdSMarek Vasut #include <dm/platform_data/serial_sh.h>
117d0299cdSMarek Vasut #include <asm/processor.h>
127d0299cdSMarek Vasut #include <asm/mach-types.h>
137d0299cdSMarek Vasut #include <asm/io.h>
147d0299cdSMarek Vasut #include <linux/errno.h>
157d0299cdSMarek Vasut #include <asm/arch/sys_proto.h>
167d0299cdSMarek Vasut #include <asm/gpio.h>
177d0299cdSMarek Vasut #include <asm/arch/rmobile.h>
187d0299cdSMarek Vasut #include <asm/arch/rcar-mstp.h>
197d0299cdSMarek Vasut 
207d0299cdSMarek Vasut #include <spl.h>
217d0299cdSMarek Vasut 
227d0299cdSMarek Vasut #define TMU0_MSTP125	BIT(25)
237d0299cdSMarek Vasut #define SCIF0_MSTP721	BIT(21)
247d0299cdSMarek Vasut #define QSPI_MSTP917	BIT(17)
257d0299cdSMarek Vasut 
267d0299cdSMarek Vasut #define SD2CKCR		0xE615026C
277d0299cdSMarek Vasut #define SD_97500KHZ	0x7
287d0299cdSMarek Vasut 
297d0299cdSMarek Vasut struct reg_config {
307d0299cdSMarek Vasut 	u16	off;
317d0299cdSMarek Vasut 	u32	val;
327d0299cdSMarek Vasut };
337d0299cdSMarek Vasut 
dbsc_wait(u16 reg)347d0299cdSMarek Vasut static void dbsc_wait(u16 reg)
357d0299cdSMarek Vasut {
367d0299cdSMarek Vasut 	static const u32 dbsc3_0_base = DBSC3_0_BASE;
377d0299cdSMarek Vasut 	static const u32 dbsc3_1_base = DBSC3_0_BASE + 0x10000;
387d0299cdSMarek Vasut 
397d0299cdSMarek Vasut 	while (!(readl(dbsc3_0_base + reg) & BIT(0)))
407d0299cdSMarek Vasut 		;
417d0299cdSMarek Vasut 
427d0299cdSMarek Vasut 	while (!(readl(dbsc3_1_base + reg) & BIT(0)))
437d0299cdSMarek Vasut 		;
447d0299cdSMarek Vasut }
457d0299cdSMarek Vasut 
spl_init_sys(void)467d0299cdSMarek Vasut static void spl_init_sys(void)
477d0299cdSMarek Vasut {
487d0299cdSMarek Vasut 	u32 r0 = 0;
497d0299cdSMarek Vasut 
507d0299cdSMarek Vasut 	writel(0xa5a5a500, 0xe6020004);
517d0299cdSMarek Vasut 	writel(0xa5a5a500, 0xe6030004);
527d0299cdSMarek Vasut 
537d0299cdSMarek Vasut 	asm volatile(
547d0299cdSMarek Vasut 		/* ICIALLU - Invalidate I$ to PoU */
557d0299cdSMarek Vasut 		"mcr	15, 0, %0, cr7, cr5, 0	\n"
567d0299cdSMarek Vasut 		/* BPIALL - Invalidate branch predictors */
577d0299cdSMarek Vasut 		"mcr	15, 0, %0, cr7, cr5, 6	\n"
587d0299cdSMarek Vasut 		/* Set SCTLR[IZ] */
597d0299cdSMarek Vasut 		"mrc	15, 0, %0, cr1, cr0, 0	\n"
607d0299cdSMarek Vasut 		"orr	%0, #0x1800		\n"
617d0299cdSMarek Vasut 		"mcr	15, 0, %0, cr1, cr0, 0	\n"
627d0299cdSMarek Vasut 		"isb	sy			\n"
637d0299cdSMarek Vasut 		:"=r"(r0));
647d0299cdSMarek Vasut }
657d0299cdSMarek Vasut 
spl_init_pfc(void)667d0299cdSMarek Vasut static void spl_init_pfc(void)
677d0299cdSMarek Vasut {
687d0299cdSMarek Vasut 	static const struct reg_config pfc_with_unlock[] = {
697d0299cdSMarek Vasut 		{ 0x0090, 0x60000000 },
707d0299cdSMarek Vasut 		{ 0x0094, 0x60000000 },
717d0299cdSMarek Vasut 		{ 0x0098, 0x00800200 },
727d0299cdSMarek Vasut 		{ 0x009c, 0x00000000 },
737d0299cdSMarek Vasut 		{ 0x0020, 0x00000000 },
747d0299cdSMarek Vasut 		{ 0x0024, 0x00000000 },
757d0299cdSMarek Vasut 		{ 0x0028, 0x000244c8 },
767d0299cdSMarek Vasut 		{ 0x002c, 0x00000000 },
777d0299cdSMarek Vasut 		{ 0x0030, 0x00002400 },
787d0299cdSMarek Vasut 		{ 0x0034, 0x01520000 },
797d0299cdSMarek Vasut 		{ 0x0038, 0x00724003 },
807d0299cdSMarek Vasut 		{ 0x003c, 0x00000000 },
817d0299cdSMarek Vasut 		{ 0x0040, 0x00000000 },
827d0299cdSMarek Vasut 		{ 0x0044, 0x00000000 },
837d0299cdSMarek Vasut 		{ 0x0048, 0x00000000 },
847d0299cdSMarek Vasut 		{ 0x004c, 0x00000000 },
857d0299cdSMarek Vasut 		{ 0x0050, 0x00000000 },
867d0299cdSMarek Vasut 		{ 0x0054, 0x00000000 },
877d0299cdSMarek Vasut 		{ 0x0058, 0x00000000 },
887d0299cdSMarek Vasut 		{ 0x005c, 0x00000000 },
897d0299cdSMarek Vasut 		{ 0x0160, 0x00000000 },
907d0299cdSMarek Vasut 		{ 0x0004, 0xffffffff },
917d0299cdSMarek Vasut 		{ 0x0008, 0x00ec3fff },
927d0299cdSMarek Vasut 		{ 0x000c, 0x3bc001e7 },
937d0299cdSMarek Vasut 		{ 0x0010, 0x5bffffff },
947d0299cdSMarek Vasut 		{ 0x0014, 0x1ffffffb },
957d0299cdSMarek Vasut 		{ 0x0018, 0x01bffff0 },
967d0299cdSMarek Vasut 		{ 0x001c, 0xcf7fffff },
977d0299cdSMarek Vasut 		{ 0x0074, 0x0381fc00 },
987d0299cdSMarek Vasut 	};
997d0299cdSMarek Vasut 
1007d0299cdSMarek Vasut 	static const struct reg_config pfc_without_unlock[] = {
1017d0299cdSMarek Vasut 		{ 0x0100, 0xffffffdf },
1027d0299cdSMarek Vasut 		{ 0x0104, 0xc883c3ff },
1037d0299cdSMarek Vasut 		{ 0x0108, 0x1201f3c9 },
1047d0299cdSMarek Vasut 		{ 0x010c, 0x00000000 },
1057d0299cdSMarek Vasut 		{ 0x0110, 0xffffeb04 },
1067d0299cdSMarek Vasut 		{ 0x0114, 0xc003ffff },
1077d0299cdSMarek Vasut 		{ 0x0118, 0x0800000f },
1087d0299cdSMarek Vasut 		{ 0x011c, 0x001800f0 },
1097d0299cdSMarek Vasut 	};
1107d0299cdSMarek Vasut 
1117d0299cdSMarek Vasut 	static const u32 pfc_base = 0xe6060000;
1127d0299cdSMarek Vasut 
1137d0299cdSMarek Vasut 	unsigned int i;
1147d0299cdSMarek Vasut 
1157d0299cdSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(pfc_with_unlock); i++) {
1167d0299cdSMarek Vasut 		writel(~pfc_with_unlock[i].val, pfc_base);
1177d0299cdSMarek Vasut 		writel(pfc_with_unlock[i].val,
1187d0299cdSMarek Vasut 		       pfc_base | pfc_with_unlock[i].off);
1197d0299cdSMarek Vasut 	}
1207d0299cdSMarek Vasut 
1217d0299cdSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(pfc_without_unlock); i++)
1227d0299cdSMarek Vasut 		writel(pfc_without_unlock[i].val,
1237d0299cdSMarek Vasut 		       pfc_base | pfc_without_unlock[i].off);
1247d0299cdSMarek Vasut }
1257d0299cdSMarek Vasut 
spl_init_gpio(void)1267d0299cdSMarek Vasut static void spl_init_gpio(void)
1277d0299cdSMarek Vasut {
1287d0299cdSMarek Vasut 	static const u16 gpio_offs[] = {
1297d0299cdSMarek Vasut 		0x1000, 0x2000, 0x3000, 0x4000, 0x5000, 0x5400, 0x5800
1307d0299cdSMarek Vasut 	};
1317d0299cdSMarek Vasut 
1327d0299cdSMarek Vasut 	static const struct reg_config gpio_set[] = {
1337d0299cdSMarek Vasut 		{ 0x2000, 0x04381000 },
1347d0299cdSMarek Vasut 		{ 0x5000, 0x00000000 },
1357d0299cdSMarek Vasut 		{ 0x5800, 0x000e0000 },
1367d0299cdSMarek Vasut 
1377d0299cdSMarek Vasut 	};
1387d0299cdSMarek Vasut 
1397d0299cdSMarek Vasut 	static const struct reg_config gpio_clr[] = {
1407d0299cdSMarek Vasut 		{ 0x1000, 0x00000000 },
1417d0299cdSMarek Vasut 		{ 0x2000, 0x04381010 },
1427d0299cdSMarek Vasut 		{ 0x3000, 0x00000000 },
1437d0299cdSMarek Vasut 		{ 0x4000, 0x00000000 },
1447d0299cdSMarek Vasut 		{ 0x5000, 0x00400000 },
1457d0299cdSMarek Vasut 		{ 0x5400, 0x00000000 },
1467d0299cdSMarek Vasut 		{ 0x5800, 0x000e0380 },
1477d0299cdSMarek Vasut 	};
1487d0299cdSMarek Vasut 
1497d0299cdSMarek Vasut 	static const u32 gpio_base = 0xe6050000;
1507d0299cdSMarek Vasut 
1517d0299cdSMarek Vasut 	unsigned int i;
1527d0299cdSMarek Vasut 
1537d0299cdSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(gpio_offs); i++)
1547d0299cdSMarek Vasut 		writel(0, gpio_base | 0x20 | gpio_offs[i]);
1557d0299cdSMarek Vasut 
1567d0299cdSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(gpio_offs); i++)
1577d0299cdSMarek Vasut 		writel(0, gpio_base | 0x00 | gpio_offs[i]);
1587d0299cdSMarek Vasut 
1597d0299cdSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(gpio_set); i++)
1607d0299cdSMarek Vasut 		writel(gpio_set[i].val, gpio_base | 0x08 | gpio_set[i].off);
1617d0299cdSMarek Vasut 
1627d0299cdSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(gpio_clr); i++)
1637d0299cdSMarek Vasut 		writel(gpio_clr[i].val, gpio_base | 0x04 | gpio_clr[i].off);
1647d0299cdSMarek Vasut }
1657d0299cdSMarek Vasut 
spl_init_lbsc(void)1667d0299cdSMarek Vasut static void spl_init_lbsc(void)
1677d0299cdSMarek Vasut {
1687d0299cdSMarek Vasut 	static const struct reg_config lbsc_config[] = {
1697d0299cdSMarek Vasut 		{ 0x00, 0x00000020 },
1707d0299cdSMarek Vasut 		{ 0x08, 0x00002020 },
1717d0299cdSMarek Vasut 		{ 0x30, 0x2a103320 },
1727d0299cdSMarek Vasut 		{ 0x38, 0xff70ff70 },
1737d0299cdSMarek Vasut 	};
1747d0299cdSMarek Vasut 
1757d0299cdSMarek Vasut 	static const u16 lbsc_offs[] = {
1767d0299cdSMarek Vasut 		0x80, 0x84, 0x88, 0x8c, 0xa0, 0xc0, 0xc4, 0xc8, 0x180
1777d0299cdSMarek Vasut 	};
1787d0299cdSMarek Vasut 
1797d0299cdSMarek Vasut 	static const u32 lbsc_base = 0xfec00200;
1807d0299cdSMarek Vasut 
1817d0299cdSMarek Vasut 	unsigned int i;
1827d0299cdSMarek Vasut 
1837d0299cdSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(lbsc_config); i++) {
1847d0299cdSMarek Vasut 		writel(lbsc_config[i].val,
1857d0299cdSMarek Vasut 		       lbsc_base | lbsc_config[i].off);
1867d0299cdSMarek Vasut 		writel(lbsc_config[i].val,
1877d0299cdSMarek Vasut 		       lbsc_base | (lbsc_config[i].off + 4));
1887d0299cdSMarek Vasut 	}
1897d0299cdSMarek Vasut 
1907d0299cdSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(lbsc_offs); i++)
1917d0299cdSMarek Vasut 		writel(0, lbsc_base | lbsc_offs[i]);
1927d0299cdSMarek Vasut }
1937d0299cdSMarek Vasut 
spl_init_dbsc(void)1947d0299cdSMarek Vasut static void spl_init_dbsc(void)
1957d0299cdSMarek Vasut {
1967d0299cdSMarek Vasut 	static const struct reg_config dbsc_config1[] = {
1977d0299cdSMarek Vasut 		{ 0x0018, 0x21000000 },
1987d0299cdSMarek Vasut 		{ 0x0018, 0x11000000 },
1997d0299cdSMarek Vasut 		{ 0x0018, 0x10000000 },
2007d0299cdSMarek Vasut 		{ 0x0280, 0x0000a55a },
2017d0299cdSMarek Vasut 		{ 0x0290, 0x00000010 },
2027d0299cdSMarek Vasut 		{ 0x02a0, 0xf004649b },
2037d0299cdSMarek Vasut 		{ 0x0020, 0x00000007 },
2047d0299cdSMarek Vasut 		{ 0x0024, 0x0f030a02 },
2057d0299cdSMarek Vasut 		{ 0x0030, 0x00000001 },
2067d0299cdSMarek Vasut 		{ 0x00b0, 0x00000000 },
2077d0299cdSMarek Vasut 		{ 0x0040, 0x0000000b },
2087d0299cdSMarek Vasut 		{ 0x0044, 0x00000008 },
2097d0299cdSMarek Vasut 		{ 0x0048, 0x00000000 },
2107d0299cdSMarek Vasut 		{ 0x0050, 0x0000000b },
2117d0299cdSMarek Vasut 		{ 0x0054, 0x000c000b },
2127d0299cdSMarek Vasut 		{ 0x0058, 0x00000027 },
2137d0299cdSMarek Vasut 		{ 0x005c, 0x0000001c },
2147d0299cdSMarek Vasut 		{ 0x0060, 0x00000006 },
2157d0299cdSMarek Vasut 		{ 0x0064, 0x00000020 },
2167d0299cdSMarek Vasut 		{ 0x0068, 0x00000008 },
2177d0299cdSMarek Vasut 		{ 0x006c, 0x0000000c },
2187d0299cdSMarek Vasut 		{ 0x0070, 0x00000009 },
2197d0299cdSMarek Vasut 		{ 0x0074, 0x00000012 },
2207d0299cdSMarek Vasut 		{ 0x0078, 0x000000d0 },
2217d0299cdSMarek Vasut 		{ 0x007c, 0x00140005 },
2227d0299cdSMarek Vasut 		{ 0x0080, 0x00050004 },
2237d0299cdSMarek Vasut 		{ 0x0084, 0x70233005 },
2247d0299cdSMarek Vasut 		{ 0x0088, 0x000c0000 },
2257d0299cdSMarek Vasut 		{ 0x008c, 0x00000300 },
2267d0299cdSMarek Vasut 		{ 0x0090, 0x00000040 },
2277d0299cdSMarek Vasut 		{ 0x0100, 0x00000001 },
2287d0299cdSMarek Vasut 		{ 0x00c0, 0x00020001 },
2297d0299cdSMarek Vasut 		{ 0x00c8, 0x20082008 },
2307d0299cdSMarek Vasut 		{ 0x0380, 0x00020002 },
2317d0299cdSMarek Vasut 		{ 0x0390, 0x0000001f },
2327d0299cdSMarek Vasut 	};
2337d0299cdSMarek Vasut 
2347d0299cdSMarek Vasut 	static const struct reg_config dbsc_config5[] = {
2357d0299cdSMarek Vasut 		{ 0x0244, 0x00000011 },
2367d0299cdSMarek Vasut 		{ 0x0290, 0x00000006 },
2377d0299cdSMarek Vasut 		{ 0x02a0, 0x0005c000 },
2387d0299cdSMarek Vasut 		{ 0x0290, 0x00000003 },
2397d0299cdSMarek Vasut 		{ 0x02a0, 0x0300c481 },
2407d0299cdSMarek Vasut 		{ 0x0290, 0x00000023 },
2417d0299cdSMarek Vasut 		{ 0x02a0, 0x00fdb6c0 },
2427d0299cdSMarek Vasut 		{ 0x0290, 0x00000011 },
2437d0299cdSMarek Vasut 		{ 0x02a0, 0x1000040b },
2447d0299cdSMarek Vasut 		{ 0x0290, 0x00000012 },
2457d0299cdSMarek Vasut 		{ 0x02a0, 0x9d9cbb66 },
2467d0299cdSMarek Vasut 		{ 0x0290, 0x00000013 },
2477d0299cdSMarek Vasut 		{ 0x02a0, 0x1a868400 },
2487d0299cdSMarek Vasut 		{ 0x0290, 0x00000014 },
2497d0299cdSMarek Vasut 		{ 0x02a0, 0x300214d8 },
2507d0299cdSMarek Vasut 		{ 0x0290, 0x00000015 },
2517d0299cdSMarek Vasut 		{ 0x02a0, 0x00000d70 },
2527d0299cdSMarek Vasut 		{ 0x0290, 0x00000016 },
2537d0299cdSMarek Vasut 		{ 0x02a0, 0x00000006 },
2547d0299cdSMarek Vasut 		{ 0x0290, 0x00000017 },
2557d0299cdSMarek Vasut 		{ 0x02a0, 0x00000018 },
2567d0299cdSMarek Vasut 		{ 0x0290, 0x0000001a },
2577d0299cdSMarek Vasut 		{ 0x02a0, 0x910035c7 },
2587d0299cdSMarek Vasut 		{ 0x0290, 0x00000004 },
2597d0299cdSMarek Vasut 	};
2607d0299cdSMarek Vasut 
2617d0299cdSMarek Vasut 	static const struct reg_config dbsc_config6[] = {
2627d0299cdSMarek Vasut 		{ 0x0290, 0x00000001 },
2637d0299cdSMarek Vasut 		{ 0x02a0, 0x00000181 },
2647d0299cdSMarek Vasut 		{ 0x0018, 0x11000000 },
2657d0299cdSMarek Vasut 		{ 0x0290, 0x00000004 },
2667d0299cdSMarek Vasut 	};
2677d0299cdSMarek Vasut 
2687d0299cdSMarek Vasut 	static const struct reg_config dbsc_config7[] = {
2697d0299cdSMarek Vasut 		{ 0x0290, 0x00000001 },
2707d0299cdSMarek Vasut 		{ 0x02a0, 0x0000fe01 },
2717d0299cdSMarek Vasut 		{ 0x0290, 0x00000004 },
2727d0299cdSMarek Vasut 	};
2737d0299cdSMarek Vasut 
2747d0299cdSMarek Vasut 	static const struct reg_config dbsc_config8[] = {
2757d0299cdSMarek Vasut 		{ 0x0304, 0x00000000 },
2767d0299cdSMarek Vasut 		{ 0x00f4, 0x01004c20 },
2777d0299cdSMarek Vasut 		{ 0x00f8, 0x014000aa },
2787d0299cdSMarek Vasut 		{ 0x00e0, 0x00000140 },
2797d0299cdSMarek Vasut 		{ 0x00e4, 0x00081860 },
2807d0299cdSMarek Vasut 		{ 0x00e8, 0x00010000 },
2817d0299cdSMarek Vasut 		{ 0x0014, 0x00000001 },
2827d0299cdSMarek Vasut 		{ 0x0010, 0x00000001 },
2837d0299cdSMarek Vasut 		{ 0x0280, 0x00000000 },
2847d0299cdSMarek Vasut 	};
2857d0299cdSMarek Vasut 
2867d0299cdSMarek Vasut 	static const u32 dbsc3_0_base = DBSC3_0_BASE;
2877d0299cdSMarek Vasut 	static const u32 dbsc3_1_base = DBSC3_0_BASE + 0x10000;
2887d0299cdSMarek Vasut 	unsigned int i;
2897d0299cdSMarek Vasut 
2907d0299cdSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(dbsc_config1); i++) {
2917d0299cdSMarek Vasut 		writel(dbsc_config1[i].val, dbsc3_0_base | dbsc_config1[i].off);
2927d0299cdSMarek Vasut 		writel(dbsc_config1[i].val, dbsc3_1_base | dbsc_config1[i].off);
2937d0299cdSMarek Vasut 	}
2947d0299cdSMarek Vasut 
2957d0299cdSMarek Vasut 	dbsc_wait(0x240);
2967d0299cdSMarek Vasut 
2977d0299cdSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(dbsc_config5); i++) {
2987d0299cdSMarek Vasut 		writel(dbsc_config5[i].val, dbsc3_0_base | dbsc_config5[i].off);
2997d0299cdSMarek Vasut 		writel(dbsc_config5[i].val, dbsc3_1_base | dbsc_config5[i].off);
3007d0299cdSMarek Vasut 	}
3017d0299cdSMarek Vasut 
3027d0299cdSMarek Vasut 	dbsc_wait(0x2a0);
3037d0299cdSMarek Vasut 
3047d0299cdSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(dbsc_config6); i++) {
3057d0299cdSMarek Vasut 		writel(dbsc_config6[i].val, dbsc3_0_base | dbsc_config6[i].off);
3067d0299cdSMarek Vasut 		writel(dbsc_config6[i].val, dbsc3_1_base | dbsc_config6[i].off);
3077d0299cdSMarek Vasut 	}
3087d0299cdSMarek Vasut 
3097d0299cdSMarek Vasut 	dbsc_wait(0x2a0);
3107d0299cdSMarek Vasut 
3117d0299cdSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(dbsc_config7); i++) {
3127d0299cdSMarek Vasut 		writel(dbsc_config7[i].val, dbsc3_0_base | dbsc_config7[i].off);
3137d0299cdSMarek Vasut 		writel(dbsc_config7[i].val, dbsc3_1_base | dbsc_config7[i].off);
3147d0299cdSMarek Vasut 	}
3157d0299cdSMarek Vasut 
3167d0299cdSMarek Vasut 	dbsc_wait(0x2a0);
3177d0299cdSMarek Vasut 
3187d0299cdSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(dbsc_config8); i++) {
3197d0299cdSMarek Vasut 		writel(dbsc_config8[i].val, dbsc3_0_base | dbsc_config8[i].off);
3207d0299cdSMarek Vasut 		writel(dbsc_config8[i].val, dbsc3_1_base | dbsc_config8[i].off);
3217d0299cdSMarek Vasut 	}
3227d0299cdSMarek Vasut 
3237d0299cdSMarek Vasut }
3247d0299cdSMarek Vasut 
spl_init_qspi(void)3257d0299cdSMarek Vasut static void spl_init_qspi(void)
3267d0299cdSMarek Vasut {
3277d0299cdSMarek Vasut 	mstp_clrbits_le32(MSTPSR9, SMSTPCR9, QSPI_MSTP917);
3287d0299cdSMarek Vasut 
3297d0299cdSMarek Vasut 	static const u32 qspi_base = 0xe6b10000;
3307d0299cdSMarek Vasut 
3317d0299cdSMarek Vasut 	writeb(0x08, qspi_base + 0x00);
3327d0299cdSMarek Vasut 	writeb(0x00, qspi_base + 0x01);
3337d0299cdSMarek Vasut 	writeb(0x06, qspi_base + 0x02);
3347d0299cdSMarek Vasut 	writeb(0x01, qspi_base + 0x0a);
3357d0299cdSMarek Vasut 	writeb(0x00, qspi_base + 0x0b);
3367d0299cdSMarek Vasut 	writeb(0x00, qspi_base + 0x0c);
3377d0299cdSMarek Vasut 	writeb(0x00, qspi_base + 0x0d);
3387d0299cdSMarek Vasut 	writeb(0x00, qspi_base + 0x0e);
3397d0299cdSMarek Vasut 
3407d0299cdSMarek Vasut 	writew(0xe080, qspi_base + 0x10);
3417d0299cdSMarek Vasut 
3427d0299cdSMarek Vasut 	writeb(0xc0, qspi_base + 0x18);
3437d0299cdSMarek Vasut 	writeb(0x00, qspi_base + 0x18);
3447d0299cdSMarek Vasut 	writeb(0x00, qspi_base + 0x08);
3457d0299cdSMarek Vasut 	writeb(0x48, qspi_base + 0x00);
3467d0299cdSMarek Vasut }
3477d0299cdSMarek Vasut 
board_init_f(ulong dummy)3487d0299cdSMarek Vasut void board_init_f(ulong dummy)
3497d0299cdSMarek Vasut {
3507d0299cdSMarek Vasut 	int i;
3517d0299cdSMarek Vasut 
3527d0299cdSMarek Vasut 	mstp_clrbits_le32(MSTPSR1, SMSTPCR1, TMU0_MSTP125);
3537d0299cdSMarek Vasut 	mstp_clrbits_le32(MSTPSR7, SMSTPCR7, SCIF0_MSTP721);
3547d0299cdSMarek Vasut 
3557d0299cdSMarek Vasut 	/*
3567d0299cdSMarek Vasut 	 * SD0 clock is set to 97.5MHz by default.
3577d0299cdSMarek Vasut 	 * Set SD2 to the 97.5MHz as well.
3587d0299cdSMarek Vasut 	 */
3597d0299cdSMarek Vasut 	writel(SD_97500KHZ, SD2CKCR);
3607d0299cdSMarek Vasut 
3617d0299cdSMarek Vasut 	spl_init_sys();
3627d0299cdSMarek Vasut 	spl_init_pfc();
3637d0299cdSMarek Vasut 	spl_init_gpio();
3647d0299cdSMarek Vasut 	spl_init_lbsc();
3657d0299cdSMarek Vasut 
3667d0299cdSMarek Vasut 	/* Unknown, likely ES1.0-specific delay */
3677d0299cdSMarek Vasut 	for (i = 0; i < 100000; i++)
3687d0299cdSMarek Vasut 		asm volatile("nop");
3697d0299cdSMarek Vasut 
3707d0299cdSMarek Vasut 	spl_init_dbsc();
3717d0299cdSMarek Vasut 	spl_init_qspi();
3727d0299cdSMarek Vasut }
3737d0299cdSMarek Vasut 
spl_board_init(void)3747d0299cdSMarek Vasut void spl_board_init(void)
3757d0299cdSMarek Vasut {
3767d0299cdSMarek Vasut 	/* UART clocks enabled and gd valid - init serial console */
3777d0299cdSMarek Vasut 	preloader_console_init();
3787d0299cdSMarek Vasut }
3797d0299cdSMarek Vasut 
board_boot_order(u32 * spl_boot_list)3807d0299cdSMarek Vasut void board_boot_order(u32 *spl_boot_list)
3817d0299cdSMarek Vasut {
3827d0299cdSMarek Vasut 	const u32 jtag_magic = 0x1337c0de;
3837d0299cdSMarek Vasut 	const u32 load_magic = 0xb33fc0de;
3847d0299cdSMarek Vasut 
3857d0299cdSMarek Vasut 	/*
3867d0299cdSMarek Vasut 	 * If JTAG probe sets special word at 0xe6300020, then it must
3877d0299cdSMarek Vasut 	 * put U-Boot into RAM and SPL will start it from RAM.
3887d0299cdSMarek Vasut 	 */
3897d0299cdSMarek Vasut 	if (readl(CONFIG_SPL_TEXT_BASE + 0x20) == jtag_magic) {
3907d0299cdSMarek Vasut 		printf("JTAG boot detected!\n");
3917d0299cdSMarek Vasut 
3927d0299cdSMarek Vasut 		while (readl(CONFIG_SPL_TEXT_BASE + 0x24) != load_magic)
3937d0299cdSMarek Vasut 			;
3947d0299cdSMarek Vasut 
3957d0299cdSMarek Vasut 		spl_boot_list[0] = BOOT_DEVICE_RAM;
3967d0299cdSMarek Vasut 		spl_boot_list[1] = BOOT_DEVICE_NONE;
3977d0299cdSMarek Vasut 
3987d0299cdSMarek Vasut 		return;
3997d0299cdSMarek Vasut 	}
4007d0299cdSMarek Vasut 
4017d0299cdSMarek Vasut 	/* Boot from SPI NOR with YMODEM UART fallback. */
4027d0299cdSMarek Vasut 	spl_boot_list[0] = BOOT_DEVICE_SPI;
4037d0299cdSMarek Vasut 	spl_boot_list[1] = BOOT_DEVICE_UART;
4047d0299cdSMarek Vasut 	spl_boot_list[2] = BOOT_DEVICE_NONE;
4057d0299cdSMarek Vasut }
4067d0299cdSMarek Vasut 
reset_cpu(ulong addr)4077d0299cdSMarek Vasut void reset_cpu(ulong addr)
4087d0299cdSMarek Vasut {
4097d0299cdSMarek Vasut }
410