xref: /openbmc/u-boot/arch/m68k/include/asm/m5253.h (revision e8f80a5a)
1*83d290c5STom Rini /* SPDX-License-Identifier: GPL-2.0+ */
2819833afSPeter Tyser /*
3819833afSPeter Tyser  * Copyright (C) 2004-2007 Freescale Semiconductor, Inc.
4819833afSPeter Tyser  * TsiChung Liew (Tsi-Chung.Liew@freescale.com)
5819833afSPeter Tyser  */
6819833afSPeter Tyser 
7819833afSPeter Tyser #ifndef m5253_h
8819833afSPeter Tyser #define m5253_h
9819833afSPeter Tyser /****************************************************************************/
10819833afSPeter Tyser 
11819833afSPeter Tyser /*
12819833afSPeter Tyser * PLL Module (PLL)
13819833afSPeter Tyser */
14819833afSPeter Tyser 
15819833afSPeter Tyser /* Register read/write macros */
16819833afSPeter Tyser #define PLL_PLLCR		(0x000180)
17819833afSPeter Tyser 
18819833afSPeter Tyser #define SIM_RSR			(0x000000)
19819833afSPeter Tyser #define SIM_SYPCR		(0x000001)
20819833afSPeter Tyser #define SIM_SWIVR		(0x000002)
21819833afSPeter Tyser #define SIM_SWSR		(0x000003)
22819833afSPeter Tyser #define SIM_MPARK		(0x00000C)
23819833afSPeter Tyser 
24819833afSPeter Tyser /* Bit definitions and macros for RSR */
25819833afSPeter Tyser #define SIM_RSR_SWTR		(0x20)
26819833afSPeter Tyser #define SIM_RSR_HRST		(0x80)
27819833afSPeter Tyser 
28819833afSPeter Tyser /* Register read/write macros */
29819833afSPeter Tyser #define CIM_MISCCR		(0x000500)
30819833afSPeter Tyser #define CIM_ATA_DADDR		(0x000504)
31819833afSPeter Tyser #define CIM_ATA_DCOUNT		(0x000508)
32819833afSPeter Tyser #define CIM_RTC_TIME		(0x00050C)
33819833afSPeter Tyser #define CIM_USB_CANCLK		(0x000510)
34819833afSPeter Tyser 
35819833afSPeter Tyser /* Bit definitions and macros for MISCCR */
36819833afSPeter Tyser #define CIM_MISCCR_ADTA		(0x00000001)
37819833afSPeter Tyser #define CIM_MISCCR_ADTD		(0x00000002)
38819833afSPeter Tyser #define CIM_MISCCR_ADIE		(0x00000004)
39819833afSPeter Tyser #define CIM_MISCCR_ADIC		(0x00000008)
40819833afSPeter Tyser #define CIM_MISCCR_ADIP		(0x00000010)
41819833afSPeter Tyser #define CIM_MISCCR_CPUEND	(0x00000020)
42819833afSPeter Tyser #define CIM_MISCCR_DMAEND	(0x00000040)
43819833afSPeter Tyser #define CIM_MISCCR_RTCCLR	(0x00000080)
44819833afSPeter Tyser #define CIM_MISCCR_RTCPL	(0x00000100)
45819833afSPeter Tyser #define CIM_MISCCR_URIE		(0x00000800)
46819833afSPeter Tyser #define CIM_MISCCR_URIC		(0x00001000)
47819833afSPeter Tyser #define CIM_MISCCR_URIP		(0x00002000)
48819833afSPeter Tyser 
49819833afSPeter Tyser /* Bit definitions and macros for ATA_DADDR */
50819833afSPeter Tyser #define CIM_ATA_DADDR_ATAADDR(x)	(((x)&0x00003FFF)<<2)
51819833afSPeter Tyser #define CIM_ATA_DADDR_RAMADDR(x)	(((x)&0x00003FFF)<<18)
52819833afSPeter Tyser 
53819833afSPeter Tyser /* Bit definitions and macros for ATA_DCOUNT */
54819833afSPeter Tyser #define CIM_ATA_DCOUNT_COUNT(x)		(((x)&0x0000FFFF))
55819833afSPeter Tyser 
56819833afSPeter Tyser #endif				/* m5253_h */
57