1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright (c) 2013 Xilinx Inc.
4  */
5 
6 #ifndef _ASM_ARCH_HARDWARE_H
7 #define _ASM_ARCH_HARDWARE_H
8 
9 #define ZYNQ_SYS_CTRL_BASEADDR		0xF8000000
10 #define ZYNQ_DEV_CFG_APB_BASEADDR	0xF8007000
11 #define ZYNQ_SCU_BASEADDR		0xF8F00000
12 #define ZYNQ_I2C_BASEADDR0		0xE0004000
13 #define ZYNQ_I2C_BASEADDR1		0xE0005000
14 #define ZYNQ_QSPI_BASEADDR		0xE000D000
15 #define ZYNQ_SMC_BASEADDR		0xE000E000
16 #define ZYNQ_NAND_BASEADDR		0xE1000000
17 #define ZYNQ_DDRC_BASEADDR		0xF8006000
18 #define ZYNQ_EFUSE_BASEADDR		0xF800D000
19 #define ZYNQ_USB_BASEADDR0		0xE0002000
20 #define ZYNQ_USB_BASEADDR1		0xE0003000
21 #define ZYNQ_OCM_BASEADDR		0xFFFC0000
22 
23 /* Bootmode setting values */
24 #define ZYNQ_BM_MASK		0x7
25 #define ZYNQ_BM_QSPI		0x1
26 #define ZYNQ_BM_NOR		0x2
27 #define ZYNQ_BM_NAND		0x4
28 #define ZYNQ_BM_SD		0x5
29 #define ZYNQ_BM_JTAG		0x0
30 
31 /* Reflect slcr offsets */
32 struct slcr_regs {
33 	u32 scl; /* 0x0 */
34 	u32 slcr_lock; /* 0x4 */
35 	u32 slcr_unlock; /* 0x8 */
36 	u32 reserved0_1[61];
37 	u32 arm_pll_ctrl; /* 0x100 */
38 	u32 ddr_pll_ctrl; /* 0x104 */
39 	u32 io_pll_ctrl; /* 0x108 */
40 	u32 reserved0_2[5];
41 	u32 arm_clk_ctrl; /* 0x120 */
42 	u32 ddr_clk_ctrl; /* 0x124 */
43 	u32 dci_clk_ctrl; /* 0x128 */
44 	u32 aper_clk_ctrl; /* 0x12c */
45 	u32 reserved0_3[2];
46 	u32 gem0_rclk_ctrl; /* 0x138 */
47 	u32 gem1_rclk_ctrl; /* 0x13c */
48 	u32 gem0_clk_ctrl; /* 0x140 */
49 	u32 gem1_clk_ctrl; /* 0x144 */
50 	u32 smc_clk_ctrl; /* 0x148 */
51 	u32 lqspi_clk_ctrl; /* 0x14c */
52 	u32 sdio_clk_ctrl; /* 0x150 */
53 	u32 uart_clk_ctrl; /* 0x154 */
54 	u32 spi_clk_ctrl; /* 0x158 */
55 	u32 can_clk_ctrl; /* 0x15c */
56 	u32 can_mioclk_ctrl; /* 0x160 */
57 	u32 dbg_clk_ctrl; /* 0x164 */
58 	u32 pcap_clk_ctrl; /* 0x168 */
59 	u32 reserved0_4[1];
60 	u32 fpga0_clk_ctrl; /* 0x170 */
61 	u32 reserved0_5[3];
62 	u32 fpga1_clk_ctrl; /* 0x180 */
63 	u32 reserved0_6[3];
64 	u32 fpga2_clk_ctrl; /* 0x190 */
65 	u32 reserved0_7[3];
66 	u32 fpga3_clk_ctrl; /* 0x1a0 */
67 	u32 reserved0_8[8];
68 	u32 clk_621_true; /* 0x1c4 */
69 	u32 reserved1[14];
70 	u32 pss_rst_ctrl; /* 0x200 */
71 	u32 reserved2[15];
72 	u32 fpga_rst_ctrl; /* 0x240 */
73 	u32 reserved3[5];
74 	u32 reboot_status; /* 0x258 */
75 	u32 boot_mode; /* 0x25c */
76 	u32 reserved4[116];
77 	u32 trust_zone; /* 0x430 */ /* FIXME */
78 	u32 reserved5_1[63];
79 	u32 pss_idcode; /* 0x530 */
80 	u32 reserved5_2[51];
81 	u32 ddr_urgent; /* 0x600 */
82 	u32 reserved6[6];
83 	u32 ddr_urgent_sel; /* 0x61c */
84 	u32 reserved7[56];
85 	u32 mio_pin[54]; /* 0x700 - 0x7D4 */
86 	u32 reserved8[74];
87 	u32 lvl_shftr_en; /* 0x900 */
88 	u32 reserved9[3];
89 	u32 ocm_cfg; /* 0x910 */
90 };
91 
92 #define slcr_base ((struct slcr_regs *)ZYNQ_SYS_CTRL_BASEADDR)
93 
94 struct devcfg_regs {
95 	u32 ctrl; /* 0x0 */
96 	u32 lock; /* 0x4 */
97 	u32 cfg; /* 0x8 */
98 	u32 int_sts; /* 0xc */
99 	u32 int_mask; /* 0x10 */
100 	u32 status; /* 0x14 */
101 	u32 dma_src_addr; /* 0x18 */
102 	u32 dma_dst_addr; /* 0x1c */
103 	u32 dma_src_len; /* 0x20 */
104 	u32 dma_dst_len; /* 0x24 */
105 	u32 rom_shadow; /* 0x28 */
106 	u32 reserved1[2];
107 	u32 unlock; /* 0x34 */
108 	u32 reserved2[18];
109 	u32 mctrl; /* 0x80 */
110 	u32 reserved3;
111 	u32 write_count; /* 0x88 */
112 	u32 read_count; /* 0x8c */
113 };
114 
115 #define devcfg_base ((struct devcfg_regs *)ZYNQ_DEV_CFG_APB_BASEADDR)
116 
117 struct scu_regs {
118 	u32 reserved1[16];
119 	u32 filter_start; /* 0x40 */
120 	u32 filter_end; /* 0x44 */
121 };
122 
123 #define scu_base ((struct scu_regs *)ZYNQ_SCU_BASEADDR)
124 
125 struct ddrc_regs {
126 	u32 ddrc_ctrl; /* 0x0 */
127 	u32 reserved[60];
128 	u32 ecc_scrub; /* 0xF4 */
129 };
130 #define ddrc_base ((struct ddrc_regs *)ZYNQ_DDRC_BASEADDR)
131 
132 struct efuse_reg {
133 	u32 reserved1[4];
134 	u32 status;
135 	u32 reserved2[3];
136 };
137 
138 #define efuse_base ((struct efuse_reg *)ZYNQ_EFUSE_BASEADDR)
139 
140 #endif /* _ASM_ARCH_HARDWARE_H */
141