1*83d290c5STom Rini /* SPDX-License-Identifier: GPL-2.0+ */
2ea385723SMasahiro Yamada /*
3ea385723SMasahiro Yamada  * (C) Copyright 2009
4ea385723SMasahiro Yamada  * Marvell Semiconductor <www.marvell.com>
5ea385723SMasahiro Yamada  * Written-by: Prafulla Wadaskar <prafulla@marvell.com>
6ea385723SMasahiro Yamada  *
7ea385723SMasahiro Yamada  * Header file for Feroceon CPU core 88FR131 Based KW88F6281 SOC.
8ea385723SMasahiro Yamada  */
9ea385723SMasahiro Yamada 
10ea385723SMasahiro Yamada #ifndef _ASM_ARCH_KW88F6281_H
11ea385723SMasahiro Yamada #define _ASM_ARCH_KW88F6281_H
12ea385723SMasahiro Yamada 
13ea385723SMasahiro Yamada /* SOC specific definitions */
14ea385723SMasahiro Yamada #define KW88F6281_REGS_PHYS_BASE	0xf1000000
15ea385723SMasahiro Yamada #define KW_REGS_PHY_BASE		KW88F6281_REGS_PHYS_BASE
16ea385723SMasahiro Yamada 
17ea385723SMasahiro Yamada /* TCLK Core Clock definition */
18ea385723SMasahiro Yamada #ifndef CONFIG_SYS_TCLK
19ea385723SMasahiro Yamada #define CONFIG_SYS_TCLK	200000000 /* 200MHz */
20ea385723SMasahiro Yamada #endif
21ea385723SMasahiro Yamada 
22ea385723SMasahiro Yamada #endif /* _ASM_ARCH_KW88F6281_H */
23