1*77b55e8cSThomas Abraham /*
2*77b55e8cSThomas Abraham  * Memory setup for board based on EXYNOS4210
3*77b55e8cSThomas Abraham  *
4*77b55e8cSThomas Abraham  * Copyright (C) 2013 Samsung Electronics
5*77b55e8cSThomas Abraham  * Rajeshwari Shinde <rajeshwari.s@samsung.com>
6*77b55e8cSThomas Abraham  *
7*77b55e8cSThomas Abraham  * See file CREDITS for list of people who contributed to this
8*77b55e8cSThomas Abraham  * project.
9*77b55e8cSThomas Abraham  *
10*77b55e8cSThomas Abraham  * This program is free software; you can redistribute it and/or
11*77b55e8cSThomas Abraham  * modify it under the terms of the GNU General Public License as
12*77b55e8cSThomas Abraham  * published by the Free Software Foundation; either version 2 of
13*77b55e8cSThomas Abraham  * the License, or (at your option) any later version.
14*77b55e8cSThomas Abraham  *
15*77b55e8cSThomas Abraham  * This program is distributed in the hope that it will be useful,
16*77b55e8cSThomas Abraham  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17*77b55e8cSThomas Abraham  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18*77b55e8cSThomas Abraham  * GNU General Public License for more details.
19*77b55e8cSThomas Abraham  *
20*77b55e8cSThomas Abraham  * You should have received a copy of the GNU General Public License
21*77b55e8cSThomas Abraham  * along with this program; if not, write to the Free Software
22*77b55e8cSThomas Abraham  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
23*77b55e8cSThomas Abraham  * MA 02111-1307 USA
24*77b55e8cSThomas Abraham  */
25*77b55e8cSThomas Abraham 
26*77b55e8cSThomas Abraham #include <config.h>
27*77b55e8cSThomas Abraham #include <asm/arch/dmc.h>
28*77b55e8cSThomas Abraham #include "common_setup.h"
29*77b55e8cSThomas Abraham #include "exynos4_setup.h"
30*77b55e8cSThomas Abraham 
31*77b55e8cSThomas Abraham struct mem_timings mem = {
32*77b55e8cSThomas Abraham 	.direct_cmd_msr = {
33*77b55e8cSThomas Abraham 		DIRECT_CMD1, DIRECT_CMD2, DIRECT_CMD3, DIRECT_CMD4
34*77b55e8cSThomas Abraham 	},
35*77b55e8cSThomas Abraham 	.timingref = TIMINGREF_VAL,
36*77b55e8cSThomas Abraham 	.timingrow = TIMINGROW_VAL,
37*77b55e8cSThomas Abraham 	.timingdata = TIMINGDATA_VAL,
38*77b55e8cSThomas Abraham 	.timingpower = TIMINGPOWER_VAL,
39*77b55e8cSThomas Abraham 	.zqcontrol = ZQ_CONTROL_VAL,
40*77b55e8cSThomas Abraham 	.control0 = CONTROL0_VAL,
41*77b55e8cSThomas Abraham 	.control1 = CONTROL1_VAL,
42*77b55e8cSThomas Abraham 	.control2 = CONTROL2_VAL,
43*77b55e8cSThomas Abraham 	.concontrol = CONCONTROL_VAL,
44*77b55e8cSThomas Abraham 	.prechconfig = PRECHCONFIG,
45*77b55e8cSThomas Abraham 	.memcontrol = MEMCONTROL_VAL,
46*77b55e8cSThomas Abraham 	.memconfig0 = MEMCONFIG0_VAL,
47*77b55e8cSThomas Abraham 	.memconfig1 = MEMCONFIG1_VAL,
48*77b55e8cSThomas Abraham 	.dll_resync = FORCE_DLL_RESYNC,
49*77b55e8cSThomas Abraham 	.dll_on = DLL_CONTROL_ON,
50*77b55e8cSThomas Abraham };
phy_control_reset(int ctrl_no,struct exynos4_dmc * dmc)51*77b55e8cSThomas Abraham static void phy_control_reset(int ctrl_no, struct exynos4_dmc *dmc)
52*77b55e8cSThomas Abraham {
53*77b55e8cSThomas Abraham 	if (ctrl_no) {
54*77b55e8cSThomas Abraham 		writel((mem.control1 | (1 << mem.dll_resync)),
55*77b55e8cSThomas Abraham 		       &dmc->phycontrol1);
56*77b55e8cSThomas Abraham 		writel((mem.control1 | (0 << mem.dll_resync)),
57*77b55e8cSThomas Abraham 		       &dmc->phycontrol1);
58*77b55e8cSThomas Abraham 	} else {
59*77b55e8cSThomas Abraham 		writel((mem.control0 | (0 << mem.dll_on)),
60*77b55e8cSThomas Abraham 		       &dmc->phycontrol0);
61*77b55e8cSThomas Abraham 		writel((mem.control0 | (1 << mem.dll_on)),
62*77b55e8cSThomas Abraham 		       &dmc->phycontrol0);
63*77b55e8cSThomas Abraham 	}
64*77b55e8cSThomas Abraham }
65*77b55e8cSThomas Abraham 
dmc_config_mrs(struct exynos4_dmc * dmc,int chip)66*77b55e8cSThomas Abraham static void dmc_config_mrs(struct exynos4_dmc *dmc, int chip)
67*77b55e8cSThomas Abraham {
68*77b55e8cSThomas Abraham 	int i;
69*77b55e8cSThomas Abraham 	unsigned long mask = 0;
70*77b55e8cSThomas Abraham 
71*77b55e8cSThomas Abraham 	if (chip)
72*77b55e8cSThomas Abraham 		mask = DIRECT_CMD_CHIP1_SHIFT;
73*77b55e8cSThomas Abraham 
74*77b55e8cSThomas Abraham 	for (i = 0; i < MEM_TIMINGS_MSR_COUNT; i++) {
75*77b55e8cSThomas Abraham 		writel(mem.direct_cmd_msr[i] | mask,
76*77b55e8cSThomas Abraham 		       &dmc->directcmd);
77*77b55e8cSThomas Abraham 	}
78*77b55e8cSThomas Abraham }
79*77b55e8cSThomas Abraham 
dmc_init(struct exynos4_dmc * dmc)80*77b55e8cSThomas Abraham static void dmc_init(struct exynos4_dmc *dmc)
81*77b55e8cSThomas Abraham {
82*77b55e8cSThomas Abraham 	/*
83*77b55e8cSThomas Abraham 	 * DLL Parameter Setting:
84*77b55e8cSThomas Abraham 	 * Termination: Enable R/W
85*77b55e8cSThomas Abraham 	 * Phase Delay for DQS Cleaning: 180' Shift
86*77b55e8cSThomas Abraham 	 */
87*77b55e8cSThomas Abraham 	writel(mem.control1, &dmc->phycontrol1);
88*77b55e8cSThomas Abraham 
89*77b55e8cSThomas Abraham 	/*
90*77b55e8cSThomas Abraham 	 * ZQ Calibration
91*77b55e8cSThomas Abraham 	 * Termination: Disable
92*77b55e8cSThomas Abraham 	 * Auto Calibration Start: Enable
93*77b55e8cSThomas Abraham 	 */
94*77b55e8cSThomas Abraham 	writel(mem.zqcontrol, &dmc->phyzqcontrol);
95*77b55e8cSThomas Abraham 	sdelay(0x100000);
96*77b55e8cSThomas Abraham 
97*77b55e8cSThomas Abraham 	/*
98*77b55e8cSThomas Abraham 	 * Update DLL Information:
99*77b55e8cSThomas Abraham 	 * Force DLL Resyncronization
100*77b55e8cSThomas Abraham 	 */
101*77b55e8cSThomas Abraham 	phy_control_reset(1, dmc);
102*77b55e8cSThomas Abraham 	phy_control_reset(0, dmc);
103*77b55e8cSThomas Abraham 
104*77b55e8cSThomas Abraham 	/* Set DLL Parameters */
105*77b55e8cSThomas Abraham 	writel(mem.control1, &dmc->phycontrol1);
106*77b55e8cSThomas Abraham 
107*77b55e8cSThomas Abraham 	/* DLL Start */
108*77b55e8cSThomas Abraham 	writel((mem.control0 | CTRL_START | CTRL_DLL_ON), &dmc->phycontrol0);
109*77b55e8cSThomas Abraham 
110*77b55e8cSThomas Abraham 	writel(mem.control2, &dmc->phycontrol2);
111*77b55e8cSThomas Abraham 
112*77b55e8cSThomas Abraham 	/* Set Clock Ratio of Bus clock to Memory Clock */
113*77b55e8cSThomas Abraham 	writel(mem.concontrol, &dmc->concontrol);
114*77b55e8cSThomas Abraham 
115*77b55e8cSThomas Abraham 	/*
116*77b55e8cSThomas Abraham 	 * Memor Burst length: 8
117*77b55e8cSThomas Abraham 	 * Number of chips: 2
118*77b55e8cSThomas Abraham 	 * Memory Bus width: 32 bit
119*77b55e8cSThomas Abraham 	 * Memory Type: DDR3
120*77b55e8cSThomas Abraham 	 * Additional Latancy for PLL: 1 Cycle
121*77b55e8cSThomas Abraham 	 */
122*77b55e8cSThomas Abraham 	writel(mem.memcontrol, &dmc->memcontrol);
123*77b55e8cSThomas Abraham 
124*77b55e8cSThomas Abraham 	writel(mem.memconfig0, &dmc->memconfig0);
125*77b55e8cSThomas Abraham 	writel(mem.memconfig1, &dmc->memconfig1);
126*77b55e8cSThomas Abraham 
127*77b55e8cSThomas Abraham 	/* Config Precharge Policy */
128*77b55e8cSThomas Abraham 	writel(mem.prechconfig, &dmc->prechconfig);
129*77b55e8cSThomas Abraham 	/*
130*77b55e8cSThomas Abraham 	 * TimingAref, TimingRow, TimingData, TimingPower Setting:
131*77b55e8cSThomas Abraham 	 * Values as per Memory AC Parameters
132*77b55e8cSThomas Abraham 	 */
133*77b55e8cSThomas Abraham 	writel(mem.timingref, &dmc->timingref);
134*77b55e8cSThomas Abraham 	writel(mem.timingrow, &dmc->timingrow);
135*77b55e8cSThomas Abraham 	writel(mem.timingdata, &dmc->timingdata);
136*77b55e8cSThomas Abraham 	writel(mem.timingpower, &dmc->timingpower);
137*77b55e8cSThomas Abraham 
138*77b55e8cSThomas Abraham 	/* Chip0: NOP Command: Assert and Hold CKE to high level */
139*77b55e8cSThomas Abraham 	writel(DIRECT_CMD_NOP, &dmc->directcmd);
140*77b55e8cSThomas Abraham 	sdelay(0x100000);
141*77b55e8cSThomas Abraham 
142*77b55e8cSThomas Abraham 	/* Chip0: EMRS2, EMRS3, EMRS, MRS Commands Using Direct Command */
143*77b55e8cSThomas Abraham 	dmc_config_mrs(dmc, 0);
144*77b55e8cSThomas Abraham 	sdelay(0x100000);
145*77b55e8cSThomas Abraham 
146*77b55e8cSThomas Abraham 	/* Chip0: ZQINIT */
147*77b55e8cSThomas Abraham 	writel(DIRECT_CMD_ZQ, &dmc->directcmd);
148*77b55e8cSThomas Abraham 	sdelay(0x100000);
149*77b55e8cSThomas Abraham 
150*77b55e8cSThomas Abraham 	writel((DIRECT_CMD_NOP | DIRECT_CMD_CHIP1_SHIFT), &dmc->directcmd);
151*77b55e8cSThomas Abraham 	sdelay(0x100000);
152*77b55e8cSThomas Abraham 
153*77b55e8cSThomas Abraham 	/* Chip1: EMRS2, EMRS3, EMRS, MRS Commands Using Direct Command */
154*77b55e8cSThomas Abraham 	dmc_config_mrs(dmc, 1);
155*77b55e8cSThomas Abraham 	sdelay(0x100000);
156*77b55e8cSThomas Abraham 
157*77b55e8cSThomas Abraham 	/* Chip1: ZQINIT */
158*77b55e8cSThomas Abraham 	writel((DIRECT_CMD_ZQ | DIRECT_CMD_CHIP1_SHIFT), &dmc->directcmd);
159*77b55e8cSThomas Abraham 	sdelay(0x100000);
160*77b55e8cSThomas Abraham 
161*77b55e8cSThomas Abraham 	phy_control_reset(1, dmc);
162*77b55e8cSThomas Abraham 	sdelay(0x100000);
163*77b55e8cSThomas Abraham 
164*77b55e8cSThomas Abraham 	/* turn on DREX0, DREX1 */
165*77b55e8cSThomas Abraham 	writel((mem.concontrol | AREF_EN), &dmc->concontrol);
166*77b55e8cSThomas Abraham }
167*77b55e8cSThomas Abraham 
mem_ctrl_init(int reset)168*77b55e8cSThomas Abraham void mem_ctrl_init(int reset)
169*77b55e8cSThomas Abraham {
170*77b55e8cSThomas Abraham 	struct exynos4_dmc *dmc;
171*77b55e8cSThomas Abraham 
172*77b55e8cSThomas Abraham 	/*
173*77b55e8cSThomas Abraham 	 * Async bridge configuration at CPU_core:
174*77b55e8cSThomas Abraham 	 * 1: half_sync
175*77b55e8cSThomas Abraham 	 * 0: full_sync
176*77b55e8cSThomas Abraham 	 */
177*77b55e8cSThomas Abraham 	writel(1, ASYNC_CONFIG);
178*77b55e8cSThomas Abraham #ifdef CONFIG_ORIGEN
179*77b55e8cSThomas Abraham 	/* Interleave: 2Bit, Interleave_bit1: 0x15, Interleave_bit0: 0x7 */
180*77b55e8cSThomas Abraham 	writel(APB_SFR_INTERLEAVE_CONF_VAL, EXYNOS4_MIU_BASE +
181*77b55e8cSThomas Abraham 		APB_SFR_INTERLEAVE_CONF_OFFSET);
182*77b55e8cSThomas Abraham 	/* Update MIU Configuration */
183*77b55e8cSThomas Abraham 	writel(APB_SFR_ARBRITATION_CONF_VAL, EXYNOS4_MIU_BASE +
184*77b55e8cSThomas Abraham 		APB_SFR_ARBRITATION_CONF_OFFSET);
185*77b55e8cSThomas Abraham #else
186*77b55e8cSThomas Abraham 	writel(APB_SFR_INTERLEAVE_CONF_VAL, EXYNOS4_MIU_BASE +
187*77b55e8cSThomas Abraham 		APB_SFR_INTERLEAVE_CONF_OFFSET);
188*77b55e8cSThomas Abraham 	writel(INTERLEAVE_ADDR_MAP_START_ADDR, EXYNOS4_MIU_BASE +
189*77b55e8cSThomas Abraham 		ABP_SFR_INTERLEAVE_ADDRMAP_START_OFFSET);
190*77b55e8cSThomas Abraham 	writel(INTERLEAVE_ADDR_MAP_END_ADDR, EXYNOS4_MIU_BASE +
191*77b55e8cSThomas Abraham 		ABP_SFR_INTERLEAVE_ADDRMAP_END_OFFSET);
192*77b55e8cSThomas Abraham 	writel(INTERLEAVE_ADDR_MAP_EN, EXYNOS4_MIU_BASE +
193*77b55e8cSThomas Abraham 		ABP_SFR_SLV_ADDRMAP_CONF_OFFSET);
194*77b55e8cSThomas Abraham #ifdef CONFIG_MIU_LINEAR
195*77b55e8cSThomas Abraham 	writel(SLAVE0_SINGLE_ADDR_MAP_START_ADDR, EXYNOS4_MIU_BASE +
196*77b55e8cSThomas Abraham 		ABP_SFR_SLV0_SINGLE_ADDRMAP_START_OFFSET);
197*77b55e8cSThomas Abraham 	writel(SLAVE0_SINGLE_ADDR_MAP_END_ADDR, EXYNOS4_MIU_BASE +
198*77b55e8cSThomas Abraham 		ABP_SFR_SLV0_SINGLE_ADDRMAP_END_OFFSET);
199*77b55e8cSThomas Abraham 	writel(SLAVE1_SINGLE_ADDR_MAP_START_ADDR, EXYNOS4_MIU_BASE +
200*77b55e8cSThomas Abraham 		ABP_SFR_SLV1_SINGLE_ADDRMAP_START_OFFSET);
201*77b55e8cSThomas Abraham 	writel(SLAVE1_SINGLE_ADDR_MAP_END_ADDR, EXYNOS4_MIU_BASE +
202*77b55e8cSThomas Abraham 		ABP_SFR_SLV1_SINGLE_ADDRMAP_END_OFFSET);
203*77b55e8cSThomas Abraham 	writel(APB_SFR_SLV_ADDR_MAP_CONF_VAL, EXYNOS4_MIU_BASE +
204*77b55e8cSThomas Abraham 		ABP_SFR_SLV_ADDRMAP_CONF_OFFSET);
205*77b55e8cSThomas Abraham #endif
206*77b55e8cSThomas Abraham #endif
207*77b55e8cSThomas Abraham 	/* DREX0 */
208*77b55e8cSThomas Abraham 	dmc = (struct exynos4_dmc *)samsung_get_base_dmc_ctrl();
209*77b55e8cSThomas Abraham 	dmc_init(dmc);
210*77b55e8cSThomas Abraham 	dmc = (struct exynos4_dmc *)(samsung_get_base_dmc_ctrl()
211*77b55e8cSThomas Abraham 					+ DMC_OFFSET);
212*77b55e8cSThomas Abraham 	dmc_init(dmc);
213*77b55e8cSThomas Abraham }
214