1 /*
2  * Pinmux configurations for the DA850 SoCs
3  *
4  * Copyright (C) 2011 OMICRON electronics GmbH
5  *
6  * SPDX-License-Identifier:	GPL-2.0+
7  */
8 
9 #include <common.h>
10 #include <asm/arch/davinci_misc.h>
11 #include <asm/arch/hardware.h>
12 #include <asm/arch/pinmux_defs.h>
13 
14 /* SPI pin muxer settings */
15 const struct pinmux_config spi1_pins_base[] = {
16 	{ pinmux(5), 1, 2 }, /* SPI1_CLK */
17 	{ pinmux(5), 1, 4 }, /* SPI1_SOMI */
18 	{ pinmux(5), 1, 5 }, /* SPI1_SIMO */
19 };
20 
21 const struct pinmux_config spi1_pins_scs0[] = {
22 	{ pinmux(5), 1, 1 }, /* SPI1_SCS[0] */
23 };
24 
25 /* UART pin muxer settings */
26 const struct pinmux_config uart0_pins_txrx[] = {
27 	{ pinmux(3), 2, 4 }, /* UART0_RXD */
28 	{ pinmux(3), 2, 5 }, /* UART0_TXD */
29 };
30 
31 const struct pinmux_config uart0_pins_rtscts[] = {
32 	{ pinmux(3), 2, 6 },
33 	{ pinmux(3), 2, 7 },
34 };
35 
36 const struct pinmux_config uart1_pins_txrx[] = {
37 	{ pinmux(4), 2, 6 }, /* UART1_RXD */
38 	{ pinmux(4), 2, 7 }, /* UART1_TXD */
39 };
40 
41 const struct pinmux_config uart2_pins_txrx[] = {
42 	{ pinmux(4), 2, 4 }, /* UART2_RXD */
43 	{ pinmux(4), 2, 5 }, /* UART2_TXD */
44 };
45 
46 const struct pinmux_config uart2_pins_rtscts[] = {
47 	{ pinmux(0), 4, 6 }, /* UART2_RTS */
48 	{ pinmux(0), 4, 7 }, /* UART2_CTS */
49 };
50 
51 /* EMAC pin muxer settings*/
52 const struct pinmux_config emac_pins_rmii[] = {
53 	{ pinmux(14), 8, 2 }, /* RMII_TXD[1] */
54 	{ pinmux(14), 8, 3 }, /* RMII_TXD[0] */
55 	{ pinmux(14), 8, 4 }, /* RMII_TXEN */
56 	{ pinmux(14), 8, 5 }, /* RMII_RXD[1] */
57 	{ pinmux(14), 8, 6 }, /* RMII_RXD[0] */
58 	{ pinmux(14), 8, 7 }, /* RMII_RXER */
59 	{ pinmux(15), 0, 0 }, /* RMII_MHz_50_CLK */
60 	{ pinmux(15), 8, 1 }, /* RMII_CRS_DV */
61 };
62 
63 const struct pinmux_config emac_pins_mii[] = {
64 	{ pinmux(2), 8, 1 }, /* MII_TXEN */
65 	{ pinmux(2), 8, 2 }, /* MII_TXCLK */
66 	{ pinmux(2), 8, 3 }, /* MII_COL */
67 	{ pinmux(2), 8, 4 }, /* MII_TXD[3] */
68 	{ pinmux(2), 8, 5 }, /* MII_TXD[2] */
69 	{ pinmux(2), 8, 6 }, /* MII_TXD[1] */
70 	{ pinmux(2), 8, 7 }, /* MII_TXD[0] */
71 	{ pinmux(3), 8, 0 }, /* MII_RXCLK */
72 	{ pinmux(3), 8, 1 }, /* MII_RXDV */
73 	{ pinmux(3), 8, 2 }, /* MII_RXER */
74 	{ pinmux(3), 8, 3 }, /* MII_CRS */
75 	{ pinmux(3), 8, 4 }, /* MII_RXD[3] */
76 	{ pinmux(3), 8, 5 }, /* MII_RXD[2] */
77 	{ pinmux(3), 8, 6 }, /* MII_RXD[1] */
78 	{ pinmux(3), 8, 7 }, /* MII_RXD[0] */
79 };
80 
81 const struct pinmux_config emac_pins_mdio[] = {
82 	{ pinmux(4), 8, 0 }, /* MDIO_CLK */
83 	{ pinmux(4), 8, 1 }, /* MDIO_D */
84 };
85 
86 /* I2C pin muxer settings */
87 const struct pinmux_config i2c0_pins[] = {
88 	{ pinmux(4), 2, 2 }, /* I2C0_SCL */
89 	{ pinmux(4), 2, 3 }, /* I2C0_SDA */
90 };
91 
92 const struct pinmux_config i2c1_pins[] = {
93 	{ pinmux(4), 4, 4 }, /* I2C1_SCL */
94 	{ pinmux(4), 4, 5 }, /* I2C1_SDA */
95 };
96 
97 /* EMIFA pin muxer settings */
98 const struct pinmux_config emifa_pins_cs2[] = {
99 	{ pinmux(7), 1, 0 }, /* EMA_CS2 */
100 };
101 
102 const struct pinmux_config emifa_pins_cs3[] = {
103 	{ pinmux(7), 1, 1 }, /* EMA_CS[3] */
104 };
105 
106 const struct pinmux_config emifa_pins_cs4[] = {
107 	{ pinmux(7), 1, 2 }, /* EMA_CS[4] */
108 };
109 
110 const struct pinmux_config emifa_pins_nand[] = {
111 	{ pinmux(7), 1, 4 },  /* EMA_WE */
112 	{ pinmux(7), 1, 5 },  /* EMA_OE */
113 	{ pinmux(9), 1, 0 },  /* EMA_D[7] */
114 	{ pinmux(9), 1, 1 },  /* EMA_D[6] */
115 	{ pinmux(9), 1, 2 },  /* EMA_D[5] */
116 	{ pinmux(9), 1, 3 },  /* EMA_D[4] */
117 	{ pinmux(9), 1, 4 },  /* EMA_D[3] */
118 	{ pinmux(9), 1, 5 },  /* EMA_D[2] */
119 	{ pinmux(9), 1, 6 },  /* EMA_D[1] */
120 	{ pinmux(9), 1, 7 },  /* EMA_D[0] */
121 	{ pinmux(12), 1, 5 }, /* EMA_A[2] */
122 	{ pinmux(12), 1, 6 }, /* EMA_A[1] */
123 };
124 
125 /* NOR pin muxer settings */
126 const struct pinmux_config emifa_pins_nor[] = {
127 	{ pinmux(5), 1, 6 },  /* EMA_BA[1] */
128 	{ pinmux(6), 1, 6 },  /* EMA_WAIT[1] */
129 	{ pinmux(7), 1, 4 },  /* EMA_WE */
130 	{ pinmux(7), 1, 5 },  /* EMA_OE */
131 	{ pinmux(8), 1, 0 },  /* EMA_D[15] */
132 	{ pinmux(8), 1, 1 },  /* EMA_D[14] */
133 	{ pinmux(8), 1, 2 },  /* EMA_D[13] */
134 	{ pinmux(8), 1, 3 },  /* EMA_D[12] */
135 	{ pinmux(8), 1, 4 },  /* EMA_D[11] */
136 	{ pinmux(8), 1, 5 },  /* EMA_D[10] */
137 	{ pinmux(8), 1, 6 },  /* EMA_D[9] */
138 	{ pinmux(8), 1, 7 },  /* EMA_D[8] */
139 	{ pinmux(9), 1, 0 },  /* EMA_D[7] */
140 	{ pinmux(9), 1, 1 },  /* EMA_D[6] */
141 	{ pinmux(9), 1, 2 },  /* EMA_D[5] */
142 	{ pinmux(9), 1, 3 },  /* EMA_D[4] */
143 	{ pinmux(9), 1, 4 },  /* EMA_D[3] */
144 	{ pinmux(9), 1, 5 },  /* EMA_D[2] */
145 	{ pinmux(9), 1, 6 },  /* EMA_D[1] */
146 	{ pinmux(9), 1, 7 },  /* EMA_D[0] */
147 	{ pinmux(10), 1, 1 }, /* EMA_A[22] */
148 	{ pinmux(10), 1, 2 }, /* EMA_A[21] */
149 	{ pinmux(10), 1, 3 }, /* EMA_A[20] */
150 	{ pinmux(10), 1, 4 }, /* EMA_A[19] */
151 	{ pinmux(10), 1, 5 }, /* EMA_A[18] */
152 	{ pinmux(10), 1, 6 }, /* EMA_A[17] */
153 	{ pinmux(10), 1, 7 }, /* EMA_A[16] */
154 	{ pinmux(11), 1, 0 }, /* EMA_A[15] */
155 	{ pinmux(11), 1, 1 }, /* EMA_A[14] */
156 	{ pinmux(11), 1, 2 }, /* EMA_A[13] */
157 	{ pinmux(11), 1, 3 }, /* EMA_A[12] */
158 	{ pinmux(11), 1, 4 }, /* EMA_A[11] */
159 	{ pinmux(11), 1, 5 }, /* EMA_A[10] */
160 	{ pinmux(11), 1, 6 }, /* EMA_A[9] */
161 	{ pinmux(11), 1, 7 }, /* EMA_A[8] */
162 	{ pinmux(12), 1, 0 }, /* EMA_A[7] */
163 	{ pinmux(12), 1, 1 }, /* EMA_A[6] */
164 	{ pinmux(12), 1, 2 }, /* EMA_A[5] */
165 	{ pinmux(12), 1, 3 }, /* EMA_A[4] */
166 	{ pinmux(12), 1, 4 }, /* EMA_A[3] */
167 	{ pinmux(12), 1, 5 }, /* EMA_A[2] */
168 	{ pinmux(12), 1, 6 }, /* EMA_A[1] */
169 	{ pinmux(12), 1, 7 }, /* EMA_A[0] */
170 };
171 
172 /* MMC0 pin muxer settings */
173 const struct pinmux_config mmc0_pins[] = {
174 	{ pinmux(10), 2, 0 },	/* MMCSD0_CLK */
175 	{ pinmux(10), 2, 1 },	/* MMCSD0_CMD */
176 	{ pinmux(10), 2, 2 },	/* MMCSD0_DAT_0 */
177 	{ pinmux(10), 2, 3 },	/* MMCSD0_DAT_1 */
178 	{ pinmux(10), 2, 4 },	/* MMCSD0_DAT_2 */
179 	{ pinmux(10), 2, 5 },	/* MMCSD0_DAT_3 */
180 	/* DA850 supports only 4-bit mode, remaining pins are not configured */
181 };
182