1 /* 2 * (C) Copyright 2007-2008 3 * Stelian Pop <stelian@popies.net> 4 * Lead Tech Design <www.leadtechdesign.com> 5 * 6 * SPDX-License-Identifier: GPL-2.0+ 7 */ 8 9 #include <common.h> 10 #include <asm/arch/at91_common.h> 11 #include <asm/arch/at91_pmc.h> 12 #include <asm/arch/gpio.h> 13 #include <asm/io.h> 14 15 /* 16 * if CONFIG_AT91_GPIO_PULLUP ist set, keep pullups on on all 17 * peripheral pins. Good to have if hardware is soldered optionally 18 * or in case of SPI no slave is selected. Avoid lines to float 19 * needlessly. Use a short local PUP define. 20 * 21 * Due to errata "TXD floats when CTS is inactive" pullups are always 22 * on for TXD pins. 23 */ 24 #ifdef CONFIG_AT91_GPIO_PULLUP 25 # define PUP CONFIG_AT91_GPIO_PULLUP 26 #else 27 # define PUP 0 28 #endif 29 30 void at91_serial0_hw_init(void) 31 { 32 at91_pmc_t *pmc = (at91_pmc_t *) ATMEL_BASE_PMC; 33 34 at91_set_a_periph(AT91_PIO_PORTB, 19, 1); /* TXD0 */ 35 at91_set_a_periph(AT91_PIO_PORTB, 18, PUP); /* RXD0 */ 36 writel(1 << ATMEL_ID_USART0, &pmc->pcer); 37 } 38 39 void at91_serial1_hw_init(void) 40 { 41 at91_pmc_t *pmc = (at91_pmc_t *) ATMEL_BASE_PMC; 42 43 at91_set_a_periph(AT91_PIO_PORTB, 4, 1); /* TXD1 */ 44 at91_set_a_periph(AT91_PIO_PORTB, 5, PUP); /* RXD1 */ 45 writel(1 << ATMEL_ID_USART1, &pmc->pcer); 46 } 47 48 void at91_serial2_hw_init(void) 49 { 50 at91_pmc_t *pmc = (at91_pmc_t *) ATMEL_BASE_PMC; 51 52 at91_set_a_periph(AT91_PIO_PORTD, 6, 1); /* TXD2 */ 53 at91_set_a_periph(AT91_PIO_PORTD, 7, PUP); /* RXD2 */ 54 writel(1 << ATMEL_ID_USART2, &pmc->pcer); 55 } 56 57 void at91_seriald_hw_init(void) 58 { 59 at91_pmc_t *pmc = (at91_pmc_t *) ATMEL_BASE_PMC; 60 61 at91_set_a_periph(AT91_PIO_PORTB, 12, 0); /* DRXD */ 62 at91_set_a_periph(AT91_PIO_PORTB, 13, 1); /* DTXD */ 63 writel(1 << ATMEL_ID_SYS, &pmc->pcer); 64 } 65 66 #if defined(CONFIG_HAS_DATAFLASH) || defined(CONFIG_ATMEL_SPI) 67 void at91_spi0_hw_init(unsigned long cs_mask) 68 { 69 at91_pmc_t *pmc = (at91_pmc_t *) ATMEL_BASE_PMC; 70 71 at91_set_a_periph(AT91_PIO_PORTB, 0, PUP); /* SPI0_MISO */ 72 at91_set_a_periph(AT91_PIO_PORTB, 1, PUP); /* SPI0_MOSI */ 73 at91_set_a_periph(AT91_PIO_PORTB, 2, PUP); /* SPI0_SPCK */ 74 75 /* Enable clock */ 76 writel(1 << ATMEL_ID_SPI0, &pmc->pcer); 77 78 if (cs_mask & (1 << 0)) { 79 at91_set_a_periph(AT91_PIO_PORTB, 3, 1); 80 } 81 if (cs_mask & (1 << 1)) { 82 at91_set_b_periph(AT91_PIO_PORTB, 18, 1); 83 } 84 if (cs_mask & (1 << 2)) { 85 at91_set_b_periph(AT91_PIO_PORTB, 19, 1); 86 } 87 if (cs_mask & (1 << 3)) { 88 at91_set_b_periph(AT91_PIO_PORTD, 27, 1); 89 } 90 if (cs_mask & (1 << 4)) { 91 at91_set_pio_output(AT91_PIO_PORTB, 3, 1); 92 } 93 if (cs_mask & (1 << 5)) { 94 at91_set_pio_output(AT91_PIO_PORTB, 18, 1); 95 } 96 if (cs_mask & (1 << 6)) { 97 at91_set_pio_output(AT91_PIO_PORTB, 19, 1); 98 } 99 if (cs_mask & (1 << 7)) { 100 at91_set_pio_output(AT91_PIO_PORTD, 27, 1); 101 } 102 } 103 104 void at91_spi1_hw_init(unsigned long cs_mask) 105 { 106 at91_pmc_t *pmc = (at91_pmc_t *) ATMEL_BASE_PMC; 107 108 at91_set_a_periph(AT91_PIO_PORTB, 14, PUP); /* SPI1_MISO */ 109 at91_set_a_periph(AT91_PIO_PORTB, 15, PUP); /* SPI1_MOSI */ 110 at91_set_a_periph(AT91_PIO_PORTB, 16, PUP); /* SPI1_SPCK */ 111 112 /* Enable clock */ 113 writel(1 << ATMEL_ID_SPI1, &pmc->pcer); 114 115 if (cs_mask & (1 << 0)) { 116 at91_set_a_periph(AT91_PIO_PORTB, 17, 1); 117 } 118 if (cs_mask & (1 << 1)) { 119 at91_set_b_periph(AT91_PIO_PORTD, 28, 1); 120 } 121 if (cs_mask & (1 << 2)) { 122 at91_set_a_periph(AT91_PIO_PORTD, 18, 1); 123 } 124 if (cs_mask & (1 << 3)) { 125 at91_set_a_periph(AT91_PIO_PORTD, 19, 1); 126 } 127 if (cs_mask & (1 << 4)) { 128 at91_set_pio_output(AT91_PIO_PORTB, 17, 1); 129 } 130 if (cs_mask & (1 << 5)) { 131 at91_set_pio_output(AT91_PIO_PORTD, 28, 1); 132 } 133 if (cs_mask & (1 << 6)) { 134 at91_set_pio_output(AT91_PIO_PORTD, 18, 1); 135 } 136 if (cs_mask & (1 << 7)) { 137 at91_set_pio_output(AT91_PIO_PORTD, 19, 1); 138 } 139 140 } 141 #endif 142 143 #ifdef CONFIG_MACB 144 void at91_macb_hw_init(void) 145 { 146 at91_set_a_periph(AT91_PIO_PORTA, 17, 0); /* ETXCK_EREFCK */ 147 at91_set_a_periph(AT91_PIO_PORTA, 15, 0); /* ERXDV */ 148 at91_set_a_periph(AT91_PIO_PORTA, 12, 0); /* ERX0 */ 149 at91_set_a_periph(AT91_PIO_PORTA, 13, 0); /* ERX1 */ 150 at91_set_a_periph(AT91_PIO_PORTA, 16, 0); /* ERXER */ 151 at91_set_a_periph(AT91_PIO_PORTA, 14, 0); /* ETXEN */ 152 at91_set_a_periph(AT91_PIO_PORTA, 10, 0); /* ETX0 */ 153 at91_set_a_periph(AT91_PIO_PORTA, 11, 0); /* ETX1 */ 154 at91_set_a_periph(AT91_PIO_PORTA, 19, 0); /* EMDIO */ 155 at91_set_a_periph(AT91_PIO_PORTA, 18, 0); /* EMDC */ 156 #ifndef CONFIG_RMII 157 at91_set_b_periph(AT91_PIO_PORTA, 29, 0); /* ECRS */ 158 at91_set_b_periph(AT91_PIO_PORTA, 30, 0); /* ECOL */ 159 at91_set_b_periph(AT91_PIO_PORTA, 8, 0); /* ERX2 */ 160 at91_set_b_periph(AT91_PIO_PORTA, 9, 0); /* ERX3 */ 161 at91_set_b_periph(AT91_PIO_PORTA, 28, 0); /* ERXCK */ 162 at91_set_b_periph(AT91_PIO_PORTA, 6, 0); /* ETX2 */ 163 at91_set_b_periph(AT91_PIO_PORTA, 7, 0); /* ETX3 */ 164 at91_set_b_periph(AT91_PIO_PORTA, 27, 0); /* ETXER */ 165 #endif 166 } 167 #endif 168 169 #ifdef CONFIG_GENERIC_ATMEL_MCI 170 void at91_mci_hw_init(void) 171 { 172 struct at91_pmc *pmc = (struct at91_pmc *)ATMEL_BASE_PMC; 173 174 at91_set_a_periph(AT91_PIO_PORTA, 0, 0); /* MCI0 CLK */ 175 at91_set_a_periph(AT91_PIO_PORTA, 1, 0); /* MCI0 CDA */ 176 at91_set_a_periph(AT91_PIO_PORTA, 2, 0); /* MCI0 DA0 */ 177 at91_set_a_periph(AT91_PIO_PORTA, 3, 0); /* MCI0 DA1 */ 178 at91_set_a_periph(AT91_PIO_PORTA, 4, 0); /* MCI0 DA2 */ 179 at91_set_a_periph(AT91_PIO_PORTA, 5, 0); /* MCI0 DA3 */ 180 181 /* Enable clock */ 182 writel(1 << ATMEL_ID_MCI0, &pmc->pcer); 183 } 184 #endif 185