1552a848eSStefano Babic /*
2552a848eSStefano Babic  * (C) Copyright 2009
3552a848eSStefano Babic  * Stefano Babic, DENX Software Engineering, sbabic@denx.de.
4552a848eSStefano Babic  *
5552a848eSStefano Babic  * SPDX-License-Identifier:	GPL-2.0+
6552a848eSStefano Babic  */
7552a848eSStefano Babic 
8552a848eSStefano Babic #ifndef _SYS_PROTO_H_
9552a848eSStefano Babic #define _SYS_PROTO_H_
10552a848eSStefano Babic 
11552a848eSStefano Babic #include <asm/io.h>
12552a848eSStefano Babic #include <asm/mach-imx/regs-common.h>
13552a848eSStefano Babic #include <common.h>
14552a848eSStefano Babic #include "../arch-imx/cpu.h"
15552a848eSStefano Babic 
16552a848eSStefano Babic #define soc_rev() (get_cpu_rev() & 0xFF)
17552a848eSStefano Babic #define is_soc_rev(rev) (soc_rev() == rev)
18552a848eSStefano Babic 
19552a848eSStefano Babic /* returns MXC_CPU_ value */
20552a848eSStefano Babic #define cpu_type(rev) (((rev) >> 12) & 0xff)
21552a848eSStefano Babic #define soc_type(rev) (((rev) >> 12) & 0xf0)
22552a848eSStefano Babic /* both macros return/take MXC_CPU_ constants */
23552a848eSStefano Babic #define get_cpu_type() (cpu_type(get_cpu_rev()))
24552a848eSStefano Babic #define get_soc_type() (soc_type(get_cpu_rev()))
25552a848eSStefano Babic #define is_cpu_type(cpu) (get_cpu_type() == cpu)
26552a848eSStefano Babic #define is_soc_type(soc) (get_soc_type() == soc)
27552a848eSStefano Babic 
28552a848eSStefano Babic #define is_mx6() (is_soc_type(MXC_SOC_MX6))
29552a848eSStefano Babic #define is_mx7() (is_soc_type(MXC_SOC_MX7))
30552a848eSStefano Babic 
31552a848eSStefano Babic #define is_mx6dqp() (is_cpu_type(MXC_CPU_MX6QP) || is_cpu_type(MXC_CPU_MX6DP))
32552a848eSStefano Babic #define is_mx6dq() (is_cpu_type(MXC_CPU_MX6Q) || is_cpu_type(MXC_CPU_MX6D))
33552a848eSStefano Babic #define is_mx6sdl() (is_cpu_type(MXC_CPU_MX6SOLO) || is_cpu_type(MXC_CPU_MX6DL))
34552a848eSStefano Babic #define is_mx6dl() (is_cpu_type(MXC_CPU_MX6DL))
35552a848eSStefano Babic #define is_mx6sx() (is_cpu_type(MXC_CPU_MX6SX))
36552a848eSStefano Babic #define is_mx6sl() (is_cpu_type(MXC_CPU_MX6SL))
37552a848eSStefano Babic #define is_mx6solo() (is_cpu_type(MXC_CPU_MX6SOLO))
38552a848eSStefano Babic #define is_mx6ul() (is_cpu_type(MXC_CPU_MX6UL))
39552a848eSStefano Babic #define is_mx6ull() (is_cpu_type(MXC_CPU_MX6ULL))
40552a848eSStefano Babic #define is_mx6sll() (is_cpu_type(MXC_CPU_MX6SLL))
41552a848eSStefano Babic 
42552a848eSStefano Babic #define is_mx7ulp() (is_cpu_type(MXC_CPU_MX7ULP))
43552a848eSStefano Babic 
44552a848eSStefano Babic #ifdef CONFIG_MX6
45552a848eSStefano Babic #define IMX6_SRC_GPR10_BMODE		BIT(28)
46552a848eSStefano Babic 
47552a848eSStefano Babic #define IMX6_BMODE_MASK			GENMASK(7, 0)
48552a848eSStefano Babic #define	IMX6_BMODE_SHIFT		4
49552a848eSStefano Babic #define IMX6_BMODE_EMI_MASK		BIT(3)
50552a848eSStefano Babic #define IMX6_BMODE_EMI_SHIFT		3
51552a848eSStefano Babic #define IMX6_BMODE_SERIAL_ROM_MASK	GENMASK(26, 24)
52552a848eSStefano Babic #define IMX6_BMODE_SERIAL_ROM_SHIFT	24
53552a848eSStefano Babic 
54552a848eSStefano Babic enum imx6_bmode_serial_rom {
55552a848eSStefano Babic 	IMX6_BMODE_ECSPI1,
56552a848eSStefano Babic 	IMX6_BMODE_ECSPI2,
57552a848eSStefano Babic 	IMX6_BMODE_ECSPI3,
58552a848eSStefano Babic 	IMX6_BMODE_ECSPI4,
59552a848eSStefano Babic 	IMX6_BMODE_ECSPI5,
60552a848eSStefano Babic 	IMX6_BMODE_I2C1,
61552a848eSStefano Babic 	IMX6_BMODE_I2C2,
62552a848eSStefano Babic 	IMX6_BMODE_I2C3,
63552a848eSStefano Babic };
64552a848eSStefano Babic 
65552a848eSStefano Babic enum imx6_bmode_emi {
66552a848eSStefano Babic 	IMX6_BMODE_ONENAND,
67552a848eSStefano Babic 	IMX6_BMODE_NOR,
68552a848eSStefano Babic };
69552a848eSStefano Babic 
70552a848eSStefano Babic enum imx6_bmode {
71552a848eSStefano Babic 	IMX6_BMODE_EMI,
723bd1642dSStefan Agner #if defined(CONFIG_MX6UL) || defined(CONFIG_MX6ULL)
733bd1642dSStefan Agner 	IMX6_BMODE_QSPI,
743bd1642dSStefan Agner 	IMX6_BMODE_RESERVED,
753bd1642dSStefan Agner #else
763bd1642dSStefan Agner 	IMX6_BMODE_RESERVED,
77552a848eSStefano Babic 	IMX6_BMODE_SATA,
783bd1642dSStefan Agner #endif
79552a848eSStefano Babic 	IMX6_BMODE_SERIAL_ROM,
80552a848eSStefano Babic 	IMX6_BMODE_SD,
81552a848eSStefano Babic 	IMX6_BMODE_ESD,
82552a848eSStefano Babic 	IMX6_BMODE_MMC,
83552a848eSStefano Babic 	IMX6_BMODE_EMMC,
84552a848eSStefano Babic 	IMX6_BMODE_NAND,
85552a848eSStefano Babic };
86552a848eSStefano Babic 
87552a848eSStefano Babic static inline u8 imx6_is_bmode_from_gpr9(void)
88552a848eSStefano Babic {
89552a848eSStefano Babic 	return readl(&src_base->gpr10) & IMX6_SRC_GPR10_BMODE;
90552a848eSStefano Babic }
91552a848eSStefano Babic 
92552a848eSStefano Babic u32 imx6_src_get_boot_mode(void);
933aa4b703SBreno Lima void gpr_init(void);
943aa4b703SBreno Lima 
95552a848eSStefano Babic #endif /* CONFIG_MX6 */
96552a848eSStefano Babic 
97552a848eSStefano Babic u32 get_nr_cpus(void);
98552a848eSStefano Babic u32 get_cpu_rev(void);
99552a848eSStefano Babic u32 get_cpu_speed_grade_hz(void);
100552a848eSStefano Babic u32 get_cpu_temp_grade(int *minc, int *maxc);
101552a848eSStefano Babic const char *get_imx_type(u32 imxtype);
102552a848eSStefano Babic u32 imx_ddr_size(void);
103552a848eSStefano Babic void sdelay(unsigned long);
104552a848eSStefano Babic void set_chipselect_size(int const);
105552a848eSStefano Babic 
106552a848eSStefano Babic void init_aips(void);
107552a848eSStefano Babic void init_src(void);
108e2162d70SFabio Estevam void imx_wdog_disable_powerdown(void);
109552a848eSStefano Babic 
1109f272573SDiego Dorta int board_mmc_get_env_dev(int devno);
1119f272573SDiego Dorta 
112*4555c261SFabio Estevam int nxp_board_rev(void);
113*4555c261SFabio Estevam char nxp_board_rev_string(void);
114*4555c261SFabio Estevam 
115552a848eSStefano Babic /*
116552a848eSStefano Babic  * Initializes on-chip ethernet controllers.
117552a848eSStefano Babic  * to override, implement board_eth_init()
118552a848eSStefano Babic  */
119552a848eSStefano Babic int fecmxc_initialize(bd_t *bis);
120552a848eSStefano Babic u32 get_ahb_clk(void);
121552a848eSStefano Babic u32 get_periph_clk(void);
122552a848eSStefano Babic 
123552a848eSStefano Babic void lcdif_power_down(void);
124552a848eSStefano Babic 
125552a848eSStefano Babic int mxs_reset_block(struct mxs_register_32 *reg);
126552a848eSStefano Babic int mxs_wait_mask_set(struct mxs_register_32 *reg, u32 mask, u32 timeout);
127552a848eSStefano Babic int mxs_wait_mask_clr(struct mxs_register_32 *reg, u32 mask, u32 timeout);
128552a848eSStefano Babic #endif
129