1 /*
2  * (C) Copyright 2007-2012
3  * Allwinner Technology Co., Ltd. <www.allwinnertech.com>
4  * Tom Cubie <tangliang@allwinnertech.com>
5  *
6  * SPDX-License-Identifier:	GPL-2.0+
7  */
8 
9 #ifndef _SUNXI_GPIO_H
10 #define _SUNXI_GPIO_H
11 
12 #include <linux/types.h>
13 #include <asm/arch/cpu.h>
14 
15 /*
16  * sunxi has 9 banks of gpio, they are:
17  * PA0 - PA17 | PB0 - PB23 | PC0 - PC24
18  * PD0 - PD27 | PE0 - PE31 | PF0 - PF5
19  * PG0 - PG9  | PH0 - PH27 | PI0 - PI12
20  */
21 
22 #define SUNXI_GPIO_A	0
23 #define SUNXI_GPIO_B	1
24 #define SUNXI_GPIO_C	2
25 #define SUNXI_GPIO_D	3
26 #define SUNXI_GPIO_E	4
27 #define SUNXI_GPIO_F	5
28 #define SUNXI_GPIO_G	6
29 #define SUNXI_GPIO_H	7
30 #define SUNXI_GPIO_I	8
31 
32 /*
33  * This defines the number of GPIO banks for the _main_ GPIO controller.
34  * You should fix up the padding in struct sunxi_gpio_reg below if you
35  * change this.
36  */
37 #define SUNXI_GPIO_BANKS 9
38 
39 /*
40  * sun6i/sun8i and later SoCs have an additional GPIO controller (R_PIO)
41  * at a different register offset.
42  *
43  * sun6i has 2 banks:
44  * PL0 - PL8  | PM0 - PM7
45  *
46  * sun8i has 1 bank:
47  * PL0 - PL11
48  *
49  * sun9i has 3 banks:
50  * PL0 - PL9  | PM0 - PM15  | PN0 - PN1
51  */
52 #define SUNXI_GPIO_L	11
53 #define SUNXI_GPIO_M	12
54 #define SUNXI_GPIO_N	13
55 
56 struct sunxi_gpio {
57 	u32 cfg[4];
58 	u32 dat;
59 	u32 drv[2];
60 	u32 pull[2];
61 };
62 
63 /* gpio interrupt control */
64 struct sunxi_gpio_int {
65 	u32 cfg[3];
66 	u32 ctl;
67 	u32 sta;
68 	u32 deb;		/* interrupt debounce */
69 };
70 
71 struct sunxi_gpio_reg {
72 	struct sunxi_gpio gpio_bank[SUNXI_GPIO_BANKS];
73 	u8 res[0xbc];
74 	struct sunxi_gpio_int gpio_int;
75 };
76 
77 #define BANK_TO_GPIO(bank)	(((bank) < SUNXI_GPIO_L) ? \
78 	&((struct sunxi_gpio_reg *)SUNXI_PIO_BASE)->gpio_bank[bank] : \
79 	&((struct sunxi_gpio_reg *)SUNXI_R_PIO_BASE)->gpio_bank[(bank) - SUNXI_GPIO_L])
80 
81 #define GPIO_BANK(pin)		((pin) >> 5)
82 #define GPIO_NUM(pin)		((pin) & 0x1f)
83 
84 #define GPIO_CFG_INDEX(pin)	(((pin) & 0x1f) >> 3)
85 #define GPIO_CFG_OFFSET(pin)	((((pin) & 0x1f) & 0x7) << 2)
86 
87 #define GPIO_DRV_INDEX(pin)	(((pin) & 0x1f) >> 4)
88 #define GPIO_DRV_OFFSET(pin)	((((pin) & 0x1f) & 0xf) << 1)
89 
90 #define GPIO_PULL_INDEX(pin)	(((pin) & 0x1f) >> 4)
91 #define GPIO_PULL_OFFSET(pin)	((((pin) & 0x1f) & 0xf) << 1)
92 
93 /* GPIO bank sizes */
94 #define SUNXI_GPIO_A_NR		32
95 #define SUNXI_GPIO_B_NR		32
96 #define SUNXI_GPIO_C_NR		32
97 #define SUNXI_GPIO_D_NR		32
98 #define SUNXI_GPIO_E_NR		32
99 #define SUNXI_GPIO_F_NR		32
100 #define SUNXI_GPIO_G_NR		32
101 #define SUNXI_GPIO_H_NR		32
102 #define SUNXI_GPIO_I_NR		32
103 #define SUNXI_GPIO_L_NR		32
104 #define SUNXI_GPIO_M_NR		32
105 
106 #define SUNXI_GPIO_NEXT(__gpio) \
107 	((__gpio##_START) + (__gpio##_NR) + 0)
108 
109 enum sunxi_gpio_number {
110 	SUNXI_GPIO_A_START = 0,
111 	SUNXI_GPIO_B_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_A),
112 	SUNXI_GPIO_C_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_B),
113 	SUNXI_GPIO_D_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_C),
114 	SUNXI_GPIO_E_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_D),
115 	SUNXI_GPIO_F_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_E),
116 	SUNXI_GPIO_G_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_F),
117 	SUNXI_GPIO_H_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_G),
118 	SUNXI_GPIO_I_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_H),
119 	SUNXI_GPIO_L_START = 352,
120 	SUNXI_GPIO_M_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_L),
121 	SUNXI_GPIO_N_START = SUNXI_GPIO_NEXT(SUNXI_GPIO_M),
122 	SUNXI_GPIO_AXP0_START = 1024,
123 };
124 
125 /* SUNXI GPIO number definitions */
126 #define SUNXI_GPA(_nr)	(SUNXI_GPIO_A_START + (_nr))
127 #define SUNXI_GPB(_nr)	(SUNXI_GPIO_B_START + (_nr))
128 #define SUNXI_GPC(_nr)	(SUNXI_GPIO_C_START + (_nr))
129 #define SUNXI_GPD(_nr)	(SUNXI_GPIO_D_START + (_nr))
130 #define SUNXI_GPE(_nr)	(SUNXI_GPIO_E_START + (_nr))
131 #define SUNXI_GPF(_nr)	(SUNXI_GPIO_F_START + (_nr))
132 #define SUNXI_GPG(_nr)	(SUNXI_GPIO_G_START + (_nr))
133 #define SUNXI_GPH(_nr)	(SUNXI_GPIO_H_START + (_nr))
134 #define SUNXI_GPI(_nr)	(SUNXI_GPIO_I_START + (_nr))
135 #define SUNXI_GPL(_nr)	(SUNXI_GPIO_L_START + (_nr))
136 #define SUNXI_GPM(_nr)	(SUNXI_GPIO_M_START + (_nr))
137 #define SUNXI_GPN(_nr)	(SUNXI_GPIO_N_START + (_nr))
138 
139 #define SUNXI_GPAXP0(_nr)	(SUNXI_GPIO_AXP0_START + (_nr))
140 
141 /* GPIO pin function config */
142 #define SUNXI_GPIO_INPUT	0
143 #define SUNXI_GPIO_OUTPUT	1
144 
145 #define SUNXI_GPA_EMAC		2
146 #define SUN6I_GPA_GMAC		2
147 #define SUN7I_GPA_GMAC		5
148 #define SUN6I_GPA_SDC2		5
149 #define SUN6I_GPA_SDC3		4
150 #define SUN8I_H3_GPA_UART0	2
151 
152 #define SUN4I_GPB_TWI0		2
153 #define SUN4I_GPB_TWI1		2
154 #define SUN5I_GPB_TWI1		2
155 #define SUN4I_GPB_TWI2		2
156 #define SUN5I_GPB_TWI2		2
157 #define SUN4I_GPB_UART0		2
158 #define SUN5I_GPB_UART0		2
159 #define SUN8I_GPB_UART2		2
160 #define SUN8I_A33_GPB_UART0	3
161 #define SUN8I_A83T_GPB_UART0	2
162 
163 #define SUNXI_GPC_NAND		2
164 #define SUNXI_GPC_SDC2		3
165 #define SUN6I_GPC_SDC3		4
166 
167 #define SUN8I_GPD_SDC1		3
168 #define SUNXI_GPD_LCD0		2
169 #define SUNXI_GPD_LVDS0		3
170 
171 #define SUN5I_GPE_SDC2		3
172 #define SUN8I_GPE_TWI2		3
173 
174 #define SUNXI_GPF_SDC0		2
175 #define SUNXI_GPF_UART0		4
176 #define SUN8I_GPF_UART0		3
177 
178 #define SUN4I_GPG_SDC1		4
179 #define SUN5I_GPG_SDC1		2
180 #define SUN6I_GPG_SDC1		2
181 #define SUN8I_GPG_SDC1		2
182 #define SUN6I_GPG_TWI3		2
183 #define SUN5I_GPG_UART1		4
184 
185 #define SUN4I_GPH_SDC1		5
186 #define SUN6I_GPH_TWI0		2
187 #define SUN8I_GPH_TWI0		2
188 #define SUN6I_GPH_TWI1		2
189 #define SUN8I_GPH_TWI1		2
190 #define SUN6I_GPH_TWI2		2
191 #define SUN6I_GPH_UART0		2
192 #define SUN9I_GPH_UART0		2
193 
194 #define SUNXI_GPI_SDC3		2
195 #define SUN7I_GPI_TWI3		3
196 #define SUN7I_GPI_TWI4		3
197 
198 #define SUN6I_GPL0_R_P2WI_SCK	3
199 #define SUN6I_GPL1_R_P2WI_SDA	3
200 
201 #define SUN8I_GPL_R_RSB		2
202 #define SUN8I_H3_GPL_R_TWI	2
203 #define SUN8I_A23_GPL_R_TWI	3
204 #define SUN8I_GPL_R_UART	2
205 
206 #define SUN9I_GPN_R_RSB		3
207 
208 /* GPIO pin pull-up/down config */
209 #define SUNXI_GPIO_PULL_DISABLE	0
210 #define SUNXI_GPIO_PULL_UP	1
211 #define SUNXI_GPIO_PULL_DOWN	2
212 
213 /* Virtual AXP0 GPIOs */
214 #define SUNXI_GPIO_AXP0_PREFIX "AXP0-"
215 #define SUNXI_GPIO_AXP0_VBUS_DETECT	4
216 #define SUNXI_GPIO_AXP0_VBUS_ENABLE	5
217 #define SUNXI_GPIO_AXP0_GPIO_COUNT	6
218 
219 void sunxi_gpio_set_cfgbank(struct sunxi_gpio *pio, int bank_offset, u32 val);
220 void sunxi_gpio_set_cfgpin(u32 pin, u32 val);
221 int sunxi_gpio_get_cfgbank(struct sunxi_gpio *pio, int bank_offset);
222 int sunxi_gpio_get_cfgpin(u32 pin);
223 int sunxi_gpio_set_drv(u32 pin, u32 val);
224 int sunxi_gpio_set_pull(u32 pin, u32 val);
225 int sunxi_name_to_gpio_bank(const char *name);
226 int sunxi_name_to_gpio(const char *name);
227 #define name_to_gpio(name) sunxi_name_to_gpio(name)
228 
229 #if !defined CONFIG_SPL_BUILD && defined CONFIG_AXP_GPIO
230 int axp_gpio_init(void);
231 #else
232 static inline int axp_gpio_init(void) { return 0; }
233 #endif
234 
235 #endif /* _SUNXI_GPIO_H */
236