1*819833afSPeter Tyser /*
2*819833afSPeter Tyser  * (C) Copyright 2006-2008
3*819833afSPeter Tyser  * Texas Instruments, <www.ti.com>
4*819833afSPeter Tyser  *
5*819833afSPeter Tyser  * See file CREDITS for list of people who contributed to this
6*819833afSPeter Tyser  * project.
7*819833afSPeter Tyser  *
8*819833afSPeter Tyser  * This program is free software; you can redistribute it and/or
9*819833afSPeter Tyser  * modify it under the terms of the GNU General Public License as
10*819833afSPeter Tyser  * published by the Free Software Foundation; either version 2 of
11*819833afSPeter Tyser  * the License, or (at your option) any later version.
12*819833afSPeter Tyser  *
13*819833afSPeter Tyser  * This program is distributed in the hope that it will be useful,
14*819833afSPeter Tyser  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15*819833afSPeter Tyser  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16*819833afSPeter Tyser  * GNU General Public License for more details.
17*819833afSPeter Tyser  *
18*819833afSPeter Tyser  * You should have received a copy of the GNU General Public License
19*819833afSPeter Tyser  * along with this program; if not, write to the Free Software
20*819833afSPeter Tyser  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21*819833afSPeter Tyser  * MA 02111-1307 USA
22*819833afSPeter Tyser  *
23*819833afSPeter Tyser  */
24*819833afSPeter Tyser 
25*819833afSPeter Tyser #ifndef _CPU_H
26*819833afSPeter Tyser #define _CPU_H
27*819833afSPeter Tyser 
28*819833afSPeter Tyser #if !(defined(__KERNEL_STRICT_NAMES) || defined(__ASSEMBLY__))
29*819833afSPeter Tyser #include <asm/types.h>
30*819833afSPeter Tyser #endif /* !(__KERNEL_STRICT_NAMES || __ASSEMBLY__) */
31*819833afSPeter Tyser 
32*819833afSPeter Tyser /* Register offsets of common modules */
33*819833afSPeter Tyser /* Control */
34*819833afSPeter Tyser #ifndef __KERNEL_STRICT_NAMES
35*819833afSPeter Tyser #ifndef __ASSEMBLY__
36*819833afSPeter Tyser struct ctrl {
37*819833afSPeter Tyser 	u8 res1[0xC0];
38*819833afSPeter Tyser 	u16 gpmc_nadv_ale;	/* 0xC0 */
39*819833afSPeter Tyser 	u16 gpmc_noe;		/* 0xC2 */
40*819833afSPeter Tyser 	u16 gpmc_nwe;		/* 0xC4 */
41*819833afSPeter Tyser 	u8 res2[0x22A];
42*819833afSPeter Tyser 	u32 status;		/* 0x2F0 */
43*819833afSPeter Tyser 	u32 gpstatus;		/* 0x2F4 */
44*819833afSPeter Tyser 	u8 res3[0x08];
45*819833afSPeter Tyser 	u32 rpubkey_0;		/* 0x300 */
46*819833afSPeter Tyser 	u32 rpubkey_1;		/* 0x304 */
47*819833afSPeter Tyser 	u32 rpubkey_2;		/* 0x308 */
48*819833afSPeter Tyser 	u32 rpubkey_3;		/* 0x30C */
49*819833afSPeter Tyser 	u32 rpubkey_4;		/* 0x310 */
50*819833afSPeter Tyser 	u8 res4[0x04];
51*819833afSPeter Tyser 	u32 randkey_0;		/* 0x318 */
52*819833afSPeter Tyser 	u32 randkey_1;		/* 0x31C */
53*819833afSPeter Tyser 	u32 randkey_2;		/* 0x320 */
54*819833afSPeter Tyser 	u32 randkey_3;		/* 0x324 */
55*819833afSPeter Tyser 	u8 res5[0x124];
56*819833afSPeter Tyser 	u32 ctrl_omap_stat;	/* 0x44C */
57*819833afSPeter Tyser };
58*819833afSPeter Tyser #else /* __ASSEMBLY__ */
59*819833afSPeter Tyser #define CONTROL_STATUS		0x2F0
60*819833afSPeter Tyser #endif /* __ASSEMBLY__ */
61*819833afSPeter Tyser #endif /* __KERNEL_STRICT_NAMES */
62*819833afSPeter Tyser 
63*819833afSPeter Tyser /* cpu type */
64*819833afSPeter Tyser #define OMAP3503		0x5c00
65*819833afSPeter Tyser #define OMAP3515		0x1c00
66*819833afSPeter Tyser #define OMAP3525		0x4c00
67*819833afSPeter Tyser #define OMAP3530		0x0c00
68*819833afSPeter Tyser 
69*819833afSPeter Tyser #ifndef __KERNEL_STRICT_NAMES
70*819833afSPeter Tyser #ifndef __ASSEMBLY__
71*819833afSPeter Tyser struct ctrl_id {
72*819833afSPeter Tyser 	u8 res1[0x4];
73*819833afSPeter Tyser 	u32 idcode;		/* 0x04 */
74*819833afSPeter Tyser 	u32 prod_id;		/* 0x08 */
75*819833afSPeter Tyser 	u8 res2[0x0C];
76*819833afSPeter Tyser 	u32 die_id_0;		/* 0x18 */
77*819833afSPeter Tyser 	u32 die_id_1;		/* 0x1C */
78*819833afSPeter Tyser 	u32 die_id_2;		/* 0x20 */
79*819833afSPeter Tyser 	u32 die_id_3;		/* 0x24 */
80*819833afSPeter Tyser };
81*819833afSPeter Tyser #endif /* __ASSEMBLY__ */
82*819833afSPeter Tyser #endif /* __KERNEL_STRICT_NAMES */
83*819833afSPeter Tyser 
84*819833afSPeter Tyser /* device type */
85*819833afSPeter Tyser #define DEVICE_MASK		(0x7 << 8)
86*819833afSPeter Tyser #define SYSBOOT_MASK		0x1F
87*819833afSPeter Tyser #define TST_DEVICE		0x0
88*819833afSPeter Tyser #define EMU_DEVICE		0x1
89*819833afSPeter Tyser #define HS_DEVICE		0x2
90*819833afSPeter Tyser #define GP_DEVICE		0x3
91*819833afSPeter Tyser 
92*819833afSPeter Tyser #define GPMC_BASE		(OMAP34XX_GPMC_BASE)
93*819833afSPeter Tyser #define GPMC_CONFIG_CS0		0x60
94*819833afSPeter Tyser #define GPMC_CONFIG_CS0_BASE	(GPMC_BASE + GPMC_CONFIG_CS0)
95*819833afSPeter Tyser 
96*819833afSPeter Tyser #ifndef __KERNEL_STRICT_NAMES
97*819833afSPeter Tyser #ifndef __ASSEMBLY__
98*819833afSPeter Tyser struct gpmc_cs {
99*819833afSPeter Tyser 	u32 config1;		/* 0x00 */
100*819833afSPeter Tyser 	u32 config2;		/* 0x04 */
101*819833afSPeter Tyser 	u32 config3;		/* 0x08 */
102*819833afSPeter Tyser 	u32 config4;		/* 0x0C */
103*819833afSPeter Tyser 	u32 config5;		/* 0x10 */
104*819833afSPeter Tyser 	u32 config6;		/* 0x14 */
105*819833afSPeter Tyser 	u32 config7;		/* 0x18 */
106*819833afSPeter Tyser 	u32 nand_cmd;		/* 0x1C */
107*819833afSPeter Tyser 	u32 nand_adr;		/* 0x20 */
108*819833afSPeter Tyser 	u32 nand_dat;		/* 0x24 */
109*819833afSPeter Tyser 	u8 res[8];		/* blow up to 0x30 byte */
110*819833afSPeter Tyser };
111*819833afSPeter Tyser 
112*819833afSPeter Tyser struct gpmc {
113*819833afSPeter Tyser 	u8 res1[0x10];
114*819833afSPeter Tyser 	u32 sysconfig;		/* 0x10 */
115*819833afSPeter Tyser 	u8 res2[0x4];
116*819833afSPeter Tyser 	u32 irqstatus;		/* 0x18 */
117*819833afSPeter Tyser 	u32 irqenable;		/* 0x1C */
118*819833afSPeter Tyser 	u8 res3[0x20];
119*819833afSPeter Tyser 	u32 timeout_control; 	/* 0x40 */
120*819833afSPeter Tyser 	u8 res4[0xC];
121*819833afSPeter Tyser 	u32 config;		/* 0x50 */
122*819833afSPeter Tyser 	u32 status;		/* 0x54 */
123*819833afSPeter Tyser 	u8 res5[0x8];	/* 0x58 */
124*819833afSPeter Tyser 	struct gpmc_cs cs[8];	/* 0x60, 0x90, .. */
125*819833afSPeter Tyser 	u8 res6[0x14];		/* 0x1E0 */
126*819833afSPeter Tyser 	u32 ecc_config;		/* 0x1F4 */
127*819833afSPeter Tyser 	u32 ecc_control;	/* 0x1F8 */
128*819833afSPeter Tyser 	u32 ecc_size_config;	/* 0x1FC */
129*819833afSPeter Tyser 	u32 ecc1_result;	/* 0x200 */
130*819833afSPeter Tyser 	u32 ecc2_result;	/* 0x204 */
131*819833afSPeter Tyser 	u32 ecc3_result;	/* 0x208 */
132*819833afSPeter Tyser 	u32 ecc4_result;	/* 0x20C */
133*819833afSPeter Tyser 	u32 ecc5_result;	/* 0x210 */
134*819833afSPeter Tyser 	u32 ecc6_result;	/* 0x214 */
135*819833afSPeter Tyser 	u32 ecc7_result;	/* 0x218 */
136*819833afSPeter Tyser 	u32 ecc8_result;	/* 0x21C */
137*819833afSPeter Tyser 	u32 ecc9_result;	/* 0x220 */
138*819833afSPeter Tyser };
139*819833afSPeter Tyser 
140*819833afSPeter Tyser /* Used for board specific gpmc initialization */
141*819833afSPeter Tyser extern struct gpmc *gpmc_cfg;
142*819833afSPeter Tyser 
143*819833afSPeter Tyser #else /* __ASSEMBLY__ */
144*819833afSPeter Tyser #define GPMC_CONFIG1		0x00
145*819833afSPeter Tyser #define GPMC_CONFIG2		0x04
146*819833afSPeter Tyser #define GPMC_CONFIG3		0x08
147*819833afSPeter Tyser #define GPMC_CONFIG4		0x0C
148*819833afSPeter Tyser #define GPMC_CONFIG5		0x10
149*819833afSPeter Tyser #define GPMC_CONFIG6		0x14
150*819833afSPeter Tyser #define GPMC_CONFIG7		0x18
151*819833afSPeter Tyser #endif /* __ASSEMBLY__ */
152*819833afSPeter Tyser #endif /* __KERNEL_STRICT_NAMES */
153*819833afSPeter Tyser 
154*819833afSPeter Tyser /* GPMC Mapping */
155*819833afSPeter Tyser #define FLASH_BASE		0x10000000	/* NOR flash, */
156*819833afSPeter Tyser 						/* aligned to 256 Meg */
157*819833afSPeter Tyser #define FLASH_BASE_SDPV1	0x04000000	/* NOR flash, */
158*819833afSPeter Tyser 						/* aligned to 64 Meg */
159*819833afSPeter Tyser #define FLASH_BASE_SDPV2	0x10000000	/* NOR flash, */
160*819833afSPeter Tyser 						/* aligned to 256 Meg */
161*819833afSPeter Tyser #define DEBUG_BASE		0x08000000	/* debug board */
162*819833afSPeter Tyser #define NAND_BASE		0x30000000	/* NAND addr */
163*819833afSPeter Tyser 						/* (actual size small port) */
164*819833afSPeter Tyser #define PISMO2_BASE		0x18000000	/* PISMO2 CS1/2 */
165*819833afSPeter Tyser #define ONENAND_MAP		0x20000000	/* OneNand addr */
166*819833afSPeter Tyser 						/* (actual size small port) */
167*819833afSPeter Tyser /* SMS */
168*819833afSPeter Tyser #ifndef __KERNEL_STRICT_NAMES
169*819833afSPeter Tyser #ifndef __ASSEMBLY__
170*819833afSPeter Tyser struct sms {
171*819833afSPeter Tyser 	u8 res1[0x10];
172*819833afSPeter Tyser 	u32 sysconfig;		/* 0x10 */
173*819833afSPeter Tyser 	u8 res2[0x34];
174*819833afSPeter Tyser 	u32 rg_att0;		/* 0x48 */
175*819833afSPeter Tyser 	u8 res3[0x84];
176*819833afSPeter Tyser 	u32 class_arb0;		/* 0xD0 */
177*819833afSPeter Tyser };
178*819833afSPeter Tyser #endif /* __ASSEMBLY__ */
179*819833afSPeter Tyser #endif /* __KERNEL_STRICT_NAMES */
180*819833afSPeter Tyser 
181*819833afSPeter Tyser #define BURSTCOMPLETE_GROUP7	(0x1 << 31)
182*819833afSPeter Tyser 
183*819833afSPeter Tyser /* SDRC */
184*819833afSPeter Tyser #ifndef __KERNEL_STRICT_NAMES
185*819833afSPeter Tyser #ifndef __ASSEMBLY__
186*819833afSPeter Tyser struct sdrc_cs {
187*819833afSPeter Tyser 	u32 mcfg;		/* 0x80 || 0xB0 */
188*819833afSPeter Tyser 	u32 mr;			/* 0x84 || 0xB4 */
189*819833afSPeter Tyser 	u8 res1[0x4];
190*819833afSPeter Tyser 	u32 emr2;		/* 0x8C || 0xBC */
191*819833afSPeter Tyser 	u8 res2[0x14];
192*819833afSPeter Tyser 	u32 rfr_ctrl;		/* 0x84 || 0xD4 */
193*819833afSPeter Tyser 	u32 manual;		/* 0xA8 || 0xD8 */
194*819833afSPeter Tyser 	u8 res3[0x4];
195*819833afSPeter Tyser };
196*819833afSPeter Tyser 
197*819833afSPeter Tyser struct sdrc_actim {
198*819833afSPeter Tyser 	u32 ctrla;		/* 0x9C || 0xC4 */
199*819833afSPeter Tyser 	u32 ctrlb;		/* 0xA0 || 0xC8 */
200*819833afSPeter Tyser };
201*819833afSPeter Tyser 
202*819833afSPeter Tyser struct sdrc {
203*819833afSPeter Tyser 	u8 res1[0x10];
204*819833afSPeter Tyser 	u32 sysconfig;		/* 0x10 */
205*819833afSPeter Tyser 	u32 status;		/* 0x14 */
206*819833afSPeter Tyser 	u8 res2[0x28];
207*819833afSPeter Tyser 	u32 cs_cfg;		/* 0x40 */
208*819833afSPeter Tyser 	u32 sharing;		/* 0x44 */
209*819833afSPeter Tyser 	u8 res3[0x18];
210*819833afSPeter Tyser 	u32 dlla_ctrl;		/* 0x60 */
211*819833afSPeter Tyser 	u32 dlla_status;	/* 0x64 */
212*819833afSPeter Tyser 	u32 dllb_ctrl;		/* 0x68 */
213*819833afSPeter Tyser 	u32 dllb_status;	/* 0x6C */
214*819833afSPeter Tyser 	u32 power;		/* 0x70 */
215*819833afSPeter Tyser 	u8 res4[0xC];
216*819833afSPeter Tyser 	struct sdrc_cs cs[2];	/* 0x80 || 0xB0 */
217*819833afSPeter Tyser };
218*819833afSPeter Tyser #endif /* __ASSEMBLY__ */
219*819833afSPeter Tyser #endif /* __KERNEL_STRICT_NAMES */
220*819833afSPeter Tyser 
221*819833afSPeter Tyser #define DLLPHASE_90		(0x1 << 1)
222*819833afSPeter Tyser #define LOADDLL			(0x1 << 2)
223*819833afSPeter Tyser #define ENADLL			(0x1 << 3)
224*819833afSPeter Tyser #define DLL_DELAY_MASK		0xFF00
225*819833afSPeter Tyser #define DLL_NO_FILTER_MASK	((0x1 << 9) | (0x1 << 8))
226*819833afSPeter Tyser 
227*819833afSPeter Tyser #define PAGEPOLICY_HIGH		(0x1 << 0)
228*819833afSPeter Tyser #define SRFRONRESET		(0x1 << 7)
229*819833afSPeter Tyser #define PWDNEN			(0x1 << 2)
230*819833afSPeter Tyser #define WAKEUPPROC		(0x1 << 26)
231*819833afSPeter Tyser 
232*819833afSPeter Tyser #define DDR_SDRAM		(0x1 << 0)
233*819833afSPeter Tyser #define DEEPPD			(0x1 << 3)
234*819833afSPeter Tyser #define B32NOT16		(0x1 << 4)
235*819833afSPeter Tyser #define BANKALLOCATION		(0x2 << 6)
236*819833afSPeter Tyser #define RAMSIZE_128		(0x40 << 8) /* RAM size in 2MB chunks */
237*819833afSPeter Tyser #define ADDRMUXLEGACY		(0x1 << 19)
238*819833afSPeter Tyser #define CASWIDTH_10BITS		(0x5 << 20)
239*819833afSPeter Tyser #define RASWIDTH_13BITS		(0x2 << 24)
240*819833afSPeter Tyser #define BURSTLENGTH4		(0x2 << 0)
241*819833afSPeter Tyser #define CASL3			(0x3 << 4)
242*819833afSPeter Tyser #define SDRC_ACTIM_CTRL0_BASE	(OMAP34XX_SDRC_BASE + 0x9C)
243*819833afSPeter Tyser #define SDRC_ACTIM_CTRL1_BASE	(OMAP34XX_SDRC_BASE + 0xC4)
244*819833afSPeter Tyser #define ARE_ARCV_1		(0x1 << 0)
245*819833afSPeter Tyser #define ARCV			(0x4e2 << 8) /* Autorefresh count */
246*819833afSPeter Tyser #define OMAP34XX_SDRC_CS0	0x80000000
247*819833afSPeter Tyser #define OMAP34XX_SDRC_CS1	0xA0000000
248*819833afSPeter Tyser #define CMD_NOP			0x0
249*819833afSPeter Tyser #define CMD_PRECHARGE		0x1
250*819833afSPeter Tyser #define CMD_AUTOREFRESH		0x2
251*819833afSPeter Tyser #define CMD_ENTR_PWRDOWN	0x3
252*819833afSPeter Tyser #define CMD_EXIT_PWRDOWN	0x4
253*819833afSPeter Tyser #define CMD_ENTR_SRFRSH		0x5
254*819833afSPeter Tyser #define CMD_CKE_HIGH		0x6
255*819833afSPeter Tyser #define CMD_CKE_LOW		0x7
256*819833afSPeter Tyser #define SOFTRESET		(0x1 << 1)
257*819833afSPeter Tyser #define SMART_IDLE		(0x2 << 3)
258*819833afSPeter Tyser #define REF_ON_IDLE		(0x1 << 6)
259*819833afSPeter Tyser 
260*819833afSPeter Tyser /* timer regs offsets (32 bit regs) */
261*819833afSPeter Tyser 
262*819833afSPeter Tyser #ifndef __KERNEL_STRICT_NAMES
263*819833afSPeter Tyser #ifndef __ASSEMBLY__
264*819833afSPeter Tyser struct gptimer {
265*819833afSPeter Tyser 	u32 tidr;	/* 0x00 r */
266*819833afSPeter Tyser 	u8 res[0xc];
267*819833afSPeter Tyser 	u32 tiocp_cfg;	/* 0x10 rw */
268*819833afSPeter Tyser 	u32 tistat;	/* 0x14 r */
269*819833afSPeter Tyser 	u32 tisr;	/* 0x18 rw */
270*819833afSPeter Tyser 	u32 tier;	/* 0x1c rw */
271*819833afSPeter Tyser 	u32 twer;	/* 0x20 rw */
272*819833afSPeter Tyser 	u32 tclr;	/* 0x24 rw */
273*819833afSPeter Tyser 	u32 tcrr;	/* 0x28 rw */
274*819833afSPeter Tyser 	u32 tldr;	/* 0x2c rw */
275*819833afSPeter Tyser 	u32 ttgr;	/* 0x30 rw */
276*819833afSPeter Tyser 	u32 twpc;	/* 0x34 r*/
277*819833afSPeter Tyser 	u32 tmar;	/* 0x38 rw*/
278*819833afSPeter Tyser 	u32 tcar1;	/* 0x3c r */
279*819833afSPeter Tyser 	u32 tcicr;	/* 0x40 rw */
280*819833afSPeter Tyser 	u32 tcar2;	/* 0x44 r */
281*819833afSPeter Tyser };
282*819833afSPeter Tyser #endif /* __ASSEMBLY__ */
283*819833afSPeter Tyser #endif /* __KERNEL_STRICT_NAMES */
284*819833afSPeter Tyser 
285*819833afSPeter Tyser /* enable sys_clk NO-prescale /1 */
286*819833afSPeter Tyser #define GPT_EN			((0x0 << 2) | (0x1 << 1) | (0x1 << 0))
287*819833afSPeter Tyser 
288*819833afSPeter Tyser /* Watchdog */
289*819833afSPeter Tyser #ifndef __KERNEL_STRICT_NAMES
290*819833afSPeter Tyser #ifndef __ASSEMBLY__
291*819833afSPeter Tyser struct watchdog {
292*819833afSPeter Tyser 	u8 res1[0x34];
293*819833afSPeter Tyser 	u32 wwps;	/* 0x34 r */
294*819833afSPeter Tyser 	u8 res2[0x10];
295*819833afSPeter Tyser 	u32 wspr;	/* 0x48 rw */
296*819833afSPeter Tyser };
297*819833afSPeter Tyser #endif /* __ASSEMBLY__ */
298*819833afSPeter Tyser #endif /* __KERNEL_STRICT_NAMES */
299*819833afSPeter Tyser 
300*819833afSPeter Tyser #define WD_UNLOCK1		0xAAAA
301*819833afSPeter Tyser #define WD_UNLOCK2		0x5555
302*819833afSPeter Tyser 
303*819833afSPeter Tyser /* PRCM */
304*819833afSPeter Tyser #define PRCM_BASE		0x48004000
305*819833afSPeter Tyser 
306*819833afSPeter Tyser #ifndef __KERNEL_STRICT_NAMES
307*819833afSPeter Tyser #ifndef __ASSEMBLY__
308*819833afSPeter Tyser struct prcm {
309*819833afSPeter Tyser 	u32 fclken_iva2;	/* 0x00 */
310*819833afSPeter Tyser 	u32 clken_pll_iva2;	/* 0x04 */
311*819833afSPeter Tyser 	u8 res1[0x1c];
312*819833afSPeter Tyser 	u32 idlest_pll_iva2;	/* 0x24 */
313*819833afSPeter Tyser 	u8 res2[0x18];
314*819833afSPeter Tyser 	u32 clksel1_pll_iva2 ;	/* 0x40 */
315*819833afSPeter Tyser 	u32 clksel2_pll_iva2;	/* 0x44 */
316*819833afSPeter Tyser 	u8 res3[0x8bc];
317*819833afSPeter Tyser 	u32 clken_pll_mpu;	/* 0x904 */
318*819833afSPeter Tyser 	u8 res4[0x1c];
319*819833afSPeter Tyser 	u32 idlest_pll_mpu;	/* 0x924 */
320*819833afSPeter Tyser 	u8 res5[0x18];
321*819833afSPeter Tyser 	u32 clksel1_pll_mpu;	/* 0x940 */
322*819833afSPeter Tyser 	u32 clksel2_pll_mpu;	/* 0x944 */
323*819833afSPeter Tyser 	u8 res6[0xb8];
324*819833afSPeter Tyser 	u32 fclken1_core;	/* 0xa00 */
325*819833afSPeter Tyser 	u8 res7[0xc];
326*819833afSPeter Tyser 	u32 iclken1_core;	/* 0xa10 */
327*819833afSPeter Tyser 	u32 iclken2_core;	/* 0xa14 */
328*819833afSPeter Tyser 	u8 res8[0x28];
329*819833afSPeter Tyser 	u32 clksel_core;	/* 0xa40 */
330*819833afSPeter Tyser 	u8 res9[0xbc];
331*819833afSPeter Tyser 	u32 fclken_gfx;		/* 0xb00 */
332*819833afSPeter Tyser 	u8 res10[0xc];
333*819833afSPeter Tyser 	u32 iclken_gfx;		/* 0xb10 */
334*819833afSPeter Tyser 	u8 res11[0x2c];
335*819833afSPeter Tyser 	u32 clksel_gfx;		/* 0xb40 */
336*819833afSPeter Tyser 	u8 res12[0xbc];
337*819833afSPeter Tyser 	u32 fclken_wkup;	/* 0xc00 */
338*819833afSPeter Tyser 	u8 res13[0xc];
339*819833afSPeter Tyser 	u32 iclken_wkup;	/* 0xc10 */
340*819833afSPeter Tyser 	u8 res14[0xc];
341*819833afSPeter Tyser 	u32 idlest_wkup;	/* 0xc20 */
342*819833afSPeter Tyser 	u8 res15[0x1c];
343*819833afSPeter Tyser 	u32 clksel_wkup;	/* 0xc40 */
344*819833afSPeter Tyser 	u8 res16[0xbc];
345*819833afSPeter Tyser 	u32 clken_pll;		/* 0xd00 */
346*819833afSPeter Tyser 	u8 res17[0x1c];
347*819833afSPeter Tyser 	u32 idlest_ckgen;	/* 0xd20 */
348*819833afSPeter Tyser 	u8 res18[0x1c];
349*819833afSPeter Tyser 	u32 clksel1_pll;	/* 0xd40 */
350*819833afSPeter Tyser 	u32 clksel2_pll;	/* 0xd44 */
351*819833afSPeter Tyser 	u32 clksel3_pll;	/* 0xd48 */
352*819833afSPeter Tyser 	u8 res19[0xb4];
353*819833afSPeter Tyser 	u32 fclken_dss;		/* 0xe00 */
354*819833afSPeter Tyser 	u8 res20[0xc];
355*819833afSPeter Tyser 	u32 iclken_dss;		/* 0xe10 */
356*819833afSPeter Tyser 	u8 res21[0x2c];
357*819833afSPeter Tyser 	u32 clksel_dss;		/* 0xe40 */
358*819833afSPeter Tyser 	u8 res22[0xbc];
359*819833afSPeter Tyser 	u32 fclken_cam;		/* 0xf00 */
360*819833afSPeter Tyser 	u8 res23[0xc];
361*819833afSPeter Tyser 	u32 iclken_cam;		/* 0xf10 */
362*819833afSPeter Tyser 	u8 res24[0x2c];
363*819833afSPeter Tyser 	u32 clksel_cam;		/* 0xf40 */
364*819833afSPeter Tyser 	u8 res25[0xbc];
365*819833afSPeter Tyser 	u32 fclken_per;		/* 0x1000 */
366*819833afSPeter Tyser 	u8 res26[0xc];
367*819833afSPeter Tyser 	u32 iclken_per;		/* 0x1010 */
368*819833afSPeter Tyser 	u8 res27[0x2c];
369*819833afSPeter Tyser 	u32 clksel_per;		/* 0x1040 */
370*819833afSPeter Tyser 	u8 res28[0xfc];
371*819833afSPeter Tyser 	u32 clksel1_emu;	/* 0x1140 */
372*819833afSPeter Tyser };
373*819833afSPeter Tyser #else /* __ASSEMBLY__ */
374*819833afSPeter Tyser #define CM_CLKSEL_CORE		0x48004a40
375*819833afSPeter Tyser #define CM_CLKSEL_GFX		0x48004b40
376*819833afSPeter Tyser #define CM_CLKSEL_WKUP		0x48004c40
377*819833afSPeter Tyser #define CM_CLKEN_PLL		0x48004d00
378*819833afSPeter Tyser #define CM_CLKSEL1_PLL		0x48004d40
379*819833afSPeter Tyser #define CM_CLKSEL1_EMU		0x48005140
380*819833afSPeter Tyser #endif /* __ASSEMBLY__ */
381*819833afSPeter Tyser #endif /* __KERNEL_STRICT_NAMES */
382*819833afSPeter Tyser 
383*819833afSPeter Tyser #define PRM_BASE		0x48306000
384*819833afSPeter Tyser 
385*819833afSPeter Tyser #ifndef __KERNEL_STRICT_NAMES
386*819833afSPeter Tyser #ifndef __ASSEMBLY__
387*819833afSPeter Tyser struct prm {
388*819833afSPeter Tyser 	u8 res1[0xd40];
389*819833afSPeter Tyser 	u32 clksel;		/* 0xd40 */
390*819833afSPeter Tyser 	u8 res2[0x50c];
391*819833afSPeter Tyser 	u32 rstctrl;		/* 0x1250 */
392*819833afSPeter Tyser 	u8 res3[0x1c];
393*819833afSPeter Tyser 	u32 clksrc_ctrl;	/* 0x1270 */
394*819833afSPeter Tyser };
395*819833afSPeter Tyser #else /* __ASSEMBLY__ */
396*819833afSPeter Tyser #define PRM_RSTCTRL		0x48307250
397*819833afSPeter Tyser #endif /* __ASSEMBLY__ */
398*819833afSPeter Tyser #endif /* __KERNEL_STRICT_NAMES */
399*819833afSPeter Tyser 
400*819833afSPeter Tyser #define SYSCLKDIV_1		(0x1 << 6)
401*819833afSPeter Tyser #define SYSCLKDIV_2		(0x1 << 7)
402*819833afSPeter Tyser 
403*819833afSPeter Tyser #define CLKSEL_GPT1		(0x1 << 0)
404*819833afSPeter Tyser 
405*819833afSPeter Tyser #define EN_GPT1			(0x1 << 0)
406*819833afSPeter Tyser #define EN_32KSYNC		(0x1 << 2)
407*819833afSPeter Tyser 
408*819833afSPeter Tyser #define ST_WDT2			(0x1 << 5)
409*819833afSPeter Tyser 
410*819833afSPeter Tyser #define ST_MPU_CLK		(0x1 << 0)
411*819833afSPeter Tyser 
412*819833afSPeter Tyser #define ST_CORE_CLK		(0x1 << 0)
413*819833afSPeter Tyser 
414*819833afSPeter Tyser #define ST_PERIPH_CLK		(0x1 << 1)
415*819833afSPeter Tyser 
416*819833afSPeter Tyser #define ST_IVA2_CLK		(0x1 << 0)
417*819833afSPeter Tyser 
418*819833afSPeter Tyser #define RESETDONE		(0x1 << 0)
419*819833afSPeter Tyser 
420*819833afSPeter Tyser #define TCLR_ST			(0x1 << 0)
421*819833afSPeter Tyser #define TCLR_AR			(0x1 << 1)
422*819833afSPeter Tyser #define TCLR_PRE		(0x1 << 5)
423*819833afSPeter Tyser 
424*819833afSPeter Tyser /* SMX-APE */
425*819833afSPeter Tyser #define PM_RT_APE_BASE_ADDR_ARM		(SMX_APE_BASE + 0x10000)
426*819833afSPeter Tyser #define PM_GPMC_BASE_ADDR_ARM		(SMX_APE_BASE + 0x12400)
427*819833afSPeter Tyser #define PM_OCM_RAM_BASE_ADDR_ARM	(SMX_APE_BASE + 0x12800)
428*819833afSPeter Tyser #define PM_IVA2_BASE_ADDR_ARM		(SMX_APE_BASE + 0x14000)
429*819833afSPeter Tyser 
430*819833afSPeter Tyser #ifndef __KERNEL_STRICT_NAMES
431*819833afSPeter Tyser #ifndef __ASSEMBLY__
432*819833afSPeter Tyser struct pm {
433*819833afSPeter Tyser 	u8 res1[0x48];
434*819833afSPeter Tyser 	u32 req_info_permission_0;	/* 0x48 */
435*819833afSPeter Tyser 	u8 res2[0x4];
436*819833afSPeter Tyser 	u32 read_permission_0;		/* 0x50 */
437*819833afSPeter Tyser 	u8 res3[0x4];
438*819833afSPeter Tyser 	u32 wirte_permission_0;		/* 0x58 */
439*819833afSPeter Tyser 	u8 res4[0x4];
440*819833afSPeter Tyser 	u32 addr_match_1;		/* 0x58 */
441*819833afSPeter Tyser 	u8 res5[0x4];
442*819833afSPeter Tyser 	u32 req_info_permission_1;	/* 0x68 */
443*819833afSPeter Tyser 	u8 res6[0x14];
444*819833afSPeter Tyser 	u32 addr_match_2;		/* 0x80 */
445*819833afSPeter Tyser };
446*819833afSPeter Tyser #endif /*__ASSEMBLY__ */
447*819833afSPeter Tyser #endif /* __KERNEL_STRICT_NAMES */
448*819833afSPeter Tyser 
449*819833afSPeter Tyser /* Permission values for registers -Full fledged permissions to all */
450*819833afSPeter Tyser #define UNLOCK_1			0xFFFFFFFF
451*819833afSPeter Tyser #define UNLOCK_2			0x00000000
452*819833afSPeter Tyser #define UNLOCK_3			0x0000FFFF
453*819833afSPeter Tyser 
454*819833afSPeter Tyser #define NOT_EARLY			0
455*819833afSPeter Tyser 
456*819833afSPeter Tyser /* I2C base */
457*819833afSPeter Tyser #define I2C_BASE1		(OMAP34XX_CORE_L4_IO_BASE + 0x70000)
458*819833afSPeter Tyser #define I2C_BASE2		(OMAP34XX_CORE_L4_IO_BASE + 0x72000)
459*819833afSPeter Tyser #define I2C_BASE3		(OMAP34XX_CORE_L4_IO_BASE + 0x60000)
460*819833afSPeter Tyser 
461*819833afSPeter Tyser #endif /* _CPU_H */
462