1*110fa979SWenyou Yang/* 2*110fa979SWenyou Yang * sama5d3_tcb1.dtsi - Device Tree Include file for SAMA5D3 SoC with 3*110fa979SWenyou Yang * 2 TC blocks. 4*110fa979SWenyou Yang * 5*110fa979SWenyou Yang * Copyright (C) 2013 Boris BREZILLON <b.brezillon@overkiz.com> 6*110fa979SWenyou Yang * 7*110fa979SWenyou Yang * Licensed under GPLv2. 8*110fa979SWenyou Yang */ 9*110fa979SWenyou Yang 10*110fa979SWenyou Yang#include <dt-bindings/pinctrl/at91.h> 11*110fa979SWenyou Yang#include <dt-bindings/interrupt-controller/irq.h> 12*110fa979SWenyou Yang#include <dt-bindings/clock/at91.h> 13*110fa979SWenyou Yang 14*110fa979SWenyou Yang/ { 15*110fa979SWenyou Yang aliases { 16*110fa979SWenyou Yang tcb1 = &tcb1; 17*110fa979SWenyou Yang }; 18*110fa979SWenyou Yang 19*110fa979SWenyou Yang ahb { 20*110fa979SWenyou Yang apb { 21*110fa979SWenyou Yang pmc: pmc@fffffc00 { 22*110fa979SWenyou Yang periphck { 23*110fa979SWenyou Yang tcb1_clk: tcb1_clk@27 { 24*110fa979SWenyou Yang #clock-cells = <0>; 25*110fa979SWenyou Yang reg = <27>; 26*110fa979SWenyou Yang }; 27*110fa979SWenyou Yang }; 28*110fa979SWenyou Yang }; 29*110fa979SWenyou Yang 30*110fa979SWenyou Yang tcb1: timer@f8014000 { 31*110fa979SWenyou Yang compatible = "atmel,at91sam9x5-tcb"; 32*110fa979SWenyou Yang reg = <0xf8014000 0x100>; 33*110fa979SWenyou Yang interrupts = <27 IRQ_TYPE_LEVEL_HIGH 0>; 34*110fa979SWenyou Yang clocks = <&tcb1_clk>, <&clk32k>; 35*110fa979SWenyou Yang clock-names = "t0_clk", "slow_clk"; 36*110fa979SWenyou Yang }; 37*110fa979SWenyou Yang }; 38*110fa979SWenyou Yang }; 39*110fa979SWenyou Yang}; 40