1*25e88d40SWenyou Yang/* 2*25e88d40SWenyou Yang * at91sam9x5_usart3.dtsi - Device Tree Include file for AT91SAM9x5 SoC with 3*25e88d40SWenyou Yang * 4 USART. 4*25e88d40SWenyou Yang * 5*25e88d40SWenyou Yang * Copyright (C) 2013 Boris BREZILLON <b.brezillon@overkiz.com> 6*25e88d40SWenyou Yang * 7*25e88d40SWenyou Yang * Licensed under GPLv2. 8*25e88d40SWenyou Yang */ 9*25e88d40SWenyou Yang 10*25e88d40SWenyou Yang#include <dt-bindings/pinctrl/at91.h> 11*25e88d40SWenyou Yang#include <dt-bindings/interrupt-controller/irq.h> 12*25e88d40SWenyou Yang 13*25e88d40SWenyou Yang/ { 14*25e88d40SWenyou Yang aliases { 15*25e88d40SWenyou Yang serial4 = &usart3; 16*25e88d40SWenyou Yang }; 17*25e88d40SWenyou Yang 18*25e88d40SWenyou Yang ahb { 19*25e88d40SWenyou Yang apb { 20*25e88d40SWenyou Yang pinctrl@fffff400 { 21*25e88d40SWenyou Yang usart3 { 22*25e88d40SWenyou Yang pinctrl_usart3: usart3-0 { 23*25e88d40SWenyou Yang atmel,pins = 24*25e88d40SWenyou Yang <AT91_PIOC 22 AT91_PERIPH_B AT91_PINCTRL_PULL_UP /* PC22 periph B with pullup */ 25*25e88d40SWenyou Yang AT91_PIOC 23 AT91_PERIPH_B AT91_PINCTRL_NONE>; /* PC23 periph B */ 26*25e88d40SWenyou Yang }; 27*25e88d40SWenyou Yang 28*25e88d40SWenyou Yang pinctrl_usart3_rts: usart3_rts-0 { 29*25e88d40SWenyou Yang atmel,pins = 30*25e88d40SWenyou Yang <AT91_PIOC 24 AT91_PERIPH_B AT91_PINCTRL_NONE>; /* PC24 periph B */ 31*25e88d40SWenyou Yang }; 32*25e88d40SWenyou Yang 33*25e88d40SWenyou Yang pinctrl_usart3_cts: usart3_cts-0 { 34*25e88d40SWenyou Yang atmel,pins = 35*25e88d40SWenyou Yang <AT91_PIOC 25 AT91_PERIPH_B AT91_PINCTRL_NONE>; /* PC25 periph B */ 36*25e88d40SWenyou Yang }; 37*25e88d40SWenyou Yang 38*25e88d40SWenyou Yang pinctrl_usart3_sck: usart3_sck-0 { 39*25e88d40SWenyou Yang atmel,pins = 40*25e88d40SWenyou Yang <AT91_PIOC 26 AT91_PERIPH_B AT91_PINCTRL_NONE>; /* PC26 periph B */ 41*25e88d40SWenyou Yang }; 42*25e88d40SWenyou Yang }; 43*25e88d40SWenyou Yang }; 44*25e88d40SWenyou Yang 45*25e88d40SWenyou Yang pmc: pmc@fffffc00 { 46*25e88d40SWenyou Yang periphck { 47*25e88d40SWenyou Yang usart3_clk: usart3_clk@8 { 48*25e88d40SWenyou Yang #clock-cells = <0>; 49*25e88d40SWenyou Yang reg = <8>; 50*25e88d40SWenyou Yang }; 51*25e88d40SWenyou Yang }; 52*25e88d40SWenyou Yang }; 53*25e88d40SWenyou Yang 54*25e88d40SWenyou Yang usart3: serial@f8028000 { 55*25e88d40SWenyou Yang compatible = "atmel,at91sam9260-usart"; 56*25e88d40SWenyou Yang reg = <0xf8028000 0x200>; 57*25e88d40SWenyou Yang interrupts = <8 IRQ_TYPE_LEVEL_HIGH 5>; 58*25e88d40SWenyou Yang pinctrl-names = "default"; 59*25e88d40SWenyou Yang pinctrl-0 = <&pinctrl_usart3>; 60*25e88d40SWenyou Yang dmas = <&dma1 1 AT91_DMA_CFG_PER_ID(14)>, 61*25e88d40SWenyou Yang <&dma1 1 (AT91_DMA_CFG_PER_ID(15) | AT91_DMA_CFG_FIFOCFG_ASAP)>; 62*25e88d40SWenyou Yang dma-names = "tx", "rx"; 63*25e88d40SWenyou Yang clocks = <&usart3_clk>; 64*25e88d40SWenyou Yang clock-names = "usart"; 65*25e88d40SWenyou Yang status = "disabled"; 66*25e88d40SWenyou Yang }; 67*25e88d40SWenyou Yang }; 68*25e88d40SWenyou Yang }; 69*25e88d40SWenyou Yang}; 70