1*25e88d40SWenyou Yang/* 2*25e88d40SWenyou Yang * at91sam9x5_isi.dtsi - Device Tree Include file for AT91SAM9x5 SoC with an 3*25e88d40SWenyou Yang * Image Sensor Interface. 4*25e88d40SWenyou Yang * 5*25e88d40SWenyou Yang * Copyright (C) 2013 Boris BREZILLON <b.brezillon@overkiz.com> 6*25e88d40SWenyou Yang * 7*25e88d40SWenyou Yang * Licensed under GPLv2. 8*25e88d40SWenyou Yang */ 9*25e88d40SWenyou Yang 10*25e88d40SWenyou Yang#include <dt-bindings/pinctrl/at91.h> 11*25e88d40SWenyou Yang#include <dt-bindings/interrupt-controller/irq.h> 12*25e88d40SWenyou Yang 13*25e88d40SWenyou Yang/ { 14*25e88d40SWenyou Yang ahb { 15*25e88d40SWenyou Yang apb { 16*25e88d40SWenyou Yang pinctrl@fffff400 { 17*25e88d40SWenyou Yang isi { 18*25e88d40SWenyou Yang pinctrl_isi_data_0_7: isi-0-data-0-7 { 19*25e88d40SWenyou Yang atmel,pins = 20*25e88d40SWenyou Yang <AT91_PIOC 0 AT91_PERIPH_B AT91_PINCTRL_NONE /* ISI_D0, conflicts with LCDDAT0 */ 21*25e88d40SWenyou Yang AT91_PIOC 1 AT91_PERIPH_B AT91_PINCTRL_NONE /* ISI_D1, conflicts with LCDDAT1 */ 22*25e88d40SWenyou Yang AT91_PIOC 2 AT91_PERIPH_B AT91_PINCTRL_NONE /* ISI_D2, conflicts with LCDDAT2 */ 23*25e88d40SWenyou Yang AT91_PIOC 3 AT91_PERIPH_B AT91_PINCTRL_NONE /* ISI_D3, conflicts with LCDDAT3 */ 24*25e88d40SWenyou Yang AT91_PIOC 4 AT91_PERIPH_B AT91_PINCTRL_NONE /* ISI_D4, conflicts with LCDDAT4 */ 25*25e88d40SWenyou Yang AT91_PIOC 5 AT91_PERIPH_B AT91_PINCTRL_NONE /* ISI_D5, conflicts with LCDDAT5 */ 26*25e88d40SWenyou Yang AT91_PIOC 6 AT91_PERIPH_B AT91_PINCTRL_NONE /* ISI_D6, conflicts with LCDDAT6 */ 27*25e88d40SWenyou Yang AT91_PIOC 7 AT91_PERIPH_B AT91_PINCTRL_NONE /* ISI_D7, conflicts with LCDDAT7 */ 28*25e88d40SWenyou Yang AT91_PIOC 12 AT91_PERIPH_B AT91_PINCTRL_NONE /* ISI_PCK, conflicts with LCDDAT12 */ 29*25e88d40SWenyou Yang AT91_PIOC 14 AT91_PERIPH_B AT91_PINCTRL_NONE /* ISI_HSYNC, conflicts with LCDDAT14 */ 30*25e88d40SWenyou Yang AT91_PIOC 13 AT91_PERIPH_B AT91_PINCTRL_NONE>; /* ISI_VSYNC, conflicts with LCDDAT13 */ 31*25e88d40SWenyou Yang }; 32*25e88d40SWenyou Yang 33*25e88d40SWenyou Yang pinctrl_isi_data_8_9: isi-0-data-8-9 { 34*25e88d40SWenyou Yang atmel,pins = 35*25e88d40SWenyou Yang <AT91_PIOC 8 AT91_PERIPH_B AT91_PINCTRL_NONE /* ISI_D8, conflicts with LCDDAT8 */ 36*25e88d40SWenyou Yang AT91_PIOC 9 AT91_PERIPH_B AT91_PINCTRL_NONE>; /* ISI_D9, conflicts with LCDDAT9 */ 37*25e88d40SWenyou Yang }; 38*25e88d40SWenyou Yang 39*25e88d40SWenyou Yang pinctrl_isi_data_10_11: isi-0-data-10-11 { 40*25e88d40SWenyou Yang atmel,pins = 41*25e88d40SWenyou Yang <AT91_PIOC 10 AT91_PERIPH_B AT91_PINCTRL_NONE /* ISI_D10, conflicts with LCDDAT10 */ 42*25e88d40SWenyou Yang AT91_PIOC 11 AT91_PERIPH_B AT91_PINCTRL_NONE>; /* ISI_D11, conflicts with LCDDAT11 */ 43*25e88d40SWenyou Yang }; 44*25e88d40SWenyou Yang }; 45*25e88d40SWenyou Yang }; 46*25e88d40SWenyou Yang 47*25e88d40SWenyou Yang pmc: pmc@fffffc00 { 48*25e88d40SWenyou Yang periphck { 49*25e88d40SWenyou Yang isi_clk: isi_clk@25 { 50*25e88d40SWenyou Yang #clock-cells = <0>; 51*25e88d40SWenyou Yang reg = <25>; 52*25e88d40SWenyou Yang }; 53*25e88d40SWenyou Yang }; 54*25e88d40SWenyou Yang }; 55*25e88d40SWenyou Yang 56*25e88d40SWenyou Yang isi: isi@f8048000 { 57*25e88d40SWenyou Yang compatible = "atmel,at91sam9g45-isi"; 58*25e88d40SWenyou Yang reg = <0xf8048000 0x4000>; 59*25e88d40SWenyou Yang interrupts = <25 IRQ_TYPE_LEVEL_HIGH 5>; 60*25e88d40SWenyou Yang pinctrl-names = "default"; 61*25e88d40SWenyou Yang pinctrl-0 = <&pinctrl_isi_data_0_7>; 62*25e88d40SWenyou Yang clocks = <&isi_clk>; 63*25e88d40SWenyou Yang clock-names = "isi_clk"; 64*25e88d40SWenyou Yang status = "disabled"; 65*25e88d40SWenyou Yang port { 66*25e88d40SWenyou Yang #address-cells = <1>; 67*25e88d40SWenyou Yang #size-cells = <0>; 68*25e88d40SWenyou Yang }; 69*25e88d40SWenyou Yang }; 70*25e88d40SWenyou Yang }; 71*25e88d40SWenyou Yang }; 72*25e88d40SWenyou Yang}; 73