xref: /openbmc/qemu/hw/pci-bridge/cxl_upstream.c (revision e0ddabc6)
1638b752dSJonathan Cameron /*
2638b752dSJonathan Cameron  * Emulated CXL Switch Upstream Port
3638b752dSJonathan Cameron  *
4638b752dSJonathan Cameron  * Copyright (c) 2022 Huawei Technologies.
5638b752dSJonathan Cameron  *
6638b752dSJonathan Cameron  * Based on xio3130_upstream.c
7638b752dSJonathan Cameron  *
8638b752dSJonathan Cameron  * SPDX-License-Identifier: GPL-2.0-or-later
9638b752dSJonathan Cameron  */
10638b752dSJonathan Cameron 
11638b752dSJonathan Cameron #include "qemu/osdep.h"
12638b752dSJonathan Cameron #include "qemu/log.h"
13882877fcSJonathan Cameron #include "hw/qdev-properties.h"
14638b752dSJonathan Cameron #include "hw/pci/msi.h"
15638b752dSJonathan Cameron #include "hw/pci/pcie.h"
16638b752dSJonathan Cameron #include "hw/pci/pcie_port.h"
172710d49aSJonathan Cameron #include "hw/pci-bridge/cxl_upstream_port.h"
182c9ec2a8SJonathan Cameron /*
192c9ec2a8SJonathan Cameron  * Null value of all Fs suggested by IEEE RA guidelines for use of
202c9ec2a8SJonathan Cameron  * EU, OUI and CID
212c9ec2a8SJonathan Cameron  */
222c9ec2a8SJonathan Cameron #define UI64_NULL (~0ULL)
23638b752dSJonathan Cameron 
24882877fcSJonathan Cameron #define CXL_UPSTREAM_PORT_MSI_NR_VECTOR 2
25638b752dSJonathan Cameron 
26638b752dSJonathan Cameron #define CXL_UPSTREAM_PORT_MSI_OFFSET 0x70
27638b752dSJonathan Cameron #define CXL_UPSTREAM_PORT_PCIE_CAP_OFFSET 0x90
28638b752dSJonathan Cameron #define CXL_UPSTREAM_PORT_AER_OFFSET 0x100
292c9ec2a8SJonathan Cameron #define CXL_UPSTREAM_PORT_SN_OFFSET \
30638b752dSJonathan Cameron     (CXL_UPSTREAM_PORT_AER_OFFSET + PCI_ERR_SIZEOF)
312c9ec2a8SJonathan Cameron #define CXL_UPSTREAM_PORT_DVSEC_OFFSET \
322c9ec2a8SJonathan Cameron     (CXL_UPSTREAM_PORT_SN_OFFSET + PCI_EXT_CAP_DSN_SIZEOF)
33638b752dSJonathan Cameron 
cxl_usp_to_cstate(CXLUpstreamPort * usp)34638b752dSJonathan Cameron CXLComponentState *cxl_usp_to_cstate(CXLUpstreamPort *usp)
35638b752dSJonathan Cameron {
36638b752dSJonathan Cameron     return &usp->cxl_cstate;
37638b752dSJonathan Cameron }
38638b752dSJonathan Cameron 
cxl_usp_dvsec_write_config(PCIDevice * dev,uint32_t addr,uint32_t val,int len)39638b752dSJonathan Cameron static void cxl_usp_dvsec_write_config(PCIDevice *dev, uint32_t addr,
40638b752dSJonathan Cameron                                        uint32_t val, int len)
41638b752dSJonathan Cameron {
42638b752dSJonathan Cameron     CXLUpstreamPort *usp = CXL_USP(dev);
43638b752dSJonathan Cameron 
44638b752dSJonathan Cameron     if (range_contains(&usp->cxl_cstate.dvsecs[EXTENSIONS_PORT_DVSEC], addr)) {
45638b752dSJonathan Cameron         uint8_t *reg = &dev->config[addr];
46638b752dSJonathan Cameron         addr -= usp->cxl_cstate.dvsecs[EXTENSIONS_PORT_DVSEC].lob;
47638b752dSJonathan Cameron         if (addr == PORT_CONTROL_OFFSET) {
48638b752dSJonathan Cameron             if (pci_get_word(reg) & PORT_CONTROL_UNMASK_SBR) {
49638b752dSJonathan Cameron                 /* unmask SBR */
50638b752dSJonathan Cameron                 qemu_log_mask(LOG_UNIMP, "SBR mask control is not supported\n");
51638b752dSJonathan Cameron             }
52638b752dSJonathan Cameron             if (pci_get_word(reg) & PORT_CONTROL_ALT_MEMID_EN) {
53638b752dSJonathan Cameron                 /* Alt Memory & ID Space Enable */
54638b752dSJonathan Cameron                 qemu_log_mask(LOG_UNIMP,
55638b752dSJonathan Cameron                               "Alt Memory & ID space is not supported\n");
56638b752dSJonathan Cameron             }
57638b752dSJonathan Cameron         }
58638b752dSJonathan Cameron     }
59638b752dSJonathan Cameron }
60638b752dSJonathan Cameron 
cxl_usp_write_config(PCIDevice * d,uint32_t address,uint32_t val,int len)61638b752dSJonathan Cameron static void cxl_usp_write_config(PCIDevice *d, uint32_t address,
62638b752dSJonathan Cameron                                  uint32_t val, int len)
63638b752dSJonathan Cameron {
64882877fcSJonathan Cameron     CXLUpstreamPort *usp = CXL_USP(d);
65882877fcSJonathan Cameron 
66882877fcSJonathan Cameron     pcie_doe_write_config(&usp->doe_cdat, address, val, len);
67638b752dSJonathan Cameron     pci_bridge_write_config(d, address, val, len);
68638b752dSJonathan Cameron     pcie_cap_flr_write_config(d, address, val, len);
69638b752dSJonathan Cameron     pcie_aer_write_config(d, address, val, len);
70638b752dSJonathan Cameron 
71638b752dSJonathan Cameron     cxl_usp_dvsec_write_config(d, address, val, len);
72638b752dSJonathan Cameron }
73638b752dSJonathan Cameron 
cxl_usp_read_config(PCIDevice * d,uint32_t address,int len)74882877fcSJonathan Cameron static uint32_t cxl_usp_read_config(PCIDevice *d, uint32_t address, int len)
75882877fcSJonathan Cameron {
76882877fcSJonathan Cameron     CXLUpstreamPort *usp = CXL_USP(d);
77882877fcSJonathan Cameron     uint32_t val;
78882877fcSJonathan Cameron 
79882877fcSJonathan Cameron     if (pcie_doe_read_config(&usp->doe_cdat, address, len, &val)) {
80882877fcSJonathan Cameron         return val;
81882877fcSJonathan Cameron     }
82882877fcSJonathan Cameron 
83882877fcSJonathan Cameron     return pci_default_read_config(d, address, len);
84882877fcSJonathan Cameron }
85882877fcSJonathan Cameron 
latch_registers(CXLUpstreamPort * usp)86638b752dSJonathan Cameron static void latch_registers(CXLUpstreamPort *usp)
87638b752dSJonathan Cameron {
88638b752dSJonathan Cameron     uint32_t *reg_state = usp->cxl_cstate.crb.cache_mem_registers;
89638b752dSJonathan Cameron     uint32_t *write_msk = usp->cxl_cstate.crb.cache_mem_regs_write_mask;
90638b752dSJonathan Cameron 
91638b752dSJonathan Cameron     cxl_component_register_init_common(reg_state, write_msk,
92638b752dSJonathan Cameron                                        CXL2_UPSTREAM_PORT);
93638b752dSJonathan Cameron     ARRAY_FIELD_DP32(reg_state, CXL_HDM_DECODER_CAPABILITY, TARGET_COUNT, 8);
94638b752dSJonathan Cameron }
95638b752dSJonathan Cameron 
cxl_usp_reset(DeviceState * qdev)96638b752dSJonathan Cameron static void cxl_usp_reset(DeviceState *qdev)
97638b752dSJonathan Cameron {
98638b752dSJonathan Cameron     PCIDevice *d = PCI_DEVICE(qdev);
99638b752dSJonathan Cameron     CXLUpstreamPort *usp = CXL_USP(qdev);
100638b752dSJonathan Cameron 
101638b752dSJonathan Cameron     pci_bridge_reset(qdev);
102638b752dSJonathan Cameron     pcie_cap_deverr_reset(d);
103638b752dSJonathan Cameron     latch_registers(usp);
104638b752dSJonathan Cameron }
105638b752dSJonathan Cameron 
build_dvsecs(CXLComponentState * cxl)106638b752dSJonathan Cameron static void build_dvsecs(CXLComponentState *cxl)
107638b752dSJonathan Cameron {
108638b752dSJonathan Cameron     uint8_t *dvsec;
109638b752dSJonathan Cameron 
110b34ae3c9SJonathan Cameron     dvsec = (uint8_t *)&(CXLDVSECPortExt){
111638b752dSJonathan Cameron         .status = 0x1, /* Port Power Management Init Complete */
112638b752dSJonathan Cameron     };
113638b752dSJonathan Cameron     cxl_component_create_dvsec(cxl, CXL2_UPSTREAM_PORT,
114638b752dSJonathan Cameron                                EXTENSIONS_PORT_DVSEC_LENGTH,
115638b752dSJonathan Cameron                                EXTENSIONS_PORT_DVSEC,
116638b752dSJonathan Cameron                                EXTENSIONS_PORT_DVSEC_REVID, dvsec);
117638b752dSJonathan Cameron     dvsec = (uint8_t *)&(CXLDVSECPortFlexBus){
118638b752dSJonathan Cameron         .cap                     = 0x27, /* Cache, IO, Mem, non-MLD */
119638b752dSJonathan Cameron         .ctrl                    = 0x27, /* Cache, IO, Mem */
120638b752dSJonathan Cameron         .status                  = 0x26, /* same */
121638b752dSJonathan Cameron         .rcvd_mod_ts_data_phase1 = 0xef, /* WTF? */
122638b752dSJonathan Cameron     };
123638b752dSJonathan Cameron     cxl_component_create_dvsec(cxl, CXL2_UPSTREAM_PORT,
1248700ee15SJonathan Cameron                                PCIE_CXL3_FLEXBUS_PORT_DVSEC_LENGTH,
125638b752dSJonathan Cameron                                PCIE_FLEXBUS_PORT_DVSEC,
1268700ee15SJonathan Cameron                                PCIE_CXL3_FLEXBUS_PORT_DVSEC_REVID, dvsec);
127638b752dSJonathan Cameron 
128638b752dSJonathan Cameron     dvsec = (uint8_t *)&(CXLDVSECRegisterLocator){
129638b752dSJonathan Cameron         .rsvd         = 0,
130638b752dSJonathan Cameron         .reg0_base_lo = RBI_COMPONENT_REG | CXL_COMPONENT_REG_BAR_IDX,
131638b752dSJonathan Cameron         .reg0_base_hi = 0,
132638b752dSJonathan Cameron     };
133638b752dSJonathan Cameron     cxl_component_create_dvsec(cxl, CXL2_UPSTREAM_PORT,
134638b752dSJonathan Cameron                                REG_LOC_DVSEC_LENGTH, REG_LOC_DVSEC,
135638b752dSJonathan Cameron                                REG_LOC_DVSEC_REVID, dvsec);
136638b752dSJonathan Cameron }
137638b752dSJonathan Cameron 
cxl_doe_cdat_rsp(DOECap * doe_cap)138882877fcSJonathan Cameron static bool cxl_doe_cdat_rsp(DOECap *doe_cap)
139882877fcSJonathan Cameron {
140882877fcSJonathan Cameron     CDATObject *cdat = &CXL_USP(doe_cap->pdev)->cxl_cstate.cdat;
141882877fcSJonathan Cameron     uint16_t ent;
142882877fcSJonathan Cameron     void *base;
143882877fcSJonathan Cameron     uint32_t len;
144882877fcSJonathan Cameron     CDATReq *req = pcie_doe_get_write_mbox_ptr(doe_cap);
145882877fcSJonathan Cameron     CDATRsp rsp;
146882877fcSJonathan Cameron 
147882877fcSJonathan Cameron     cxl_doe_cdat_update(&CXL_USP(doe_cap->pdev)->cxl_cstate, &error_fatal);
148882877fcSJonathan Cameron     assert(cdat->entry_len);
149882877fcSJonathan Cameron 
150882877fcSJonathan Cameron     /* Discard if request length mismatched */
151882877fcSJonathan Cameron     if (pcie_doe_get_obj_len(req) <
152882877fcSJonathan Cameron         DIV_ROUND_UP(sizeof(CDATReq), sizeof(uint32_t))) {
153882877fcSJonathan Cameron         return false;
154882877fcSJonathan Cameron     }
155882877fcSJonathan Cameron 
156882877fcSJonathan Cameron     ent = req->entry_handle;
157882877fcSJonathan Cameron     base = cdat->entry[ent].base;
158882877fcSJonathan Cameron     len = cdat->entry[ent].length;
159882877fcSJonathan Cameron 
160882877fcSJonathan Cameron     rsp = (CDATRsp) {
161882877fcSJonathan Cameron         .header = {
162882877fcSJonathan Cameron             .vendor_id = CXL_VENDOR_ID,
163882877fcSJonathan Cameron             .data_obj_type = CXL_DOE_TABLE_ACCESS,
164882877fcSJonathan Cameron             .reserved = 0x0,
165882877fcSJonathan Cameron             .length = DIV_ROUND_UP((sizeof(rsp) + len), sizeof(uint32_t)),
166882877fcSJonathan Cameron         },
167882877fcSJonathan Cameron         .rsp_code = CXL_DOE_TAB_RSP,
168882877fcSJonathan Cameron         .table_type = CXL_DOE_TAB_TYPE_CDAT,
169882877fcSJonathan Cameron         .entry_handle = (ent < cdat->entry_len - 1) ?
170882877fcSJonathan Cameron                         ent + 1 : CXL_DOE_TAB_ENT_MAX,
171882877fcSJonathan Cameron     };
172882877fcSJonathan Cameron 
173882877fcSJonathan Cameron     memcpy(doe_cap->read_mbox, &rsp, sizeof(rsp));
174882877fcSJonathan Cameron         memcpy(doe_cap->read_mbox + DIV_ROUND_UP(sizeof(rsp), sizeof(uint32_t)),
175882877fcSJonathan Cameron            base, len);
176882877fcSJonathan Cameron 
177882877fcSJonathan Cameron     doe_cap->read_mbox_len += rsp.header.length;
178882877fcSJonathan Cameron 
179882877fcSJonathan Cameron     return true;
180882877fcSJonathan Cameron }
181882877fcSJonathan Cameron 
182882877fcSJonathan Cameron static DOEProtocol doe_cdat_prot[] = {
183882877fcSJonathan Cameron     { CXL_VENDOR_ID, CXL_DOE_TABLE_ACCESS, cxl_doe_cdat_rsp },
184882877fcSJonathan Cameron     { }
185882877fcSJonathan Cameron };
186882877fcSJonathan Cameron 
187882877fcSJonathan Cameron enum {
188882877fcSJonathan Cameron     CXL_USP_CDAT_SSLBIS_LAT,
189882877fcSJonathan Cameron     CXL_USP_CDAT_SSLBIS_BW,
190882877fcSJonathan Cameron     CXL_USP_CDAT_NUM_ENTRIES
191882877fcSJonathan Cameron };
192882877fcSJonathan Cameron 
build_cdat_table(CDATSubHeader *** cdat_table,void * priv)193882877fcSJonathan Cameron static int build_cdat_table(CDATSubHeader ***cdat_table, void *priv)
194882877fcSJonathan Cameron {
195c68f81feSThomas Huth     CDATSslbis *sslbis_latency;
196c68f81feSThomas Huth     CDATSslbis *sslbis_bandwidth;
197882877fcSJonathan Cameron     CXLUpstreamPort *us = CXL_USP(priv);
198882877fcSJonathan Cameron     PCIBus *bus = &PCI_BRIDGE(us)->sec_bus;
199882877fcSJonathan Cameron     int devfn, sslbis_size, i;
200882877fcSJonathan Cameron     int count = 0;
201882877fcSJonathan Cameron     uint16_t port_ids[256];
202882877fcSJonathan Cameron 
203882877fcSJonathan Cameron     for (devfn = 0; devfn < ARRAY_SIZE(bus->devices); devfn++) {
204882877fcSJonathan Cameron         PCIDevice *d = bus->devices[devfn];
205882877fcSJonathan Cameron         PCIEPort *port;
206882877fcSJonathan Cameron 
207882877fcSJonathan Cameron         if (!d || !pci_is_express(d) || !d->exp.exp_cap) {
208882877fcSJonathan Cameron             continue;
209882877fcSJonathan Cameron         }
210882877fcSJonathan Cameron 
211882877fcSJonathan Cameron         /*
212882877fcSJonathan Cameron          * Whilst the PCI express spec doesn't allow anything other than
213882877fcSJonathan Cameron          * downstream ports on this bus, let us be a little paranoid
214882877fcSJonathan Cameron          */
215882877fcSJonathan Cameron         if (!object_dynamic_cast(OBJECT(d), TYPE_PCIE_PORT)) {
216882877fcSJonathan Cameron             continue;
217882877fcSJonathan Cameron         }
218882877fcSJonathan Cameron 
219882877fcSJonathan Cameron         port = PCIE_PORT(d);
220882877fcSJonathan Cameron         port_ids[count] = port->port;
221882877fcSJonathan Cameron         count++;
222882877fcSJonathan Cameron     }
223882877fcSJonathan Cameron 
224882877fcSJonathan Cameron     /* May not yet have any ports - try again later */
225882877fcSJonathan Cameron     if (count == 0) {
226882877fcSJonathan Cameron         return 0;
227882877fcSJonathan Cameron     }
228882877fcSJonathan Cameron 
229882877fcSJonathan Cameron     sslbis_size = sizeof(CDATSslbis) + sizeof(*sslbis_latency->sslbe) * count;
230882877fcSJonathan Cameron     sslbis_latency = g_malloc(sslbis_size);
231882877fcSJonathan Cameron     *sslbis_latency = (CDATSslbis) {
232882877fcSJonathan Cameron         .sslbis_header = {
233882877fcSJonathan Cameron             .header = {
234882877fcSJonathan Cameron                 .type = CDAT_TYPE_SSLBIS,
235882877fcSJonathan Cameron                 .length = sslbis_size,
236882877fcSJonathan Cameron             },
237882877fcSJonathan Cameron             .data_type = HMATLB_DATA_TYPE_ACCESS_LATENCY,
238882877fcSJonathan Cameron             .entry_base_unit = 10000,
239882877fcSJonathan Cameron         },
240882877fcSJonathan Cameron     };
241882877fcSJonathan Cameron 
242882877fcSJonathan Cameron     for (i = 0; i < count; i++) {
243882877fcSJonathan Cameron         sslbis_latency->sslbe[i] = (CDATSslbe) {
244882877fcSJonathan Cameron             .port_x_id = CDAT_PORT_ID_USP,
245882877fcSJonathan Cameron             .port_y_id = port_ids[i],
246882877fcSJonathan Cameron             .latency_bandwidth = 15, /* 150ns */
247882877fcSJonathan Cameron         };
248882877fcSJonathan Cameron     }
249882877fcSJonathan Cameron 
250882877fcSJonathan Cameron     sslbis_bandwidth = g_malloc(sslbis_size);
251882877fcSJonathan Cameron     *sslbis_bandwidth = (CDATSslbis) {
252882877fcSJonathan Cameron         .sslbis_header = {
253882877fcSJonathan Cameron             .header = {
254882877fcSJonathan Cameron                 .type = CDAT_TYPE_SSLBIS,
255882877fcSJonathan Cameron                 .length = sslbis_size,
256882877fcSJonathan Cameron             },
257882877fcSJonathan Cameron             .data_type = HMATLB_DATA_TYPE_ACCESS_BANDWIDTH,
258bc63c99eSDave Jiang             .entry_base_unit = 1024,
259882877fcSJonathan Cameron         },
260882877fcSJonathan Cameron     };
261882877fcSJonathan Cameron 
262882877fcSJonathan Cameron     for (i = 0; i < count; i++) {
263882877fcSJonathan Cameron         sslbis_bandwidth->sslbe[i] = (CDATSslbe) {
264882877fcSJonathan Cameron             .port_x_id = CDAT_PORT_ID_USP,
265882877fcSJonathan Cameron             .port_y_id = port_ids[i],
266882877fcSJonathan Cameron             .latency_bandwidth = 16, /* 16 GB/s */
267882877fcSJonathan Cameron         };
268882877fcSJonathan Cameron     }
269882877fcSJonathan Cameron 
270503d86ddSPeter Maydell     *cdat_table = g_new0(CDATSubHeader *, CXL_USP_CDAT_NUM_ENTRIES);
271882877fcSJonathan Cameron 
272882877fcSJonathan Cameron     /* Header always at start of structure */
273c68f81feSThomas Huth     (*cdat_table)[CXL_USP_CDAT_SSLBIS_LAT] = (CDATSubHeader *)sslbis_latency;
274c68f81feSThomas Huth     (*cdat_table)[CXL_USP_CDAT_SSLBIS_BW] = (CDATSubHeader *)sslbis_bandwidth;
275882877fcSJonathan Cameron 
276882877fcSJonathan Cameron     return CXL_USP_CDAT_NUM_ENTRIES;
277882877fcSJonathan Cameron }
278882877fcSJonathan Cameron 
free_default_cdat_table(CDATSubHeader ** cdat_table,int num,void * priv)279882877fcSJonathan Cameron static void free_default_cdat_table(CDATSubHeader **cdat_table, int num,
280882877fcSJonathan Cameron                                     void *priv)
281882877fcSJonathan Cameron {
282882877fcSJonathan Cameron     int i;
283882877fcSJonathan Cameron 
284882877fcSJonathan Cameron     for (i = 0; i < num; i++) {
285882877fcSJonathan Cameron         g_free(cdat_table[i]);
286882877fcSJonathan Cameron     }
287882877fcSJonathan Cameron     g_free(cdat_table);
288882877fcSJonathan Cameron }
289882877fcSJonathan Cameron 
cxl_usp_realize(PCIDevice * d,Error ** errp)290638b752dSJonathan Cameron static void cxl_usp_realize(PCIDevice *d, Error **errp)
291638b752dSJonathan Cameron {
2928cb84d7dSZhao Liu     ERRP_GUARD();
293638b752dSJonathan Cameron     PCIEPort *p = PCIE_PORT(d);
294638b752dSJonathan Cameron     CXLUpstreamPort *usp = CXL_USP(d);
295638b752dSJonathan Cameron     CXLComponentState *cxl_cstate = &usp->cxl_cstate;
296638b752dSJonathan Cameron     ComponentRegisters *cregs = &cxl_cstate->crb;
297638b752dSJonathan Cameron     MemoryRegion *component_bar = &cregs->component_registers;
298638b752dSJonathan Cameron     int rc;
299638b752dSJonathan Cameron 
300638b752dSJonathan Cameron     pci_bridge_initfn(d, TYPE_PCIE_BUS);
301638b752dSJonathan Cameron     pcie_port_init_reg(d);
302638b752dSJonathan Cameron 
303638b752dSJonathan Cameron     rc = msi_init(d, CXL_UPSTREAM_PORT_MSI_OFFSET,
304638b752dSJonathan Cameron                   CXL_UPSTREAM_PORT_MSI_NR_VECTOR, true, true, errp);
305638b752dSJonathan Cameron     if (rc) {
306638b752dSJonathan Cameron         assert(rc == -ENOTSUP);
307638b752dSJonathan Cameron         goto err_bridge;
308638b752dSJonathan Cameron     }
309638b752dSJonathan Cameron 
310638b752dSJonathan Cameron     rc = pcie_cap_init(d, CXL_UPSTREAM_PORT_PCIE_CAP_OFFSET,
311638b752dSJonathan Cameron                        PCI_EXP_TYPE_UPSTREAM, p->port, errp);
312638b752dSJonathan Cameron     if (rc < 0) {
313638b752dSJonathan Cameron         goto err_msi;
314638b752dSJonathan Cameron     }
315638b752dSJonathan Cameron 
316638b752dSJonathan Cameron     pcie_cap_flr_init(d);
317638b752dSJonathan Cameron     pcie_cap_deverr_init(d);
318638b752dSJonathan Cameron     rc = pcie_aer_init(d, PCI_ERR_VER, CXL_UPSTREAM_PORT_AER_OFFSET,
319638b752dSJonathan Cameron                        PCI_ERR_SIZEOF, errp);
320638b752dSJonathan Cameron     if (rc) {
321638b752dSJonathan Cameron         goto err_cap;
322638b752dSJonathan Cameron     }
3232c9ec2a8SJonathan Cameron     if (usp->sn != UI64_NULL) {
3242c9ec2a8SJonathan Cameron         pcie_dev_ser_num_init(d, CXL_UPSTREAM_PORT_SN_OFFSET, usp->sn);
3252c9ec2a8SJonathan Cameron     }
326638b752dSJonathan Cameron     cxl_cstate->dvsec_offset = CXL_UPSTREAM_PORT_DVSEC_OFFSET;
327638b752dSJonathan Cameron     cxl_cstate->pdev = d;
328638b752dSJonathan Cameron     build_dvsecs(cxl_cstate);
329638b752dSJonathan Cameron     cxl_component_register_block_init(OBJECT(d), cxl_cstate, TYPE_CXL_USP);
330638b752dSJonathan Cameron     pci_register_bar(d, CXL_COMPONENT_REG_BAR_IDX,
331638b752dSJonathan Cameron                      PCI_BASE_ADDRESS_SPACE_MEMORY |
332638b752dSJonathan Cameron                      PCI_BASE_ADDRESS_MEM_TYPE_64,
333638b752dSJonathan Cameron                      component_bar);
334638b752dSJonathan Cameron 
335882877fcSJonathan Cameron     pcie_doe_init(d, &usp->doe_cdat, cxl_cstate->dvsec_offset, doe_cdat_prot,
336882877fcSJonathan Cameron                   true, 1);
337882877fcSJonathan Cameron 
338882877fcSJonathan Cameron     cxl_cstate->cdat.build_cdat_table = build_cdat_table;
339882877fcSJonathan Cameron     cxl_cstate->cdat.free_cdat_table = free_default_cdat_table;
340882877fcSJonathan Cameron     cxl_cstate->cdat.private = d;
341*e0ddabc6SZhao Liu     if (!cxl_doe_cdat_init(cxl_cstate, errp)) {
3427b22a321SJonathan Cameron         goto err_cap;
3437b22a321SJonathan Cameron     }
344882877fcSJonathan Cameron 
345638b752dSJonathan Cameron     return;
346638b752dSJonathan Cameron 
347638b752dSJonathan Cameron err_cap:
348638b752dSJonathan Cameron     pcie_cap_exit(d);
349638b752dSJonathan Cameron err_msi:
350638b752dSJonathan Cameron     msi_uninit(d);
351638b752dSJonathan Cameron err_bridge:
352638b752dSJonathan Cameron     pci_bridge_exitfn(d);
353638b752dSJonathan Cameron }
354638b752dSJonathan Cameron 
cxl_usp_exitfn(PCIDevice * d)355638b752dSJonathan Cameron static void cxl_usp_exitfn(PCIDevice *d)
356638b752dSJonathan Cameron {
357638b752dSJonathan Cameron     pcie_aer_exit(d);
358638b752dSJonathan Cameron     pcie_cap_exit(d);
359638b752dSJonathan Cameron     msi_uninit(d);
360638b752dSJonathan Cameron     pci_bridge_exitfn(d);
361638b752dSJonathan Cameron }
362638b752dSJonathan Cameron 
363882877fcSJonathan Cameron static Property cxl_upstream_props[] = {
3642c9ec2a8SJonathan Cameron     DEFINE_PROP_UINT64("sn", CXLUpstreamPort, sn, UI64_NULL),
365882877fcSJonathan Cameron     DEFINE_PROP_STRING("cdat", CXLUpstreamPort, cxl_cstate.cdat.filename),
366882877fcSJonathan Cameron     DEFINE_PROP_END_OF_LIST()
367882877fcSJonathan Cameron };
368882877fcSJonathan Cameron 
cxl_upstream_class_init(ObjectClass * oc,void * data)369638b752dSJonathan Cameron static void cxl_upstream_class_init(ObjectClass *oc, void *data)
370638b752dSJonathan Cameron {
371638b752dSJonathan Cameron     DeviceClass *dc = DEVICE_CLASS(oc);
372638b752dSJonathan Cameron     PCIDeviceClass *k = PCI_DEVICE_CLASS(oc);
373638b752dSJonathan Cameron 
374638b752dSJonathan Cameron     k->config_write = cxl_usp_write_config;
375882877fcSJonathan Cameron     k->config_read = cxl_usp_read_config;
376638b752dSJonathan Cameron     k->realize = cxl_usp_realize;
377638b752dSJonathan Cameron     k->exit = cxl_usp_exitfn;
378638b752dSJonathan Cameron     k->vendor_id = 0x19e5; /* Huawei */
379638b752dSJonathan Cameron     k->device_id = 0xa128; /* Emulated CXL Switch Upstream Port */
380638b752dSJonathan Cameron     k->revision = 0;
381638b752dSJonathan Cameron     set_bit(DEVICE_CATEGORY_BRIDGE, dc->categories);
382638b752dSJonathan Cameron     dc->desc = "CXL Switch Upstream Port";
383638b752dSJonathan Cameron     dc->reset = cxl_usp_reset;
384882877fcSJonathan Cameron     device_class_set_props(dc, cxl_upstream_props);
385638b752dSJonathan Cameron }
386638b752dSJonathan Cameron 
387638b752dSJonathan Cameron static const TypeInfo cxl_usp_info = {
388638b752dSJonathan Cameron     .name = TYPE_CXL_USP,
389638b752dSJonathan Cameron     .parent = TYPE_PCIE_PORT,
390638b752dSJonathan Cameron     .instance_size = sizeof(CXLUpstreamPort),
391638b752dSJonathan Cameron     .class_init = cxl_upstream_class_init,
392638b752dSJonathan Cameron     .interfaces = (InterfaceInfo[]) {
393638b752dSJonathan Cameron         { INTERFACE_PCIE_DEVICE },
394638b752dSJonathan Cameron         { INTERFACE_CXL_DEVICE },
395638b752dSJonathan Cameron         { }
396638b752dSJonathan Cameron     },
397638b752dSJonathan Cameron };
398638b752dSJonathan Cameron 
cxl_usp_register_type(void)399638b752dSJonathan Cameron static void cxl_usp_register_type(void)
400638b752dSJonathan Cameron {
401638b752dSJonathan Cameron     type_register_static(&cxl_usp_info);
402638b752dSJonathan Cameron }
403638b752dSJonathan Cameron 
404638b752dSJonathan Cameron type_init(cxl_usp_register_type);
405