1 #include "qemu/osdep.h" 2 #include "hw/hw.h" 3 #include "hw/pci/pci.h" 4 #include "hw/virtio/virtio-gpu.h" 5 #include "qapi/error.h" 6 #include "virtio-vga.h" 7 8 static void virtio_vga_base_invalidate_display(void *opaque) 9 { 10 VirtIOVGABase *vvga = opaque; 11 VirtIOGPUBase *g = vvga->vgpu; 12 13 if (g->enable) { 14 virtio_gpu_ops.invalidate(g); 15 } else { 16 vvga->vga.hw_ops->invalidate(&vvga->vga); 17 } 18 } 19 20 static void virtio_vga_base_update_display(void *opaque) 21 { 22 VirtIOVGABase *vvga = opaque; 23 VirtIOGPUBase *g = vvga->vgpu; 24 25 if (g->enable) { 26 virtio_gpu_ops.gfx_update(g); 27 } else { 28 vvga->vga.hw_ops->gfx_update(&vvga->vga); 29 } 30 } 31 32 static void virtio_vga_base_text_update(void *opaque, console_ch_t *chardata) 33 { 34 VirtIOVGABase *vvga = opaque; 35 VirtIOGPUBase *g = vvga->vgpu; 36 37 if (g->enable) { 38 if (virtio_gpu_ops.text_update) { 39 virtio_gpu_ops.text_update(g, chardata); 40 } 41 } else { 42 if (vvga->vga.hw_ops->text_update) { 43 vvga->vga.hw_ops->text_update(&vvga->vga, chardata); 44 } 45 } 46 } 47 48 static int virtio_vga_base_ui_info(void *opaque, uint32_t idx, QemuUIInfo *info) 49 { 50 VirtIOVGABase *vvga = opaque; 51 VirtIOGPUBase *g = vvga->vgpu; 52 53 if (virtio_gpu_ops.ui_info) { 54 return virtio_gpu_ops.ui_info(g, idx, info); 55 } 56 return -1; 57 } 58 59 static void virtio_vga_base_gl_block(void *opaque, bool block) 60 { 61 VirtIOVGABase *vvga = opaque; 62 VirtIOGPUBase *g = vvga->vgpu; 63 64 if (virtio_gpu_ops.gl_block) { 65 virtio_gpu_ops.gl_block(g, block); 66 } 67 } 68 69 static const GraphicHwOps virtio_vga_base_ops = { 70 .invalidate = virtio_vga_base_invalidate_display, 71 .gfx_update = virtio_vga_base_update_display, 72 .text_update = virtio_vga_base_text_update, 73 .ui_info = virtio_vga_base_ui_info, 74 .gl_block = virtio_vga_base_gl_block, 75 }; 76 77 static const VMStateDescription vmstate_virtio_vga_base = { 78 .name = "virtio-vga", 79 .version_id = 2, 80 .minimum_version_id = 2, 81 .fields = (VMStateField[]) { 82 /* no pci stuff here, saving the virtio device will handle that */ 83 VMSTATE_STRUCT(vga, VirtIOVGABase, 0, 84 vmstate_vga_common, VGACommonState), 85 VMSTATE_END_OF_LIST() 86 } 87 }; 88 89 /* VGA device wrapper around PCI device around virtio GPU */ 90 static void virtio_vga_base_realize(VirtIOPCIProxy *vpci_dev, Error **errp) 91 { 92 VirtIOVGABase *vvga = VIRTIO_VGA_BASE(vpci_dev); 93 VirtIOGPUBase *g = vvga->vgpu; 94 VGACommonState *vga = &vvga->vga; 95 Error *err = NULL; 96 uint32_t offset; 97 int i; 98 99 /* init vga compat bits */ 100 vga->vram_size_mb = 8; 101 vga_common_init(vga, OBJECT(vpci_dev)); 102 vga_init(vga, OBJECT(vpci_dev), pci_address_space(&vpci_dev->pci_dev), 103 pci_address_space_io(&vpci_dev->pci_dev), true); 104 pci_register_bar(&vpci_dev->pci_dev, 0, 105 PCI_BASE_ADDRESS_MEM_PREFETCH, &vga->vram); 106 107 /* 108 * Configure virtio bar and regions 109 * 110 * We use bar #2 for the mmio regions, to be compatible with stdvga. 111 * virtio regions are moved to the end of bar #2, to make room for 112 * the stdvga mmio registers at the start of bar #2. 113 */ 114 vpci_dev->modern_mem_bar_idx = 2; 115 vpci_dev->msix_bar_idx = 4; 116 117 if (!(vpci_dev->flags & VIRTIO_PCI_FLAG_PAGE_PER_VQ)) { 118 /* 119 * with page-per-vq=off there is no padding space we can use 120 * for the stdvga registers. Make the common and isr regions 121 * smaller then. 122 */ 123 vpci_dev->common.size /= 2; 124 vpci_dev->isr.size /= 2; 125 } 126 127 offset = memory_region_size(&vpci_dev->modern_bar); 128 offset -= vpci_dev->notify.size; 129 vpci_dev->notify.offset = offset; 130 offset -= vpci_dev->device.size; 131 vpci_dev->device.offset = offset; 132 offset -= vpci_dev->isr.size; 133 vpci_dev->isr.offset = offset; 134 offset -= vpci_dev->common.size; 135 vpci_dev->common.offset = offset; 136 137 /* init virtio bits */ 138 qdev_set_parent_bus(DEVICE(g), BUS(&vpci_dev->bus)); 139 if (!virtio_pci_force_virtio_1(vpci_dev, errp)) { 140 return; 141 } 142 object_property_set_bool(OBJECT(g), true, "realized", &err); 143 if (err) { 144 error_propagate(errp, err); 145 return; 146 } 147 148 /* add stdvga mmio regions */ 149 pci_std_vga_mmio_region_init(vga, OBJECT(vvga), &vpci_dev->modern_bar, 150 vvga->vga_mrs, true, false); 151 152 vga->con = g->scanout[0].con; 153 graphic_console_set_hwops(vga->con, &virtio_vga_base_ops, vvga); 154 155 for (i = 0; i < g->conf.max_outputs; i++) { 156 object_property_set_link(OBJECT(g->scanout[i].con), 157 OBJECT(vpci_dev), 158 "device", errp); 159 } 160 } 161 162 static void virtio_vga_base_reset(DeviceState *dev) 163 { 164 VirtIOVGABaseClass *klass = VIRTIO_VGA_BASE_GET_CLASS(dev); 165 VirtIOVGABase *vvga = VIRTIO_VGA_BASE(dev); 166 167 /* reset virtio-gpu */ 168 klass->parent_reset(dev); 169 170 /* reset vga */ 171 vga_common_reset(&vvga->vga); 172 vga_dirty_log_start(&vvga->vga); 173 } 174 175 static Property virtio_vga_base_properties[] = { 176 DEFINE_VIRTIO_GPU_PCI_PROPERTIES(VirtIOPCIProxy), 177 DEFINE_PROP_END_OF_LIST(), 178 }; 179 180 static void virtio_vga_base_class_init(ObjectClass *klass, void *data) 181 { 182 DeviceClass *dc = DEVICE_CLASS(klass); 183 VirtioPCIClass *k = VIRTIO_PCI_CLASS(klass); 184 VirtIOVGABaseClass *v = VIRTIO_VGA_BASE_CLASS(klass); 185 PCIDeviceClass *pcidev_k = PCI_DEVICE_CLASS(klass); 186 187 set_bit(DEVICE_CATEGORY_DISPLAY, dc->categories); 188 dc->props = virtio_vga_base_properties; 189 dc->vmsd = &vmstate_virtio_vga_base; 190 dc->hotpluggable = false; 191 device_class_set_parent_reset(dc, virtio_vga_base_reset, 192 &v->parent_reset); 193 194 k->realize = virtio_vga_base_realize; 195 pcidev_k->romfile = "vgabios-virtio.bin"; 196 pcidev_k->class_id = PCI_CLASS_DISPLAY_VGA; 197 } 198 199 static TypeInfo virtio_vga_base_info = { 200 .name = TYPE_VIRTIO_VGA_BASE, 201 .parent = TYPE_VIRTIO_PCI, 202 .instance_size = sizeof(struct VirtIOVGABase), 203 .class_size = sizeof(struct VirtIOVGABaseClass), 204 .class_init = virtio_vga_base_class_init, 205 .abstract = true, 206 }; 207 208 #define TYPE_VIRTIO_VGA "virtio-vga" 209 210 #define VIRTIO_VGA(obj) \ 211 OBJECT_CHECK(VirtIOVGA, (obj), TYPE_VIRTIO_VGA) 212 213 typedef struct VirtIOVGA { 214 VirtIOVGABase parent_obj; 215 216 VirtIOGPU vdev; 217 } VirtIOVGA; 218 219 static void virtio_vga_inst_initfn(Object *obj) 220 { 221 VirtIOVGA *dev = VIRTIO_VGA(obj); 222 223 virtio_instance_init_common(obj, &dev->vdev, sizeof(dev->vdev), 224 TYPE_VIRTIO_GPU); 225 VIRTIO_VGA_BASE(dev)->vgpu = VIRTIO_GPU_BASE(&dev->vdev); 226 } 227 228 229 static VirtioPCIDeviceTypeInfo virtio_vga_info = { 230 .generic_name = TYPE_VIRTIO_VGA, 231 .parent = TYPE_VIRTIO_VGA_BASE, 232 .instance_size = sizeof(struct VirtIOVGA), 233 .instance_init = virtio_vga_inst_initfn, 234 }; 235 236 static void virtio_vga_register_types(void) 237 { 238 type_register_static(&virtio_vga_base_info); 239 virtio_pci_types_register(&virtio_vga_info); 240 } 241 242 type_init(virtio_vga_register_types) 243