xref: /openbmc/qemu/hw/display/virtio-vga.c (revision 650d103d)
1 #include "qemu/osdep.h"
2 #include "hw/pci/pci.h"
3 #include "hw/virtio/virtio-gpu.h"
4 #include "qapi/error.h"
5 #include "qemu/module.h"
6 #include "virtio-vga.h"
7 
8 static void virtio_vga_base_invalidate_display(void *opaque)
9 {
10     VirtIOVGABase *vvga = opaque;
11     VirtIOGPUBase *g = vvga->vgpu;
12 
13     if (g->enable) {
14         virtio_gpu_ops.invalidate(g);
15     } else {
16         vvga->vga.hw_ops->invalidate(&vvga->vga);
17     }
18 }
19 
20 static void virtio_vga_base_update_display(void *opaque)
21 {
22     VirtIOVGABase *vvga = opaque;
23     VirtIOGPUBase *g = vvga->vgpu;
24 
25     if (g->enable) {
26         virtio_gpu_ops.gfx_update(g);
27     } else {
28         vvga->vga.hw_ops->gfx_update(&vvga->vga);
29     }
30 }
31 
32 static void virtio_vga_base_text_update(void *opaque, console_ch_t *chardata)
33 {
34     VirtIOVGABase *vvga = opaque;
35     VirtIOGPUBase *g = vvga->vgpu;
36 
37     if (g->enable) {
38         if (virtio_gpu_ops.text_update) {
39             virtio_gpu_ops.text_update(g, chardata);
40         }
41     } else {
42         if (vvga->vga.hw_ops->text_update) {
43             vvga->vga.hw_ops->text_update(&vvga->vga, chardata);
44         }
45     }
46 }
47 
48 static int virtio_vga_base_ui_info(void *opaque, uint32_t idx, QemuUIInfo *info)
49 {
50     VirtIOVGABase *vvga = opaque;
51     VirtIOGPUBase *g = vvga->vgpu;
52 
53     if (virtio_gpu_ops.ui_info) {
54         return virtio_gpu_ops.ui_info(g, idx, info);
55     }
56     return -1;
57 }
58 
59 static void virtio_vga_base_gl_block(void *opaque, bool block)
60 {
61     VirtIOVGABase *vvga = opaque;
62     VirtIOGPUBase *g = vvga->vgpu;
63 
64     if (virtio_gpu_ops.gl_block) {
65         virtio_gpu_ops.gl_block(g, block);
66     }
67 }
68 
69 static const GraphicHwOps virtio_vga_base_ops = {
70     .invalidate = virtio_vga_base_invalidate_display,
71     .gfx_update = virtio_vga_base_update_display,
72     .text_update = virtio_vga_base_text_update,
73     .ui_info = virtio_vga_base_ui_info,
74     .gl_block = virtio_vga_base_gl_block,
75 };
76 
77 static const VMStateDescription vmstate_virtio_vga_base = {
78     .name = "virtio-vga",
79     .version_id = 2,
80     .minimum_version_id = 2,
81     .fields = (VMStateField[]) {
82         /* no pci stuff here, saving the virtio device will handle that */
83         VMSTATE_STRUCT(vga, VirtIOVGABase, 0,
84                        vmstate_vga_common, VGACommonState),
85         VMSTATE_END_OF_LIST()
86     }
87 };
88 
89 /* VGA device wrapper around PCI device around virtio GPU */
90 static void virtio_vga_base_realize(VirtIOPCIProxy *vpci_dev, Error **errp)
91 {
92     VirtIOVGABase *vvga = VIRTIO_VGA_BASE(vpci_dev);
93     VirtIOGPUBase *g = vvga->vgpu;
94     VGACommonState *vga = &vvga->vga;
95     Error *err = NULL;
96     uint32_t offset;
97     int i;
98 
99     /* init vga compat bits */
100     vga->vram_size_mb = 8;
101     vga_common_init(vga, OBJECT(vpci_dev));
102     vga_init(vga, OBJECT(vpci_dev), pci_address_space(&vpci_dev->pci_dev),
103              pci_address_space_io(&vpci_dev->pci_dev), true);
104     pci_register_bar(&vpci_dev->pci_dev, 0,
105                      PCI_BASE_ADDRESS_MEM_PREFETCH, &vga->vram);
106 
107     /*
108      * Configure virtio bar and regions
109      *
110      * We use bar #2 for the mmio regions, to be compatible with stdvga.
111      * virtio regions are moved to the end of bar #2, to make room for
112      * the stdvga mmio registers at the start of bar #2.
113      */
114     vpci_dev->modern_mem_bar_idx = 2;
115     vpci_dev->msix_bar_idx = 4;
116 
117     if (!(vpci_dev->flags & VIRTIO_PCI_FLAG_PAGE_PER_VQ)) {
118         /*
119          * with page-per-vq=off there is no padding space we can use
120          * for the stdvga registers.  Make the common and isr regions
121          * smaller then.
122          */
123         vpci_dev->common.size /= 2;
124         vpci_dev->isr.size /= 2;
125     }
126 
127     offset = memory_region_size(&vpci_dev->modern_bar);
128     offset -= vpci_dev->notify.size;
129     vpci_dev->notify.offset = offset;
130     offset -= vpci_dev->device.size;
131     vpci_dev->device.offset = offset;
132     offset -= vpci_dev->isr.size;
133     vpci_dev->isr.offset = offset;
134     offset -= vpci_dev->common.size;
135     vpci_dev->common.offset = offset;
136 
137     /* init virtio bits */
138     qdev_set_parent_bus(DEVICE(g), BUS(&vpci_dev->bus));
139     virtio_pci_force_virtio_1(vpci_dev);
140     object_property_set_bool(OBJECT(g), true, "realized", &err);
141     if (err) {
142         error_propagate(errp, err);
143         return;
144     }
145 
146     /* add stdvga mmio regions */
147     pci_std_vga_mmio_region_init(vga, OBJECT(vvga), &vpci_dev->modern_bar,
148                                  vvga->vga_mrs, true, false);
149 
150     vga->con = g->scanout[0].con;
151     graphic_console_set_hwops(vga->con, &virtio_vga_base_ops, vvga);
152 
153     for (i = 0; i < g->conf.max_outputs; i++) {
154         object_property_set_link(OBJECT(g->scanout[i].con),
155                                  OBJECT(vpci_dev),
156                                  "device", errp);
157     }
158 }
159 
160 static void virtio_vga_base_reset(DeviceState *dev)
161 {
162     VirtIOVGABaseClass *klass = VIRTIO_VGA_BASE_GET_CLASS(dev);
163     VirtIOVGABase *vvga = VIRTIO_VGA_BASE(dev);
164 
165     /* reset virtio-gpu */
166     klass->parent_reset(dev);
167 
168     /* reset vga */
169     vga_common_reset(&vvga->vga);
170     vga_dirty_log_start(&vvga->vga);
171 }
172 
173 static Property virtio_vga_base_properties[] = {
174     DEFINE_VIRTIO_GPU_PCI_PROPERTIES(VirtIOPCIProxy),
175     DEFINE_PROP_END_OF_LIST(),
176 };
177 
178 static void virtio_vga_base_class_init(ObjectClass *klass, void *data)
179 {
180     DeviceClass *dc = DEVICE_CLASS(klass);
181     VirtioPCIClass *k = VIRTIO_PCI_CLASS(klass);
182     VirtIOVGABaseClass *v = VIRTIO_VGA_BASE_CLASS(klass);
183     PCIDeviceClass *pcidev_k = PCI_DEVICE_CLASS(klass);
184 
185     set_bit(DEVICE_CATEGORY_DISPLAY, dc->categories);
186     dc->props = virtio_vga_base_properties;
187     dc->vmsd = &vmstate_virtio_vga_base;
188     dc->hotpluggable = false;
189     device_class_set_parent_reset(dc, virtio_vga_base_reset,
190                                   &v->parent_reset);
191 
192     k->realize = virtio_vga_base_realize;
193     pcidev_k->romfile = "vgabios-virtio.bin";
194     pcidev_k->class_id = PCI_CLASS_DISPLAY_VGA;
195 }
196 
197 static TypeInfo virtio_vga_base_info = {
198     .name          = TYPE_VIRTIO_VGA_BASE,
199     .parent        = TYPE_VIRTIO_PCI,
200     .instance_size = sizeof(struct VirtIOVGABase),
201     .class_size    = sizeof(struct VirtIOVGABaseClass),
202     .class_init    = virtio_vga_base_class_init,
203     .abstract      = true,
204 };
205 
206 #define TYPE_VIRTIO_VGA "virtio-vga"
207 
208 #define VIRTIO_VGA(obj)                             \
209     OBJECT_CHECK(VirtIOVGA, (obj), TYPE_VIRTIO_VGA)
210 
211 typedef struct VirtIOVGA {
212     VirtIOVGABase parent_obj;
213 
214     VirtIOGPU     vdev;
215 } VirtIOVGA;
216 
217 static void virtio_vga_inst_initfn(Object *obj)
218 {
219     VirtIOVGA *dev = VIRTIO_VGA(obj);
220 
221     virtio_instance_init_common(obj, &dev->vdev, sizeof(dev->vdev),
222                                 TYPE_VIRTIO_GPU);
223     VIRTIO_VGA_BASE(dev)->vgpu = VIRTIO_GPU_BASE(&dev->vdev);
224 }
225 
226 
227 static VirtioPCIDeviceTypeInfo virtio_vga_info = {
228     .generic_name  = TYPE_VIRTIO_VGA,
229     .parent        = TYPE_VIRTIO_VGA_BASE,
230     .instance_size = sizeof(struct VirtIOVGA),
231     .instance_init = virtio_vga_inst_initfn,
232 };
233 
234 static void virtio_vga_register_types(void)
235 {
236     type_register_static(&virtio_vga_base_info);
237     virtio_pci_types_register(&virtio_vga_info);
238 }
239 
240 type_init(virtio_vga_register_types)
241