1*4d5b4572SKonrad Dybcio /* SPDX-License-Identifier: GPL-2.0-only */ 2*4d5b4572SKonrad Dybcio /* 3*4d5b4572SKonrad Dybcio * Copyright (c) 2020, Konrad Dybcio 4*4d5b4572SKonrad Dybcio */ 5*4d5b4572SKonrad Dybcio 6*4d5b4572SKonrad Dybcio #ifndef _DT_BINDINGS_CLK_MSM_MMCC_8994_H 7*4d5b4572SKonrad Dybcio #define _DT_BINDINGS_CLK_MSM_MMCC_8994_H 8*4d5b4572SKonrad Dybcio 9*4d5b4572SKonrad Dybcio /* Clocks */ 10*4d5b4572SKonrad Dybcio #define MMPLL0_EARLY 0 11*4d5b4572SKonrad Dybcio #define MMPLL0_PLL 1 12*4d5b4572SKonrad Dybcio #define MMPLL1_EARLY 2 13*4d5b4572SKonrad Dybcio #define MMPLL1_PLL 3 14*4d5b4572SKonrad Dybcio #define MMPLL3_EARLY 4 15*4d5b4572SKonrad Dybcio #define MMPLL3_PLL 5 16*4d5b4572SKonrad Dybcio #define MMPLL4_EARLY 6 17*4d5b4572SKonrad Dybcio #define MMPLL4_PLL 7 18*4d5b4572SKonrad Dybcio #define MMPLL5_EARLY 8 19*4d5b4572SKonrad Dybcio #define MMPLL5_PLL 9 20*4d5b4572SKonrad Dybcio #define AXI_CLK_SRC 10 21*4d5b4572SKonrad Dybcio #define RBBMTIMER_CLK_SRC 11 22*4d5b4572SKonrad Dybcio #define PCLK0_CLK_SRC 12 23*4d5b4572SKonrad Dybcio #define PCLK1_CLK_SRC 13 24*4d5b4572SKonrad Dybcio #define MDP_CLK_SRC 14 25*4d5b4572SKonrad Dybcio #define VSYNC_CLK_SRC 15 26*4d5b4572SKonrad Dybcio #define BYTE0_CLK_SRC 16 27*4d5b4572SKonrad Dybcio #define BYTE1_CLK_SRC 17 28*4d5b4572SKonrad Dybcio #define ESC0_CLK_SRC 18 29*4d5b4572SKonrad Dybcio #define ESC1_CLK_SRC 19 30*4d5b4572SKonrad Dybcio #define MDSS_AHB_CLK 20 31*4d5b4572SKonrad Dybcio #define MDSS_PCLK0_CLK 21 32*4d5b4572SKonrad Dybcio #define MDSS_PCLK1_CLK 22 33*4d5b4572SKonrad Dybcio #define MDSS_VSYNC_CLK 23 34*4d5b4572SKonrad Dybcio #define MDSS_BYTE0_CLK 24 35*4d5b4572SKonrad Dybcio #define MDSS_BYTE1_CLK 25 36*4d5b4572SKonrad Dybcio #define MDSS_ESC0_CLK 26 37*4d5b4572SKonrad Dybcio #define MDSS_ESC1_CLK 27 38*4d5b4572SKonrad Dybcio #define CSI0_CLK_SRC 28 39*4d5b4572SKonrad Dybcio #define CSI1_CLK_SRC 29 40*4d5b4572SKonrad Dybcio #define CSI2_CLK_SRC 30 41*4d5b4572SKonrad Dybcio #define CSI3_CLK_SRC 31 42*4d5b4572SKonrad Dybcio #define VFE0_CLK_SRC 32 43*4d5b4572SKonrad Dybcio #define VFE1_CLK_SRC 33 44*4d5b4572SKonrad Dybcio #define CPP_CLK_SRC 34 45*4d5b4572SKonrad Dybcio #define JPEG0_CLK_SRC 35 46*4d5b4572SKonrad Dybcio #define JPEG1_CLK_SRC 36 47*4d5b4572SKonrad Dybcio #define JPEG2_CLK_SRC 37 48*4d5b4572SKonrad Dybcio #define CSI2PHYTIMER_CLK_SRC 38 49*4d5b4572SKonrad Dybcio #define FD_CORE_CLK_SRC 39 50*4d5b4572SKonrad Dybcio #define OCMEMNOC_CLK_SRC 40 51*4d5b4572SKonrad Dybcio #define CCI_CLK_SRC 41 52*4d5b4572SKonrad Dybcio #define MMSS_GP0_CLK_SRC 42 53*4d5b4572SKonrad Dybcio #define MMSS_GP1_CLK_SRC 43 54*4d5b4572SKonrad Dybcio #define JPEG_DMA_CLK_SRC 44 55*4d5b4572SKonrad Dybcio #define MCLK0_CLK_SRC 45 56*4d5b4572SKonrad Dybcio #define MCLK1_CLK_SRC 46 57*4d5b4572SKonrad Dybcio #define MCLK2_CLK_SRC 47 58*4d5b4572SKonrad Dybcio #define MCLK3_CLK_SRC 48 59*4d5b4572SKonrad Dybcio #define CSI0PHYTIMER_CLK_SRC 49 60*4d5b4572SKonrad Dybcio #define CSI1PHYTIMER_CLK_SRC 50 61*4d5b4572SKonrad Dybcio #define EXTPCLK_CLK_SRC 51 62*4d5b4572SKonrad Dybcio #define HDMI_CLK_SRC 52 63*4d5b4572SKonrad Dybcio #define CAMSS_AHB_CLK 53 64*4d5b4572SKonrad Dybcio #define CAMSS_CCI_CCI_AHB_CLK 54 65*4d5b4572SKonrad Dybcio #define CAMSS_CCI_CCI_CLK 55 66*4d5b4572SKonrad Dybcio #define CAMSS_VFE_CPP_AHB_CLK 56 67*4d5b4572SKonrad Dybcio #define CAMSS_VFE_CPP_AXI_CLK 57 68*4d5b4572SKonrad Dybcio #define CAMSS_VFE_CPP_CLK 58 69*4d5b4572SKonrad Dybcio #define CAMSS_CSI0_AHB_CLK 59 70*4d5b4572SKonrad Dybcio #define CAMSS_CSI0_CLK 60 71*4d5b4572SKonrad Dybcio #define CAMSS_CSI0PHY_CLK 61 72*4d5b4572SKonrad Dybcio #define CAMSS_CSI0PIX_CLK 62 73*4d5b4572SKonrad Dybcio #define CAMSS_CSI0RDI_CLK 63 74*4d5b4572SKonrad Dybcio #define CAMSS_CSI1_AHB_CLK 64 75*4d5b4572SKonrad Dybcio #define CAMSS_CSI1_CLK 65 76*4d5b4572SKonrad Dybcio #define CAMSS_CSI1PHY_CLK 66 77*4d5b4572SKonrad Dybcio #define CAMSS_CSI1PIX_CLK 67 78*4d5b4572SKonrad Dybcio #define CAMSS_CSI1RDI_CLK 68 79*4d5b4572SKonrad Dybcio #define CAMSS_CSI2_AHB_CLK 69 80*4d5b4572SKonrad Dybcio #define CAMSS_CSI2_CLK 70 81*4d5b4572SKonrad Dybcio #define CAMSS_CSI2PHY_CLK 71 82*4d5b4572SKonrad Dybcio #define CAMSS_CSI2PIX_CLK 72 83*4d5b4572SKonrad Dybcio #define CAMSS_CSI2RDI_CLK 73 84*4d5b4572SKonrad Dybcio #define CAMSS_CSI3_AHB_CLK 74 85*4d5b4572SKonrad Dybcio #define CAMSS_CSI3_CLK 75 86*4d5b4572SKonrad Dybcio #define CAMSS_CSI3PHY_CLK 76 87*4d5b4572SKonrad Dybcio #define CAMSS_CSI3PIX_CLK 77 88*4d5b4572SKonrad Dybcio #define CAMSS_CSI3RDI_CLK 78 89*4d5b4572SKonrad Dybcio #define CAMSS_CSI_VFE0_CLK 79 90*4d5b4572SKonrad Dybcio #define CAMSS_CSI_VFE1_CLK 80 91*4d5b4572SKonrad Dybcio #define CAMSS_GP0_CLK 81 92*4d5b4572SKonrad Dybcio #define CAMSS_GP1_CLK 82 93*4d5b4572SKonrad Dybcio #define CAMSS_ISPIF_AHB_CLK 83 94*4d5b4572SKonrad Dybcio #define CAMSS_JPEG_DMA_CLK 84 95*4d5b4572SKonrad Dybcio #define CAMSS_JPEG_JPEG0_CLK 85 96*4d5b4572SKonrad Dybcio #define CAMSS_JPEG_JPEG1_CLK 86 97*4d5b4572SKonrad Dybcio #define CAMSS_JPEG_JPEG2_CLK 87 98*4d5b4572SKonrad Dybcio #define CAMSS_JPEG_JPEG_AHB_CLK 88 99*4d5b4572SKonrad Dybcio #define CAMSS_JPEG_JPEG_AXI_CLK 89 100*4d5b4572SKonrad Dybcio #define CAMSS_MCLK0_CLK 90 101*4d5b4572SKonrad Dybcio #define CAMSS_MCLK1_CLK 91 102*4d5b4572SKonrad Dybcio #define CAMSS_MCLK2_CLK 92 103*4d5b4572SKonrad Dybcio #define CAMSS_MCLK3_CLK 93 104*4d5b4572SKonrad Dybcio #define CAMSS_MICRO_AHB_CLK 94 105*4d5b4572SKonrad Dybcio #define CAMSS_PHY0_CSI0PHYTIMER_CLK 95 106*4d5b4572SKonrad Dybcio #define CAMSS_PHY1_CSI1PHYTIMER_CLK 96 107*4d5b4572SKonrad Dybcio #define CAMSS_PHY2_CSI2PHYTIMER_CLK 97 108*4d5b4572SKonrad Dybcio #define CAMSS_TOP_AHB_CLK 98 109*4d5b4572SKonrad Dybcio #define CAMSS_VFE_VFE0_CLK 99 110*4d5b4572SKonrad Dybcio #define CAMSS_VFE_VFE1_CLK 100 111*4d5b4572SKonrad Dybcio #define CAMSS_VFE_VFE_AHB_CLK 101 112*4d5b4572SKonrad Dybcio #define CAMSS_VFE_VFE_AXI_CLK 102 113*4d5b4572SKonrad Dybcio #define FD_AXI_CLK 103 114*4d5b4572SKonrad Dybcio #define FD_CORE_CLK 104 115*4d5b4572SKonrad Dybcio #define FD_CORE_UAR_CLK 105 116*4d5b4572SKonrad Dybcio #define MDSS_AXI_CLK 106 117*4d5b4572SKonrad Dybcio #define MDSS_EXTPCLK_CLK 107 118*4d5b4572SKonrad Dybcio #define MDSS_HDMI_AHB_CLK 108 119*4d5b4572SKonrad Dybcio #define MDSS_HDMI_CLK 109 120*4d5b4572SKonrad Dybcio #define MDSS_MDP_CLK 110 121*4d5b4572SKonrad Dybcio #define MMSS_MISC_AHB_CLK 111 122*4d5b4572SKonrad Dybcio #define MMSS_MMSSNOC_AXI_CLK 112 123*4d5b4572SKonrad Dybcio #define MMSS_S0_AXI_CLK 113 124*4d5b4572SKonrad Dybcio #define OCMEMCX_OCMEMNOC_CLK 114 125*4d5b4572SKonrad Dybcio #define OXILI_GFX3D_CLK 115 126*4d5b4572SKonrad Dybcio #define OXILI_RBBMTIMER_CLK 116 127*4d5b4572SKonrad Dybcio #define OXILICX_AHB_CLK 117 128*4d5b4572SKonrad Dybcio #define VENUS0_AHB_CLK 118 129*4d5b4572SKonrad Dybcio #define VENUS0_AXI_CLK 119 130*4d5b4572SKonrad Dybcio #define VENUS0_OCMEMNOC_CLK 120 131*4d5b4572SKonrad Dybcio #define VENUS0_VCODEC0_CLK 121 132*4d5b4572SKonrad Dybcio #define VENUS0_CORE0_VCODEC_CLK 122 133*4d5b4572SKonrad Dybcio #define VENUS0_CORE1_VCODEC_CLK 123 134*4d5b4572SKonrad Dybcio #define VENUS0_CORE2_VCODEC_CLK 124 135*4d5b4572SKonrad Dybcio #define AHB_CLK_SRC 125 136*4d5b4572SKonrad Dybcio #define FD_AHB_CLK 126 137*4d5b4572SKonrad Dybcio 138*4d5b4572SKonrad Dybcio /* GDSCs */ 139*4d5b4572SKonrad Dybcio #define VENUS_GDSC 0 140*4d5b4572SKonrad Dybcio #define VENUS_CORE0_GDSC 1 141*4d5b4572SKonrad Dybcio #define VENUS_CORE1_GDSC 2 142*4d5b4572SKonrad Dybcio #define VENUS_CORE2_GDSC 3 143*4d5b4572SKonrad Dybcio #define CAMSS_TOP_GDSC 4 144*4d5b4572SKonrad Dybcio #define MDSS_GDSC 5 145*4d5b4572SKonrad Dybcio #define JPEG_GDSC 6 146*4d5b4572SKonrad Dybcio #define VFE_GDSC 7 147*4d5b4572SKonrad Dybcio #define CPP_GDSC 8 148*4d5b4572SKonrad Dybcio #define OXILI_GX_GDSC 9 149*4d5b4572SKonrad Dybcio #define OXILI_CX_GDSC 10 150*4d5b4572SKonrad Dybcio #define FD_GDSC 11 151*4d5b4572SKonrad Dybcio 152*4d5b4572SKonrad Dybcio /* Resets */ 153*4d5b4572SKonrad Dybcio #define CAMSS_MICRO_BCR 0 154*4d5b4572SKonrad Dybcio 155*4d5b4572SKonrad Dybcio #endif 156