15eb2e303SAngeloGioacchino Del Regno// SPDX-License-Identifier: (GPL-2.0 OR MIT)
25eb2e303SAngeloGioacchino Del Regno/*
35eb2e303SAngeloGioacchino Del Regno * Copyright (C) 2021 MediaTek Inc.
45eb2e303SAngeloGioacchino Del Regno */
55eb2e303SAngeloGioacchino Del Regno/dts-v1/;
65eb2e303SAngeloGioacchino Del Regno#include "mt8195-cherry.dtsi"
75eb2e303SAngeloGioacchino Del Regno
85eb2e303SAngeloGioacchino Del Regno/ {
95eb2e303SAngeloGioacchino Del Regno	model = "Acer Tomato (rev3 - 4) board";
105eb2e303SAngeloGioacchino Del Regno	compatible = "google,tomato-rev4", "google,tomato-rev3",
115eb2e303SAngeloGioacchino Del Regno		     "google,tomato", "mediatek,mt8195";
125eb2e303SAngeloGioacchino Del Regno};
13*5bf7dabeSAngeloGioacchino Del Regno
14*5bf7dabeSAngeloGioacchino Del Regno&pio_default {
15*5bf7dabeSAngeloGioacchino Del Regno	pins-low-power-hdmi-disable {
16*5bf7dabeSAngeloGioacchino Del Regno		pinmux = <PINMUX_GPIO31__FUNC_GPIO31>,
17*5bf7dabeSAngeloGioacchino Del Regno			 <PINMUX_GPIO32__FUNC_GPIO32>,
18*5bf7dabeSAngeloGioacchino Del Regno			 <PINMUX_GPIO33__FUNC_GPIO33>,
19*5bf7dabeSAngeloGioacchino Del Regno			 <PINMUX_GPIO34__FUNC_GPIO34>,
20*5bf7dabeSAngeloGioacchino Del Regno			 <PINMUX_GPIO35__FUNC_GPIO35>;
21*5bf7dabeSAngeloGioacchino Del Regno		input-enable;
22*5bf7dabeSAngeloGioacchino Del Regno		bias-pull-down;
23*5bf7dabeSAngeloGioacchino Del Regno	};
24*5bf7dabeSAngeloGioacchino Del Regno
25*5bf7dabeSAngeloGioacchino Del Regno	pins-low-power-pcie0-disable {
26*5bf7dabeSAngeloGioacchino Del Regno		pinmux = <PINMUX_GPIO19__FUNC_GPIO19>,
27*5bf7dabeSAngeloGioacchino Del Regno			 <PINMUX_GPIO20__FUNC_GPIO20>,
28*5bf7dabeSAngeloGioacchino Del Regno			 <PINMUX_GPIO21__FUNC_GPIO21>;
29*5bf7dabeSAngeloGioacchino Del Regno		input-enable;
30*5bf7dabeSAngeloGioacchino Del Regno		bias-pull-down;
31*5bf7dabeSAngeloGioacchino Del Regno	};
32*5bf7dabeSAngeloGioacchino Del Regno};
33