15d169ce7SKuninori Morimoto /* SPDX-License-Identifier: GPL-2.0+
20ea86f5aSGeert Uytterhoeven  *
35d169ce7SKuninori Morimoto  * Copyright (C) 2015 Renesas Electronics Corp.
40ea86f5aSGeert Uytterhoeven  */
50ea86f5aSGeert Uytterhoeven 
60ea86f5aSGeert Uytterhoeven #ifndef __DT_BINDINGS_CLOCK_R8A7794_CPG_MSSR_H__
70ea86f5aSGeert Uytterhoeven #define __DT_BINDINGS_CLOCK_R8A7794_CPG_MSSR_H__
80ea86f5aSGeert Uytterhoeven 
90ea86f5aSGeert Uytterhoeven #include <dt-bindings/clock/renesas-cpg-mssr.h>
100ea86f5aSGeert Uytterhoeven 
110ea86f5aSGeert Uytterhoeven /* r8a7794 CPG Core Clocks */
120ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_Z2			0
130ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_ZG			1
140ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_ZTR			2
150ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_ZTRD2		3
160ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_ZT			4
170ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_ZX			5
180ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_ZS			6
190ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_HP			7
200ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_I			8
210ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_B			9
220ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_LB			10
230ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_P			11
240ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_CL			12
250ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_CP			13
260ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_M2			14
270ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_ADSP		15
280ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_ZB3			16
290ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_ZB3D2		17
300ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_DDR			18
310ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_SDH			19
320ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_SD0			20
330ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_SD2			21
340ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_SD3			22
350ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_MMC0		23
360ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_MP			24
370ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_QSPI		25
380ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_CPEX		26
390ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_RCAN		27
400ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_R			28
410ea86f5aSGeert Uytterhoeven #define R8A7794_CLK_OSC			29
420ea86f5aSGeert Uytterhoeven 
430ea86f5aSGeert Uytterhoeven #endif /* __DT_BINDINGS_CLOCK_R8A7794_CPG_MSSR_H__ */
44