12ae5c2c3SSam Protsenko /* SPDX-License-Identifier: (GPL-2.0-only OR BSD-2-Clause) */
22ae5c2c3SSam Protsenko /*
32ae5c2c3SSam Protsenko  * Copyright (C) 2021 Linaro Ltd.
42ae5c2c3SSam Protsenko  * Author: Sam Protsenko <semen.protsenko@linaro.org>
52ae5c2c3SSam Protsenko  *
62ae5c2c3SSam Protsenko  * Device Tree binding constants for Exynos850 clock controller.
72ae5c2c3SSam Protsenko  */
82ae5c2c3SSam Protsenko 
92ae5c2c3SSam Protsenko #ifndef _DT_BINDINGS_CLOCK_EXYNOS_850_H
102ae5c2c3SSam Protsenko #define _DT_BINDINGS_CLOCK_EXYNOS_850_H
112ae5c2c3SSam Protsenko 
122ae5c2c3SSam Protsenko /* CMU_TOP */
132ae5c2c3SSam Protsenko #define CLK_FOUT_SHARED0_PLL		1
142ae5c2c3SSam Protsenko #define CLK_FOUT_SHARED1_PLL		2
152ae5c2c3SSam Protsenko #define CLK_FOUT_MMC_PLL		3
162ae5c2c3SSam Protsenko #define CLK_MOUT_SHARED0_PLL		4
172ae5c2c3SSam Protsenko #define CLK_MOUT_SHARED1_PLL		5
182ae5c2c3SSam Protsenko #define CLK_MOUT_MMC_PLL		6
192ae5c2c3SSam Protsenko #define CLK_MOUT_CORE_BUS		7
202ae5c2c3SSam Protsenko #define CLK_MOUT_CORE_CCI		8
212ae5c2c3SSam Protsenko #define CLK_MOUT_CORE_MMC_EMBD		9
222ae5c2c3SSam Protsenko #define CLK_MOUT_CORE_SSS		10
232ae5c2c3SSam Protsenko #define CLK_MOUT_DPU			11
242ae5c2c3SSam Protsenko #define CLK_MOUT_HSI_BUS		12
252ae5c2c3SSam Protsenko #define CLK_MOUT_HSI_MMC_CARD		13
262ae5c2c3SSam Protsenko #define CLK_MOUT_HSI_USB20DRD		14
272ae5c2c3SSam Protsenko #define CLK_MOUT_PERI_BUS		15
282ae5c2c3SSam Protsenko #define CLK_MOUT_PERI_UART		16
292ae5c2c3SSam Protsenko #define CLK_MOUT_PERI_IP		17
302ae5c2c3SSam Protsenko #define CLK_DOUT_SHARED0_DIV3		18
312ae5c2c3SSam Protsenko #define CLK_DOUT_SHARED0_DIV2		19
322ae5c2c3SSam Protsenko #define CLK_DOUT_SHARED1_DIV3		20
332ae5c2c3SSam Protsenko #define CLK_DOUT_SHARED1_DIV2		21
342ae5c2c3SSam Protsenko #define CLK_DOUT_SHARED0_DIV4		22
352ae5c2c3SSam Protsenko #define CLK_DOUT_SHARED1_DIV4		23
362ae5c2c3SSam Protsenko #define CLK_DOUT_CORE_BUS		24
372ae5c2c3SSam Protsenko #define CLK_DOUT_CORE_CCI		25
382ae5c2c3SSam Protsenko #define CLK_DOUT_CORE_MMC_EMBD		26
392ae5c2c3SSam Protsenko #define CLK_DOUT_CORE_SSS		27
402ae5c2c3SSam Protsenko #define CLK_DOUT_DPU			28
412ae5c2c3SSam Protsenko #define CLK_DOUT_HSI_BUS		29
422ae5c2c3SSam Protsenko #define CLK_DOUT_HSI_MMC_CARD		30
432ae5c2c3SSam Protsenko #define CLK_DOUT_HSI_USB20DRD		31
442ae5c2c3SSam Protsenko #define CLK_DOUT_PERI_BUS		32
452ae5c2c3SSam Protsenko #define CLK_DOUT_PERI_UART		33
462ae5c2c3SSam Protsenko #define CLK_DOUT_PERI_IP		34
472ae5c2c3SSam Protsenko #define CLK_GOUT_CORE_BUS		35
482ae5c2c3SSam Protsenko #define CLK_GOUT_CORE_CCI		36
492ae5c2c3SSam Protsenko #define CLK_GOUT_CORE_MMC_EMBD		37
502ae5c2c3SSam Protsenko #define CLK_GOUT_CORE_SSS		38
512ae5c2c3SSam Protsenko #define CLK_GOUT_DPU			39
522ae5c2c3SSam Protsenko #define CLK_GOUT_HSI_BUS		40
532ae5c2c3SSam Protsenko #define CLK_GOUT_HSI_MMC_CARD		41
542ae5c2c3SSam Protsenko #define CLK_GOUT_HSI_USB20DRD		42
552ae5c2c3SSam Protsenko #define CLK_GOUT_PERI_BUS		43
562ae5c2c3SSam Protsenko #define CLK_GOUT_PERI_UART		44
572ae5c2c3SSam Protsenko #define CLK_GOUT_PERI_IP		45
5816e0c247SSam Protsenko #define CLK_MOUT_CLKCMU_APM_BUS		46
5916e0c247SSam Protsenko #define CLK_DOUT_CLKCMU_APM_BUS		47
6016e0c247SSam Protsenko #define CLK_GOUT_CLKCMU_APM_BUS		48
6145bbf4d7SSam Protsenko #define CLK_MOUT_AUD			49
6245bbf4d7SSam Protsenko #define CLK_GOUT_AUD			50
6345bbf4d7SSam Protsenko #define CLK_DOUT_AUD			51
64f20f35f4SSam Protsenko #define CLK_MOUT_IS_BUS			52
65f20f35f4SSam Protsenko #define CLK_MOUT_IS_ITP			53
66f20f35f4SSam Protsenko #define CLK_MOUT_IS_VRA			54
67f20f35f4SSam Protsenko #define CLK_MOUT_IS_GDC			55
68f20f35f4SSam Protsenko #define CLK_GOUT_IS_BUS			56
69f20f35f4SSam Protsenko #define CLK_GOUT_IS_ITP			57
70f20f35f4SSam Protsenko #define CLK_GOUT_IS_VRA			58
71f20f35f4SSam Protsenko #define CLK_GOUT_IS_GDC			59
72f20f35f4SSam Protsenko #define CLK_DOUT_IS_BUS			60
73f20f35f4SSam Protsenko #define CLK_DOUT_IS_ITP			61
74f20f35f4SSam Protsenko #define CLK_DOUT_IS_VRA			62
75f20f35f4SSam Protsenko #define CLK_DOUT_IS_GDC			63
768f3fc0edSSam Protsenko #define CLK_MOUT_MFCMSCL_MFC		64
778f3fc0edSSam Protsenko #define CLK_MOUT_MFCMSCL_M2M		65
788f3fc0edSSam Protsenko #define CLK_MOUT_MFCMSCL_MCSC		66
798f3fc0edSSam Protsenko #define CLK_MOUT_MFCMSCL_JPEG		67
808f3fc0edSSam Protsenko #define CLK_GOUT_MFCMSCL_MFC		68
818f3fc0edSSam Protsenko #define CLK_GOUT_MFCMSCL_M2M		69
828f3fc0edSSam Protsenko #define CLK_GOUT_MFCMSCL_MCSC		70
838f3fc0edSSam Protsenko #define CLK_GOUT_MFCMSCL_JPEG		71
848f3fc0edSSam Protsenko #define CLK_DOUT_MFCMSCL_MFC		72
858f3fc0edSSam Protsenko #define CLK_DOUT_MFCMSCL_M2M		73
868f3fc0edSSam Protsenko #define CLK_DOUT_MFCMSCL_MCSC		74
878f3fc0edSSam Protsenko #define CLK_DOUT_MFCMSCL_JPEG		75
88*521568cfSSam Protsenko #define CLK_MOUT_G3D_SWITCH		76
89*521568cfSSam Protsenko #define CLK_GOUT_G3D_SWITCH		77
90*521568cfSSam Protsenko #define CLK_DOUT_G3D_SWITCH		78
91*521568cfSSam Protsenko #define TOP_NR_CLK			79
9216e0c247SSam Protsenko 
9316e0c247SSam Protsenko /* CMU_APM */
9416e0c247SSam Protsenko #define CLK_RCO_I3C_PMIC		1
9516e0c247SSam Protsenko #define OSCCLK_RCO_APM			2
9616e0c247SSam Protsenko #define CLK_RCO_APM__ALV		3
9716e0c247SSam Protsenko #define CLK_DLL_DCO			4
9816e0c247SSam Protsenko #define CLK_MOUT_APM_BUS_USER		5
9916e0c247SSam Protsenko #define CLK_MOUT_RCO_APM_I3C_USER	6
10016e0c247SSam Protsenko #define CLK_MOUT_RCO_APM_USER		7
10116e0c247SSam Protsenko #define CLK_MOUT_DLL_USER		8
10216e0c247SSam Protsenko #define CLK_MOUT_CLKCMU_CHUB_BUS	9
10316e0c247SSam Protsenko #define CLK_MOUT_APM_BUS		10
10416e0c247SSam Protsenko #define CLK_MOUT_APM_I3C		11
10516e0c247SSam Protsenko #define CLK_DOUT_CLKCMU_CHUB_BUS	12
10616e0c247SSam Protsenko #define CLK_DOUT_APM_BUS		13
10716e0c247SSam Protsenko #define CLK_DOUT_APM_I3C		14
10816e0c247SSam Protsenko #define CLK_GOUT_CLKCMU_CMGP_BUS	15
10916e0c247SSam Protsenko #define CLK_GOUT_CLKCMU_CHUB_BUS	16
11016e0c247SSam Protsenko #define CLK_GOUT_RTC_PCLK		17
11116e0c247SSam Protsenko #define CLK_GOUT_TOP_RTC_PCLK		18
11216e0c247SSam Protsenko #define CLK_GOUT_I3C_PCLK		19
11316e0c247SSam Protsenko #define CLK_GOUT_I3C_SCLK		20
11416e0c247SSam Protsenko #define CLK_GOUT_SPEEDY_PCLK		21
115a949f2cfSSam Protsenko #define CLK_GOUT_GPIO_ALIVE_PCLK	22
116a949f2cfSSam Protsenko #define CLK_GOUT_PMU_ALIVE_PCLK		23
117a949f2cfSSam Protsenko #define CLK_GOUT_SYSREG_APM_PCLK	24
118a949f2cfSSam Protsenko #define APM_NR_CLK			25
1192ae5c2c3SSam Protsenko 
12045bbf4d7SSam Protsenko /* CMU_AUD */
12145bbf4d7SSam Protsenko #define CLK_DOUT_AUD_AUDIF		1
12245bbf4d7SSam Protsenko #define CLK_DOUT_AUD_BUSD		2
12345bbf4d7SSam Protsenko #define CLK_DOUT_AUD_BUSP		3
12445bbf4d7SSam Protsenko #define CLK_DOUT_AUD_CNT		4
12545bbf4d7SSam Protsenko #define CLK_DOUT_AUD_CPU		5
12645bbf4d7SSam Protsenko #define CLK_DOUT_AUD_CPU_ACLK		6
12745bbf4d7SSam Protsenko #define CLK_DOUT_AUD_CPU_PCLKDBG	7
12845bbf4d7SSam Protsenko #define CLK_DOUT_AUD_FM			8
12945bbf4d7SSam Protsenko #define CLK_DOUT_AUD_FM_SPDY		9
13045bbf4d7SSam Protsenko #define CLK_DOUT_AUD_MCLK		10
13145bbf4d7SSam Protsenko #define CLK_DOUT_AUD_UAIF0		11
13245bbf4d7SSam Protsenko #define CLK_DOUT_AUD_UAIF1		12
13345bbf4d7SSam Protsenko #define CLK_DOUT_AUD_UAIF2		13
13445bbf4d7SSam Protsenko #define CLK_DOUT_AUD_UAIF3		14
13545bbf4d7SSam Protsenko #define CLK_DOUT_AUD_UAIF4		15
13645bbf4d7SSam Protsenko #define CLK_DOUT_AUD_UAIF5		16
13745bbf4d7SSam Protsenko #define CLK_DOUT_AUD_UAIF6		17
13845bbf4d7SSam Protsenko #define CLK_FOUT_AUD_PLL		18
13945bbf4d7SSam Protsenko #define CLK_GOUT_AUD_ABOX_ACLK		19
14045bbf4d7SSam Protsenko #define CLK_GOUT_AUD_ASB_CCLK		20
14145bbf4d7SSam Protsenko #define CLK_GOUT_AUD_CA32_CCLK		21
14245bbf4d7SSam Protsenko #define CLK_GOUT_AUD_CNT_BCLK		22
14345bbf4d7SSam Protsenko #define CLK_GOUT_AUD_CODEC_MCLK		23
14445bbf4d7SSam Protsenko #define CLK_GOUT_AUD_DAP_CCLK		24
14545bbf4d7SSam Protsenko #define CLK_GOUT_AUD_GPIO_PCLK		25
14645bbf4d7SSam Protsenko #define CLK_GOUT_AUD_PPMU_ACLK		26
14745bbf4d7SSam Protsenko #define CLK_GOUT_AUD_PPMU_PCLK		27
14845bbf4d7SSam Protsenko #define CLK_GOUT_AUD_SPDY_BCLK		28
14945bbf4d7SSam Protsenko #define CLK_GOUT_AUD_SYSMMU_CLK		29
15045bbf4d7SSam Protsenko #define CLK_GOUT_AUD_SYSREG_PCLK	30
15145bbf4d7SSam Protsenko #define CLK_GOUT_AUD_TZPC_PCLK		31
15245bbf4d7SSam Protsenko #define CLK_GOUT_AUD_UAIF0_BCLK		32
15345bbf4d7SSam Protsenko #define CLK_GOUT_AUD_UAIF1_BCLK		33
15445bbf4d7SSam Protsenko #define CLK_GOUT_AUD_UAIF2_BCLK		34
15545bbf4d7SSam Protsenko #define CLK_GOUT_AUD_UAIF3_BCLK		35
15645bbf4d7SSam Protsenko #define CLK_GOUT_AUD_UAIF4_BCLK		36
15745bbf4d7SSam Protsenko #define CLK_GOUT_AUD_UAIF5_BCLK		37
15845bbf4d7SSam Protsenko #define CLK_GOUT_AUD_UAIF6_BCLK		38
15945bbf4d7SSam Protsenko #define CLK_GOUT_AUD_WDT_PCLK		39
16045bbf4d7SSam Protsenko #define CLK_MOUT_AUD_CPU		40
16145bbf4d7SSam Protsenko #define CLK_MOUT_AUD_CPU_HCH		41
16245bbf4d7SSam Protsenko #define CLK_MOUT_AUD_CPU_USER		42
16345bbf4d7SSam Protsenko #define CLK_MOUT_AUD_FM			43
16445bbf4d7SSam Protsenko #define CLK_MOUT_AUD_PLL		44
16545bbf4d7SSam Protsenko #define CLK_MOUT_AUD_TICK_USB_USER	45
16645bbf4d7SSam Protsenko #define CLK_MOUT_AUD_UAIF0		46
16745bbf4d7SSam Protsenko #define CLK_MOUT_AUD_UAIF1		47
16845bbf4d7SSam Protsenko #define CLK_MOUT_AUD_UAIF2		48
16945bbf4d7SSam Protsenko #define CLK_MOUT_AUD_UAIF3		49
17045bbf4d7SSam Protsenko #define CLK_MOUT_AUD_UAIF4		50
17145bbf4d7SSam Protsenko #define CLK_MOUT_AUD_UAIF5		51
17245bbf4d7SSam Protsenko #define CLK_MOUT_AUD_UAIF6		52
17345bbf4d7SSam Protsenko #define IOCLK_AUDIOCDCLK0		53
17445bbf4d7SSam Protsenko #define IOCLK_AUDIOCDCLK1		54
17545bbf4d7SSam Protsenko #define IOCLK_AUDIOCDCLK2		55
17645bbf4d7SSam Protsenko #define IOCLK_AUDIOCDCLK3		56
17745bbf4d7SSam Protsenko #define IOCLK_AUDIOCDCLK4		57
17845bbf4d7SSam Protsenko #define IOCLK_AUDIOCDCLK5		58
17945bbf4d7SSam Protsenko #define IOCLK_AUDIOCDCLK6		59
18045bbf4d7SSam Protsenko #define TICK_USB			60
18145bbf4d7SSam Protsenko #define AUD_NR_CLK			61
18245bbf4d7SSam Protsenko 
183c2afeb79SSam Protsenko /* CMU_CMGP */
184c2afeb79SSam Protsenko #define CLK_RCO_CMGP			1
185c2afeb79SSam Protsenko #define CLK_MOUT_CMGP_ADC		2
186c2afeb79SSam Protsenko #define CLK_MOUT_CMGP_USI0		3
187c2afeb79SSam Protsenko #define CLK_MOUT_CMGP_USI1		4
188c2afeb79SSam Protsenko #define CLK_DOUT_CMGP_ADC		5
189c2afeb79SSam Protsenko #define CLK_DOUT_CMGP_USI0		6
190c2afeb79SSam Protsenko #define CLK_DOUT_CMGP_USI1		7
191c2afeb79SSam Protsenko #define CLK_GOUT_CMGP_ADC_S0_PCLK	8
192c2afeb79SSam Protsenko #define CLK_GOUT_CMGP_ADC_S1_PCLK	9
193c2afeb79SSam Protsenko #define CLK_GOUT_CMGP_GPIO_PCLK		10
194c2afeb79SSam Protsenko #define CLK_GOUT_CMGP_USI0_IPCLK	11
195c2afeb79SSam Protsenko #define CLK_GOUT_CMGP_USI0_PCLK		12
196c2afeb79SSam Protsenko #define CLK_GOUT_CMGP_USI1_IPCLK	13
197c2afeb79SSam Protsenko #define CLK_GOUT_CMGP_USI1_PCLK		14
198a949f2cfSSam Protsenko #define CLK_GOUT_SYSREG_CMGP_PCLK	15
199a949f2cfSSam Protsenko #define CMGP_NR_CLK			16
200c2afeb79SSam Protsenko 
201*521568cfSSam Protsenko /* CMU_G3D */
202*521568cfSSam Protsenko #define CLK_FOUT_G3D_PLL		1
203*521568cfSSam Protsenko #define CLK_MOUT_G3D_PLL		2
204*521568cfSSam Protsenko #define CLK_MOUT_G3D_SWITCH_USER	3
205*521568cfSSam Protsenko #define CLK_MOUT_G3D_BUSD		4
206*521568cfSSam Protsenko #define CLK_DOUT_G3D_BUSP		5
207*521568cfSSam Protsenko #define CLK_GOUT_G3D_CMU_G3D_PCLK	6
208*521568cfSSam Protsenko #define CLK_GOUT_G3D_GPU_CLK		7
209*521568cfSSam Protsenko #define CLK_GOUT_G3D_TZPC_PCLK		8
210*521568cfSSam Protsenko #define CLK_GOUT_G3D_GRAY2BIN_CLK	9
211*521568cfSSam Protsenko #define CLK_GOUT_G3D_BUSD_CLK		10
212*521568cfSSam Protsenko #define CLK_GOUT_G3D_BUSP_CLK		11
213*521568cfSSam Protsenko #define CLK_GOUT_G3D_SYSREG_PCLK	12
214*521568cfSSam Protsenko #define G3D_NR_CLK			13
215*521568cfSSam Protsenko 
2162ae5c2c3SSam Protsenko /* CMU_HSI */
2172ae5c2c3SSam Protsenko #define CLK_MOUT_HSI_BUS_USER		1
2182ae5c2c3SSam Protsenko #define CLK_MOUT_HSI_MMC_CARD_USER	2
2192ae5c2c3SSam Protsenko #define CLK_MOUT_HSI_USB20DRD_USER	3
2202ae5c2c3SSam Protsenko #define CLK_MOUT_HSI_RTC		4
2212ae5c2c3SSam Protsenko #define CLK_GOUT_USB_RTC_CLK		5
2222ae5c2c3SSam Protsenko #define CLK_GOUT_USB_REF_CLK		6
2232ae5c2c3SSam Protsenko #define CLK_GOUT_USB_PHY_REF_CLK	7
2242ae5c2c3SSam Protsenko #define CLK_GOUT_USB_PHY_ACLK		8
2252ae5c2c3SSam Protsenko #define CLK_GOUT_USB_BUS_EARLY_CLK	9
2262ae5c2c3SSam Protsenko #define CLK_GOUT_GPIO_HSI_PCLK		10
2272ae5c2c3SSam Protsenko #define CLK_GOUT_MMC_CARD_ACLK		11
2282ae5c2c3SSam Protsenko #define CLK_GOUT_MMC_CARD_SDCLKIN	12
2292ae5c2c3SSam Protsenko #define CLK_GOUT_SYSREG_HSI_PCLK	13
2302ae5c2c3SSam Protsenko #define HSI_NR_CLK			14
2312ae5c2c3SSam Protsenko 
232f20f35f4SSam Protsenko /* CMU_IS */
233f20f35f4SSam Protsenko #define CLK_MOUT_IS_BUS_USER		1
234f20f35f4SSam Protsenko #define CLK_MOUT_IS_ITP_USER		2
235f20f35f4SSam Protsenko #define CLK_MOUT_IS_VRA_USER		3
236f20f35f4SSam Protsenko #define CLK_MOUT_IS_GDC_USER		4
237f20f35f4SSam Protsenko #define CLK_DOUT_IS_BUSP		5
238f20f35f4SSam Protsenko #define CLK_GOUT_IS_CMU_IS_PCLK		6
239f20f35f4SSam Protsenko #define CLK_GOUT_IS_CSIS0_ACLK		7
240f20f35f4SSam Protsenko #define CLK_GOUT_IS_CSIS1_ACLK		8
241f20f35f4SSam Protsenko #define CLK_GOUT_IS_CSIS2_ACLK		9
242f20f35f4SSam Protsenko #define CLK_GOUT_IS_TZPC_PCLK		10
243f20f35f4SSam Protsenko #define CLK_GOUT_IS_CSIS_DMA_CLK	11
244f20f35f4SSam Protsenko #define CLK_GOUT_IS_GDC_CLK		12
245f20f35f4SSam Protsenko #define CLK_GOUT_IS_IPP_CLK		13
246f20f35f4SSam Protsenko #define CLK_GOUT_IS_ITP_CLK		14
247f20f35f4SSam Protsenko #define CLK_GOUT_IS_MCSC_CLK		15
248f20f35f4SSam Protsenko #define CLK_GOUT_IS_VRA_CLK		16
249f20f35f4SSam Protsenko #define CLK_GOUT_IS_PPMU_IS0_ACLK	17
250f20f35f4SSam Protsenko #define CLK_GOUT_IS_PPMU_IS0_PCLK	18
251f20f35f4SSam Protsenko #define CLK_GOUT_IS_PPMU_IS1_ACLK	19
252f20f35f4SSam Protsenko #define CLK_GOUT_IS_PPMU_IS1_PCLK	20
253f20f35f4SSam Protsenko #define CLK_GOUT_IS_SYSMMU_IS0_CLK	21
254f20f35f4SSam Protsenko #define CLK_GOUT_IS_SYSMMU_IS1_CLK	22
255f20f35f4SSam Protsenko #define CLK_GOUT_IS_SYSREG_PCLK		23
256f20f35f4SSam Protsenko #define IS_NR_CLK			24
257f20f35f4SSam Protsenko 
2588f3fc0edSSam Protsenko /* CMU_MFCMSCL */
2598f3fc0edSSam Protsenko #define CLK_MOUT_MFCMSCL_MFC_USER		1
2608f3fc0edSSam Protsenko #define CLK_MOUT_MFCMSCL_M2M_USER		2
2618f3fc0edSSam Protsenko #define CLK_MOUT_MFCMSCL_MCSC_USER		3
2628f3fc0edSSam Protsenko #define CLK_MOUT_MFCMSCL_JPEG_USER		4
2638f3fc0edSSam Protsenko #define CLK_DOUT_MFCMSCL_BUSP			5
2648f3fc0edSSam Protsenko #define CLK_GOUT_MFCMSCL_CMU_MFCMSCL_PCLK	6
2658f3fc0edSSam Protsenko #define CLK_GOUT_MFCMSCL_TZPC_PCLK		7
2668f3fc0edSSam Protsenko #define CLK_GOUT_MFCMSCL_JPEG_ACLK		8
2678f3fc0edSSam Protsenko #define CLK_GOUT_MFCMSCL_M2M_ACLK		9
2688f3fc0edSSam Protsenko #define CLK_GOUT_MFCMSCL_MCSC_CLK		10
2698f3fc0edSSam Protsenko #define CLK_GOUT_MFCMSCL_MFC_ACLK		11
2708f3fc0edSSam Protsenko #define CLK_GOUT_MFCMSCL_PPMU_ACLK		12
2718f3fc0edSSam Protsenko #define CLK_GOUT_MFCMSCL_PPMU_PCLK		13
2728f3fc0edSSam Protsenko #define CLK_GOUT_MFCMSCL_SYSMMU_CLK		14
2738f3fc0edSSam Protsenko #define CLK_GOUT_MFCMSCL_SYSREG_PCLK		15
2748f3fc0edSSam Protsenko #define MFCMSCL_NR_CLK				16
2758f3fc0edSSam Protsenko 
2762ae5c2c3SSam Protsenko /* CMU_PERI */
2772ae5c2c3SSam Protsenko #define CLK_MOUT_PERI_BUS_USER		1
2782ae5c2c3SSam Protsenko #define CLK_MOUT_PERI_UART_USER		2
2792ae5c2c3SSam Protsenko #define CLK_MOUT_PERI_HSI2C_USER	3
2802ae5c2c3SSam Protsenko #define CLK_MOUT_PERI_SPI_USER		4
2812ae5c2c3SSam Protsenko #define CLK_DOUT_PERI_HSI2C0		5
2822ae5c2c3SSam Protsenko #define CLK_DOUT_PERI_HSI2C1		6
2832ae5c2c3SSam Protsenko #define CLK_DOUT_PERI_HSI2C2		7
2842ae5c2c3SSam Protsenko #define CLK_DOUT_PERI_SPI0		8
2852ae5c2c3SSam Protsenko #define CLK_GOUT_PERI_HSI2C0		9
2862ae5c2c3SSam Protsenko #define CLK_GOUT_PERI_HSI2C1		10
2872ae5c2c3SSam Protsenko #define CLK_GOUT_PERI_HSI2C2		11
2882ae5c2c3SSam Protsenko #define CLK_GOUT_GPIO_PERI_PCLK		12
2892ae5c2c3SSam Protsenko #define CLK_GOUT_HSI2C0_IPCLK		13
2902ae5c2c3SSam Protsenko #define CLK_GOUT_HSI2C0_PCLK		14
2912ae5c2c3SSam Protsenko #define CLK_GOUT_HSI2C1_IPCLK		15
2922ae5c2c3SSam Protsenko #define CLK_GOUT_HSI2C1_PCLK		16
2932ae5c2c3SSam Protsenko #define CLK_GOUT_HSI2C2_IPCLK		17
2942ae5c2c3SSam Protsenko #define CLK_GOUT_HSI2C2_PCLK		18
2952ae5c2c3SSam Protsenko #define CLK_GOUT_I2C0_PCLK		19
2962ae5c2c3SSam Protsenko #define CLK_GOUT_I2C1_PCLK		20
2972ae5c2c3SSam Protsenko #define CLK_GOUT_I2C2_PCLK		21
2982ae5c2c3SSam Protsenko #define CLK_GOUT_I2C3_PCLK		22
2992ae5c2c3SSam Protsenko #define CLK_GOUT_I2C4_PCLK		23
3002ae5c2c3SSam Protsenko #define CLK_GOUT_I2C5_PCLK		24
3012ae5c2c3SSam Protsenko #define CLK_GOUT_I2C6_PCLK		25
3022ae5c2c3SSam Protsenko #define CLK_GOUT_MCT_PCLK		26
3032ae5c2c3SSam Protsenko #define CLK_GOUT_PWM_MOTOR_PCLK		27
3042ae5c2c3SSam Protsenko #define CLK_GOUT_SPI0_IPCLK		28
3052ae5c2c3SSam Protsenko #define CLK_GOUT_SPI0_PCLK		29
3062ae5c2c3SSam Protsenko #define CLK_GOUT_SYSREG_PERI_PCLK	30
3072ae5c2c3SSam Protsenko #define CLK_GOUT_UART_IPCLK		31
3082ae5c2c3SSam Protsenko #define CLK_GOUT_UART_PCLK		32
3092ae5c2c3SSam Protsenko #define CLK_GOUT_WDT0_PCLK		33
3102ae5c2c3SSam Protsenko #define CLK_GOUT_WDT1_PCLK		34
3112ae5c2c3SSam Protsenko #define PERI_NR_CLK			35
3122ae5c2c3SSam Protsenko 
3132ae5c2c3SSam Protsenko /* CMU_CORE */
3142ae5c2c3SSam Protsenko #define CLK_MOUT_CORE_BUS_USER		1
3152ae5c2c3SSam Protsenko #define CLK_MOUT_CORE_CCI_USER		2
3162ae5c2c3SSam Protsenko #define CLK_MOUT_CORE_MMC_EMBD_USER	3
3172ae5c2c3SSam Protsenko #define CLK_MOUT_CORE_SSS_USER		4
3182ae5c2c3SSam Protsenko #define CLK_MOUT_CORE_GIC		5
3192ae5c2c3SSam Protsenko #define CLK_DOUT_CORE_BUSP		6
3202ae5c2c3SSam Protsenko #define CLK_GOUT_CCI_ACLK		7
3212ae5c2c3SSam Protsenko #define CLK_GOUT_GIC_CLK		8
3222ae5c2c3SSam Protsenko #define CLK_GOUT_MMC_EMBD_ACLK		9
3232ae5c2c3SSam Protsenko #define CLK_GOUT_MMC_EMBD_SDCLKIN	10
3242ae5c2c3SSam Protsenko #define CLK_GOUT_SSS_ACLK		11
3252ae5c2c3SSam Protsenko #define CLK_GOUT_SSS_PCLK		12
326a949f2cfSSam Protsenko #define CLK_GOUT_GPIO_CORE_PCLK		13
327a949f2cfSSam Protsenko #define CLK_GOUT_SYSREG_CORE_PCLK	14
328a949f2cfSSam Protsenko #define CORE_NR_CLK			15
3292ae5c2c3SSam Protsenko 
3302ae5c2c3SSam Protsenko /* CMU_DPU */
3312ae5c2c3SSam Protsenko #define CLK_MOUT_DPU_USER		1
3322ae5c2c3SSam Protsenko #define CLK_DOUT_DPU_BUSP		2
3332ae5c2c3SSam Protsenko #define CLK_GOUT_DPU_CMU_DPU_PCLK	3
3342ae5c2c3SSam Protsenko #define CLK_GOUT_DPU_DECON0_ACLK	4
3352ae5c2c3SSam Protsenko #define CLK_GOUT_DPU_DMA_ACLK		5
3362ae5c2c3SSam Protsenko #define CLK_GOUT_DPU_DPP_ACLK		6
3372ae5c2c3SSam Protsenko #define CLK_GOUT_DPU_PPMU_ACLK		7
3382ae5c2c3SSam Protsenko #define CLK_GOUT_DPU_PPMU_PCLK		8
3392ae5c2c3SSam Protsenko #define CLK_GOUT_DPU_SMMU_CLK		9
3402ae5c2c3SSam Protsenko #define CLK_GOUT_DPU_SYSREG_PCLK	10
3412ae5c2c3SSam Protsenko #define DPU_NR_CLK			11
3422ae5c2c3SSam Protsenko 
3432ae5c2c3SSam Protsenko #endif /* _DT_BINDINGS_CLOCK_EXYNOS_850_H */
344