1d2912cb1SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only
2f76ee892STomi Valkeinen /*
3f76ee892STomi Valkeinen  * HDMI wrapper
4f76ee892STomi Valkeinen  *
5f76ee892STomi Valkeinen  * Copyright (C) 2013 Texas Instruments Incorporated
6f76ee892STomi Valkeinen  */
7f76ee892STomi Valkeinen 
8f76ee892STomi Valkeinen #define DSS_SUBSYS_NAME "HDMIWP"
9f76ee892STomi Valkeinen 
10f76ee892STomi Valkeinen #include <linux/kernel.h>
11f76ee892STomi Valkeinen #include <linux/err.h>
12f76ee892STomi Valkeinen #include <linux/io.h>
13f76ee892STomi Valkeinen #include <linux/platform_device.h>
14b9058afcSTomi Valkeinen #include <linux/seq_file.h>
15b9058afcSTomi Valkeinen 
1662d9e44eSPeter Ujfalusi #include <video/omapfb_dss.h>
17f76ee892STomi Valkeinen 
18f76ee892STomi Valkeinen #include "dss.h"
19f76ee892STomi Valkeinen #include "hdmi.h"
20f76ee892STomi Valkeinen 
hdmi_wp_dump(struct hdmi_wp_data * wp,struct seq_file * s)21f76ee892STomi Valkeinen void hdmi_wp_dump(struct hdmi_wp_data *wp, struct seq_file *s)
22f76ee892STomi Valkeinen {
23f76ee892STomi Valkeinen #define DUMPREG(r) seq_printf(s, "%-35s %08x\n", #r, hdmi_read_reg(wp->base, r))
24f76ee892STomi Valkeinen 
25f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_REVISION);
26f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_SYSCONFIG);
27f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_IRQSTATUS_RAW);
28f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_IRQSTATUS);
29f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_IRQENABLE_SET);
30f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_IRQENABLE_CLR);
31f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_IRQWAKEEN);
32f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_PWR_CTRL);
33f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_DEBOUNCE);
34f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_VIDEO_CFG);
35f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_VIDEO_SIZE);
36f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_VIDEO_TIMING_H);
37f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_VIDEO_TIMING_V);
38f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_CLK);
39f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_AUDIO_CFG);
40f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_AUDIO_CFG2);
41f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_AUDIO_CTRL);
42f76ee892STomi Valkeinen 	DUMPREG(HDMI_WP_AUDIO_DATA);
43f76ee892STomi Valkeinen }
44f76ee892STomi Valkeinen 
hdmi_wp_get_irqstatus(struct hdmi_wp_data * wp)45f76ee892STomi Valkeinen u32 hdmi_wp_get_irqstatus(struct hdmi_wp_data *wp)
46f76ee892STomi Valkeinen {
47f76ee892STomi Valkeinen 	return hdmi_read_reg(wp->base, HDMI_WP_IRQSTATUS);
48f76ee892STomi Valkeinen }
49f76ee892STomi Valkeinen 
hdmi_wp_set_irqstatus(struct hdmi_wp_data * wp,u32 irqstatus)50f76ee892STomi Valkeinen void hdmi_wp_set_irqstatus(struct hdmi_wp_data *wp, u32 irqstatus)
51f76ee892STomi Valkeinen {
52f76ee892STomi Valkeinen 	hdmi_write_reg(wp->base, HDMI_WP_IRQSTATUS, irqstatus);
53f76ee892STomi Valkeinen 	/* flush posted write */
54f76ee892STomi Valkeinen 	hdmi_read_reg(wp->base, HDMI_WP_IRQSTATUS);
55f76ee892STomi Valkeinen }
56f76ee892STomi Valkeinen 
hdmi_wp_set_irqenable(struct hdmi_wp_data * wp,u32 mask)57f76ee892STomi Valkeinen void hdmi_wp_set_irqenable(struct hdmi_wp_data *wp, u32 mask)
58f76ee892STomi Valkeinen {
59f76ee892STomi Valkeinen 	hdmi_write_reg(wp->base, HDMI_WP_IRQENABLE_SET, mask);
60f76ee892STomi Valkeinen }
61f76ee892STomi Valkeinen 
hdmi_wp_clear_irqenable(struct hdmi_wp_data * wp,u32 mask)62f76ee892STomi Valkeinen void hdmi_wp_clear_irqenable(struct hdmi_wp_data *wp, u32 mask)
63f76ee892STomi Valkeinen {
64f76ee892STomi Valkeinen 	hdmi_write_reg(wp->base, HDMI_WP_IRQENABLE_CLR, mask);
65f76ee892STomi Valkeinen }
66f76ee892STomi Valkeinen 
67f76ee892STomi Valkeinen /* PHY_PWR_CMD */
hdmi_wp_set_phy_pwr(struct hdmi_wp_data * wp,enum hdmi_phy_pwr val)68f76ee892STomi Valkeinen int hdmi_wp_set_phy_pwr(struct hdmi_wp_data *wp, enum hdmi_phy_pwr val)
69f76ee892STomi Valkeinen {
70f76ee892STomi Valkeinen 	/* Return if already the state */
71f76ee892STomi Valkeinen 	if (REG_GET(wp->base, HDMI_WP_PWR_CTRL, 5, 4) == val)
72f76ee892STomi Valkeinen 		return 0;
73f76ee892STomi Valkeinen 
74f76ee892STomi Valkeinen 	/* Command for power control of HDMI PHY */
75f76ee892STomi Valkeinen 	REG_FLD_MOD(wp->base, HDMI_WP_PWR_CTRL, val, 7, 6);
76f76ee892STomi Valkeinen 
77f76ee892STomi Valkeinen 	/* Status of the power control of HDMI PHY */
78f76ee892STomi Valkeinen 	if (hdmi_wait_for_bit_change(wp->base, HDMI_WP_PWR_CTRL, 5, 4, val)
79f76ee892STomi Valkeinen 			!= val) {
80f76ee892STomi Valkeinen 		DSSERR("Failed to set PHY power mode to %d\n", val);
81f76ee892STomi Valkeinen 		return -ETIMEDOUT;
82f76ee892STomi Valkeinen 	}
83f76ee892STomi Valkeinen 
84f76ee892STomi Valkeinen 	return 0;
85f76ee892STomi Valkeinen }
86f76ee892STomi Valkeinen 
87f76ee892STomi Valkeinen /* PLL_PWR_CMD */
hdmi_wp_set_pll_pwr(struct hdmi_wp_data * wp,enum hdmi_pll_pwr val)88f76ee892STomi Valkeinen int hdmi_wp_set_pll_pwr(struct hdmi_wp_data *wp, enum hdmi_pll_pwr val)
89f76ee892STomi Valkeinen {
90f76ee892STomi Valkeinen 	/* Command for power control of HDMI PLL */
91f76ee892STomi Valkeinen 	REG_FLD_MOD(wp->base, HDMI_WP_PWR_CTRL, val, 3, 2);
92f76ee892STomi Valkeinen 
93f76ee892STomi Valkeinen 	/* wait till PHY_PWR_STATUS is set */
94f76ee892STomi Valkeinen 	if (hdmi_wait_for_bit_change(wp->base, HDMI_WP_PWR_CTRL, 1, 0, val)
95f76ee892STomi Valkeinen 			!= val) {
96f76ee892STomi Valkeinen 		DSSERR("Failed to set PLL_PWR_STATUS\n");
97f76ee892STomi Valkeinen 		return -ETIMEDOUT;
98f76ee892STomi Valkeinen 	}
99f76ee892STomi Valkeinen 
100f76ee892STomi Valkeinen 	return 0;
101f76ee892STomi Valkeinen }
102f76ee892STomi Valkeinen 
hdmi_wp_video_start(struct hdmi_wp_data * wp)103f76ee892STomi Valkeinen int hdmi_wp_video_start(struct hdmi_wp_data *wp)
104f76ee892STomi Valkeinen {
105f76ee892STomi Valkeinen 	REG_FLD_MOD(wp->base, HDMI_WP_VIDEO_CFG, true, 31, 31);
106f76ee892STomi Valkeinen 
107f76ee892STomi Valkeinen 	return 0;
108f76ee892STomi Valkeinen }
109f76ee892STomi Valkeinen 
hdmi_wp_video_stop(struct hdmi_wp_data * wp)110f76ee892STomi Valkeinen void hdmi_wp_video_stop(struct hdmi_wp_data *wp)
111f76ee892STomi Valkeinen {
112f76ee892STomi Valkeinen 	int i;
113f76ee892STomi Valkeinen 
114f76ee892STomi Valkeinen 	hdmi_write_reg(wp->base, HDMI_WP_IRQSTATUS, HDMI_IRQ_VIDEO_FRAME_DONE);
115f76ee892STomi Valkeinen 
116f76ee892STomi Valkeinen 	REG_FLD_MOD(wp->base, HDMI_WP_VIDEO_CFG, false, 31, 31);
117f76ee892STomi Valkeinen 
118f76ee892STomi Valkeinen 	for (i = 0; i < 50; ++i) {
119f76ee892STomi Valkeinen 		u32 v;
120f76ee892STomi Valkeinen 
121f76ee892STomi Valkeinen 		msleep(20);
122f76ee892STomi Valkeinen 
123f76ee892STomi Valkeinen 		v = hdmi_read_reg(wp->base, HDMI_WP_IRQSTATUS_RAW);
124f76ee892STomi Valkeinen 		if (v & HDMI_IRQ_VIDEO_FRAME_DONE)
125f76ee892STomi Valkeinen 			return;
126f76ee892STomi Valkeinen 	}
127f76ee892STomi Valkeinen 
128f76ee892STomi Valkeinen 	DSSERR("no HDMI FRAMEDONE when disabling output\n");
129f76ee892STomi Valkeinen }
130f76ee892STomi Valkeinen 
hdmi_wp_video_config_format(struct hdmi_wp_data * wp,struct hdmi_video_format * video_fmt)131f76ee892STomi Valkeinen void hdmi_wp_video_config_format(struct hdmi_wp_data *wp,
132f76ee892STomi Valkeinen 		struct hdmi_video_format *video_fmt)
133f76ee892STomi Valkeinen {
134f76ee892STomi Valkeinen 	u32 l = 0;
135f76ee892STomi Valkeinen 
136f76ee892STomi Valkeinen 	REG_FLD_MOD(wp->base, HDMI_WP_VIDEO_CFG, video_fmt->packing_mode,
137f76ee892STomi Valkeinen 		10, 8);
138f76ee892STomi Valkeinen 
139f76ee892STomi Valkeinen 	l |= FLD_VAL(video_fmt->y_res, 31, 16);
140f76ee892STomi Valkeinen 	l |= FLD_VAL(video_fmt->x_res, 15, 0);
141f76ee892STomi Valkeinen 	hdmi_write_reg(wp->base, HDMI_WP_VIDEO_SIZE, l);
142f76ee892STomi Valkeinen }
143f76ee892STomi Valkeinen 
hdmi_wp_video_config_interface(struct hdmi_wp_data * wp,struct omap_video_timings * timings)144f76ee892STomi Valkeinen void hdmi_wp_video_config_interface(struct hdmi_wp_data *wp,
145f76ee892STomi Valkeinen 		struct omap_video_timings *timings)
146f76ee892STomi Valkeinen {
147f76ee892STomi Valkeinen 	u32 r;
148f76ee892STomi Valkeinen 	bool vsync_pol, hsync_pol;
149f76ee892STomi Valkeinen 	DSSDBG("Enter hdmi_wp_video_config_interface\n");
150f76ee892STomi Valkeinen 
151f76ee892STomi Valkeinen 	vsync_pol = timings->vsync_level == OMAPDSS_SIG_ACTIVE_HIGH;
152f76ee892STomi Valkeinen 	hsync_pol = timings->hsync_level == OMAPDSS_SIG_ACTIVE_HIGH;
153f76ee892STomi Valkeinen 
154f76ee892STomi Valkeinen 	r = hdmi_read_reg(wp->base, HDMI_WP_VIDEO_CFG);
155f76ee892STomi Valkeinen 	r = FLD_MOD(r, vsync_pol, 7, 7);
156f76ee892STomi Valkeinen 	r = FLD_MOD(r, hsync_pol, 6, 6);
157f76ee892STomi Valkeinen 	r = FLD_MOD(r, timings->interlace, 3, 3);
158f76ee892STomi Valkeinen 	r = FLD_MOD(r, 1, 1, 0); /* HDMI_TIMING_MASTER_24BIT */
159f76ee892STomi Valkeinen 	hdmi_write_reg(wp->base, HDMI_WP_VIDEO_CFG, r);
160f76ee892STomi Valkeinen }
161f76ee892STomi Valkeinen 
hdmi_wp_video_config_timing(struct hdmi_wp_data * wp,struct omap_video_timings * timings)162f76ee892STomi Valkeinen void hdmi_wp_video_config_timing(struct hdmi_wp_data *wp,
163f76ee892STomi Valkeinen 		struct omap_video_timings *timings)
164f76ee892STomi Valkeinen {
165f76ee892STomi Valkeinen 	u32 timing_h = 0;
166f76ee892STomi Valkeinen 	u32 timing_v = 0;
167f76ee892STomi Valkeinen 
168f76ee892STomi Valkeinen 	DSSDBG("Enter hdmi_wp_video_config_timing\n");
169f76ee892STomi Valkeinen 
170f76ee892STomi Valkeinen 	timing_h |= FLD_VAL(timings->hbp, 31, 20);
171f76ee892STomi Valkeinen 	timing_h |= FLD_VAL(timings->hfp, 19, 8);
172f76ee892STomi Valkeinen 	timing_h |= FLD_VAL(timings->hsw, 7, 0);
173f76ee892STomi Valkeinen 	hdmi_write_reg(wp->base, HDMI_WP_VIDEO_TIMING_H, timing_h);
174f76ee892STomi Valkeinen 
175f76ee892STomi Valkeinen 	timing_v |= FLD_VAL(timings->vbp, 31, 20);
176f76ee892STomi Valkeinen 	timing_v |= FLD_VAL(timings->vfp, 19, 8);
177f76ee892STomi Valkeinen 	timing_v |= FLD_VAL(timings->vsw, 7, 0);
178f76ee892STomi Valkeinen 	hdmi_write_reg(wp->base, HDMI_WP_VIDEO_TIMING_V, timing_v);
179f76ee892STomi Valkeinen }
180f76ee892STomi Valkeinen 
hdmi_wp_init_vid_fmt_timings(struct hdmi_video_format * video_fmt,struct omap_video_timings * timings,struct hdmi_config * param)181f76ee892STomi Valkeinen void hdmi_wp_init_vid_fmt_timings(struct hdmi_video_format *video_fmt,
182f76ee892STomi Valkeinen 		struct omap_video_timings *timings, struct hdmi_config *param)
183f76ee892STomi Valkeinen {
184f76ee892STomi Valkeinen 	DSSDBG("Enter hdmi_wp_video_init_format\n");
185f76ee892STomi Valkeinen 
186f76ee892STomi Valkeinen 	video_fmt->packing_mode = HDMI_PACK_10b_RGB_YUV444;
187f76ee892STomi Valkeinen 	video_fmt->y_res = param->timings.y_res;
188f76ee892STomi Valkeinen 	video_fmt->x_res = param->timings.x_res;
189f76ee892STomi Valkeinen 	if (param->timings.interlace)
190f76ee892STomi Valkeinen 		video_fmt->y_res /= 2;
191f76ee892STomi Valkeinen 
192f76ee892STomi Valkeinen 	timings->hbp = param->timings.hbp;
193f76ee892STomi Valkeinen 	timings->hfp = param->timings.hfp;
194f76ee892STomi Valkeinen 	timings->hsw = param->timings.hsw;
195f76ee892STomi Valkeinen 	timings->vbp = param->timings.vbp;
196f76ee892STomi Valkeinen 	timings->vfp = param->timings.vfp;
197f76ee892STomi Valkeinen 	timings->vsw = param->timings.vsw;
198f76ee892STomi Valkeinen 	timings->vsync_level = param->timings.vsync_level;
199f76ee892STomi Valkeinen 	timings->hsync_level = param->timings.hsync_level;
200f76ee892STomi Valkeinen 	timings->interlace = param->timings.interlace;
201f76ee892STomi Valkeinen }
202f76ee892STomi Valkeinen 
hdmi_wp_audio_config_format(struct hdmi_wp_data * wp,struct hdmi_audio_format * aud_fmt)203f76ee892STomi Valkeinen void hdmi_wp_audio_config_format(struct hdmi_wp_data *wp,
204f76ee892STomi Valkeinen 		struct hdmi_audio_format *aud_fmt)
205f76ee892STomi Valkeinen {
206f76ee892STomi Valkeinen 	u32 r;
207f76ee892STomi Valkeinen 
208f76ee892STomi Valkeinen 	DSSDBG("Enter hdmi_wp_audio_config_format\n");
209f76ee892STomi Valkeinen 
210f76ee892STomi Valkeinen 	r = hdmi_read_reg(wp->base, HDMI_WP_AUDIO_CFG);
211f76ee892STomi Valkeinen 	if (omapdss_get_version() == OMAPDSS_VER_OMAP4430_ES1 ||
212f76ee892STomi Valkeinen 	    omapdss_get_version() == OMAPDSS_VER_OMAP4430_ES2 ||
213f76ee892STomi Valkeinen 	    omapdss_get_version() == OMAPDSS_VER_OMAP4) {
214f76ee892STomi Valkeinen 		r = FLD_MOD(r, aud_fmt->stereo_channels, 26, 24);
215f76ee892STomi Valkeinen 		r = FLD_MOD(r, aud_fmt->active_chnnls_msk, 23, 16);
216f76ee892STomi Valkeinen 	}
217f76ee892STomi Valkeinen 	r = FLD_MOD(r, aud_fmt->en_sig_blk_strt_end, 5, 5);
218f76ee892STomi Valkeinen 	r = FLD_MOD(r, aud_fmt->type, 4, 4);
219f76ee892STomi Valkeinen 	r = FLD_MOD(r, aud_fmt->justification, 3, 3);
220f76ee892STomi Valkeinen 	r = FLD_MOD(r, aud_fmt->sample_order, 2, 2);
221f76ee892STomi Valkeinen 	r = FLD_MOD(r, aud_fmt->samples_per_word, 1, 1);
222f76ee892STomi Valkeinen 	r = FLD_MOD(r, aud_fmt->sample_size, 0, 0);
223f76ee892STomi Valkeinen 	hdmi_write_reg(wp->base, HDMI_WP_AUDIO_CFG, r);
224f76ee892STomi Valkeinen }
225f76ee892STomi Valkeinen 
hdmi_wp_audio_config_dma(struct hdmi_wp_data * wp,struct hdmi_audio_dma * aud_dma)226f76ee892STomi Valkeinen void hdmi_wp_audio_config_dma(struct hdmi_wp_data *wp,
227f76ee892STomi Valkeinen 		struct hdmi_audio_dma *aud_dma)
228f76ee892STomi Valkeinen {
229f76ee892STomi Valkeinen 	u32 r;
230f76ee892STomi Valkeinen 
231f76ee892STomi Valkeinen 	DSSDBG("Enter hdmi_wp_audio_config_dma\n");
232f76ee892STomi Valkeinen 
233f76ee892STomi Valkeinen 	r = hdmi_read_reg(wp->base, HDMI_WP_AUDIO_CFG2);
234f76ee892STomi Valkeinen 	r = FLD_MOD(r, aud_dma->transfer_size, 15, 8);
235f76ee892STomi Valkeinen 	r = FLD_MOD(r, aud_dma->block_size, 7, 0);
236f76ee892STomi Valkeinen 	hdmi_write_reg(wp->base, HDMI_WP_AUDIO_CFG2, r);
237f76ee892STomi Valkeinen 
238f76ee892STomi Valkeinen 	r = hdmi_read_reg(wp->base, HDMI_WP_AUDIO_CTRL);
239f76ee892STomi Valkeinen 	r = FLD_MOD(r, aud_dma->mode, 9, 9);
240f76ee892STomi Valkeinen 	r = FLD_MOD(r, aud_dma->fifo_threshold, 8, 0);
241f76ee892STomi Valkeinen 	hdmi_write_reg(wp->base, HDMI_WP_AUDIO_CTRL, r);
242f76ee892STomi Valkeinen }
243f76ee892STomi Valkeinen 
hdmi_wp_audio_enable(struct hdmi_wp_data * wp,bool enable)244f76ee892STomi Valkeinen int hdmi_wp_audio_enable(struct hdmi_wp_data *wp, bool enable)
245f76ee892STomi Valkeinen {
246f76ee892STomi Valkeinen 	REG_FLD_MOD(wp->base, HDMI_WP_AUDIO_CTRL, enable, 31, 31);
247f76ee892STomi Valkeinen 
248f76ee892STomi Valkeinen 	return 0;
249f76ee892STomi Valkeinen }
250f76ee892STomi Valkeinen 
hdmi_wp_audio_core_req_enable(struct hdmi_wp_data * wp,bool enable)251f76ee892STomi Valkeinen int hdmi_wp_audio_core_req_enable(struct hdmi_wp_data *wp, bool enable)
252f76ee892STomi Valkeinen {
253f76ee892STomi Valkeinen 	REG_FLD_MOD(wp->base, HDMI_WP_AUDIO_CTRL, enable, 30, 30);
254f76ee892STomi Valkeinen 
255f76ee892STomi Valkeinen 	return 0;
256f76ee892STomi Valkeinen }
257f76ee892STomi Valkeinen 
hdmi_wp_init(struct platform_device * pdev,struct hdmi_wp_data * wp)258f76ee892STomi Valkeinen int hdmi_wp_init(struct platform_device *pdev, struct hdmi_wp_data *wp)
259f76ee892STomi Valkeinen {
260f76ee892STomi Valkeinen 	struct resource *res;
261f76ee892STomi Valkeinen 
262f76ee892STomi Valkeinen 	res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "wp");
263f76ee892STomi Valkeinen 	if (!res) {
264f76ee892STomi Valkeinen 		DSSERR("can't get WP mem resource\n");
265f76ee892STomi Valkeinen 		return -EINVAL;
266f76ee892STomi Valkeinen 	}
267f76ee892STomi Valkeinen 	wp->phys_base = res->start;
268f76ee892STomi Valkeinen 
269f76ee892STomi Valkeinen 	wp->base = devm_ioremap_resource(&pdev->dev, res);
270f76ee892STomi Valkeinen 	if (IS_ERR(wp->base)) {
271f76ee892STomi Valkeinen 		DSSERR("can't ioremap HDMI WP\n");
272f76ee892STomi Valkeinen 		return PTR_ERR(wp->base);
273f76ee892STomi Valkeinen 	}
274f76ee892STomi Valkeinen 
275f76ee892STomi Valkeinen 	return 0;
276f76ee892STomi Valkeinen }
277f76ee892STomi Valkeinen 
hdmi_wp_get_audio_dma_addr(struct hdmi_wp_data * wp)278f76ee892STomi Valkeinen phys_addr_t hdmi_wp_get_audio_dma_addr(struct hdmi_wp_data *wp)
279f76ee892STomi Valkeinen {
280f76ee892STomi Valkeinen 	return wp->phys_base + HDMI_WP_AUDIO_DATA;
281f76ee892STomi Valkeinen }
282