1caab277bSThomas Gleixner /* SPDX-License-Identifier: GPL-2.0-only */
2f76ee892STomi Valkeinen /*
3f76ee892STomi Valkeinen  * linux/drivers/video/omap2/dss/dss_features.h
4f76ee892STomi Valkeinen  *
5f76ee892STomi Valkeinen  * Copyright (C) 2010 Texas Instruments
6f76ee892STomi Valkeinen  * Author: Archit Taneja <archit@ti.com>
7f76ee892STomi Valkeinen  */
8f76ee892STomi Valkeinen 
9f76ee892STomi Valkeinen #ifndef __OMAP2_DSS_FEATURES_H
10f76ee892STomi Valkeinen #define __OMAP2_DSS_FEATURES_H
11f76ee892STomi Valkeinen 
12f76ee892STomi Valkeinen #define MAX_DSS_MANAGERS	4
13f76ee892STomi Valkeinen #define MAX_DSS_OVERLAYS	4
14f76ee892STomi Valkeinen #define MAX_DSS_LCD_MANAGERS	3
15f76ee892STomi Valkeinen #define MAX_NUM_DSI		2
16f76ee892STomi Valkeinen 
17f76ee892STomi Valkeinen /* DSS has feature id */
18f76ee892STomi Valkeinen enum dss_feat_id {
19f76ee892STomi Valkeinen 	FEAT_LCDENABLEPOL,
20f76ee892STomi Valkeinen 	FEAT_LCDENABLESIGNAL,
21f76ee892STomi Valkeinen 	FEAT_PCKFREEENABLE,
22f76ee892STomi Valkeinen 	FEAT_FUNCGATED,
23f76ee892STomi Valkeinen 	FEAT_MGR_LCD2,
24f76ee892STomi Valkeinen 	FEAT_MGR_LCD3,
25f76ee892STomi Valkeinen 	FEAT_LINEBUFFERSPLIT,
26f76ee892STomi Valkeinen 	FEAT_ROWREPEATENABLE,
27f76ee892STomi Valkeinen 	FEAT_RESIZECONF,
28f76ee892STomi Valkeinen 	/* Independent core clk divider */
29f76ee892STomi Valkeinen 	FEAT_CORE_CLK_DIV,
30f76ee892STomi Valkeinen 	FEAT_LCD_CLK_SRC,
31f76ee892STomi Valkeinen 	/* DSI-PLL power command 0x3 is not working */
32f76ee892STomi Valkeinen 	FEAT_DSI_PLL_PWR_BUG,
33f76ee892STomi Valkeinen 	FEAT_DSI_DCS_CMD_CONFIG_VC,
34f76ee892STomi Valkeinen 	FEAT_DSI_VC_OCP_WIDTH,
35f76ee892STomi Valkeinen 	FEAT_DSI_REVERSE_TXCLKESC,
36f76ee892STomi Valkeinen 	FEAT_DSI_GNQ,
37f76ee892STomi Valkeinen 	FEAT_DPI_USES_VDDS_DSI,
38f76ee892STomi Valkeinen 	FEAT_HDMI_CTS_SWMODE,
39f76ee892STomi Valkeinen 	FEAT_HDMI_AUDIO_USE_MCLK,
40f76ee892STomi Valkeinen 	FEAT_HANDLE_UV_SEPARATE,
41f76ee892STomi Valkeinen 	FEAT_ATTR2,
42f76ee892STomi Valkeinen 	FEAT_VENC_REQUIRES_TV_DAC_CLK,
43f76ee892STomi Valkeinen 	FEAT_CPR,
44f76ee892STomi Valkeinen 	FEAT_PRELOAD,
45f76ee892STomi Valkeinen 	FEAT_FIR_COEF_V,
46f76ee892STomi Valkeinen 	FEAT_ALPHA_FIXED_ZORDER,
47f76ee892STomi Valkeinen 	FEAT_ALPHA_FREE_ZORDER,
48f76ee892STomi Valkeinen 	FEAT_FIFO_MERGE,
49f76ee892STomi Valkeinen 	/* An unknown HW bug causing the normal FIFO thresholds not to work */
50f76ee892STomi Valkeinen 	FEAT_OMAP3_DSI_FIFO_BUG,
51f76ee892STomi Valkeinen 	FEAT_BURST_2D,
52f76ee892STomi Valkeinen 	FEAT_DSI_PHY_DCC,
53f76ee892STomi Valkeinen 	FEAT_MFLAG,
54f76ee892STomi Valkeinen };
55f76ee892STomi Valkeinen 
56f76ee892STomi Valkeinen /* DSS register field id */
57f76ee892STomi Valkeinen enum dss_feat_reg_field {
58f76ee892STomi Valkeinen 	FEAT_REG_FIRHINC,
59f76ee892STomi Valkeinen 	FEAT_REG_FIRVINC,
60f76ee892STomi Valkeinen 	FEAT_REG_FIFOHIGHTHRESHOLD,
61f76ee892STomi Valkeinen 	FEAT_REG_FIFOLOWTHRESHOLD,
62f76ee892STomi Valkeinen 	FEAT_REG_FIFOSIZE,
63f76ee892STomi Valkeinen 	FEAT_REG_HORIZONTALACCU,
64f76ee892STomi Valkeinen 	FEAT_REG_VERTICALACCU,
65f76ee892STomi Valkeinen 	FEAT_REG_DISPC_CLK_SWITCH,
66f76ee892STomi Valkeinen };
67f76ee892STomi Valkeinen 
68f76ee892STomi Valkeinen enum dss_range_param {
69f76ee892STomi Valkeinen 	FEAT_PARAM_DSS_FCK,
70f76ee892STomi Valkeinen 	FEAT_PARAM_DSS_PCD,
71f76ee892STomi Valkeinen 	FEAT_PARAM_DSIPLL_LPDIV,
72f76ee892STomi Valkeinen 	FEAT_PARAM_DSI_FCK,
73f76ee892STomi Valkeinen 	FEAT_PARAM_DOWNSCALE,
74f76ee892STomi Valkeinen 	FEAT_PARAM_LINEWIDTH,
75f76ee892STomi Valkeinen };
76f76ee892STomi Valkeinen 
77f76ee892STomi Valkeinen /* DSS Feature Functions */
78f76ee892STomi Valkeinen unsigned long dss_feat_get_param_min(enum dss_range_param param);
79f76ee892STomi Valkeinen unsigned long dss_feat_get_param_max(enum dss_range_param param);
80f76ee892STomi Valkeinen enum omap_overlay_caps dss_feat_get_overlay_caps(enum omap_plane plane);
81f76ee892STomi Valkeinen bool dss_feat_color_mode_supported(enum omap_plane plane,
82f76ee892STomi Valkeinen 		enum omap_color_mode color_mode);
83f76ee892STomi Valkeinen const char *dss_feat_get_clk_source_name(enum omap_dss_clk_source id);
84f76ee892STomi Valkeinen 
85f76ee892STomi Valkeinen u32 dss_feat_get_buffer_size_unit(void);	/* in bytes */
86f76ee892STomi Valkeinen u32 dss_feat_get_burst_size_unit(void);		/* in bytes */
87f76ee892STomi Valkeinen 
88f76ee892STomi Valkeinen bool dss_feat_rotation_type_supported(enum omap_dss_rotation_type rot_type);
89f76ee892STomi Valkeinen 
90f76ee892STomi Valkeinen bool dss_has_feature(enum dss_feat_id id);
91f76ee892STomi Valkeinen void dss_feat_get_reg_field(enum dss_feat_reg_field id, u8 *start, u8 *end);
92f76ee892STomi Valkeinen void dss_features_init(enum omapdss_version version);
93f76ee892STomi Valkeinen 
94f76ee892STomi Valkeinen enum omap_display_type dss_feat_get_supported_displays(enum omap_channel channel);
95f76ee892STomi Valkeinen enum omap_dss_output_id dss_feat_get_supported_outputs(enum omap_channel channel);
96f76ee892STomi Valkeinen 
97f76ee892STomi Valkeinen #endif
98