xref: /openbmc/linux/drivers/video/fbdev/mmp/hw/mmp_ctrl.h (revision 053d7dcd)
11ccea77eSThomas Gleixner /* SPDX-License-Identifier: GPL-2.0-or-later */
2f7018c21STomi Valkeinen /*
3f7018c21STomi Valkeinen  * drivers/video/mmp/hw/mmp_ctrl.h
4f7018c21STomi Valkeinen  *
5f7018c21STomi Valkeinen  * Copyright (C) 2012 Marvell Technology Group Ltd.
6f7018c21STomi Valkeinen  * Authors:  Guoqing Li <ligq@marvell.com>
7f7018c21STomi Valkeinen  *          Lisa Du <cldu@marvell.com>
8f7018c21STomi Valkeinen  *          Zhou Zhu <zzhu3@marvell.com>
9f7018c21STomi Valkeinen  */
10f7018c21STomi Valkeinen 
11f7018c21STomi Valkeinen #ifndef _MMP_CTRL_H_
12f7018c21STomi Valkeinen #define _MMP_CTRL_H_
13f7018c21STomi Valkeinen 
14f7018c21STomi Valkeinen #include <video/mmp_disp.h>
15f7018c21STomi Valkeinen 
16f7018c21STomi Valkeinen /* ------------< LCD register >------------ */
17f7018c21STomi Valkeinen struct lcd_regs {
18f7018c21STomi Valkeinen /* TV patch register for MMP2 */
19f7018c21STomi Valkeinen /* 32 bit		TV Video Frame0 Y Starting Address */
20f7018c21STomi Valkeinen #define LCD_TVD_START_ADDR_Y0			(0x0000)
21f7018c21STomi Valkeinen /* 32 bit		TV Video Frame0 U Starting Address */
22f7018c21STomi Valkeinen #define LCD_TVD_START_ADDR_U0			(0x0004)
23f7018c21STomi Valkeinen /* 32 bit		TV Video Frame0 V Starting Address */
24f7018c21STomi Valkeinen #define LCD_TVD_START_ADDR_V0			(0x0008)
25f7018c21STomi Valkeinen /* 32 bit		TV Video Frame0 Command Starting Address */
26f7018c21STomi Valkeinen #define LCD_TVD_START_ADDR_C0			(0x000C)
27f7018c21STomi Valkeinen /* 32 bit		TV Video Frame1 Y Starting Address Register*/
28f7018c21STomi Valkeinen #define LCD_TVD_START_ADDR_Y1			(0x0010)
29f7018c21STomi Valkeinen /* 32 bit		TV Video Frame1 U Starting Address Register*/
30f7018c21STomi Valkeinen #define LCD_TVD_START_ADDR_U1			(0x0014)
31f7018c21STomi Valkeinen /* 32 bit		TV Video Frame1 V Starting Address Register*/
32f7018c21STomi Valkeinen #define LCD_TVD_START_ADDR_V1			(0x0018)
33f7018c21STomi Valkeinen /* 32 bit		TV Video Frame1 Command Starting Address Register*/
34f7018c21STomi Valkeinen #define LCD_TVD_START_ADDR_C1			(0x001C)
35f7018c21STomi Valkeinen /* 32 bit		TV Video Y andC Line Length(Pitch)Register*/
36f7018c21STomi Valkeinen #define LCD_TVD_PITCH_YC			(0x0020)
37f7018c21STomi Valkeinen /* 32 bit		TV Video U andV Line Length(Pitch)Register*/
38f7018c21STomi Valkeinen #define LCD_TVD_PITCH_UV			(0x0024)
39f7018c21STomi Valkeinen /* 32 bit	  TV Video Starting Point on Screen Register*/
40f7018c21STomi Valkeinen #define LCD_TVD_OVSA_HPXL_VLN			(0x0028)
41f7018c21STomi Valkeinen /* 32 bit		TV Video Source Size Register*/
42f7018c21STomi Valkeinen #define LCD_TVD_HPXL_VLN			(0x002C)
43f7018c21STomi Valkeinen /* 32 bit	  TV Video Destination Size (After Zooming)Register*/
44f7018c21STomi Valkeinen #define LCD_TVDZM_HPXL_VLN			(0x0030)
45f7018c21STomi Valkeinen 	u32 v_y0;
46f7018c21STomi Valkeinen 	u32 v_u0;
47f7018c21STomi Valkeinen 	u32 v_v0;
48f7018c21STomi Valkeinen 	u32 v_c0;
49f7018c21STomi Valkeinen 	u32 v_y1;
50f7018c21STomi Valkeinen 	u32 v_u1;
51f7018c21STomi Valkeinen 	u32 v_v1;
52f7018c21STomi Valkeinen 	u32 v_c1;
53f7018c21STomi Valkeinen 	u32 v_pitch_yc;		/* Video Y and C Line Length (Pitch) */
54f7018c21STomi Valkeinen 	u32 v_pitch_uv;		/* Video U and V Line Length (Pitch) */
55f7018c21STomi Valkeinen 	u32 v_start;		/* Video Starting Point on Screen */
56f7018c21STomi Valkeinen 	u32 v_size;			/* Video Source Size */
57f7018c21STomi Valkeinen 	u32 v_size_z;		/* Video Destination Size (After Zooming) */
58f7018c21STomi Valkeinen 
59f7018c21STomi Valkeinen /* 32 bit	   TV Graphic Frame 0 Starting Address Register*/
60f7018c21STomi Valkeinen #define LCD_TVG_START_ADDR0				(0x0034)
61f7018c21STomi Valkeinen /* 32 bit	  TV Graphic Frame 1 Starting Address Register*/
62f7018c21STomi Valkeinen #define LCD_TVG_START_ADDR1				(0x0038)
63f7018c21STomi Valkeinen /* 32 bit		TV Graphic Line Length(Pitch)Register*/
64f7018c21STomi Valkeinen #define LCD_TVG_PITCH					(0x003C)
65f7018c21STomi Valkeinen /* 32 bit		TV Graphic Starting Point on Screen Register*/
66f7018c21STomi Valkeinen #define LCD_TVG_OVSA_HPXL_VLN				(0x0040)
67f7018c21STomi Valkeinen /* 32 bit		TV Graphic Source Size Register*/
68f7018c21STomi Valkeinen #define LCD_TVG_HPXL_VLN				(0x0044)
69f7018c21STomi Valkeinen /* 32 bit		TV Graphic Destination size (after Zooming)Register*/
70f7018c21STomi Valkeinen #define LCD_TVGZM_HPXL_VLN				(0x0048)
71f7018c21STomi Valkeinen 	u32 g_0;			/* Graphic Frame 0/1 Starting Address */
72f7018c21STomi Valkeinen 	u32 g_1;
73f7018c21STomi Valkeinen 	u32 g_pitch;		/* Graphic Line Length (Pitch) */
74f7018c21STomi Valkeinen 	u32 g_start;		/* Graphic Starting Point on Screen */
75f7018c21STomi Valkeinen 	u32 g_size;			/* Graphic Source Size */
76f7018c21STomi Valkeinen 	u32 g_size_z;		/* Graphic Destination Size (After Zooming) */
77f7018c21STomi Valkeinen 
78f7018c21STomi Valkeinen /* 32 bit	  TV Hardware Cursor Starting Point on screen Register*/
79f7018c21STomi Valkeinen #define LCD_TVC_OVSA_HPXL_VLN				(0x004C)
80f7018c21STomi Valkeinen /* 32 bit		TV Hardware Cursor Size Register */
81f7018c21STomi Valkeinen #define LCD_TVC_HPXL_VLN				(0x0050)
82f7018c21STomi Valkeinen 	u32 hc_start;			/* Hardware Cursor */
83f7018c21STomi Valkeinen 	u32 hc_size;			/* Hardware Cursor */
84f7018c21STomi Valkeinen 
85f7018c21STomi Valkeinen /* 32 bit		TV Total Screen Size Register*/
86f7018c21STomi Valkeinen #define LCD_TV_V_H_TOTAL				(0x0054)
87f7018c21STomi Valkeinen /* 32 bit		TV Screen Active Size Register*/
88f7018c21STomi Valkeinen #define LCD_TV_V_H_ACTIVE				(0x0058)
89f7018c21STomi Valkeinen /* 32 bit		TV Screen Horizontal Porch Register*/
90f7018c21STomi Valkeinen #define LCD_TV_H_PORCH					(0x005C)
91f7018c21STomi Valkeinen /* 32 bit		TV Screen Vertical Porch Register*/
92f7018c21STomi Valkeinen #define LCD_TV_V_PORCH					(0x0060)
93f7018c21STomi Valkeinen 	u32 screen_size;		/* Screen Total Size */
94f7018c21STomi Valkeinen 	u32 screen_active;		/* Screen Active Size */
95f7018c21STomi Valkeinen 	u32 screen_h_porch;		/* Screen Horizontal Porch */
96f7018c21STomi Valkeinen 	u32 screen_v_porch;		/* Screen Vertical Porch */
97f7018c21STomi Valkeinen 
98f7018c21STomi Valkeinen /* 32 bit		TV Screen Blank Color Register*/
99f7018c21STomi Valkeinen #define LCD_TV_BLANKCOLOR				(0x0064)
100f7018c21STomi Valkeinen /* 32 bit		TV Hardware Cursor Color1 Register*/
101f7018c21STomi Valkeinen #define LCD_TV_ALPHA_COLOR1				(0x0068)
102f7018c21STomi Valkeinen /* 32 bit		TV Hardware Cursor Color2 Register*/
103f7018c21STomi Valkeinen #define LCD_TV_ALPHA_COLOR2				(0x006C)
104f7018c21STomi Valkeinen 	u32 blank_color;		/* Screen Blank Color */
105f7018c21STomi Valkeinen 	u32 hc_Alpha_color1;	/* Hardware Cursor Color1 */
106f7018c21STomi Valkeinen 	u32 hc_Alpha_color2;	/* Hardware Cursor Color2 */
107f7018c21STomi Valkeinen 
108f7018c21STomi Valkeinen /* 32 bit		TV Video Y Color Key Control*/
109f7018c21STomi Valkeinen #define LCD_TV_COLORKEY_Y				(0x0070)
110f7018c21STomi Valkeinen /* 32 bit		TV Video U Color Key Control*/
111f7018c21STomi Valkeinen #define LCD_TV_COLORKEY_U				(0x0074)
112f7018c21STomi Valkeinen /* 32 bit		TV Video V Color Key Control*/
113f7018c21STomi Valkeinen #define LCD_TV_COLORKEY_V				(0x0078)
114f7018c21STomi Valkeinen 	u32 v_colorkey_y;		/* Video Y Color Key Control */
115f7018c21STomi Valkeinen 	u32 v_colorkey_u;		/* Video U Color Key Control */
116f7018c21STomi Valkeinen 	u32 v_colorkey_v;		/* Video V Color Key Control */
117f7018c21STomi Valkeinen 
118f7018c21STomi Valkeinen /* 32 bit		TV VSYNC PulsePixel Edge Control Register*/
119f7018c21STomi Valkeinen #define LCD_TV_SEPXLCNT					(0x007C)
120f7018c21STomi Valkeinen 	u32 vsync_ctrl;			/* VSYNC PulsePixel Edge Control */
121f7018c21STomi Valkeinen };
122f7018c21STomi Valkeinen 
123f7018c21STomi Valkeinen #define intf_ctrl(id)		((id) ? (((id) & 1) ? LCD_TVIF_CTRL : \
124f7018c21STomi Valkeinen 				LCD_DUMB2_CTRL) : LCD_SPU_DUMB_CTRL)
125f7018c21STomi Valkeinen #define dma_ctrl0(id)	   ((id) ? (((id) & 1) ? LCD_TV_CTRL0 : \
126f7018c21STomi Valkeinen 				LCD_PN2_CTRL0) : LCD_SPU_DMA_CTRL0)
127f7018c21STomi Valkeinen #define dma_ctrl1(id)	   ((id) ? (((id) & 1) ? LCD_TV_CTRL1 : \
128f7018c21STomi Valkeinen 				LCD_PN2_CTRL1) : LCD_SPU_DMA_CTRL1)
129f7018c21STomi Valkeinen #define dma_ctrl(ctrl1, id)	 (ctrl1 ? dma_ctrl1(id) : dma_ctrl0(id))
130f7018c21STomi Valkeinen 
131f7018c21STomi Valkeinen /* 32 bit		TV Path DMA Control 0*/
132f7018c21STomi Valkeinen #define LCD_TV_CTRL0					(0x0080)
133f7018c21STomi Valkeinen /* 32 bit		TV Path DMA Control 1*/
134f7018c21STomi Valkeinen #define LCD_TV_CTRL1					(0x0084)
135f7018c21STomi Valkeinen /* 32 bit		TV Path Video Contrast*/
136f7018c21STomi Valkeinen #define LCD_TV_CONTRAST					(0x0088)
137f7018c21STomi Valkeinen /* 32 bit		TV Path Video Saturation*/
138f7018c21STomi Valkeinen #define LCD_TV_SATURATION				(0x008C)
139f7018c21STomi Valkeinen /* 32 bit		TV Path Video Hue Adjust*/
140f7018c21STomi Valkeinen #define LCD_TV_CBSH_HUE					(0x0090)
141f7018c21STomi Valkeinen /* 32 bit TV Path TVIF Control	Register */
142f7018c21STomi Valkeinen #define LCD_TVIF_CTRL					(0x0094)
143f7018c21STomi Valkeinen #define TV_VBLNK_VALID_EN				(1 << 12)
144f7018c21STomi Valkeinen 
145f7018c21STomi Valkeinen /* 32 bit TV Path I/O Pad Control*/
146f7018c21STomi Valkeinen #define LCD_TVIOPAD_CTRL				(0x0098)
147f7018c21STomi Valkeinen /* 32 bit TV Path Cloc	Divider  */
148f7018c21STomi Valkeinen #define LCD_TCLK_DIV					(0x009C)
149f7018c21STomi Valkeinen 
150f7018c21STomi Valkeinen #define LCD_SCLK(path) ((PATH_PN == path->id) ? LCD_CFG_SCLK_DIV :\
151f7018c21STomi Valkeinen 	((PATH_TV == path->id) ? LCD_TCLK_DIV : LCD_PN2_SCLK_DIV))
152f7018c21STomi Valkeinen #define intf_rbswap_ctrl(id)	((id) ? (((id) & 1) ? LCD_TVIF_CTRL : \
153f7018c21STomi Valkeinen 				PN2_IOPAD_CONTROL) : LCD_TOP_CTRL)
154f7018c21STomi Valkeinen 
155f7018c21STomi Valkeinen /* dither configure */
156f7018c21STomi Valkeinen #define LCD_DITHER_CTRL				(0x00A0)
157f7018c21STomi Valkeinen 
158f7018c21STomi Valkeinen #define DITHER_TBL_INDEX_SEL(s)		((s) << 16)
159f7018c21STomi Valkeinen #define DITHER_MODE2(m)				((m) << 12)
160f7018c21STomi Valkeinen #define DITHER_MODE2_SHIFT			(12)
161f7018c21STomi Valkeinen #define DITHER_4X8_EN2				(1 << 9)
162f7018c21STomi Valkeinen #define DITHER_4X8_EN2_SHIFT		(9)
163f7018c21STomi Valkeinen #define DITHER_EN2					(1 << 8)
164f7018c21STomi Valkeinen #define DITHER_MODE1(m)				((m) << 4)
165f7018c21STomi Valkeinen #define DITHER_MODE1_SHIFT			(4)
166f7018c21STomi Valkeinen #define DITHER_4X8_EN1				(1 << 1)
167f7018c21STomi Valkeinen #define DITHER_4X8_EN1_SHIFT		(1)
168f7018c21STomi Valkeinen #define DITHER_EN1					(1)
169f7018c21STomi Valkeinen 
170f7018c21STomi Valkeinen /* dither table data was fixed by video bpp of input and output*/
171f7018c21STomi Valkeinen #define DITHER_TB_4X4_INDEX0		(0x3b19f7d5)
172f7018c21STomi Valkeinen #define DITHER_TB_4X4_INDEX1		(0x082ac4e6)
173f7018c21STomi Valkeinen #define DITHER_TB_4X8_INDEX0		(0xf7d508e6)
174f7018c21STomi Valkeinen #define DITHER_TB_4X8_INDEX1		(0x3b194c2a)
175f7018c21STomi Valkeinen #define DITHER_TB_4X8_INDEX2		(0xc4e6d5f7)
176f7018c21STomi Valkeinen #define DITHER_TB_4X8_INDEX3		(0x082a193b)
177f7018c21STomi Valkeinen #define LCD_DITHER_TBL_DATA		(0x00A4)
178f7018c21STomi Valkeinen 
179f7018c21STomi Valkeinen /* Video Frame 0&1 start address registers */
180f7018c21STomi Valkeinen #define	LCD_SPU_DMA_START_ADDR_Y0	0x00C0
181f7018c21STomi Valkeinen #define	LCD_SPU_DMA_START_ADDR_U0	0x00C4
182f7018c21STomi Valkeinen #define	LCD_SPU_DMA_START_ADDR_V0	0x00C8
183f7018c21STomi Valkeinen #define LCD_CFG_DMA_START_ADDR_0	0x00CC /* Cmd address */
184f7018c21STomi Valkeinen #define	LCD_SPU_DMA_START_ADDR_Y1	0x00D0
185f7018c21STomi Valkeinen #define	LCD_SPU_DMA_START_ADDR_U1	0x00D4
186f7018c21STomi Valkeinen #define	LCD_SPU_DMA_START_ADDR_V1	0x00D8
187f7018c21STomi Valkeinen #define LCD_CFG_DMA_START_ADDR_1	0x00DC /* Cmd address */
188f7018c21STomi Valkeinen 
189f7018c21STomi Valkeinen /* YC & UV Pitch */
190f7018c21STomi Valkeinen #define LCD_SPU_DMA_PITCH_YC		0x00E0
191f7018c21STomi Valkeinen #define	 SPU_DMA_PITCH_C(c)		((c)<<16)
192f7018c21STomi Valkeinen #define	 SPU_DMA_PITCH_Y(y)		(y)
193f7018c21STomi Valkeinen #define LCD_SPU_DMA_PITCH_UV		0x00E4
194f7018c21STomi Valkeinen #define	 SPU_DMA_PITCH_V(v)		((v)<<16)
195f7018c21STomi Valkeinen #define	 SPU_DMA_PITCH_U(u)		(u)
196f7018c21STomi Valkeinen 
197f7018c21STomi Valkeinen /* Video Starting Point on Screen Register */
198f7018c21STomi Valkeinen #define LCD_SPUT_DMA_OVSA_HPXL_VLN		0x00E8
199f7018c21STomi Valkeinen #define	 CFG_DMA_OVSA_VLN(y)			((y)<<16) /* 0~0xfff */
200f7018c21STomi Valkeinen #define	 CFG_DMA_OVSA_HPXL(x)			(x)	 /* 0~0xfff */
201f7018c21STomi Valkeinen 
202f7018c21STomi Valkeinen /* Video Size Register */
203f7018c21STomi Valkeinen #define LCD_SPU_DMA_HPXL_VLN			0x00EC
204f7018c21STomi Valkeinen #define	 CFG_DMA_VLN(y)				((y)<<16)
205f7018c21STomi Valkeinen #define	 CFG_DMA_HPXL(x)			(x)
206f7018c21STomi Valkeinen 
207f7018c21STomi Valkeinen /* Video Size After zooming Register */
208f7018c21STomi Valkeinen #define LCD_SPU_DZM_HPXL_VLN			0x00F0
209f7018c21STomi Valkeinen #define	 CFG_DZM_VLN(y)				((y)<<16)
210f7018c21STomi Valkeinen #define	 CFG_DZM_HPXL(x)			(x)
211f7018c21STomi Valkeinen 
212f7018c21STomi Valkeinen /* Graphic Frame 0&1 Starting Address Register */
213f7018c21STomi Valkeinen #define LCD_CFG_GRA_START_ADDR0			0x00F4
214f7018c21STomi Valkeinen #define LCD_CFG_GRA_START_ADDR1			0x00F8
215f7018c21STomi Valkeinen 
216f7018c21STomi Valkeinen /* Graphic Frame Pitch */
217f7018c21STomi Valkeinen #define LCD_CFG_GRA_PITCH			0x00FC
218f7018c21STomi Valkeinen 
219f7018c21STomi Valkeinen /* Graphic Starting Point on Screen Register */
220f7018c21STomi Valkeinen #define LCD_SPU_GRA_OVSA_HPXL_VLN		0x0100
221f7018c21STomi Valkeinen #define	 CFG_GRA_OVSA_VLN(y)			((y)<<16)
222f7018c21STomi Valkeinen #define	 CFG_GRA_OVSA_HPXL(x)			(x)
223f7018c21STomi Valkeinen 
224f7018c21STomi Valkeinen /* Graphic Size Register */
225f7018c21STomi Valkeinen #define LCD_SPU_GRA_HPXL_VLN			0x0104
226f7018c21STomi Valkeinen #define	 CFG_GRA_VLN(y)				((y)<<16)
227f7018c21STomi Valkeinen #define	 CFG_GRA_HPXL(x)			(x)
228f7018c21STomi Valkeinen 
229f7018c21STomi Valkeinen /* Graphic Size after Zooming Register */
230f7018c21STomi Valkeinen #define LCD_SPU_GZM_HPXL_VLN			0x0108
231f7018c21STomi Valkeinen #define	 CFG_GZM_VLN(y)				((y)<<16)
232f7018c21STomi Valkeinen #define	 CFG_GZM_HPXL(x)			(x)
233f7018c21STomi Valkeinen 
234f7018c21STomi Valkeinen /* HW Cursor Starting Point on Screen Register */
235f7018c21STomi Valkeinen #define LCD_SPU_HWC_OVSA_HPXL_VLN		0x010C
236f7018c21STomi Valkeinen #define	 CFG_HWC_OVSA_VLN(y)			((y)<<16)
237f7018c21STomi Valkeinen #define	 CFG_HWC_OVSA_HPXL(x)			(x)
238f7018c21STomi Valkeinen 
239f7018c21STomi Valkeinen /* HW Cursor Size */
240f7018c21STomi Valkeinen #define LCD_SPU_HWC_HPXL_VLN			0x0110
241f7018c21STomi Valkeinen #define	 CFG_HWC_VLN(y)				((y)<<16)
242f7018c21STomi Valkeinen #define	 CFG_HWC_HPXL(x)			(x)
243f7018c21STomi Valkeinen 
244f7018c21STomi Valkeinen /* Total Screen Size Register */
245f7018c21STomi Valkeinen #define LCD_SPUT_V_H_TOTAL			0x0114
246f7018c21STomi Valkeinen #define	 CFG_V_TOTAL(y)				((y)<<16)
247f7018c21STomi Valkeinen #define	 CFG_H_TOTAL(x)				(x)
248f7018c21STomi Valkeinen 
249f7018c21STomi Valkeinen /* Total Screen Active Size Register */
250f7018c21STomi Valkeinen #define LCD_SPU_V_H_ACTIVE			0x0118
251f7018c21STomi Valkeinen #define	 CFG_V_ACTIVE(y)			((y)<<16)
252f7018c21STomi Valkeinen #define	 CFG_H_ACTIVE(x)			(x)
253f7018c21STomi Valkeinen 
254f7018c21STomi Valkeinen /* Screen H&V Porch Register */
255f7018c21STomi Valkeinen #define LCD_SPU_H_PORCH				0x011C
256f7018c21STomi Valkeinen #define	 CFG_H_BACK_PORCH(b)			((b)<<16)
257f7018c21STomi Valkeinen #define	 CFG_H_FRONT_PORCH(f)			(f)
258f7018c21STomi Valkeinen #define LCD_SPU_V_PORCH				0x0120
259f7018c21STomi Valkeinen #define	 CFG_V_BACK_PORCH(b)			((b)<<16)
260f7018c21STomi Valkeinen #define	 CFG_V_FRONT_PORCH(f)			(f)
261f7018c21STomi Valkeinen 
262f7018c21STomi Valkeinen /* Screen Blank Color Register */
263f7018c21STomi Valkeinen #define LCD_SPU_BLANKCOLOR			0x0124
264f7018c21STomi Valkeinen #define  CFG_BLANKCOLOR_MASK			0x00FFFFFF
265f7018c21STomi Valkeinen #define  CFG_BLANKCOLOR_R_MASK			0x000000FF
266f7018c21STomi Valkeinen #define  CFG_BLANKCOLOR_G_MASK			0x0000FF00
267f7018c21STomi Valkeinen #define  CFG_BLANKCOLOR_B_MASK			0x00FF0000
268f7018c21STomi Valkeinen 
269f7018c21STomi Valkeinen /* HW Cursor Color 1&2 Register */
270f7018c21STomi Valkeinen #define LCD_SPU_ALPHA_COLOR1			0x0128
271f7018c21STomi Valkeinen #define	 CFG_HWC_COLOR1				0x00FFFFFF
272f7018c21STomi Valkeinen #define	 CFG_HWC_COLOR1_R(red)			((red)<<16)
273f7018c21STomi Valkeinen #define	 CFG_HWC_COLOR1_G(green)		((green)<<8)
274f7018c21STomi Valkeinen #define	 CFG_HWC_COLOR1_B(blue)			(blue)
275f7018c21STomi Valkeinen #define	 CFG_HWC_COLOR1_R_MASK			0x000000FF
276f7018c21STomi Valkeinen #define	 CFG_HWC_COLOR1_G_MASK			0x0000FF00
277f7018c21STomi Valkeinen #define	 CFG_HWC_COLOR1_B_MASK			0x00FF0000
278f7018c21STomi Valkeinen #define LCD_SPU_ALPHA_COLOR2			0x012C
279f7018c21STomi Valkeinen #define	 CFG_HWC_COLOR2				0x00FFFFFF
280f7018c21STomi Valkeinen #define	 CFG_HWC_COLOR2_R_MASK			0x000000FF
281f7018c21STomi Valkeinen #define	 CFG_HWC_COLOR2_G_MASK			0x0000FF00
282f7018c21STomi Valkeinen #define	 CFG_HWC_COLOR2_B_MASK			0x00FF0000
283f7018c21STomi Valkeinen 
284f7018c21STomi Valkeinen /* Video YUV Color Key Control */
285f7018c21STomi Valkeinen #define LCD_SPU_COLORKEY_Y			0x0130
286f7018c21STomi Valkeinen #define	 CFG_CKEY_Y2(y2)			((y2)<<24)
287f7018c21STomi Valkeinen #define	 CFG_CKEY_Y2_MASK			0xFF000000
288f7018c21STomi Valkeinen #define	 CFG_CKEY_Y1(y1)			((y1)<<16)
289f7018c21STomi Valkeinen #define	 CFG_CKEY_Y1_MASK			0x00FF0000
290f7018c21STomi Valkeinen #define	 CFG_CKEY_Y(y)				((y)<<8)
291f7018c21STomi Valkeinen #define	 CFG_CKEY_Y_MASK			0x0000FF00
292f7018c21STomi Valkeinen #define	 CFG_ALPHA_Y(y)				(y)
293f7018c21STomi Valkeinen #define	 CFG_ALPHA_Y_MASK			0x000000FF
294f7018c21STomi Valkeinen #define LCD_SPU_COLORKEY_U			0x0134
295f7018c21STomi Valkeinen #define	 CFG_CKEY_U2(u2)			((u2)<<24)
296f7018c21STomi Valkeinen #define	 CFG_CKEY_U2_MASK			0xFF000000
297f7018c21STomi Valkeinen #define	 CFG_CKEY_U1(u1)			((u1)<<16)
298f7018c21STomi Valkeinen #define	 CFG_CKEY_U1_MASK			0x00FF0000
299f7018c21STomi Valkeinen #define	 CFG_CKEY_U(u)				((u)<<8)
300f7018c21STomi Valkeinen #define	 CFG_CKEY_U_MASK			0x0000FF00
301f7018c21STomi Valkeinen #define	 CFG_ALPHA_U(u)				(u)
302f7018c21STomi Valkeinen #define	 CFG_ALPHA_U_MASK			0x000000FF
303f7018c21STomi Valkeinen #define LCD_SPU_COLORKEY_V			0x0138
304f7018c21STomi Valkeinen #define	 CFG_CKEY_V2(v2)			((v2)<<24)
305f7018c21STomi Valkeinen #define	 CFG_CKEY_V2_MASK			0xFF000000
306f7018c21STomi Valkeinen #define	 CFG_CKEY_V1(v1)			((v1)<<16)
307f7018c21STomi Valkeinen #define	 CFG_CKEY_V1_MASK			0x00FF0000
308f7018c21STomi Valkeinen #define	 CFG_CKEY_V(v)				((v)<<8)
309f7018c21STomi Valkeinen #define	 CFG_CKEY_V_MASK			0x0000FF00
310f7018c21STomi Valkeinen #define	 CFG_ALPHA_V(v)				(v)
311f7018c21STomi Valkeinen #define	 CFG_ALPHA_V_MASK			0x000000FF
312f7018c21STomi Valkeinen 
313f7018c21STomi Valkeinen /* Graphics/Video DMA color key enable bits in LCD_TV_CTRL1 */
314f7018c21STomi Valkeinen #define	 CFG_CKEY_GRA				0x2
315f7018c21STomi Valkeinen #define	 CFG_CKEY_DMA				0x1
316f7018c21STomi Valkeinen 
317f7018c21STomi Valkeinen /* Interlace mode enable bits in LCD_TV_CTRL1 */
318f7018c21STomi Valkeinen #define     CFG_TV_INTERLACE_EN                 (1 << 22)
319f7018c21STomi Valkeinen #define     CFG_TV_NIB                          (1 << 0)
320f7018c21STomi Valkeinen 
321f7018c21STomi Valkeinen #define LCD_PN_SEPXLCNT				0x013c /* MMP2 */
322f7018c21STomi Valkeinen 
323f7018c21STomi Valkeinen /* SPI Read Data Register */
324f7018c21STomi Valkeinen #define LCD_SPU_SPI_RXDATA			0x0140
325f7018c21STomi Valkeinen 
326f7018c21STomi Valkeinen /* Smart Panel Read Data Register */
327f7018c21STomi Valkeinen #define LCD_SPU_ISA_RSDATA			0x0144
328f7018c21STomi Valkeinen #define	 ISA_RXDATA_16BIT_1_DATA_MASK		0x000000FF
329f7018c21STomi Valkeinen #define	 ISA_RXDATA_16BIT_2_DATA_MASK		0x0000FF00
330f7018c21STomi Valkeinen #define	 ISA_RXDATA_16BIT_3_DATA_MASK		0x00FF0000
331f7018c21STomi Valkeinen #define	 ISA_RXDATA_16BIT_4_DATA_MASK		0xFF000000
332f7018c21STomi Valkeinen #define	 ISA_RXDATA_32BIT_1_DATA_MASK		0x00FFFFFF
333f7018c21STomi Valkeinen 
334f7018c21STomi Valkeinen #define LCD_SPU_DBG_ISA				(0x0148) /* TTC */
335f7018c21STomi Valkeinen #define LCD_SPU_DMAVLD_YC			(0x014C)
336f7018c21STomi Valkeinen #define LCD_SPU_DMAVLD_UV			(0x0150)
337f7018c21STomi Valkeinen #define LCD_SPU_DMAVLD_UVSPU_GRAVLD		(0x0154)
338f7018c21STomi Valkeinen 
339f7018c21STomi Valkeinen #define LCD_READ_IOPAD				(0x0148) /* MMP2*/
340f7018c21STomi Valkeinen #define LCD_DMAVLD_YC				(0x014C)
341f7018c21STomi Valkeinen #define LCD_DMAVLD_UV				(0x0150)
342f7018c21STomi Valkeinen #define LCD_TVGGRAVLD_HLEN			(0x0154)
343f7018c21STomi Valkeinen 
344f7018c21STomi Valkeinen /* HWC SRAM Read Data Register */
345f7018c21STomi Valkeinen #define LCD_SPU_HWC_RDDAT			0x0158
346f7018c21STomi Valkeinen 
347f7018c21STomi Valkeinen /* Gamma Table SRAM Read Data Register */
348f7018c21STomi Valkeinen #define LCD_SPU_GAMMA_RDDAT			0x015c
349f7018c21STomi Valkeinen #define	 CFG_GAMMA_RDDAT_MASK			0x000000FF
350f7018c21STomi Valkeinen 
351f7018c21STomi Valkeinen /* Palette Table SRAM Read Data Register */
352f7018c21STomi Valkeinen #define LCD_SPU_PALETTE_RDDAT			0x0160
353f7018c21STomi Valkeinen #define	 CFG_PALETTE_RDDAT_MASK			0x00FFFFFF
354f7018c21STomi Valkeinen 
355f7018c21STomi Valkeinen #define LCD_SPU_DBG_DMATOP			(0x0164) /* TTC */
356f7018c21STomi Valkeinen #define LCD_SPU_DBG_GRATOP			(0x0168)
357f7018c21STomi Valkeinen #define LCD_SPU_DBG_TXCTRL			(0x016C)
358f7018c21STomi Valkeinen #define LCD_SPU_DBG_SLVTOP			(0x0170)
359f7018c21STomi Valkeinen #define LCD_SPU_DBG_MUXTOP			(0x0174)
360f7018c21STomi Valkeinen 
361f7018c21STomi Valkeinen #define LCD_SLV_DBG				(0x0164) /* MMP2 */
362f7018c21STomi Valkeinen #define LCD_TVDVLD_YC				(0x0168)
363f7018c21STomi Valkeinen #define LCD_TVDVLD_UV				(0x016C)
364f7018c21STomi Valkeinen #define LCD_TVC_RDDAT				(0x0170)
365f7018c21STomi Valkeinen #define LCD_TV_GAMMA_RDDAT			(0x0174)
366f7018c21STomi Valkeinen 
367f7018c21STomi Valkeinen /* I/O Pads Input Read Only Register */
368f7018c21STomi Valkeinen #define LCD_SPU_IOPAD_IN			0x0178
369f7018c21STomi Valkeinen #define	 CFG_IOPAD_IN_MASK			0x0FFFFFFF
370f7018c21STomi Valkeinen 
371f7018c21STomi Valkeinen #define LCD_TV_PALETTE_RDDAT			(0x0178) /* MMP2 */
372f7018c21STomi Valkeinen 
373f7018c21STomi Valkeinen /* Reserved Read Only Registers */
374f7018c21STomi Valkeinen #define LCD_CFG_RDREG5F				0x017C
375f7018c21STomi Valkeinen #define	 IRE_FRAME_CNT_MASK			0x000000C0
376f7018c21STomi Valkeinen #define	 IPE_FRAME_CNT_MASK			0x00000030
377f7018c21STomi Valkeinen #define	 GRA_FRAME_CNT_MASK			0x0000000C /* Graphic */
378f7018c21STomi Valkeinen #define	 DMA_FRAME_CNT_MASK			0x00000003 /* Video */
379f7018c21STomi Valkeinen 
380f7018c21STomi Valkeinen #define LCD_FRAME_CNT				(0x017C) /* MMP2 */
381f7018c21STomi Valkeinen 
382f7018c21STomi Valkeinen /* SPI Control Register. */
383f7018c21STomi Valkeinen #define LCD_SPU_SPI_CTRL			0x0180
384f7018c21STomi Valkeinen #define	 CFG_SCLKCNT(div)			((div)<<24) /* 0xFF~0x2 */
385f7018c21STomi Valkeinen #define	 CFG_SCLKCNT_MASK			0xFF000000
386f7018c21STomi Valkeinen #define	 CFG_RXBITS(rx)				(((rx) - 1)<<16) /* 0x1F~0x1 */
387f7018c21STomi Valkeinen #define	 CFG_RXBITS_MASK			0x00FF0000
388f7018c21STomi Valkeinen #define	 CFG_TXBITS(tx)				(((tx) - 1)<<8) /* 0x1F~0x1 */
389f7018c21STomi Valkeinen #define	 CFG_TXBITS_MASK			0x0000FF00
390f7018c21STomi Valkeinen #define	 CFG_CLKINV(clk)			((clk)<<7)
391f7018c21STomi Valkeinen #define	 CFG_CLKINV_MASK			0x00000080
392f7018c21STomi Valkeinen #define	 CFG_KEEPXFER(transfer)			((transfer)<<6)
393f7018c21STomi Valkeinen #define	 CFG_KEEPXFER_MASK			0x00000040
394f7018c21STomi Valkeinen #define	 CFG_RXBITSTO0(rx)			((rx)<<5)
395f7018c21STomi Valkeinen #define	 CFG_RXBITSTO0_MASK			0x00000020
396f7018c21STomi Valkeinen #define	 CFG_TXBITSTO0(tx)			((tx)<<4)
397f7018c21STomi Valkeinen #define	 CFG_TXBITSTO0_MASK			0x00000010
398f7018c21STomi Valkeinen #define	 CFG_SPI_ENA(spi)			((spi)<<3)
399f7018c21STomi Valkeinen #define	 CFG_SPI_ENA_MASK			0x00000008
400f7018c21STomi Valkeinen #define	 CFG_SPI_SEL(spi)			((spi)<<2)
401f7018c21STomi Valkeinen #define	 CFG_SPI_SEL_MASK			0x00000004
402f7018c21STomi Valkeinen #define	 CFG_SPI_3W4WB(wire)			((wire)<<1)
403f7018c21STomi Valkeinen #define	 CFG_SPI_3W4WB_MASK			0x00000002
404f7018c21STomi Valkeinen #define	 CFG_SPI_START(start)			(start)
405f7018c21STomi Valkeinen #define	 CFG_SPI_START_MASK			0x00000001
406f7018c21STomi Valkeinen 
407f7018c21STomi Valkeinen /* SPI Tx Data Register */
408f7018c21STomi Valkeinen #define LCD_SPU_SPI_TXDATA			0x0184
409f7018c21STomi Valkeinen 
410f7018c21STomi Valkeinen /*
411f7018c21STomi Valkeinen    1. Smart Pannel 8-bit Bus Control Register.
412f7018c21STomi Valkeinen    2. AHB Slave Path Data Port Register
413f7018c21STomi Valkeinen */
414f7018c21STomi Valkeinen #define LCD_SPU_SMPN_CTRL			0x0188
415f7018c21STomi Valkeinen 
416f7018c21STomi Valkeinen /* DMA Control 0 Register */
417f7018c21STomi Valkeinen #define LCD_SPU_DMA_CTRL0			0x0190
418f7018c21STomi Valkeinen #define	 CFG_NOBLENDING(nb)			((nb)<<31)
419f7018c21STomi Valkeinen #define	 CFG_NOBLENDING_MASK			0x80000000
420f7018c21STomi Valkeinen #define	 CFG_GAMMA_ENA(gn)			((gn)<<30)
421f7018c21STomi Valkeinen #define	 CFG_GAMMA_ENA_MASK			0x40000000
422f7018c21STomi Valkeinen #define	 CFG_CBSH_ENA(cn)			((cn)<<29)
423f7018c21STomi Valkeinen #define	 CFG_CBSH_ENA_MASK			0x20000000
424f7018c21STomi Valkeinen #define	 CFG_PALETTE_ENA(pn)			((pn)<<28)
425f7018c21STomi Valkeinen #define	 CFG_PALETTE_ENA_MASK			0x10000000
426f7018c21STomi Valkeinen #define	 CFG_ARBFAST_ENA(an)			((an)<<27)
427f7018c21STomi Valkeinen #define	 CFG_ARBFAST_ENA_MASK			0x08000000
428f7018c21STomi Valkeinen #define	 CFG_HWC_1BITMOD(mode)			((mode)<<26)
429f7018c21STomi Valkeinen #define	 CFG_HWC_1BITMOD_MASK			0x04000000
430f7018c21STomi Valkeinen #define	 CFG_HWC_1BITENA(mn)			((mn)<<25)
431f7018c21STomi Valkeinen #define	 CFG_HWC_1BITENA_MASK			0x02000000
432f7018c21STomi Valkeinen #define	 CFG_HWC_ENA(cn)			((cn)<<24)
433f7018c21STomi Valkeinen #define	 CFG_HWC_ENA_MASK			0x01000000
434f7018c21STomi Valkeinen #define	 CFG_DMAFORMAT(dmaformat)		((dmaformat)<<20)
435f7018c21STomi Valkeinen #define	 CFG_DMAFORMAT_MASK			0x00F00000
436f7018c21STomi Valkeinen #define	 CFG_GRAFORMAT(graformat)		((graformat)<<16)
437f7018c21STomi Valkeinen #define	 CFG_GRAFORMAT_MASK			0x000F0000
438f7018c21STomi Valkeinen /* for graphic part */
439f7018c21STomi Valkeinen #define	 CFG_GRA_FTOGGLE(toggle)		((toggle)<<15)
440f7018c21STomi Valkeinen #define	 CFG_GRA_FTOGGLE_MASK			0x00008000
441f7018c21STomi Valkeinen #define	 CFG_GRA_HSMOOTH(smooth)		((smooth)<<14)
442f7018c21STomi Valkeinen #define	 CFG_GRA_HSMOOTH_MASK			0x00004000
443f7018c21STomi Valkeinen #define	 CFG_GRA_TSTMODE(test)			((test)<<13)
444f7018c21STomi Valkeinen #define	 CFG_GRA_TSTMODE_MASK			0x00002000
445f7018c21STomi Valkeinen #define	 CFG_GRA_SWAPRB(swap)			((swap)<<12)
446f7018c21STomi Valkeinen #define	 CFG_GRA_SWAPRB_MASK			0x00001000
447f7018c21STomi Valkeinen #define	 CFG_GRA_SWAPUV(swap)			((swap)<<11)
448f7018c21STomi Valkeinen #define	 CFG_GRA_SWAPUV_MASK			0x00000800
449f7018c21STomi Valkeinen #define	 CFG_GRA_SWAPYU(swap)			((swap)<<10)
450f7018c21STomi Valkeinen #define	 CFG_GRA_SWAPYU_MASK			0x00000400
451f7018c21STomi Valkeinen #define	 CFG_GRA_SWAP_MASK			0x00001C00
452f7018c21STomi Valkeinen #define	 CFG_YUV2RGB_GRA(cvrt)			((cvrt)<<9)
453f7018c21STomi Valkeinen #define	 CFG_YUV2RGB_GRA_MASK			0x00000200
454f7018c21STomi Valkeinen #define	 CFG_GRA_ENA(gra)			((gra)<<8)
455f7018c21STomi Valkeinen #define	 CFG_GRA_ENA_MASK			0x00000100
456f7018c21STomi Valkeinen #define dma0_gfx_masks	(CFG_GRAFORMAT_MASK | CFG_GRA_FTOGGLE_MASK | \
457f7018c21STomi Valkeinen 	CFG_GRA_HSMOOTH_MASK | CFG_GRA_TSTMODE_MASK | CFG_GRA_SWAP_MASK | \
458f7018c21STomi Valkeinen 	CFG_YUV2RGB_GRA_MASK | CFG_GRA_ENA_MASK)
459f7018c21STomi Valkeinen /* for video part */
460f7018c21STomi Valkeinen #define	 CFG_DMA_FTOGGLE(toggle)		((toggle)<<7)
461f7018c21STomi Valkeinen #define	 CFG_DMA_FTOGGLE_MASK			0x00000080
462f7018c21STomi Valkeinen #define	 CFG_DMA_HSMOOTH(smooth)		((smooth)<<6)
463f7018c21STomi Valkeinen #define	 CFG_DMA_HSMOOTH_MASK			0x00000040
464f7018c21STomi Valkeinen #define	 CFG_DMA_TSTMODE(test)			((test)<<5)
465f7018c21STomi Valkeinen #define	 CFG_DMA_TSTMODE_MASK			0x00000020
466f7018c21STomi Valkeinen #define	 CFG_DMA_SWAPRB(swap)			((swap)<<4)
467f7018c21STomi Valkeinen #define	 CFG_DMA_SWAPRB_MASK			0x00000010
468f7018c21STomi Valkeinen #define	 CFG_DMA_SWAPUV(swap)			((swap)<<3)
469f7018c21STomi Valkeinen #define	 CFG_DMA_SWAPUV_MASK			0x00000008
470f7018c21STomi Valkeinen #define	 CFG_DMA_SWAPYU(swap)			((swap)<<2)
471f7018c21STomi Valkeinen #define	 CFG_DMA_SWAPYU_MASK			0x00000004
472f7018c21STomi Valkeinen #define	 CFG_DMA_SWAP_MASK			0x0000001C
473f7018c21STomi Valkeinen #define	 CFG_YUV2RGB_DMA(cvrt)			((cvrt)<<1)
474f7018c21STomi Valkeinen #define	 CFG_YUV2RGB_DMA_MASK			0x00000002
475f7018c21STomi Valkeinen #define	 CFG_DMA_ENA(video)			(video)
476f7018c21STomi Valkeinen #define	 CFG_DMA_ENA_MASK			0x00000001
477f7018c21STomi Valkeinen #define dma0_vid_masks	(CFG_DMAFORMAT_MASK | CFG_DMA_FTOGGLE_MASK | \
478f7018c21STomi Valkeinen 	CFG_DMA_HSMOOTH_MASK | CFG_DMA_TSTMODE_MASK | CFG_DMA_SWAP_MASK | \
479f7018c21STomi Valkeinen 	CFG_YUV2RGB_DMA_MASK | CFG_DMA_ENA_MASK)
480f7018c21STomi Valkeinen #define dma_palette(val)		((val ? 1 : 0) << 28)
481f7018c21STomi Valkeinen #define dma_fmt(vid, val)		((val & 0xf) << ((vid) ? 20 : 16))
482f7018c21STomi Valkeinen #define dma_swaprb(vid, val)		((val ? 1 : 0) << ((vid) ? 4 : 12))
483f7018c21STomi Valkeinen #define dma_swapuv(vid, val)		((val ? 1 : 0) << ((vid) ? 3 : 11))
484f7018c21STomi Valkeinen #define dma_swapyuv(vid, val)		((val ? 1 : 0) << ((vid) ? 2 : 10))
485f7018c21STomi Valkeinen #define dma_csc(vid, val)		((val ? 1 : 0) << ((vid) ? 1 : 9))
486f7018c21STomi Valkeinen #define dma_hsmooth(vid, val)		((val ? 1 : 0) << ((vid) ? 6 : 14))
487f7018c21STomi Valkeinen #define dma_mask(vid)	(dma_palette(1) | dma_fmt(vid, 0xf) | dma_csc(vid, 1) \
488f7018c21STomi Valkeinen 	| dma_swaprb(vid, 1) | dma_swapuv(vid, 1) | dma_swapyuv(vid, 1))
489f7018c21STomi Valkeinen 
490f7018c21STomi Valkeinen /* DMA Control 1 Register */
491f7018c21STomi Valkeinen #define LCD_SPU_DMA_CTRL1			0x0194
492f7018c21STomi Valkeinen #define	 CFG_FRAME_TRIG(trig)			((trig)<<31)
493f7018c21STomi Valkeinen #define	 CFG_FRAME_TRIG_MASK			0x80000000
494f7018c21STomi Valkeinen #define	 CFG_VSYNC_TRIG(trig)			((trig)<<28)
495f7018c21STomi Valkeinen #define	 CFG_VSYNC_TRIG_MASK			0x70000000
496f7018c21STomi Valkeinen #define	 CFG_VSYNC_INV(inv)			((inv)<<27)
497f7018c21STomi Valkeinen #define	 CFG_VSYNC_INV_MASK			0x08000000
498f7018c21STomi Valkeinen #define	 CFG_COLOR_KEY_MODE(cmode)		((cmode)<<24)
499f7018c21STomi Valkeinen #define	 CFG_COLOR_KEY_MASK			0x07000000
500f7018c21STomi Valkeinen #define	 CFG_CARRY(carry)			((carry)<<23)
501f7018c21STomi Valkeinen #define	 CFG_CARRY_MASK				0x00800000
502f7018c21STomi Valkeinen #define	 CFG_LNBUF_ENA(lnbuf)			((lnbuf)<<22)
503f7018c21STomi Valkeinen #define	 CFG_LNBUF_ENA_MASK			0x00400000
504f7018c21STomi Valkeinen #define	 CFG_GATED_ENA(gated)			((gated)<<21)
505f7018c21STomi Valkeinen #define	 CFG_GATED_ENA_MASK			0x00200000
506f7018c21STomi Valkeinen #define	 CFG_PWRDN_ENA(power)			((power)<<20)
507f7018c21STomi Valkeinen #define	 CFG_PWRDN_ENA_MASK			0x00100000
508f7018c21STomi Valkeinen #define	 CFG_DSCALE(dscale)			((dscale)<<18)
509f7018c21STomi Valkeinen #define	 CFG_DSCALE_MASK			0x000C0000
510f7018c21STomi Valkeinen #define	 CFG_ALPHA_MODE(amode)			((amode)<<16)
511f7018c21STomi Valkeinen #define	 CFG_ALPHA_MODE_MASK			0x00030000
512f7018c21STomi Valkeinen #define	 CFG_ALPHA(alpha)			((alpha)<<8)
513f7018c21STomi Valkeinen #define	 CFG_ALPHA_MASK				0x0000FF00
514f7018c21STomi Valkeinen #define	 CFG_PXLCMD(pxlcmd)			(pxlcmd)
515f7018c21STomi Valkeinen #define	 CFG_PXLCMD_MASK			0x000000FF
516f7018c21STomi Valkeinen 
517f7018c21STomi Valkeinen /* SRAM Control Register */
518f7018c21STomi Valkeinen #define LCD_SPU_SRAM_CTRL			0x0198
519f7018c21STomi Valkeinen #define	 CFG_SRAM_INIT_WR_RD(mode)		((mode)<<14)
520f7018c21STomi Valkeinen #define	 CFG_SRAM_INIT_WR_RD_MASK		0x0000C000
521f7018c21STomi Valkeinen #define	 CFG_SRAM_ADDR_LCDID(id)		((id)<<8)
522f7018c21STomi Valkeinen #define	 CFG_SRAM_ADDR_LCDID_MASK		0x00000F00
523f7018c21STomi Valkeinen #define	 CFG_SRAM_ADDR(addr)			(addr)
524f7018c21STomi Valkeinen #define	 CFG_SRAM_ADDR_MASK			0x000000FF
525f7018c21STomi Valkeinen 
526f7018c21STomi Valkeinen /* SRAM Write Data Register */
527f7018c21STomi Valkeinen #define LCD_SPU_SRAM_WRDAT			0x019C
528f7018c21STomi Valkeinen 
529f7018c21STomi Valkeinen /* SRAM RTC/WTC Control Register */
530f7018c21STomi Valkeinen #define LCD_SPU_SRAM_PARA0			0x01A0
531f7018c21STomi Valkeinen 
532f7018c21STomi Valkeinen /* SRAM Power Down Control Register */
533f7018c21STomi Valkeinen #define LCD_SPU_SRAM_PARA1			0x01A4
534f7018c21STomi Valkeinen #define	 CFG_CSB_256x32(hwc)			((hwc)<<15)	/* HWC */
535f7018c21STomi Valkeinen #define	 CFG_CSB_256x32_MASK			0x00008000
536f7018c21STomi Valkeinen #define	 CFG_CSB_256x24(palette)		((palette)<<14)	/* Palette */
537f7018c21STomi Valkeinen #define	 CFG_CSB_256x24_MASK			0x00004000
538f7018c21STomi Valkeinen #define	 CFG_CSB_256x8(gamma)			((gamma)<<13)	/* Gamma */
539f7018c21STomi Valkeinen #define	 CFG_CSB_256x8_MASK			0x00002000
540f7018c21STomi Valkeinen #define	 CFG_PDWN256x32(pdwn)			((pdwn)<<7)	/* HWC */
541f7018c21STomi Valkeinen #define	 CFG_PDWN256x32_MASK			0x00000080
542f7018c21STomi Valkeinen #define	 CFG_PDWN256x24(pdwn)			((pdwn)<<6)	/* Palette */
543f7018c21STomi Valkeinen #define	 CFG_PDWN256x24_MASK			0x00000040
544f7018c21STomi Valkeinen #define	 CFG_PDWN256x8(pdwn)			((pdwn)<<5)	/* Gamma */
545f7018c21STomi Valkeinen #define	 CFG_PDWN256x8_MASK			0x00000020
546f7018c21STomi Valkeinen #define	 CFG_PDWN32x32(pdwn)			((pdwn)<<3)
547f7018c21STomi Valkeinen #define	 CFG_PDWN32x32_MASK			0x00000008
548f7018c21STomi Valkeinen #define	 CFG_PDWN16x66(pdwn)			((pdwn)<<2)
549f7018c21STomi Valkeinen #define	 CFG_PDWN16x66_MASK			0x00000004
550f7018c21STomi Valkeinen #define	 CFG_PDWN32x66(pdwn)			((pdwn)<<1)
551f7018c21STomi Valkeinen #define	 CFG_PDWN32x66_MASK			0x00000002
552f7018c21STomi Valkeinen #define	 CFG_PDWN64x66(pdwn)			(pdwn)
553f7018c21STomi Valkeinen #define	 CFG_PDWN64x66_MASK			0x00000001
554f7018c21STomi Valkeinen 
555f7018c21STomi Valkeinen /* Smart or Dumb Panel Clock Divider */
556f7018c21STomi Valkeinen #define LCD_CFG_SCLK_DIV			0x01A8
557f7018c21STomi Valkeinen #define	 SCLK_SRC_SEL(src)		((src)<<31)
558f7018c21STomi Valkeinen #define	 SCLK_SRC_SEL_MASK		0x80000000
559f7018c21STomi Valkeinen #define  SCLK_DISABLE				(1<<28)
560f7018c21STomi Valkeinen #define	 CLK_FRACDIV(frac)			((frac)<<16)
561f7018c21STomi Valkeinen #define	 CLK_FRACDIV_MASK			0x0FFF0000
562f7018c21STomi Valkeinen #define	 DSI1_BITCLK_DIV(div)			(div<<8)
563f7018c21STomi Valkeinen #define	 DSI1_BITCLK_DIV_MASK			0x00000F00
564f7018c21STomi Valkeinen #define	 CLK_INT_DIV(div)			(div)
565f7018c21STomi Valkeinen #define	 CLK_INT_DIV_MASK			0x000000FF
566f7018c21STomi Valkeinen 
567f7018c21STomi Valkeinen /* Video Contrast Register */
568f7018c21STomi Valkeinen #define LCD_SPU_CONTRAST			0x01AC
569f7018c21STomi Valkeinen #define	 CFG_BRIGHTNESS(bright)			((bright)<<16)
570f7018c21STomi Valkeinen #define	 CFG_BRIGHTNESS_MASK			0xFFFF0000
571f7018c21STomi Valkeinen #define	 CFG_CONTRAST(contrast)			(contrast)
572f7018c21STomi Valkeinen #define	 CFG_CONTRAST_MASK			0x0000FFFF
573f7018c21STomi Valkeinen 
574f7018c21STomi Valkeinen /* Video Saturation Register */
575f7018c21STomi Valkeinen #define LCD_SPU_SATURATION			0x01B0
576f7018c21STomi Valkeinen #define	 CFG_C_MULTS(mult)			((mult)<<16)
577f7018c21STomi Valkeinen #define	 CFG_C_MULTS_MASK			0xFFFF0000
578f7018c21STomi Valkeinen #define	 CFG_SATURATION(sat)			(sat)
579f7018c21STomi Valkeinen #define	 CFG_SATURATION_MASK			0x0000FFFF
580f7018c21STomi Valkeinen 
581f7018c21STomi Valkeinen /* Video Hue Adjust Register */
582f7018c21STomi Valkeinen #define LCD_SPU_CBSH_HUE			0x01B4
583f7018c21STomi Valkeinen #define	 CFG_SIN0(sin0)				((sin0)<<16)
584f7018c21STomi Valkeinen #define	 CFG_SIN0_MASK				0xFFFF0000
585f7018c21STomi Valkeinen #define	 CFG_COS0(con0)				(con0)
586f7018c21STomi Valkeinen #define	 CFG_COS0_MASK				0x0000FFFF
587f7018c21STomi Valkeinen 
588f7018c21STomi Valkeinen /* Dump LCD Panel Control Register */
589f7018c21STomi Valkeinen #define LCD_SPU_DUMB_CTRL			0x01B8
590f7018c21STomi Valkeinen #define	 CFG_DUMBMODE(mode)			((mode)<<28)
591f7018c21STomi Valkeinen #define	 CFG_DUMBMODE_MASK			0xF0000000
592f7018c21STomi Valkeinen #define	 CFG_INTFRBSWAP(mode)			((mode)<<24)
593f7018c21STomi Valkeinen #define	 CFG_INTFRBSWAP_MASK			0x0F000000
594f7018c21STomi Valkeinen #define	 CFG_LCDGPIO_O(data)			((data)<<20)
595f7018c21STomi Valkeinen #define	 CFG_LCDGPIO_O_MASK			0x0FF00000
596f7018c21STomi Valkeinen #define	 CFG_LCDGPIO_ENA(gpio)			((gpio)<<12)
597f7018c21STomi Valkeinen #define	 CFG_LCDGPIO_ENA_MASK			0x000FF000
598f7018c21STomi Valkeinen #define	 CFG_BIAS_OUT(bias)			((bias)<<8)
599f7018c21STomi Valkeinen #define	 CFG_BIAS_OUT_MASK			0x00000100
600f7018c21STomi Valkeinen #define	 CFG_REVERSE_RGB(RGB)			((RGB)<<7)
601f7018c21STomi Valkeinen #define	 CFG_REVERSE_RGB_MASK			0x00000080
602f7018c21STomi Valkeinen #define	 CFG_INV_COMPBLANK(blank)		((blank)<<6)
603f7018c21STomi Valkeinen #define	 CFG_INV_COMPBLANK_MASK			0x00000040
604f7018c21STomi Valkeinen #define	 CFG_INV_COMPSYNC(sync)			((sync)<<5)
605f7018c21STomi Valkeinen #define	 CFG_INV_COMPSYNC_MASK			0x00000020
606f7018c21STomi Valkeinen #define	 CFG_INV_HENA(hena)			((hena)<<4)
607f7018c21STomi Valkeinen #define	 CFG_INV_HENA_MASK			0x00000010
608f7018c21STomi Valkeinen #define	 CFG_INV_VSYNC(vsync)			((vsync)<<3)
609f7018c21STomi Valkeinen #define	 CFG_INV_VSYNC_MASK			0x00000008
610f7018c21STomi Valkeinen #define	 CFG_INV_HSYNC(hsync)			((hsync)<<2)
611f7018c21STomi Valkeinen #define	 CFG_INV_HSYNC_MASK			0x00000004
612f7018c21STomi Valkeinen #define	 CFG_INV_PCLK(pclk)			((pclk)<<1)
613f7018c21STomi Valkeinen #define	 CFG_INV_PCLK_MASK			0x00000002
614f7018c21STomi Valkeinen #define	 CFG_DUMB_ENA(dumb)			(dumb)
615f7018c21STomi Valkeinen #define	 CFG_DUMB_ENA_MASK			0x00000001
616f7018c21STomi Valkeinen 
617f7018c21STomi Valkeinen /* LCD I/O Pads Control Register */
618f7018c21STomi Valkeinen #define SPU_IOPAD_CONTROL			0x01BC
619f7018c21STomi Valkeinen #define	 CFG_GRA_VM_ENA(vm)			((vm)<<15)
620f7018c21STomi Valkeinen #define	 CFG_GRA_VM_ENA_MASK			0x00008000
621f7018c21STomi Valkeinen #define	 CFG_DMA_VM_ENA(vm)			((vm)<<13)
622f7018c21STomi Valkeinen #define	 CFG_DMA_VM_ENA_MASK			0x00002000
623f7018c21STomi Valkeinen #define	 CFG_CMD_VM_ENA(vm)			((vm)<<12)
624f7018c21STomi Valkeinen #define	 CFG_CMD_VM_ENA_MASK			0x00001000
625f7018c21STomi Valkeinen #define	 CFG_CSC(csc)				((csc)<<8)
626f7018c21STomi Valkeinen #define	 CFG_CSC_MASK				0x00000300
627f7018c21STomi Valkeinen #define	 CFG_BOUNDARY(size)			((size)<<5)
628f7018c21STomi Valkeinen #define	 CFG_BOUNDARY_MASK			0x00000020
629f7018c21STomi Valkeinen #define	 CFG_BURST(len)				((len)<<4)
630f7018c21STomi Valkeinen #define	 CFG_BURST_MASK				0x00000010
631f7018c21STomi Valkeinen #define	 CFG_IOPADMODE(iopad)			(iopad)
632f7018c21STomi Valkeinen #define	 CFG_IOPADMODE_MASK			0x0000000F
633f7018c21STomi Valkeinen 
634f7018c21STomi Valkeinen /* LCD Interrupt Control Register */
635f7018c21STomi Valkeinen #define SPU_IRQ_ENA				0x01C0
636f7018c21STomi Valkeinen #define	 DMA_FRAME_IRQ0_ENA(irq)		((irq)<<31)
637f7018c21STomi Valkeinen #define	 DMA_FRAME_IRQ0_ENA_MASK		0x80000000
638f7018c21STomi Valkeinen #define	 DMA_FRAME_IRQ1_ENA(irq)		((irq)<<30)
639f7018c21STomi Valkeinen #define	 DMA_FRAME_IRQ1_ENA_MASK		0x40000000
640f7018c21STomi Valkeinen #define	 DMA_FF_UNDERFLOW_ENA(ff)		((ff)<<29)
641f7018c21STomi Valkeinen #define	 DMA_FF_UNDERFLOW_ENA_MASK		0x20000000
642f7018c21STomi Valkeinen #define	 AXI_BUS_ERROR_IRQ_ENA(irq)		((irq)<<28)
643f7018c21STomi Valkeinen #define	 AXI_BUS_ERROR_IRQ_ENA_MASK		0x10000000
644f7018c21STomi Valkeinen #define	 GRA_FRAME_IRQ0_ENA(irq)		((irq)<<27)
645f7018c21STomi Valkeinen #define	 GRA_FRAME_IRQ0_ENA_MASK		0x08000000
646f7018c21STomi Valkeinen #define	 GRA_FRAME_IRQ1_ENA(irq)		((irq)<<26)
647f7018c21STomi Valkeinen #define	 GRA_FRAME_IRQ1_ENA_MASK		0x04000000
648f7018c21STomi Valkeinen #define	 GRA_FF_UNDERFLOW_ENA(ff)		((ff)<<25)
649f7018c21STomi Valkeinen #define	 GRA_FF_UNDERFLOW_ENA_MASK		0x02000000
650f7018c21STomi Valkeinen #define	 VSYNC_IRQ_ENA(vsync_irq)		((vsync_irq)<<23)
651f7018c21STomi Valkeinen #define	 VSYNC_IRQ_ENA_MASK			0x00800000
652f7018c21STomi Valkeinen #define	 DUMB_FRAMEDONE_ENA(fdone)		((fdone)<<22)
653f7018c21STomi Valkeinen #define	 DUMB_FRAMEDONE_ENA_MASK		0x00400000
654f7018c21STomi Valkeinen #define	 TWC_FRAMEDONE_ENA(fdone)		((fdone)<<21)
655f7018c21STomi Valkeinen #define	 TWC_FRAMEDONE_ENA_MASK			0x00200000
656f7018c21STomi Valkeinen #define	 HWC_FRAMEDONE_ENA(fdone)		((fdone)<<20)
657f7018c21STomi Valkeinen #define	 HWC_FRAMEDONE_ENA_MASK			0x00100000
658f7018c21STomi Valkeinen #define	 SLV_IRQ_ENA(irq)			((irq)<<19)
659f7018c21STomi Valkeinen #define	 SLV_IRQ_ENA_MASK			0x00080000
660f7018c21STomi Valkeinen #define	 SPI_IRQ_ENA(irq)			((irq)<<18)
661f7018c21STomi Valkeinen #define	 SPI_IRQ_ENA_MASK			0x00040000
662f7018c21STomi Valkeinen #define	 PWRDN_IRQ_ENA(irq)			((irq)<<17)
663f7018c21STomi Valkeinen #define	 PWRDN_IRQ_ENA_MASK			0x00020000
664f7018c21STomi Valkeinen #define	 AXI_LATENCY_TOO_LONG_IRQ_ENA(irq)	((irq)<<16)
665f7018c21STomi Valkeinen #define  AXI_LATENCY_TOO_LONG_IRQ_ENA_MASK	0x00010000
666f7018c21STomi Valkeinen #define	 CLEAN_SPU_IRQ_ISR(irq)			(irq)
667f7018c21STomi Valkeinen #define	 CLEAN_SPU_IRQ_ISR_MASK			0x0000FFFF
668f7018c21STomi Valkeinen #define	 TV_DMA_FRAME_IRQ0_ENA(irq)		((irq)<<15)
669f7018c21STomi Valkeinen #define	 TV_DMA_FRAME_IRQ0_ENA_MASK		0x00008000
670f7018c21STomi Valkeinen #define	 TV_DMA_FRAME_IRQ1_ENA(irq)		((irq)<<14)
671f7018c21STomi Valkeinen #define	 TV_DMA_FRAME_IRQ1_ENA_MASK		0x00004000
672f7018c21STomi Valkeinen #define	 TV_DMA_FF_UNDERFLOW_ENA(unerrun)	((unerrun)<<13)
673f7018c21STomi Valkeinen #define	 TV_DMA_FF_UNDERFLOW_ENA_MASK		0x00002000
674f7018c21STomi Valkeinen #define	 TVSYNC_IRQ_ENA(irq)			((irq)<<12)
675f7018c21STomi Valkeinen #define	 TVSYNC_IRQ_ENA_MASK			0x00001000
676f7018c21STomi Valkeinen #define	 TV_FRAME_IRQ0_ENA(irq)			((irq)<<11)
677f7018c21STomi Valkeinen #define	 TV_FRAME_IRQ0_ENA_MASK			0x00000800
678f7018c21STomi Valkeinen #define	 TV_FRAME_IRQ1_ENA(irq)			((irq)<<10)
679f7018c21STomi Valkeinen #define	 TV_FRAME_IRQ1_ENA_MASK			0x00000400
680f7018c21STomi Valkeinen #define	 TV_GRA_FF_UNDERFLOW_ENA(unerrun)	((unerrun)<<9)
681f7018c21STomi Valkeinen #define	 TV_GRA_FF_UNDERFLOW_ENA_MASK		0x00000200
682f7018c21STomi Valkeinen #define	 TV_FRAMEDONE_ENA(irq)			((irq)<<8)
683f7018c21STomi Valkeinen #define	 TV_FRAMEDONE_ENA_MASK			0x00000100
684f7018c21STomi Valkeinen 
685f7018c21STomi Valkeinen /* FIXME - JUST GUESS */
686f7018c21STomi Valkeinen #define	 PN2_DMA_FRAME_IRQ0_ENA(irq)		((irq)<<7)
687f7018c21STomi Valkeinen #define	 PN2_DMA_FRAME_IRQ0_ENA_MASK		0x00000080
688f7018c21STomi Valkeinen #define	 PN2_DMA_FRAME_IRQ1_ENA(irq)		((irq)<<6)
689f7018c21STomi Valkeinen #define	 PN2_DMA_FRAME_IRQ1_ENA_MASK		0x00000040
690f7018c21STomi Valkeinen #define	 PN2_DMA_FF_UNDERFLOW_ENA(ff)		((ff)<<5)
691f7018c21STomi Valkeinen #define	 PN2_DMA_FF_UNDERFLOW_ENA_MASK		0x00000020
692f7018c21STomi Valkeinen #define	 PN2_GRA_FRAME_IRQ0_ENA(irq)		((irq)<<3)
693f7018c21STomi Valkeinen #define	 PN2_GRA_FRAME_IRQ0_ENA_MASK		0x00000008
694f7018c21STomi Valkeinen #define	 PN2_GRA_FRAME_IRQ1_ENA(irq)		((irq)<<2)
695f7018c21STomi Valkeinen #define	 PN2_GRA_FRAME_IRQ1_ENA_MASK		0x04000004
696f7018c21STomi Valkeinen #define	 PN2_GRA_FF_UNDERFLOW_ENA(ff)		((ff)<<1)
697f7018c21STomi Valkeinen #define	 PN2_GRA_FF_UNDERFLOW_ENA_MASK		0x00000002
698f7018c21STomi Valkeinen #define	 PN2_VSYNC_IRQ_ENA(irq)			((irq)<<0)
699f7018c21STomi Valkeinen #define	 PN2_SYNC_IRQ_ENA_MASK			0x00000001
700f7018c21STomi Valkeinen 
701f7018c21STomi Valkeinen #define gf0_imask(id)	((id) ? (((id) & 1) ? TV_FRAME_IRQ0_ENA_MASK \
702f7018c21STomi Valkeinen 		: PN2_GRA_FRAME_IRQ0_ENA_MASK) : GRA_FRAME_IRQ0_ENA_MASK)
703f7018c21STomi Valkeinen #define gf1_imask(id)	((id) ? (((id) & 1) ? TV_FRAME_IRQ1_ENA_MASK \
704f7018c21STomi Valkeinen 		: PN2_GRA_FRAME_IRQ1_ENA_MASK) : GRA_FRAME_IRQ1_ENA_MASK)
705f7018c21STomi Valkeinen #define vsync_imask(id)	((id) ? (((id) & 1) ? TVSYNC_IRQ_ENA_MASK \
706f7018c21STomi Valkeinen 		: PN2_SYNC_IRQ_ENA_MASK) : VSYNC_IRQ_ENA_MASK)
707f7018c21STomi Valkeinen #define vsync_imasks	(vsync_imask(0) | vsync_imask(1))
708f7018c21STomi Valkeinen 
709f7018c21STomi Valkeinen #define display_done_imask(id)	((id) ? (((id) & 1) ? TV_FRAMEDONE_ENA_MASK\
710f7018c21STomi Valkeinen 	: (PN2_DMA_FRAME_IRQ0_ENA_MASK | PN2_DMA_FRAME_IRQ1_ENA_MASK))\
711f7018c21STomi Valkeinen 	: DUMB_FRAMEDONE_ENA_MASK)
712f7018c21STomi Valkeinen 
713f7018c21STomi Valkeinen #define display_done_imasks	(display_done_imask(0) | display_done_imask(1))
714f7018c21STomi Valkeinen 
715f7018c21STomi Valkeinen #define vf0_imask(id)	((id) ? (((id) & 1) ? TV_DMA_FRAME_IRQ0_ENA_MASK \
716f7018c21STomi Valkeinen 		: PN2_DMA_FRAME_IRQ0_ENA_MASK) : DMA_FRAME_IRQ0_ENA_MASK)
717f7018c21STomi Valkeinen #define vf1_imask(id)	((id) ? (((id) & 1) ? TV_DMA_FRAME_IRQ1_ENA_MASK \
718f7018c21STomi Valkeinen 		: PN2_DMA_FRAME_IRQ1_ENA_MASK) : DMA_FRAME_IRQ1_ENA_MASK)
719f7018c21STomi Valkeinen 
720f7018c21STomi Valkeinen #define gfx_imasks	(gf0_imask(0) | gf1_imask(0) | gf0_imask(1) | \
721f7018c21STomi Valkeinen 		gf1_imask(1))
722f7018c21STomi Valkeinen #define vid_imasks	(vf0_imask(0) | vf1_imask(0) | vf0_imask(1) | \
723f7018c21STomi Valkeinen 		vf1_imask(1))
724f7018c21STomi Valkeinen #define vid_imask(id)	(display_done_imask(id))
725f7018c21STomi Valkeinen 
726f7018c21STomi Valkeinen #define pn1_imasks	(gf0_imask(0) | gf1_imask(0) | vsync_imask(0) | \
727f7018c21STomi Valkeinen 		display_done_imask(0) | vf0_imask(0) | vf1_imask(0))
728f7018c21STomi Valkeinen #define tv_imasks	(gf0_imask(1) | gf1_imask(1) | vsync_imask(1) | \
729f7018c21STomi Valkeinen 		display_done_imask(1) | vf0_imask(1) | vf1_imask(1))
730f7018c21STomi Valkeinen #define path_imasks(id)	((id) ? (tv_imasks) : (pn1_imasks))
731f7018c21STomi Valkeinen 
732f7018c21STomi Valkeinen /* error indications */
733f7018c21STomi Valkeinen #define vid_udflow_imask(id)	((id) ? (((id) & 1) ? \
734f7018c21STomi Valkeinen 	(TV_DMA_FF_UNDERFLOW_ENA_MASK) : (PN2_DMA_FF_UNDERFLOW_ENA_MASK)) : \
735f7018c21STomi Valkeinen 	(DMA_FF_UNDERFLOW_ENA_MASK))
736f7018c21STomi Valkeinen #define gfx_udflow_imask(id)	((id) ? (((id) & 1) ? \
737f7018c21STomi Valkeinen 	(TV_GRA_FF_UNDERFLOW_ENA_MASK) : (PN2_GRA_FF_UNDERFLOW_ENA_MASK)) : \
738f7018c21STomi Valkeinen 	(GRA_FF_UNDERFLOW_ENA_MASK))
739f7018c21STomi Valkeinen 
740f7018c21STomi Valkeinen #define err_imask(id) (vid_udflow_imask(id) | gfx_udflow_imask(id) | \
741f7018c21STomi Valkeinen 	AXI_BUS_ERROR_IRQ_ENA_MASK | AXI_LATENCY_TOO_LONG_IRQ_ENA_MASK)
742f7018c21STomi Valkeinen #define err_imasks (err_imask(0) | err_imask(1) | err_imask(2))
743f7018c21STomi Valkeinen /* LCD Interrupt Status Register */
744f7018c21STomi Valkeinen #define SPU_IRQ_ISR			0x01C4
745f7018c21STomi Valkeinen #define	 DMA_FRAME_IRQ0(irq)		((irq)<<31)
746f7018c21STomi Valkeinen #define	 DMA_FRAME_IRQ0_MASK		0x80000000
747f7018c21STomi Valkeinen #define	 DMA_FRAME_IRQ1(irq)		((irq)<<30)
748f7018c21STomi Valkeinen #define	 DMA_FRAME_IRQ1_MASK		0x40000000
749f7018c21STomi Valkeinen #define	 DMA_FF_UNDERFLOW(ff)		((ff)<<29)
750f7018c21STomi Valkeinen #define	 DMA_FF_UNDERFLOW_MASK		0x20000000
751f7018c21STomi Valkeinen #define	 AXI_BUS_ERROR_IRQ(irq)		((irq)<<28)
752f7018c21STomi Valkeinen #define	 AXI_BUS_ERROR_IRQ_MASK		0x10000000
753f7018c21STomi Valkeinen #define	 GRA_FRAME_IRQ0(irq)		((irq)<<27)
754f7018c21STomi Valkeinen #define	 GRA_FRAME_IRQ0_MASK		0x08000000
755f7018c21STomi Valkeinen #define	 GRA_FRAME_IRQ1(irq)		((irq)<<26)
756f7018c21STomi Valkeinen #define	 GRA_FRAME_IRQ1_MASK		0x04000000
757f7018c21STomi Valkeinen #define	 GRA_FF_UNDERFLOW(ff)		((ff)<<25)
758f7018c21STomi Valkeinen #define	 GRA_FF_UNDERFLOW_MASK		0x02000000
759f7018c21STomi Valkeinen #define	 VSYNC_IRQ(vsync_irq)		((vsync_irq)<<23)
760f7018c21STomi Valkeinen #define	 VSYNC_IRQ_MASK			0x00800000
761f7018c21STomi Valkeinen #define	 DUMB_FRAMEDONE(fdone)		((fdone)<<22)
762f7018c21STomi Valkeinen #define	 DUMB_FRAMEDONE_MASK		0x00400000
763f7018c21STomi Valkeinen #define	 TWC_FRAMEDONE(fdone)		((fdone)<<21)
764f7018c21STomi Valkeinen #define	 TWC_FRAMEDONE_MASK		0x00200000
765f7018c21STomi Valkeinen #define	 HWC_FRAMEDONE(fdone)		((fdone)<<20)
766f7018c21STomi Valkeinen #define	 HWC_FRAMEDONE_MASK		0x00100000
767f7018c21STomi Valkeinen #define	 SLV_IRQ(irq)			((irq)<<19)
768f7018c21STomi Valkeinen #define	 SLV_IRQ_MASK			0x00080000
769f7018c21STomi Valkeinen #define	 SPI_IRQ(irq)			((irq)<<18)
770f7018c21STomi Valkeinen #define	 SPI_IRQ_MASK			0x00040000
771f7018c21STomi Valkeinen #define	 PWRDN_IRQ(irq)			((irq)<<17)
772f7018c21STomi Valkeinen #define	 PWRDN_IRQ_MASK			0x00020000
773f7018c21STomi Valkeinen #define	 AXI_LATENCY_TOO_LONGR_IRQ(irq)	((irq)<<16)
774f7018c21STomi Valkeinen #define	 AXI_LATENCY_TOO_LONGR_IRQ_MASK	0x00010000
775f7018c21STomi Valkeinen #define	 TV_DMA_FRAME_IRQ0(irq)		((irq)<<15)
776f7018c21STomi Valkeinen #define	 TV_DMA_FRAME_IRQ0_MASK		0x00008000
777f7018c21STomi Valkeinen #define	 TV_DMA_FRAME_IRQ1(irq)		((irq)<<14)
778f7018c21STomi Valkeinen #define	 TV_DMA_FRAME_IRQ1_MASK		0x00004000
779f7018c21STomi Valkeinen #define	 TV_DMA_FF_UNDERFLOW(unerrun)	((unerrun)<<13)
780f7018c21STomi Valkeinen #define	 TV_DMA_FF_UNDERFLOW_MASK	0x00002000
781f7018c21STomi Valkeinen #define	 TVSYNC_IRQ(irq)		((irq)<<12)
782f7018c21STomi Valkeinen #define	 TVSYNC_IRQ_MASK		0x00001000
783f7018c21STomi Valkeinen #define	 TV_FRAME_IRQ0(irq)		((irq)<<11)
784f7018c21STomi Valkeinen #define	 TV_FRAME_IRQ0_MASK		0x00000800
785f7018c21STomi Valkeinen #define	 TV_FRAME_IRQ1(irq)		((irq)<<10)
786f7018c21STomi Valkeinen #define	 TV_FRAME_IRQ1_MASK		0x00000400
787f7018c21STomi Valkeinen #define	 TV_GRA_FF_UNDERFLOW(unerrun)	((unerrun)<<9)
788f7018c21STomi Valkeinen #define	 TV_GRA_FF_UNDERFLOW_MASK	0x00000200
789f7018c21STomi Valkeinen #define	 PN2_DMA_FRAME_IRQ0(irq)	((irq)<<7)
790f7018c21STomi Valkeinen #define	 PN2_DMA_FRAME_IRQ0_MASK	0x00000080
791f7018c21STomi Valkeinen #define	 PN2_DMA_FRAME_IRQ1(irq)	((irq)<<6)
792f7018c21STomi Valkeinen #define	 PN2_DMA_FRAME_IRQ1_MASK	0x00000040
793f7018c21STomi Valkeinen #define	 PN2_DMA_FF_UNDERFLOW(ff)	((ff)<<5)
794f7018c21STomi Valkeinen #define	 PN2_DMA_FF_UNDERFLOW_MASK	0x00000020
795f7018c21STomi Valkeinen #define	 PN2_GRA_FRAME_IRQ0(irq)	((irq)<<3)
796f7018c21STomi Valkeinen #define	 PN2_GRA_FRAME_IRQ0_MASK	0x00000008
797f7018c21STomi Valkeinen #define	 PN2_GRA_FRAME_IRQ1(irq)	((irq)<<2)
798f7018c21STomi Valkeinen #define	 PN2_GRA_FRAME_IRQ1_MASK	0x04000004
799f7018c21STomi Valkeinen #define	 PN2_GRA_FF_UNDERFLOW(ff)	((ff)<<1)
800f7018c21STomi Valkeinen #define	 PN2_GRA_FF_UNDERFLOW_MASK	0x00000002
801f7018c21STomi Valkeinen #define	 PN2_VSYNC_IRQ(irq)		((irq)<<0)
802f7018c21STomi Valkeinen #define	 PN2_SYNC_IRQ_MASK		0x00000001
803f7018c21STomi Valkeinen 
804f7018c21STomi Valkeinen /* LCD FIFO Depth register */
805f7018c21STomi Valkeinen #define LCD_FIFO_DEPTH			0x01c8
806f7018c21STomi Valkeinen #define	 VIDEO_FIFO(fi)			((fi) << 0)
807f7018c21STomi Valkeinen #define	 VIDEO_FIFO_MASK		0x00000003
808f7018c21STomi Valkeinen #define	 GRAPHIC_FIFO(fi)		((fi) << 2)
809f7018c21STomi Valkeinen #define	 GRAPHIC_FIFO_MASK		0x0000000c
810f7018c21STomi Valkeinen 
811f7018c21STomi Valkeinen /* read-only */
812f7018c21STomi Valkeinen #define	 DMA_FRAME_IRQ0_LEVEL_MASK		0x00008000
813f7018c21STomi Valkeinen #define	 DMA_FRAME_IRQ1_LEVEL_MASK		0x00004000
814f7018c21STomi Valkeinen #define	 DMA_FRAME_CNT_ISR_MASK			0x00003000
815f7018c21STomi Valkeinen #define	 GRA_FRAME_IRQ0_LEVEL_MASK		0x00000800
816f7018c21STomi Valkeinen #define	 GRA_FRAME_IRQ1_LEVEL_MASK		0x00000400
817f7018c21STomi Valkeinen #define	 GRA_FRAME_CNT_ISR_MASK			0x00000300
818f7018c21STomi Valkeinen #define	 VSYNC_IRQ_LEVEL_MASK			0x00000080
819f7018c21STomi Valkeinen #define	 DUMB_FRAMEDONE_LEVEL_MASK		0x00000040
820f7018c21STomi Valkeinen #define	 TWC_FRAMEDONE_LEVEL_MASK		0x00000020
821f7018c21STomi Valkeinen #define	 HWC_FRAMEDONE_LEVEL_MASK		0x00000010
822f7018c21STomi Valkeinen #define	 SLV_FF_EMPTY_MASK			0x00000008
823f7018c21STomi Valkeinen #define	 DMA_FF_ALLEMPTY_MASK			0x00000004
824f7018c21STomi Valkeinen #define	 GRA_FF_ALLEMPTY_MASK			0x00000002
825f7018c21STomi Valkeinen #define	 PWRDN_IRQ_LEVEL_MASK			0x00000001
826f7018c21STomi Valkeinen 
827f7018c21STomi Valkeinen /* 32 bit LCD Interrupt Reset Status*/
828f7018c21STomi Valkeinen #define SPU_IRQ_RSR				(0x01C8)
829f7018c21STomi Valkeinen /* 32 bit Panel Path Graphic Partial Display Horizontal Control Register*/
830f7018c21STomi Valkeinen #define LCD_GRA_CUTHPXL				(0x01CC)
831f7018c21STomi Valkeinen /* 32 bit Panel Path Graphic Partial Display Vertical Control Register*/
832f7018c21STomi Valkeinen #define LCD_GRA_CUTVLN				(0x01D0)
833f7018c21STomi Valkeinen /* 32 bit TV Path Graphic Partial Display	  Horizontal Control Register*/
834f7018c21STomi Valkeinen #define LCD_TVG_CUTHPXL				(0x01D4)
835f7018c21STomi Valkeinen /* 32 bit TV Path Graphic Partial Display Vertical Control Register*/
836f7018c21STomi Valkeinen #define LCD_TVG_CUTVLN				(0x01D8)
837f7018c21STomi Valkeinen /* 32 bit LCD Global Control Register*/
838f7018c21STomi Valkeinen #define LCD_TOP_CTRL				(0x01DC)
839f7018c21STomi Valkeinen /* 32 bit LCD SQU Line Buffer Control Register 1*/
840f7018c21STomi Valkeinen #define LCD_SQULN1_CTRL				(0x01E0)
841f7018c21STomi Valkeinen /* 32 bit LCD SQU Line Buffer Control Register 2*/
842f7018c21STomi Valkeinen #define LCD_SQULN2_CTRL				(0x01E4)
843f7018c21STomi Valkeinen #define squln_ctrl(id)	((id) ? (((id) & 1) ? LCD_SQULN2_CTRL : \
844f7018c21STomi Valkeinen 			LCD_PN2_SQULN1_CTRL) : LCD_SQULN1_CTRL)
845f7018c21STomi Valkeinen 
846f7018c21STomi Valkeinen /* 32 bit LCD Mixed Overlay Control Register */
847f7018c21STomi Valkeinen #define LCD_AFA_ALL2ONE				(0x01E8)
848f7018c21STomi Valkeinen 
849f7018c21STomi Valkeinen #define LCD_PN2_SCLK_DIV			(0x01EC)
850f7018c21STomi Valkeinen #define LCD_PN2_TCLK_DIV			(0x01F0)
851f7018c21STomi Valkeinen #define LCD_LVDS_SCLK_DIV_WR			(0x01F4)
852f7018c21STomi Valkeinen #define LCD_LVDS_SCLK_DIV_RD			(0x01FC)
853f7018c21STomi Valkeinen #define PN2_LCD_DMA_START_ADDR_Y0		(0x0200)
854f7018c21STomi Valkeinen #define PN2_LCD_DMA_START_ADDR_U0		(0x0204)
855f7018c21STomi Valkeinen #define PN2_LCD_DMA_START_ADDR_V0		(0x0208)
856f7018c21STomi Valkeinen #define PN2_LCD_DMA_START_ADDR_C0		(0x020C)
857f7018c21STomi Valkeinen #define PN2_LCD_DMA_START_ADDR_Y1		(0x0210)
858f7018c21STomi Valkeinen #define PN2_LCD_DMA_START_ADDR_U1		(0x0214)
859f7018c21STomi Valkeinen #define PN2_LCD_DMA_START_ADDR_V1		(0x0218)
860f7018c21STomi Valkeinen #define PN2_LCD_DMA_START_ADDR_C1		(0x021C)
861f7018c21STomi Valkeinen #define PN2_LCD_DMA_PITCH_YC			(0x0220)
862f7018c21STomi Valkeinen #define PN2_LCD_DMA_PITCH_UV			(0x0224)
863f7018c21STomi Valkeinen #define PN2_LCD_DMA_OVSA_HPXL_VLN		(0x0228)
864f7018c21STomi Valkeinen #define PN2_LCD_DMA_HPXL_VLN			(0x022C)
865f7018c21STomi Valkeinen #define PN2_LCD_DMAZM_HPXL_VLN			(0x0230)
866f7018c21STomi Valkeinen #define PN2_LCD_GRA_START_ADDR0			(0x0234)
867f7018c21STomi Valkeinen #define PN2_LCD_GRA_START_ADDR1			(0x0238)
868f7018c21STomi Valkeinen #define PN2_LCD_GRA_PITCH			(0x023C)
869f7018c21STomi Valkeinen #define PN2_LCD_GRA_OVSA_HPXL_VLN		(0x0240)
870f7018c21STomi Valkeinen #define PN2_LCD_GRA_HPXL_VLN			(0x0244)
871f7018c21STomi Valkeinen #define PN2_LCD_GRAZM_HPXL_VLN			(0x0248)
872f7018c21STomi Valkeinen #define PN2_LCD_HWC_OVSA_HPXL_VLN		(0x024C)
873f7018c21STomi Valkeinen #define PN2_LCD_HWC_HPXL_VLN			(0x0250)
874f7018c21STomi Valkeinen #define LCD_PN2_V_H_TOTAL			(0x0254)
875f7018c21STomi Valkeinen #define LCD_PN2_V_H_ACTIVE			(0x0258)
876f7018c21STomi Valkeinen #define LCD_PN2_H_PORCH				(0x025C)
877f7018c21STomi Valkeinen #define LCD_PN2_V_PORCH				(0x0260)
878f7018c21STomi Valkeinen #define LCD_PN2_BLANKCOLOR			(0x0264)
879f7018c21STomi Valkeinen #define LCD_PN2_ALPHA_COLOR1			(0x0268)
880f7018c21STomi Valkeinen #define LCD_PN2_ALPHA_COLOR2			(0x026C)
881f7018c21STomi Valkeinen #define LCD_PN2_COLORKEY_Y			(0x0270)
882f7018c21STomi Valkeinen #define LCD_PN2_COLORKEY_U			(0x0274)
883f7018c21STomi Valkeinen #define LCD_PN2_COLORKEY_V			(0x0278)
884f7018c21STomi Valkeinen #define LCD_PN2_SEPXLCNT			(0x027C)
885f7018c21STomi Valkeinen #define LCD_TV_V_H_TOTAL_FLD			(0x0280)
886f7018c21STomi Valkeinen #define LCD_TV_V_PORCH_FLD			(0x0284)
887f7018c21STomi Valkeinen #define LCD_TV_SEPXLCNT_FLD			(0x0288)
888f7018c21STomi Valkeinen 
889f7018c21STomi Valkeinen #define LCD_2ND_ALPHA				(0x0294)
890f7018c21STomi Valkeinen #define LCD_PN2_CONTRAST			(0x0298)
891f7018c21STomi Valkeinen #define LCD_PN2_SATURATION			(0x029c)
892f7018c21STomi Valkeinen #define LCD_PN2_CBSH_HUE			(0x02a0)
893f7018c21STomi Valkeinen #define LCD_TIMING_EXT				(0x02C0)
894f7018c21STomi Valkeinen #define LCD_PN2_LAYER_ALPHA_SEL1		(0x02c4)
895f7018c21STomi Valkeinen #define LCD_PN2_CTRL0				(0x02C8)
896f7018c21STomi Valkeinen #define TV_LAYER_ALPHA_SEL1			(0x02cc)
897f7018c21STomi Valkeinen #define LCD_SMPN2_CTRL				(0x02D0)
898f7018c21STomi Valkeinen #define LCD_IO_OVERL_MAP_CTRL			(0x02D4)
899f7018c21STomi Valkeinen #define LCD_DUMB2_CTRL				(0x02d8)
900f7018c21STomi Valkeinen #define LCD_PN2_CTRL1				(0x02DC)
901f7018c21STomi Valkeinen #define PN2_IOPAD_CONTROL			(0x02E0)
902f7018c21STomi Valkeinen #define LCD_PN2_SQULN1_CTRL			(0x02E4)
903f7018c21STomi Valkeinen #define PN2_LCD_GRA_CUTHPXL			(0x02e8)
904f7018c21STomi Valkeinen #define PN2_LCD_GRA_CUTVLN			(0x02ec)
905f7018c21STomi Valkeinen #define LCD_PN2_SQULN2_CTRL			(0x02F0)
906f7018c21STomi Valkeinen #define ALL_LAYER_ALPHA_SEL			(0x02F4)
907f7018c21STomi Valkeinen 
908f7018c21STomi Valkeinen #define TIMING_MASTER_CONTROL			(0x02F8)
909f7018c21STomi Valkeinen #define MASTER_ENH(id)				(1 << (id))
910f7018c21STomi Valkeinen #define MASTER_ENV(id)				(1 << ((id) + 4))
911f7018c21STomi Valkeinen 
912f7018c21STomi Valkeinen #define DSI_START_SEL_SHIFT(id)		(((id) << 1) + 8)
913f7018c21STomi Valkeinen #define timing_master_config(path, dsi_id, lcd_id) \
914f7018c21STomi Valkeinen 	(MASTER_ENH(path) | MASTER_ENV(path) | \
915f7018c21STomi Valkeinen 	(((lcd_id) + ((dsi_id) << 1)) << DSI_START_SEL_SHIFT(path)))
916f7018c21STomi Valkeinen 
917f7018c21STomi Valkeinen #define LCD_2ND_BLD_CTL				(0x02Fc)
918f7018c21STomi Valkeinen #define LVDS_SRC_MASK				(3 << 30)
919f7018c21STomi Valkeinen #define LVDS_SRC_SHIFT				(30)
920f7018c21STomi Valkeinen #define LVDS_FMT_MASK				(1 << 28)
921f7018c21STomi Valkeinen #define LVDS_FMT_SHIFT				(28)
922f7018c21STomi Valkeinen 
923f7018c21STomi Valkeinen #define CLK_SCLK	(1 << 0)
924f7018c21STomi Valkeinen #define CLK_LVDS_RD	(1 << 1)
925f7018c21STomi Valkeinen #define CLK_LVDS_WR	(1 << 2)
926f7018c21STomi Valkeinen 
927f7018c21STomi Valkeinen #define gra_partdisp_ctrl_hor(id)	((id) ? (((id) & 1) ? \
928f7018c21STomi Valkeinen 	LCD_TVG_CUTHPXL : PN2_LCD_GRA_CUTHPXL) : LCD_GRA_CUTHPXL)
929f7018c21STomi Valkeinen #define gra_partdisp_ctrl_ver(id)	((id) ? (((id) & 1) ? \
930f7018c21STomi Valkeinen 	LCD_TVG_CUTVLN : PN2_LCD_GRA_CUTVLN) : LCD_GRA_CUTVLN)
931f7018c21STomi Valkeinen 
932f7018c21STomi Valkeinen /*
933f7018c21STomi Valkeinen  * defined for Configure Dumb Mode
934f7018c21STomi Valkeinen  * defined for Configure Dumb Mode
935f7018c21STomi Valkeinen  * DUMB LCD Panel bit[31:28]
936f7018c21STomi Valkeinen  */
937f7018c21STomi Valkeinen #define DUMB16_RGB565_0		0x0
938f7018c21STomi Valkeinen #define DUMB16_RGB565_1		0x1
939f7018c21STomi Valkeinen #define DUMB18_RGB666_0		0x2
940f7018c21STomi Valkeinen #define DUMB18_RGB666_1		0x3
941f7018c21STomi Valkeinen #define DUMB12_RGB444_0		0x4
942f7018c21STomi Valkeinen #define DUMB12_RGB444_1		0x5
943f7018c21STomi Valkeinen #define DUMB24_RGB888_0		0x6
944f7018c21STomi Valkeinen #define DUMB_BLANK		0x7
945f7018c21STomi Valkeinen 
946f7018c21STomi Valkeinen /*
947f7018c21STomi Valkeinen  * defined for Configure I/O Pin Allocation Mode
948f7018c21STomi Valkeinen  * LCD LCD I/O Pads control register bit[3:0]
949f7018c21STomi Valkeinen  */
950f7018c21STomi Valkeinen #define IOPAD_DUMB24		0x0
951f7018c21STomi Valkeinen #define IOPAD_DUMB18SPI		0x1
952f7018c21STomi Valkeinen #define IOPAD_DUMB18GPIO	0x2
953f7018c21STomi Valkeinen #define IOPAD_DUMB16SPI		0x3
954f7018c21STomi Valkeinen #define IOPAD_DUMB16GPIO	0x4
955f7018c21STomi Valkeinen #define IOPAD_DUMB12		0x5
956f7018c21STomi Valkeinen #define IOPAD_SMART18SPI	0x6
957f7018c21STomi Valkeinen #define IOPAD_SMART16SPI	0x7
958f7018c21STomi Valkeinen #define IOPAD_SMART8BOTH	0x8
959f7018c21STomi Valkeinen #define IOPAD_DUMB18_SMART8	0x9
960f7018c21STomi Valkeinen #define IOPAD_DUMB16_SMART8SPI	0xa
961f7018c21STomi Valkeinen #define IOPAD_DUMB16_SMART8GPIO	0xb
962f7018c21STomi Valkeinen #define IOPAD_DUMB16_DUMB16	0xc
963f7018c21STomi Valkeinen #define IOPAD_SMART8_SMART8	0xc
964f7018c21STomi Valkeinen 
965f7018c21STomi Valkeinen /*
966f7018c21STomi Valkeinen  *defined for indicating boundary and cycle burst length
967f7018c21STomi Valkeinen  */
968f7018c21STomi Valkeinen #define  CFG_BOUNDARY_1KB			(1<<5)
969f7018c21STomi Valkeinen #define  CFG_BOUNDARY_4KB			(0<<5)
970f7018c21STomi Valkeinen #define	 CFG_CYC_BURST_LEN16			(1<<4)
971f7018c21STomi Valkeinen #define	 CFG_CYC_BURST_LEN8			(0<<4)
972f7018c21STomi Valkeinen 
973f7018c21STomi Valkeinen /* SRAM ID */
974f7018c21STomi Valkeinen #define SRAMID_GAMMA_YR			0x0
975f7018c21STomi Valkeinen #define SRAMID_GAMMA_UG			0x1
976f7018c21STomi Valkeinen #define SRAMID_GAMMA_VB			0x2
977f7018c21STomi Valkeinen #define SRAMID_PALATTE			0x3
978f7018c21STomi Valkeinen #define SRAMID_HWC			0xf
979f7018c21STomi Valkeinen 
980f7018c21STomi Valkeinen /* SRAM INIT Read/Write */
981f7018c21STomi Valkeinen #define SRAMID_INIT_READ		0x0
982f7018c21STomi Valkeinen #define SRAMID_INIT_WRITE		0x2
983f7018c21STomi Valkeinen #define SRAMID_INIT_DEFAULT		0x3
984f7018c21STomi Valkeinen 
985f7018c21STomi Valkeinen /*
986f7018c21STomi Valkeinen  * defined VSYNC selection mode for DMA control 1 register
987f7018c21STomi Valkeinen  * DMA1 bit[30:28]
988f7018c21STomi Valkeinen  */
989f7018c21STomi Valkeinen #define VMODE_SMPN			0x0
990f7018c21STomi Valkeinen #define VMODE_SMPNIRQ			0x1
991f7018c21STomi Valkeinen #define VMODE_DUMB			0x2
992f7018c21STomi Valkeinen #define VMODE_IPE			0x3
993f7018c21STomi Valkeinen #define VMODE_IRE			0x4
994f7018c21STomi Valkeinen 
995f7018c21STomi Valkeinen /*
996f7018c21STomi Valkeinen  * defined Configure Alpha and Alpha mode for DMA control 1 register
997f7018c21STomi Valkeinen  * DMA1 bit[15:08](alpha) / bit[17:16](alpha mode)
998f7018c21STomi Valkeinen  */
999f7018c21STomi Valkeinen /* ALPHA mode */
1000f7018c21STomi Valkeinen #define MODE_ALPHA_DMA			0x0
1001f7018c21STomi Valkeinen #define MODE_ALPHA_GRA			0x1
1002f7018c21STomi Valkeinen #define MODE_ALPHA_CFG			0x2
1003f7018c21STomi Valkeinen 
1004f7018c21STomi Valkeinen /* alpha value */
1005f7018c21STomi Valkeinen #define ALPHA_NOGRAPHIC			0xFF	  /* all video, no graphic */
1006f7018c21STomi Valkeinen #define ALPHA_NOVIDEO			0x00	  /* all graphic, no video */
1007f7018c21STomi Valkeinen #define ALPHA_GRAPHNVIDEO		0x0F	  /* Selects graphic & video */
1008f7018c21STomi Valkeinen 
1009f7018c21STomi Valkeinen /*
1010f7018c21STomi Valkeinen  * defined Pixel Command for DMA control 1 register
1011f7018c21STomi Valkeinen  * DMA1 bit[07:00]
1012f7018c21STomi Valkeinen  */
1013f7018c21STomi Valkeinen #define PIXEL_CMD			0x81
1014f7018c21STomi Valkeinen 
1015f7018c21STomi Valkeinen /* DSI */
1016f7018c21STomi Valkeinen /* DSI1 - 4 Lane Controller base */
1017f7018c21STomi Valkeinen #define DSI1_REGS_PHYSICAL_BASE		0xD420B800
1018f7018c21STomi Valkeinen /* DSI2 - 3 Lane Controller base */
1019f7018c21STomi Valkeinen #define DSI2_REGS_PHYSICAL_BASE		0xD420BA00
1020f7018c21STomi Valkeinen 
1021f7018c21STomi Valkeinen /*	   DSI Controller Registers	   */
1022f7018c21STomi Valkeinen struct dsi_lcd_regs {
1023f7018c21STomi Valkeinen #define DSI_LCD1_CTRL_0  0x100   /* DSI Active Panel 1 Control register 0 */
1024f7018c21STomi Valkeinen #define DSI_LCD1_CTRL_1  0x104   /* DSI Active Panel 1 Control register 1 */
1025f7018c21STomi Valkeinen 	u32 ctrl0;
1026f7018c21STomi Valkeinen 	u32 ctrl1;
1027f7018c21STomi Valkeinen 	u32 reserved1[2];
1028f7018c21STomi Valkeinen 
1029f7018c21STomi Valkeinen #define DSI_LCD1_TIMING_0		0x110   /* Timing register 0 */
1030f7018c21STomi Valkeinen #define DSI_LCD1_TIMING_1		0x114   /* Timing register 1 */
1031f7018c21STomi Valkeinen #define DSI_LCD1_TIMING_2		0x118   /* Timing register 2 */
1032f7018c21STomi Valkeinen #define DSI_LCD1_TIMING_3		0x11C   /* Timing register 3 */
1033f7018c21STomi Valkeinen #define DSI_LCD1_WC_0			0x120   /* Word Count register 0 */
1034f7018c21STomi Valkeinen #define DSI_LCD1_WC_1			0x124   /* Word Count register 1 */
1035f7018c21STomi Valkeinen #define DSI_LCD1_WC_2			0x128	 /* Word Count register 2 */
1036f7018c21STomi Valkeinen 	u32 timing0;
1037f7018c21STomi Valkeinen 	u32 timing1;
1038f7018c21STomi Valkeinen 	u32 timing2;
1039f7018c21STomi Valkeinen 	u32 timing3;
1040f7018c21STomi Valkeinen 	u32 wc0;
1041f7018c21STomi Valkeinen 	u32 wc1;
1042f7018c21STomi Valkeinen 	u32 wc2;
1043f7018c21STomi Valkeinen 	u32 reserved2[1];
1044f7018c21STomi Valkeinen 	u32 slot_cnt0;
1045f7018c21STomi Valkeinen 	u32 slot_cnt1;
1046f7018c21STomi Valkeinen 	u32 reserved3[2];
1047f7018c21STomi Valkeinen 	u32 status_0;
1048f7018c21STomi Valkeinen 	u32 status_1;
1049f7018c21STomi Valkeinen 	u32 status_2;
1050f7018c21STomi Valkeinen 	u32 status_3;
1051f7018c21STomi Valkeinen 	u32 status_4;
1052f7018c21STomi Valkeinen };
1053f7018c21STomi Valkeinen 
1054f7018c21STomi Valkeinen struct dsi_regs {
1055f7018c21STomi Valkeinen #define DSI_CTRL_0	  0x000   /* DSI control register 0 */
1056f7018c21STomi Valkeinen #define DSI_CTRL_1	  0x004   /* DSI control register 1 */
1057f7018c21STomi Valkeinen 	u32 ctrl0;
1058f7018c21STomi Valkeinen 	u32 ctrl1;
1059f7018c21STomi Valkeinen 	u32 reserved1[2];
1060f7018c21STomi Valkeinen 	u32 irq_status;
1061f7018c21STomi Valkeinen 	u32 irq_mask;
1062f7018c21STomi Valkeinen 	u32 reserved2[2];
1063f7018c21STomi Valkeinen 
1064f7018c21STomi Valkeinen #define DSI_CPU_CMD_0   0x020   /* DSI CPU packet command register 0 */
1065f7018c21STomi Valkeinen #define DSI_CPU_CMD_1   0x024   /* DSU CPU Packet Command Register 1 */
1066f7018c21STomi Valkeinen #define DSI_CPU_CMD_3	0x02C   /* DSU CPU Packet Command Register 3 */
1067f7018c21STomi Valkeinen #define DSI_CPU_WDAT_0	0x030   /* DSI CUP */
1068f7018c21STomi Valkeinen 	u32 cmd0;
1069f7018c21STomi Valkeinen 	u32 cmd1;
1070f7018c21STomi Valkeinen 	u32 cmd2;
1071f7018c21STomi Valkeinen 	u32 cmd3;
1072f7018c21STomi Valkeinen 	u32 dat0;
1073f7018c21STomi Valkeinen 	u32 status0;
1074f7018c21STomi Valkeinen 	u32 status1;
1075f7018c21STomi Valkeinen 	u32 status2;
1076f7018c21STomi Valkeinen 	u32 status3;
1077f7018c21STomi Valkeinen 	u32 status4;
1078f7018c21STomi Valkeinen 	u32 reserved3[2];
1079f7018c21STomi Valkeinen 
1080f7018c21STomi Valkeinen 	u32 smt_cmd;
1081f7018c21STomi Valkeinen 	u32 smt_ctrl0;
1082f7018c21STomi Valkeinen 	u32 smt_ctrl1;
1083f7018c21STomi Valkeinen 	u32 reserved4[1];
1084f7018c21STomi Valkeinen 
1085f7018c21STomi Valkeinen 	u32 rx0_status;
1086f7018c21STomi Valkeinen 
1087f7018c21STomi Valkeinen /* Rx Packet Header - data from slave device */
1088f7018c21STomi Valkeinen #define DSI_RX_PKT_HDR_0 0x064
1089f7018c21STomi Valkeinen 	u32 rx0_header;
1090f7018c21STomi Valkeinen 	u32 rx1_status;
1091f7018c21STomi Valkeinen 	u32 rx1_header;
1092f7018c21STomi Valkeinen 	u32 rx_ctrl;
1093f7018c21STomi Valkeinen 	u32 rx_ctrl1;
1094f7018c21STomi Valkeinen 	u32 rx2_status;
1095f7018c21STomi Valkeinen 	u32 rx2_header;
1096f7018c21STomi Valkeinen 	u32 reserved5[1];
1097f7018c21STomi Valkeinen 
1098f7018c21STomi Valkeinen 	u32 phy_ctrl1;
1099f7018c21STomi Valkeinen #define DSI_PHY_CTRL_2		0x088   /* DSI DPHI Control Register 2 */
1100f7018c21STomi Valkeinen #define DSI_PHY_CTRL_3		0x08C   /* DPHY Control Register 3 */
1101f7018c21STomi Valkeinen 	u32 phy_ctrl2;
1102f7018c21STomi Valkeinen 	u32 phy_ctrl3;
1103f7018c21STomi Valkeinen 	u32 phy_status0;
1104f7018c21STomi Valkeinen 	u32 phy_status1;
1105f7018c21STomi Valkeinen 	u32 reserved6[5];
1106f7018c21STomi Valkeinen 	u32 phy_status2;
1107f7018c21STomi Valkeinen 
1108f7018c21STomi Valkeinen #define DSI_PHY_RCOMP_0		0x0B0   /* DPHY Rcomp Control Register */
1109f7018c21STomi Valkeinen 	u32 phy_rcomp0;
1110f7018c21STomi Valkeinen 	u32 reserved7[3];
1111f7018c21STomi Valkeinen #define DSI_PHY_TIME_0		0x0C0   /* DPHY Timing Control Register 0 */
1112f7018c21STomi Valkeinen #define DSI_PHY_TIME_1		0x0C4   /* DPHY Timing Control Register 1 */
1113f7018c21STomi Valkeinen #define DSI_PHY_TIME_2		0x0C8   /* DPHY Timing Control Register 2 */
1114f7018c21STomi Valkeinen #define DSI_PHY_TIME_3		0x0CC   /* DPHY Timing Control Register 3 */
1115f7018c21STomi Valkeinen #define DSI_PHY_TIME_4		0x0D0   /* DPHY Timing Control Register 4 */
1116f7018c21STomi Valkeinen #define DSI_PHY_TIME_5		0x0D4   /* DPHY Timing Control Register 5 */
1117f7018c21STomi Valkeinen 	u32 phy_timing0;
1118f7018c21STomi Valkeinen 	u32 phy_timing1;
1119f7018c21STomi Valkeinen 	u32 phy_timing2;
1120f7018c21STomi Valkeinen 	u32 phy_timing3;
1121f7018c21STomi Valkeinen 	u32 phy_code_0;
1122f7018c21STomi Valkeinen 	u32 phy_code_1;
1123f7018c21STomi Valkeinen 	u32 reserved8[2];
1124f7018c21STomi Valkeinen 	u32 mem_ctrl;
1125f7018c21STomi Valkeinen 	u32 tx_timer;
1126f7018c21STomi Valkeinen 	u32 rx_timer;
1127f7018c21STomi Valkeinen 	u32 turn_timer;
1128f7018c21STomi Valkeinen 	u32 reserved9[4];
1129f7018c21STomi Valkeinen 
1130f7018c21STomi Valkeinen #define DSI_LCD1_CTRL_0  0x100   /* DSI Active Panel 1 Control register 0 */
1131f7018c21STomi Valkeinen #define DSI_LCD1_CTRL_1  0x104   /* DSI Active Panel 1 Control register 1 */
1132f7018c21STomi Valkeinen #define DSI_LCD1_TIMING_0		0x110   /* Timing register 0 */
1133f7018c21STomi Valkeinen #define DSI_LCD1_TIMING_1		0x114   /* Timing register 1 */
1134f7018c21STomi Valkeinen #define DSI_LCD1_TIMING_2		0x118   /* Timing register 2 */
1135f7018c21STomi Valkeinen #define DSI_LCD1_TIMING_3		0x11C   /* Timing register 3 */
1136f7018c21STomi Valkeinen #define DSI_LCD1_WC_0			0x120   /* Word Count register 0 */
1137f7018c21STomi Valkeinen #define DSI_LCD1_WC_1			0x124   /* Word Count register 1 */
1138f7018c21STomi Valkeinen #define DSI_LCD1_WC_2			0x128   /* Word Count register 2 */
1139f7018c21STomi Valkeinen 	struct dsi_lcd_regs lcd1;
1140f7018c21STomi Valkeinen 	u32 reserved10[11];
1141f7018c21STomi Valkeinen 	struct dsi_lcd_regs lcd2;
1142f7018c21STomi Valkeinen };
1143f7018c21STomi Valkeinen 
1144f7018c21STomi Valkeinen #define DSI_LCD2_CTRL_0  0x180   /* DSI Active Panel 2 Control register 0 */
1145f7018c21STomi Valkeinen #define DSI_LCD2_CTRL_1  0x184   /* DSI Active Panel 2 Control register 1 */
1146f7018c21STomi Valkeinen #define DSI_LCD2_TIMING_0		0x190   /* Timing register 0 */
1147f7018c21STomi Valkeinen #define DSI_LCD2_TIMING_1		0x194   /* Timing register 1 */
1148f7018c21STomi Valkeinen #define DSI_LCD2_TIMING_2		0x198   /* Timing register 2 */
1149f7018c21STomi Valkeinen #define DSI_LCD2_TIMING_3		0x19C   /* Timing register 3 */
1150f7018c21STomi Valkeinen #define DSI_LCD2_WC_0			0x1A0   /* Word Count register 0 */
1151f7018c21STomi Valkeinen #define DSI_LCD2_WC_1			0x1A4   /* Word Count register 1 */
1152f7018c21STomi Valkeinen #define DSI_LCD2_WC_2			0x1A8	 /* Word Count register 2 */
1153f7018c21STomi Valkeinen 
1154f7018c21STomi Valkeinen /*	DSI_CTRL_0		0x0000	DSI Control Register 0 */
1155f7018c21STomi Valkeinen #define DSI_CTRL_0_CFG_SOFT_RST			(1<<31)
1156f7018c21STomi Valkeinen #define DSI_CTRL_0_CFG_SOFT_RST_REG		(1<<30)
1157f7018c21STomi Valkeinen #define DSI_CTRL_0_CFG_LCD1_TX_EN		(1<<8)
1158f7018c21STomi Valkeinen #define DSI_CTRL_0_CFG_LCD1_SLV			(1<<4)
1159f7018c21STomi Valkeinen #define DSI_CTRL_0_CFG_LCD1_EN			(1<<0)
1160f7018c21STomi Valkeinen 
1161f7018c21STomi Valkeinen /*	DSI_CTRL_1		0x0004	DSI Control Register 1 */
1162f7018c21STomi Valkeinen #define DSI_CTRL_1_CFG_EOTP			(1<<8)
1163f7018c21STomi Valkeinen #define DSI_CTRL_1_CFG_RSVD			(2<<4)
1164f7018c21STomi Valkeinen #define DSI_CTRL_1_CFG_LCD2_VCH_NO_MASK		(3<<2)
1165f7018c21STomi Valkeinen #define DSI_CTRL_1_CFG_LCD2_VCH_NO_SHIFT	2
1166f7018c21STomi Valkeinen #define DSI_CTRL_1_CFG_LCD1_VCH_NO_MASK		(3<<0)
1167f7018c21STomi Valkeinen #define DSI_CTRL_1_CFG_LCD1_VCH_NO_SHIFT	0
1168f7018c21STomi Valkeinen 
1169f7018c21STomi Valkeinen /*	DSI_LCD1_CTRL_1	0x0104	DSI Active Panel 1 Control Register 1 */
1170f7018c21STomi Valkeinen /* LCD 1 Vsync Reset Enable */
1171f7018c21STomi Valkeinen #define	DSI_LCD1_CTRL_1_CFG_L1_VSYNC_RST_EN	(1<<31)
1172f7018c21STomi Valkeinen /* LCD 1 2K Pixel Buffer Mode Enable */
1173f7018c21STomi Valkeinen #define	DSI_LCD1_CTRL_1_CFG_L1_M2K_EN		(1<<30)
1174f7018c21STomi Valkeinen /*		Bit(s) DSI_LCD1_CTRL_1_RSRV_29_23 reserved */
1175f7018c21STomi Valkeinen /* Long Blanking Packet Enable */
1176f7018c21STomi Valkeinen #define	DSI_LCD1_CTRL_1_CFG_L1_HLP_PKT_EN	(1<<22)
1177f7018c21STomi Valkeinen /* Extra Long Blanking Packet Enable */
1178f7018c21STomi Valkeinen #define	DSI_LCD1_CTRL_1_CFG_L1_HEX_PKT_EN	(1<<21)
1179f7018c21STomi Valkeinen /* Front Porch Packet Enable */
1180f7018c21STomi Valkeinen #define	DSI_LCD1_CTRL_1_CFG_L1_HFP_PKT_EN	(1<<20)
1181f7018c21STomi Valkeinen /* hact Packet Enable */
1182f7018c21STomi Valkeinen #define	DSI_LCD1_CTRL_1_CFG_L1_HACT_PKT_EN	(1<<19)
1183f7018c21STomi Valkeinen /* Back Porch Packet Enable */
1184f7018c21STomi Valkeinen #define	DSI_LCD1_CTRL_1_CFG_L1_HBP_PKT_EN	(1<<18)
1185f7018c21STomi Valkeinen /* hse Packet Enable */
1186f7018c21STomi Valkeinen #define	DSI_LCD1_CTRL_1_CFG_L1_HSE_PKT_EN	(1<<17)
1187f7018c21STomi Valkeinen /* hsa Packet Enable */
1188f7018c21STomi Valkeinen #define	DSI_LCD1_CTRL_1_CFG_L1_HSA_PKT_EN	(1<<16)
1189f7018c21STomi Valkeinen /* All Item Enable after Pixel Data */
1190f7018c21STomi Valkeinen #define	DSI_LCD1_CTRL_1_CFG_L1_ALL_SLOT_EN	(1<<15)
1191f7018c21STomi Valkeinen /* Extra Long Packet Enable after Pixel Data */
1192f7018c21STomi Valkeinen #define	DSI_LCD1_CTRL_1_CFG_L1_HEX_SLOT_EN	(1<<14)
1193f7018c21STomi Valkeinen /*		Bit(s) DSI_LCD1_CTRL_1_RSRV_13_11 reserved */
1194f7018c21STomi Valkeinen /* Turn Around Bus at Last h Line */
1195f7018c21STomi Valkeinen #define	DSI_LCD1_CTRL_1_CFG_L1_LAST_LINE_TURN	(1<<10)
1196f7018c21STomi Valkeinen /* Go to Low Power Every Frame */
1197f7018c21STomi Valkeinen #define	DSI_LCD1_CTRL_1_CFG_L1_LPM_FRAME_EN	(1<<9)
1198f7018c21STomi Valkeinen /* Go to Low Power Every Line */
1199f7018c21STomi Valkeinen #define	DSI_LCD1_CTRL_1_CFG_L1_LPM_LINE_EN	(1<<8)
1200f7018c21STomi Valkeinen /*		Bit(s) DSI_LCD1_CTRL_1_RSRV_7_4 reserved */
1201f7018c21STomi Valkeinen /* DSI Transmission Mode for LCD 1 */
1202f7018c21STomi Valkeinen #define DSI_LCD1_CTRL_1_CFG_L1_BURST_MODE_SHIFT	2
1203f7018c21STomi Valkeinen #define DSI_LCD1_CTRL_1_CFG_L1_BURST_MODE_MASK	(3<<2)
1204f7018c21STomi Valkeinen /* LCD 1 Input Data RGB Mode for LCD 1 */
1205f7018c21STomi Valkeinen #define DSI_LCD2_CTRL_1_CFG_L1_RGB_TYPE_SHIFT	0
1206f7018c21STomi Valkeinen #define DSI_LCD2_CTRL_1_CFG_L1_RGB_TYPE_MASK	(3<<2)
1207f7018c21STomi Valkeinen 
1208f7018c21STomi Valkeinen /*	DSI_PHY_CTRL_2		0x0088	DPHY Control Register 2 */
1209f7018c21STomi Valkeinen /*		Bit(s) DSI_PHY_CTRL_2_RSRV_31_12 reserved */
1210f7018c21STomi Valkeinen /* DPHY LP Receiver Enable */
1211f7018c21STomi Valkeinen #define	DSI_PHY_CTRL_2_CFG_CSR_LANE_RESC_EN_MASK	(0xf<<8)
1212f7018c21STomi Valkeinen #define	DSI_PHY_CTRL_2_CFG_CSR_LANE_RESC_EN_SHIFT	8
1213f7018c21STomi Valkeinen /* DPHY Data Lane Enable */
1214f7018c21STomi Valkeinen #define	DSI_PHY_CTRL_2_CFG_CSR_LANE_EN_MASK		(0xf<<4)
1215f7018c21STomi Valkeinen #define	DSI_PHY_CTRL_2_CFG_CSR_LANE_EN_SHIFT		4
1216f7018c21STomi Valkeinen /* DPHY Bus Turn Around */
1217f7018c21STomi Valkeinen #define	DSI_PHY_CTRL_2_CFG_CSR_LANE_TURN_MASK		(0xf)
1218f7018c21STomi Valkeinen #define	DSI_PHY_CTRL_2_CFG_CSR_LANE_TURN_SHIFT		0
1219f7018c21STomi Valkeinen 
1220f7018c21STomi Valkeinen /*	DSI_CPU_CMD_1		0x0024	DSI CPU Packet Command Register 1 */
1221f7018c21STomi Valkeinen /*		Bit(s) DSI_CPU_CMD_1_RSRV_31_24 reserved */
1222f7018c21STomi Valkeinen /* LPDT TX Enable */
1223f7018c21STomi Valkeinen #define	DSI_CPU_CMD_1_CFG_TXLP_LPDT_MASK		(0xf<<20)
1224f7018c21STomi Valkeinen #define	DSI_CPU_CMD_1_CFG_TXLP_LPDT_SHIFT		20
1225f7018c21STomi Valkeinen /* ULPS TX Enable */
1226f7018c21STomi Valkeinen #define	DSI_CPU_CMD_1_CFG_TXLP_ULPS_MASK		(0xf<<16)
1227f7018c21STomi Valkeinen #define	DSI_CPU_CMD_1_CFG_TXLP_ULPS_SHIFT		16
1228f7018c21STomi Valkeinen /* Low Power TX Trigger Code */
1229f7018c21STomi Valkeinen #define	DSI_CPU_CMD_1_CFG_TXLP_TRIGGER_CODE_MASK	(0xffff)
1230f7018c21STomi Valkeinen #define	DSI_CPU_CMD_1_CFG_TXLP_TRIGGER_CODE_SHIFT	0
1231f7018c21STomi Valkeinen 
1232f7018c21STomi Valkeinen /*	DSI_PHY_TIME_0	0x00c0	DPHY Timing Control Register 0 */
1233f7018c21STomi Valkeinen /* Length of HS Exit Period in tx_clk_esc Cycles */
1234f7018c21STomi Valkeinen #define	DSI_PHY_TIME_0_CFG_CSR_TIME_HS_EXIT_MASK	(0xff<<24)
1235f7018c21STomi Valkeinen #define	DSI_PHY_TIME_0_CFG_CSR_TIME_HS_EXIT_SHIFT	24
1236f7018c21STomi Valkeinen /* DPHY HS Trail Period Length */
1237f7018c21STomi Valkeinen #define	DSI_PHY_TIME_0_CFG_CSR_TIME_HS_TRAIL_MASK	(0xff<<16)
1238f7018c21STomi Valkeinen #define	DSI_PHY_TIME_0_CFG_CSR_TIME_HS_TRAIL_SHIFT	16
1239f7018c21STomi Valkeinen /* DPHY HS Zero State Length */
1240f7018c21STomi Valkeinen #define	DSI_PHY_TIME_0_CDG_CSR_TIME_HS_ZERO_MASK	(0xff<<8)
1241f7018c21STomi Valkeinen #define	DSI_PHY_TIME_0_CDG_CSR_TIME_HS_ZERO_SHIFT	8
1242f7018c21STomi Valkeinen /* DPHY HS Prepare State Length */
1243f7018c21STomi Valkeinen #define	DSI_PHY_TIME_0_CFG_CSR_TIME_HS_PREP_MASK	(0xff)
1244f7018c21STomi Valkeinen #define	DSI_PHY_TIME_0_CFG_CSR_TIME_HS_PREP_SHIFT	0
1245f7018c21STomi Valkeinen 
1246f7018c21STomi Valkeinen /*	DSI_PHY_TIME_1		0x00c4	DPHY Timing Control Register 1 */
1247f7018c21STomi Valkeinen /* Time to Drive LP-00 by New Transmitter */
1248f7018c21STomi Valkeinen #define	DSI_PHY_TIME_1_CFG_CSR_TIME_TA_GET_MASK		(0xff<<24)
1249f7018c21STomi Valkeinen #define	DSI_PHY_TIME_1_CFG_CSR_TIME_TA_GET_SHIFT	24
1250f7018c21STomi Valkeinen /* Time to Drive LP-00 after Turn Request */
1251f7018c21STomi Valkeinen #define	DSI_PHY_TIME_1_CFG_CSR_TIME_TA_GO_MASK		(0xff<<16)
1252f7018c21STomi Valkeinen #define	DSI_PHY_TIME_1_CFG_CSR_TIME_TA_GO_SHIFT		16
1253f7018c21STomi Valkeinen /* DPHY HS Wakeup Period Length */
1254f7018c21STomi Valkeinen #define	DSI_PHY_TIME_1_CFG_CSR_TIME_WAKEUP_MASK		(0xffff)
1255f7018c21STomi Valkeinen #define	DSI_PHY_TIME_1_CFG_CSR_TIME_WAKEUP_SHIFT	0
1256f7018c21STomi Valkeinen 
1257f7018c21STomi Valkeinen /*	DSI_PHY_TIME_2		0x00c8	DPHY Timing Control Register 2 */
1258f7018c21STomi Valkeinen /* DPHY CLK Exit Period Length */
1259f7018c21STomi Valkeinen #define	DSI_PHY_TIME_2_CFG_CSR_TIME_CK_EXIT_MASK	(0xff<<24)
1260f7018c21STomi Valkeinen #define	DSI_PHY_TIME_2_CFG_CSR_TIME_CK_EXIT_SHIFT	24
1261f7018c21STomi Valkeinen /* DPHY CLK Trail Period Length */
1262f7018c21STomi Valkeinen #define	DSI_PHY_TIME_2_CFG_CSR_TIME_CK_TRAIL_MASK	(0xff<<16)
1263f7018c21STomi Valkeinen #define	DSI_PHY_TIME_2_CFG_CSR_TIME_CK_TRAIL_SHIFT	16
1264f7018c21STomi Valkeinen /* DPHY CLK Zero State Length */
1265f7018c21STomi Valkeinen #define	DSI_PHY_TIME_2_CFG_CSR_TIME_CK_ZERO_MASK	(0xff<<8)
1266f7018c21STomi Valkeinen #define	DSI_PHY_TIME_2_CFG_CSR_TIME_CK_ZERO_SHIFT	8
1267f7018c21STomi Valkeinen /* DPHY CLK LP Length */
1268f7018c21STomi Valkeinen #define	DSI_PHY_TIME_2_CFG_CSR_TIME_CK_LPX_MASK		(0xff)
1269f7018c21STomi Valkeinen #define	DSI_PHY_TIME_2_CFG_CSR_TIME_CK_LPX_SHIFT	0
1270f7018c21STomi Valkeinen 
1271f7018c21STomi Valkeinen /*	DSI_PHY_TIME_3		0x00cc	DPHY Timing Control Register 3 */
1272f7018c21STomi Valkeinen /*		Bit(s) DSI_PHY_TIME_3_RSRV_31_16 reserved */
1273f7018c21STomi Valkeinen /* DPHY LP Length */
1274f7018c21STomi Valkeinen #define	DSI_PHY_TIME_3_CFG_CSR_TIME_LPX_MASK		(0xff<<8)
1275f7018c21STomi Valkeinen #define	DSI_PHY_TIME_3_CFG_CSR_TIME_LPX_SHIFT		8
1276f7018c21STomi Valkeinen /* DPHY HS req to rdy Length */
1277f7018c21STomi Valkeinen #define	DSI_PHY_TIME_3_CFG_CSR_TIME_REQRDY_MASK		(0xff)
1278f7018c21STomi Valkeinen #define	DSI_PHY_TIME_3_CFG_CSR_TIME_REQRDY_SHIFT	0
1279f7018c21STomi Valkeinen 
1280f7018c21STomi Valkeinen #define DSI_ESC_CLK				66  /* Unit: Mhz */
1281f7018c21STomi Valkeinen #define DSI_ESC_CLK_T				15  /* Unit: ns */
1282f7018c21STomi Valkeinen 
1283f7018c21STomi Valkeinen /* LVDS */
1284f7018c21STomi Valkeinen /* LVDS_PHY_CTRL */
1285f7018c21STomi Valkeinen #define LVDS_PHY_CTL				0x2A4
1286f7018c21STomi Valkeinen #define LVDS_PLL_LOCK				(1 << 31)
1287f7018c21STomi Valkeinen #define LVDS_PHY_EXT_MASK			(7 << 28)
1288f7018c21STomi Valkeinen #define LVDS_PHY_EXT_SHIFT			(28)
1289f7018c21STomi Valkeinen #define LVDS_CLK_PHASE_MASK			(0x7f << 16)
1290f7018c21STomi Valkeinen #define LVDS_CLK_PHASE_SHIFT			(16)
1291f7018c21STomi Valkeinen #define LVDS_SSC_RESET_EXT			(1 << 13)
1292f7018c21STomi Valkeinen #define LVDS_SSC_MODE_DOWN_SPREAD		(1 << 12)
1293f7018c21STomi Valkeinen #define LVDS_SSC_EN				(1 << 11)
1294f7018c21STomi Valkeinen #define LVDS_PU_PLL				(1 << 10)
1295f7018c21STomi Valkeinen #define LVDS_PU_TX				(1 << 9)
1296f7018c21STomi Valkeinen #define LVDS_PU_IVREF				(1 << 8)
1297f7018c21STomi Valkeinen #define LVDS_CLK_SEL				(1 << 7)
1298f7018c21STomi Valkeinen #define LVDS_CLK_SEL_LVDS_PCLK			(1 << 7)
1299f7018c21STomi Valkeinen #define LVDS_PD_CH_MASK				(0x3f << 1)
1300f7018c21STomi Valkeinen #define LVDS_PD_CH(ch)				((ch) << 1)
1301f7018c21STomi Valkeinen #define LVDS_RST				(1 << 0)
1302f7018c21STomi Valkeinen 
1303f7018c21STomi Valkeinen #define LVDS_PHY_CTL_EXT	0x2A8
1304f7018c21STomi Valkeinen 
1305f7018c21STomi Valkeinen /* LVDS_PHY_CTRL_EXT1 */
1306f7018c21STomi Valkeinen #define LVDS_SSC_RNGE_MASK			(0x7ff << 16)
1307f7018c21STomi Valkeinen #define LVDS_SSC_RNGE_SHIFT			(16)
1308f7018c21STomi Valkeinen #define LVDS_RESERVE_IN_MASK			(0xf << 12)
1309f7018c21STomi Valkeinen #define LVDS_RESERVE_IN_SHIFT			(12)
1310f7018c21STomi Valkeinen #define LVDS_TEST_MON_MASK			(0x7 << 8)
1311f7018c21STomi Valkeinen #define LVDS_TEST_MON_SHIFT			(8)
1312f7018c21STomi Valkeinen #define LVDS_POL_SWAP_MASK			(0x3f << 0)
1313f7018c21STomi Valkeinen #define LVDS_POL_SWAP_SHIFT			(0)
1314f7018c21STomi Valkeinen 
1315f7018c21STomi Valkeinen /* LVDS_PHY_CTRL_EXT2 */
1316f7018c21STomi Valkeinen #define LVDS_TX_DIF_AMP_MASK			(0xf << 24)
1317f7018c21STomi Valkeinen #define LVDS_TX_DIF_AMP_SHIFT			(24)
1318f7018c21STomi Valkeinen #define LVDS_TX_DIF_CM_MASK			(0x3 << 22)
1319f7018c21STomi Valkeinen #define LVDS_TX_DIF_CM_SHIFT			(22)
1320f7018c21STomi Valkeinen #define LVDS_SELLV_TXCLK_MASK			(0x1f << 16)
1321f7018c21STomi Valkeinen #define LVDS_SELLV_TXCLK_SHIFT			(16)
1322f7018c21STomi Valkeinen #define LVDS_TX_CMFB_EN				(0x1 << 15)
1323f7018c21STomi Valkeinen #define LVDS_TX_TERM_EN				(0x1 << 14)
1324f7018c21STomi Valkeinen #define LVDS_SELLV_TXDATA_MASK			(0x1f << 8)
1325f7018c21STomi Valkeinen #define LVDS_SELLV_TXDATA_SHIFT			(8)
1326f7018c21STomi Valkeinen #define LVDS_SELLV_OP7_MASK			(0x3 << 6)
1327f7018c21STomi Valkeinen #define LVDS_SELLV_OP7_SHIFT			(6)
1328f7018c21STomi Valkeinen #define LVDS_SELLV_OP6_MASK			(0x3 << 4)
1329f7018c21STomi Valkeinen #define LVDS_SELLV_OP6_SHIFT			(4)
1330f7018c21STomi Valkeinen #define LVDS_SELLV_OP9_MASK			(0x3 << 2)
1331f7018c21STomi Valkeinen #define LVDS_SELLV_OP9_SHIFT			(2)
1332f7018c21STomi Valkeinen #define LVDS_STRESSTST_EN			(0x1 << 0)
1333f7018c21STomi Valkeinen 
1334f7018c21STomi Valkeinen /* LVDS_PHY_CTRL_EXT3 */
1335f7018c21STomi Valkeinen #define LVDS_KVCO_MASK				(0xf << 28)
1336f7018c21STomi Valkeinen #define LVDS_KVCO_SHIFT				(28)
1337f7018c21STomi Valkeinen #define LVDS_CTUNE_MASK				(0x3 << 26)
1338f7018c21STomi Valkeinen #define LVDS_CTUNE_SHIFT			(26)
1339f7018c21STomi Valkeinen #define LVDS_VREG_IVREF_MASK			(0x3 << 24)
1340f7018c21STomi Valkeinen #define LVDS_VREG_IVREF_SHIFT			(24)
1341f7018c21STomi Valkeinen #define LVDS_VDDL_MASK				(0xf << 20)
1342f7018c21STomi Valkeinen #define LVDS_VDDL_SHIFT				(20)
1343f7018c21STomi Valkeinen #define LVDS_VDDM_MASK				(0x3 << 18)
1344f7018c21STomi Valkeinen #define LVDS_VDDM_SHIFT				(18)
1345f7018c21STomi Valkeinen #define LVDS_FBDIV_MASK				(0xf << 8)
1346f7018c21STomi Valkeinen #define LVDS_FBDIV_SHIFT			(8)
1347f7018c21STomi Valkeinen #define LVDS_REFDIV_MASK			(0x7f << 0)
1348f7018c21STomi Valkeinen #define LVDS_REFDIV_SHIFT			(0)
1349f7018c21STomi Valkeinen 
1350f7018c21STomi Valkeinen /* LVDS_PHY_CTRL_EXT4 */
1351f7018c21STomi Valkeinen #define LVDS_SSC_FREQ_DIV_MASK			(0xffff << 16)
1352f7018c21STomi Valkeinen #define LVDS_SSC_FREQ_DIV_SHIFT			(16)
1353f7018c21STomi Valkeinen #define LVDS_INTPI_MASK				(0xf << 12)
1354f7018c21STomi Valkeinen #define LVDS_INTPI_SHIFT			(12)
1355f7018c21STomi Valkeinen #define LVDS_VCODIV_SEL_SE_MASK			(0xf << 8)
1356f7018c21STomi Valkeinen #define LVDS_VCODIV_SEL_SE_SHIFT		(8)
1357f7018c21STomi Valkeinen #define LVDS_RESET_INTP_EXT			(0x1 << 7)
1358f7018c21STomi Valkeinen #define LVDS_VCO_VRNG_MASK			(0x7 << 4)
1359f7018c21STomi Valkeinen #define LVDS_VCO_VRNG_SHIFT			(4)
1360f7018c21STomi Valkeinen #define LVDS_PI_EN				(0x1 << 3)
1361f7018c21STomi Valkeinen #define LVDS_ICP_MASK				(0x7 << 0)
1362f7018c21STomi Valkeinen #define LVDS_ICP_SHIFT				(0)
1363f7018c21STomi Valkeinen 
1364f7018c21STomi Valkeinen /* LVDS_PHY_CTRL_EXT5 */
1365f7018c21STomi Valkeinen #define LVDS_FREQ_OFFSET_MASK			(0x1ffff << 15)
1366f7018c21STomi Valkeinen #define LVDS_FREQ_OFFSET_SHIFT			(15)
1367f7018c21STomi Valkeinen #define LVDS_FREQ_OFFSET_VALID			(0x1 << 2)
1368f7018c21STomi Valkeinen #define LVDS_FREQ_OFFSET_MODE_CK_DIV4_OUT	(0x1 << 1)
1369f7018c21STomi Valkeinen #define LVDS_FREQ_OFFSET_MODE_EN		(0x1 << 0)
1370f7018c21STomi Valkeinen 
1371f7018c21STomi Valkeinen enum {
1372f7018c21STomi Valkeinen 	PATH_PN = 0,
1373f7018c21STomi Valkeinen 	PATH_TV,
1374f7018c21STomi Valkeinen 	PATH_P2,
1375f7018c21STomi Valkeinen };
1376f7018c21STomi Valkeinen 
1377f7018c21STomi Valkeinen /*
1378f7018c21STomi Valkeinen  * mmp path describes part of mmp path related info:
1379f7018c21STomi Valkeinen  * which is hiden in display driver and not exported to buffer driver
1380f7018c21STomi Valkeinen  */
1381f7018c21STomi Valkeinen struct mmphw_ctrl;
1382f7018c21STomi Valkeinen struct mmphw_path_plat {
1383f7018c21STomi Valkeinen 	int id;
1384f7018c21STomi Valkeinen 	struct mmphw_ctrl *ctrl;
1385f7018c21STomi Valkeinen 	struct mmp_path *path;
1386f7018c21STomi Valkeinen 	u32 path_config;
1387f7018c21STomi Valkeinen 	u32 link_config;
1388f7018c21STomi Valkeinen 	u32 dsi_rbswap;
1389f7018c21STomi Valkeinen };
1390f7018c21STomi Valkeinen 
1391f7018c21STomi Valkeinen /* mmp ctrl describes mmp controller related info */
1392f7018c21STomi Valkeinen struct mmphw_ctrl {
1393f7018c21STomi Valkeinen 	/* platform related, get from config */
1394f7018c21STomi Valkeinen 	const char *name;
1395f7018c21STomi Valkeinen 	int irq;
1396e41f6b17SBartlomiej Zolnierkiewicz 	void __iomem *reg_base;
1397f7018c21STomi Valkeinen 	struct clk *clk;
1398f7018c21STomi Valkeinen 
1399f7018c21STomi Valkeinen 	/* sys info */
1400f7018c21STomi Valkeinen 	struct device *dev;
1401f7018c21STomi Valkeinen 
1402f7018c21STomi Valkeinen 	/* state */
1403f7018c21STomi Valkeinen 	int open_count;
1404f7018c21STomi Valkeinen 	int status;
1405f7018c21STomi Valkeinen 	struct mutex access_ok;
1406f7018c21STomi Valkeinen 
1407f7018c21STomi Valkeinen 	/*pathes*/
1408f7018c21STomi Valkeinen 	int path_num;
1409*053d7dcdSKees Cook 	struct mmphw_path_plat path_plats[] __counted_by(path_num);
1410f7018c21STomi Valkeinen };
1411f7018c21STomi Valkeinen 
overlay_is_vid(struct mmp_overlay * overlay)1412f7018c21STomi Valkeinen static inline int overlay_is_vid(struct mmp_overlay *overlay)
1413f7018c21STomi Valkeinen {
1414f7018c21STomi Valkeinen 	return overlay->dmafetch_id & 1;
1415f7018c21STomi Valkeinen }
1416f7018c21STomi Valkeinen 
path_to_path_plat(struct mmp_path * path)1417f7018c21STomi Valkeinen static inline struct mmphw_path_plat *path_to_path_plat(struct mmp_path *path)
1418f7018c21STomi Valkeinen {
1419f7018c21STomi Valkeinen 	return (struct mmphw_path_plat *)path->plat_data;
1420f7018c21STomi Valkeinen }
1421f7018c21STomi Valkeinen 
path_to_ctrl(struct mmp_path * path)1422f7018c21STomi Valkeinen static inline struct mmphw_ctrl *path_to_ctrl(struct mmp_path *path)
1423f7018c21STomi Valkeinen {
1424f7018c21STomi Valkeinen 	return path_to_path_plat(path)->ctrl;
1425f7018c21STomi Valkeinen }
1426f7018c21STomi Valkeinen 
overlay_to_ctrl(struct mmp_overlay * overlay)1427f7018c21STomi Valkeinen static inline struct mmphw_ctrl *overlay_to_ctrl(struct mmp_overlay *overlay)
1428f7018c21STomi Valkeinen {
1429f7018c21STomi Valkeinen 	return path_to_ctrl(overlay->path);
1430f7018c21STomi Valkeinen }
1431f7018c21STomi Valkeinen 
ctrl_regs(struct mmp_path * path)1432e41f6b17SBartlomiej Zolnierkiewicz static inline void __iomem *ctrl_regs(struct mmp_path *path)
1433f7018c21STomi Valkeinen {
1434f7018c21STomi Valkeinen 	return path_to_ctrl(path)->reg_base;
1435f7018c21STomi Valkeinen }
1436f7018c21STomi Valkeinen 
1437f7018c21STomi Valkeinen /* path regs, for regs symmetrical for both pathes */
path_regs(struct mmp_path * path)1438f7018c21STomi Valkeinen static inline struct lcd_regs *path_regs(struct mmp_path *path)
1439f7018c21STomi Valkeinen {
1440f7018c21STomi Valkeinen 	if (path->id == PATH_PN)
1441e41f6b17SBartlomiej Zolnierkiewicz 		return (struct lcd_regs __force *)(ctrl_regs(path) + 0xc0);
1442f7018c21STomi Valkeinen 	else if (path->id == PATH_TV)
1443e41f6b17SBartlomiej Zolnierkiewicz 		return (struct lcd_regs __force  *)ctrl_regs(path);
1444f7018c21STomi Valkeinen 	else if (path->id == PATH_P2)
1445e41f6b17SBartlomiej Zolnierkiewicz 		return (struct lcd_regs __force *)(ctrl_regs(path) + 0x200);
1446f7018c21STomi Valkeinen 	else {
1447f7018c21STomi Valkeinen 		dev_err(path->dev, "path id %d invalid\n", path->id);
1448f7018c21STomi Valkeinen 		BUG_ON(1);
1449f7018c21STomi Valkeinen 		return NULL;
1450f7018c21STomi Valkeinen 	}
1451f7018c21STomi Valkeinen }
1452f7018c21STomi Valkeinen 
1453f7018c21STomi Valkeinen #ifdef CONFIG_MMP_DISP_SPI
1454f7018c21STomi Valkeinen extern int lcd_spi_register(struct mmphw_ctrl *ctrl);
1455f7018c21STomi Valkeinen #endif
1456f7018c21STomi Valkeinen #endif	/* _MMP_CTRL_H_ */
1457