xref: /openbmc/linux/drivers/video/fbdev/mmp/hw/mmp_ctrl.c (revision f7018c21)
1f7018c21STomi Valkeinen /*
2f7018c21STomi Valkeinen  * linux/drivers/video/mmp/hw/mmp_ctrl.c
3f7018c21STomi Valkeinen  * Marvell MMP series Display Controller support
4f7018c21STomi Valkeinen  *
5f7018c21STomi Valkeinen  * Copyright (C) 2012 Marvell Technology Group Ltd.
6f7018c21STomi Valkeinen  * Authors:  Guoqing Li <ligq@marvell.com>
7f7018c21STomi Valkeinen  *          Lisa Du <cldu@marvell.com>
8f7018c21STomi Valkeinen  *          Zhou Zhu <zzhu3@marvell.com>
9f7018c21STomi Valkeinen  *
10f7018c21STomi Valkeinen  * This program is free software; you can redistribute it and/or modify it
11f7018c21STomi Valkeinen  * under the terms of the GNU General Public License as published by the
12f7018c21STomi Valkeinen  * Free Software Foundation; either version 2 of the License, or (at your
13f7018c21STomi Valkeinen  * option) any later version.
14f7018c21STomi Valkeinen  *
15f7018c21STomi Valkeinen  * This program is distributed in the hope that it will be useful, but WITHOUT
16f7018c21STomi Valkeinen  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
17f7018c21STomi Valkeinen  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
18f7018c21STomi Valkeinen  * more details.
19f7018c21STomi Valkeinen  *
20f7018c21STomi Valkeinen  * You should have received a copy of the GNU General Public License along with
21f7018c21STomi Valkeinen  * this program.  If not, see <http://www.gnu.org/licenses/>.
22f7018c21STomi Valkeinen  *
23f7018c21STomi Valkeinen  */
24f7018c21STomi Valkeinen #include <linux/module.h>
25f7018c21STomi Valkeinen #include <linux/moduleparam.h>
26f7018c21STomi Valkeinen #include <linux/kernel.h>
27f7018c21STomi Valkeinen #include <linux/errno.h>
28f7018c21STomi Valkeinen #include <linux/string.h>
29f7018c21STomi Valkeinen #include <linux/interrupt.h>
30f7018c21STomi Valkeinen #include <linux/slab.h>
31f7018c21STomi Valkeinen #include <linux/delay.h>
32f7018c21STomi Valkeinen #include <linux/platform_device.h>
33f7018c21STomi Valkeinen #include <linux/dma-mapping.h>
34f7018c21STomi Valkeinen #include <linux/clk.h>
35f7018c21STomi Valkeinen #include <linux/err.h>
36f7018c21STomi Valkeinen #include <linux/vmalloc.h>
37f7018c21STomi Valkeinen #include <linux/uaccess.h>
38f7018c21STomi Valkeinen #include <linux/kthread.h>
39f7018c21STomi Valkeinen #include <linux/io.h>
40f7018c21STomi Valkeinen 
41f7018c21STomi Valkeinen #include "mmp_ctrl.h"
42f7018c21STomi Valkeinen 
43f7018c21STomi Valkeinen static irqreturn_t ctrl_handle_irq(int irq, void *dev_id)
44f7018c21STomi Valkeinen {
45f7018c21STomi Valkeinen 	struct mmphw_ctrl *ctrl = (struct mmphw_ctrl *)dev_id;
46f7018c21STomi Valkeinen 	u32 isr, imask, tmp;
47f7018c21STomi Valkeinen 
48f7018c21STomi Valkeinen 	isr = readl_relaxed(ctrl->reg_base + SPU_IRQ_ISR);
49f7018c21STomi Valkeinen 	imask = readl_relaxed(ctrl->reg_base + SPU_IRQ_ENA);
50f7018c21STomi Valkeinen 
51f7018c21STomi Valkeinen 	do {
52f7018c21STomi Valkeinen 		/* clear clock only */
53f7018c21STomi Valkeinen 		tmp = readl_relaxed(ctrl->reg_base + SPU_IRQ_ISR);
54f7018c21STomi Valkeinen 		if (tmp & isr)
55f7018c21STomi Valkeinen 			writel_relaxed(~isr, ctrl->reg_base + SPU_IRQ_ISR);
56f7018c21STomi Valkeinen 	} while ((isr = readl_relaxed(ctrl->reg_base + SPU_IRQ_ISR)) & imask);
57f7018c21STomi Valkeinen 
58f7018c21STomi Valkeinen 	return IRQ_HANDLED;
59f7018c21STomi Valkeinen }
60f7018c21STomi Valkeinen 
61f7018c21STomi Valkeinen static u32 fmt_to_reg(struct mmp_overlay *overlay, int pix_fmt)
62f7018c21STomi Valkeinen {
63f7018c21STomi Valkeinen 	u32 rbswap = 0, uvswap = 0, yuvswap = 0,
64f7018c21STomi Valkeinen 		csc_en = 0, val = 0,
65f7018c21STomi Valkeinen 		vid = overlay_is_vid(overlay);
66f7018c21STomi Valkeinen 
67f7018c21STomi Valkeinen 	switch (pix_fmt) {
68f7018c21STomi Valkeinen 	case PIXFMT_RGB565:
69f7018c21STomi Valkeinen 	case PIXFMT_RGB1555:
70f7018c21STomi Valkeinen 	case PIXFMT_RGB888PACK:
71f7018c21STomi Valkeinen 	case PIXFMT_RGB888UNPACK:
72f7018c21STomi Valkeinen 	case PIXFMT_RGBA888:
73f7018c21STomi Valkeinen 		rbswap = 1;
74f7018c21STomi Valkeinen 		break;
75f7018c21STomi Valkeinen 	case PIXFMT_VYUY:
76f7018c21STomi Valkeinen 	case PIXFMT_YVU422P:
77f7018c21STomi Valkeinen 	case PIXFMT_YVU420P:
78f7018c21STomi Valkeinen 		uvswap = 1;
79f7018c21STomi Valkeinen 		break;
80f7018c21STomi Valkeinen 	case PIXFMT_YUYV:
81f7018c21STomi Valkeinen 		yuvswap = 1;
82f7018c21STomi Valkeinen 		break;
83f7018c21STomi Valkeinen 	default:
84f7018c21STomi Valkeinen 		break;
85f7018c21STomi Valkeinen 	}
86f7018c21STomi Valkeinen 
87f7018c21STomi Valkeinen 	switch (pix_fmt) {
88f7018c21STomi Valkeinen 	case PIXFMT_RGB565:
89f7018c21STomi Valkeinen 	case PIXFMT_BGR565:
90f7018c21STomi Valkeinen 		break;
91f7018c21STomi Valkeinen 	case PIXFMT_RGB1555:
92f7018c21STomi Valkeinen 	case PIXFMT_BGR1555:
93f7018c21STomi Valkeinen 		val = 0x1;
94f7018c21STomi Valkeinen 		break;
95f7018c21STomi Valkeinen 	case PIXFMT_RGB888PACK:
96f7018c21STomi Valkeinen 	case PIXFMT_BGR888PACK:
97f7018c21STomi Valkeinen 		val = 0x2;
98f7018c21STomi Valkeinen 		break;
99f7018c21STomi Valkeinen 	case PIXFMT_RGB888UNPACK:
100f7018c21STomi Valkeinen 	case PIXFMT_BGR888UNPACK:
101f7018c21STomi Valkeinen 		val = 0x3;
102f7018c21STomi Valkeinen 		break;
103f7018c21STomi Valkeinen 	case PIXFMT_RGBA888:
104f7018c21STomi Valkeinen 	case PIXFMT_BGRA888:
105f7018c21STomi Valkeinen 		val = 0x4;
106f7018c21STomi Valkeinen 		break;
107f7018c21STomi Valkeinen 	case PIXFMT_UYVY:
108f7018c21STomi Valkeinen 	case PIXFMT_VYUY:
109f7018c21STomi Valkeinen 	case PIXFMT_YUYV:
110f7018c21STomi Valkeinen 		val = 0x5;
111f7018c21STomi Valkeinen 		csc_en = 1;
112f7018c21STomi Valkeinen 		break;
113f7018c21STomi Valkeinen 	case PIXFMT_YUV422P:
114f7018c21STomi Valkeinen 	case PIXFMT_YVU422P:
115f7018c21STomi Valkeinen 		val = 0x6;
116f7018c21STomi Valkeinen 		csc_en = 1;
117f7018c21STomi Valkeinen 		break;
118f7018c21STomi Valkeinen 	case PIXFMT_YUV420P:
119f7018c21STomi Valkeinen 	case PIXFMT_YVU420P:
120f7018c21STomi Valkeinen 		val = 0x7;
121f7018c21STomi Valkeinen 		csc_en = 1;
122f7018c21STomi Valkeinen 		break;
123f7018c21STomi Valkeinen 	default:
124f7018c21STomi Valkeinen 		break;
125f7018c21STomi Valkeinen 	}
126f7018c21STomi Valkeinen 
127f7018c21STomi Valkeinen 	return (dma_palette(0) | dma_fmt(vid, val) |
128f7018c21STomi Valkeinen 		dma_swaprb(vid, rbswap) | dma_swapuv(vid, uvswap) |
129f7018c21STomi Valkeinen 		dma_swapyuv(vid, yuvswap) | dma_csc(vid, csc_en));
130f7018c21STomi Valkeinen }
131f7018c21STomi Valkeinen 
132f7018c21STomi Valkeinen static void dmafetch_set_fmt(struct mmp_overlay *overlay)
133f7018c21STomi Valkeinen {
134f7018c21STomi Valkeinen 	u32 tmp;
135f7018c21STomi Valkeinen 	struct mmp_path *path = overlay->path;
136f7018c21STomi Valkeinen 	tmp = readl_relaxed(ctrl_regs(path) + dma_ctrl(0, path->id));
137f7018c21STomi Valkeinen 	tmp &= ~dma_mask(overlay_is_vid(overlay));
138f7018c21STomi Valkeinen 	tmp |= fmt_to_reg(overlay, overlay->win.pix_fmt);
139f7018c21STomi Valkeinen 	writel_relaxed(tmp, ctrl_regs(path) + dma_ctrl(0, path->id));
140f7018c21STomi Valkeinen }
141f7018c21STomi Valkeinen 
142f7018c21STomi Valkeinen static void overlay_set_win(struct mmp_overlay *overlay, struct mmp_win *win)
143f7018c21STomi Valkeinen {
144f7018c21STomi Valkeinen 	struct lcd_regs *regs = path_regs(overlay->path);
145f7018c21STomi Valkeinen 
146f7018c21STomi Valkeinen 	/* assert win supported */
147f7018c21STomi Valkeinen 	memcpy(&overlay->win, win, sizeof(struct mmp_win));
148f7018c21STomi Valkeinen 
149f7018c21STomi Valkeinen 	mutex_lock(&overlay->access_ok);
150f7018c21STomi Valkeinen 
151f7018c21STomi Valkeinen 	if (overlay_is_vid(overlay)) {
152f7018c21STomi Valkeinen 		writel_relaxed(win->pitch[0], &regs->v_pitch_yc);
153f7018c21STomi Valkeinen 		writel_relaxed(win->pitch[2] << 16 |
154f7018c21STomi Valkeinen 				win->pitch[1], &regs->v_pitch_uv);
155f7018c21STomi Valkeinen 
156f7018c21STomi Valkeinen 		writel_relaxed((win->ysrc << 16) | win->xsrc, &regs->v_size);
157f7018c21STomi Valkeinen 		writel_relaxed((win->ydst << 16) | win->xdst, &regs->v_size_z);
158f7018c21STomi Valkeinen 		writel_relaxed(win->ypos << 16 | win->xpos, &regs->v_start);
159f7018c21STomi Valkeinen 	} else {
160f7018c21STomi Valkeinen 		writel_relaxed(win->pitch[0], &regs->g_pitch);
161f7018c21STomi Valkeinen 
162f7018c21STomi Valkeinen 		writel_relaxed((win->ysrc << 16) | win->xsrc, &regs->g_size);
163f7018c21STomi Valkeinen 		writel_relaxed((win->ydst << 16) | win->xdst, &regs->g_size_z);
164f7018c21STomi Valkeinen 		writel_relaxed(win->ypos << 16 | win->xpos, &regs->g_start);
165f7018c21STomi Valkeinen 	}
166f7018c21STomi Valkeinen 
167f7018c21STomi Valkeinen 	dmafetch_set_fmt(overlay);
168f7018c21STomi Valkeinen 	mutex_unlock(&overlay->access_ok);
169f7018c21STomi Valkeinen }
170f7018c21STomi Valkeinen 
171f7018c21STomi Valkeinen static void dmafetch_onoff(struct mmp_overlay *overlay, int on)
172f7018c21STomi Valkeinen {
173f7018c21STomi Valkeinen 	u32 mask = overlay_is_vid(overlay) ? CFG_DMA_ENA_MASK :
174f7018c21STomi Valkeinen 		   CFG_GRA_ENA_MASK;
175f7018c21STomi Valkeinen 	u32 enable = overlay_is_vid(overlay) ? CFG_DMA_ENA(1) : CFG_GRA_ENA(1);
176f7018c21STomi Valkeinen 	u32 tmp;
177f7018c21STomi Valkeinen 	struct mmp_path *path = overlay->path;
178f7018c21STomi Valkeinen 
179f7018c21STomi Valkeinen 	mutex_lock(&overlay->access_ok);
180f7018c21STomi Valkeinen 	tmp = readl_relaxed(ctrl_regs(path) + dma_ctrl(0, path->id));
181f7018c21STomi Valkeinen 	tmp &= ~mask;
182f7018c21STomi Valkeinen 	tmp |= (on ? enable : 0);
183f7018c21STomi Valkeinen 	writel(tmp, ctrl_regs(path) + dma_ctrl(0, path->id));
184f7018c21STomi Valkeinen 	mutex_unlock(&overlay->access_ok);
185f7018c21STomi Valkeinen }
186f7018c21STomi Valkeinen 
187f7018c21STomi Valkeinen static void path_enabledisable(struct mmp_path *path, int on)
188f7018c21STomi Valkeinen {
189f7018c21STomi Valkeinen 	u32 tmp;
190f7018c21STomi Valkeinen 	mutex_lock(&path->access_ok);
191f7018c21STomi Valkeinen 	tmp = readl_relaxed(ctrl_regs(path) + LCD_SCLK(path));
192f7018c21STomi Valkeinen 	if (on)
193f7018c21STomi Valkeinen 		tmp &= ~SCLK_DISABLE;
194f7018c21STomi Valkeinen 	else
195f7018c21STomi Valkeinen 		tmp |= SCLK_DISABLE;
196f7018c21STomi Valkeinen 	writel_relaxed(tmp, ctrl_regs(path) + LCD_SCLK(path));
197f7018c21STomi Valkeinen 	mutex_unlock(&path->access_ok);
198f7018c21STomi Valkeinen }
199f7018c21STomi Valkeinen 
200f7018c21STomi Valkeinen static void path_onoff(struct mmp_path *path, int on)
201f7018c21STomi Valkeinen {
202f7018c21STomi Valkeinen 	if (path->status == on) {
203f7018c21STomi Valkeinen 		dev_info(path->dev, "path %s is already %s\n",
204f7018c21STomi Valkeinen 				path->name, stat_name(path->status));
205f7018c21STomi Valkeinen 		return;
206f7018c21STomi Valkeinen 	}
207f7018c21STomi Valkeinen 
208f7018c21STomi Valkeinen 	if (on) {
209f7018c21STomi Valkeinen 		path_enabledisable(path, 1);
210f7018c21STomi Valkeinen 
211f7018c21STomi Valkeinen 		if (path->panel && path->panel->set_onoff)
212f7018c21STomi Valkeinen 			path->panel->set_onoff(path->panel, 1);
213f7018c21STomi Valkeinen 	} else {
214f7018c21STomi Valkeinen 		if (path->panel && path->panel->set_onoff)
215f7018c21STomi Valkeinen 			path->panel->set_onoff(path->panel, 0);
216f7018c21STomi Valkeinen 
217f7018c21STomi Valkeinen 		path_enabledisable(path, 0);
218f7018c21STomi Valkeinen 	}
219f7018c21STomi Valkeinen 	path->status = on;
220f7018c21STomi Valkeinen }
221f7018c21STomi Valkeinen 
222f7018c21STomi Valkeinen static void overlay_set_onoff(struct mmp_overlay *overlay, int on)
223f7018c21STomi Valkeinen {
224f7018c21STomi Valkeinen 	if (overlay->status == on) {
225f7018c21STomi Valkeinen 		dev_info(overlay_to_ctrl(overlay)->dev, "overlay %s is already %s\n",
226f7018c21STomi Valkeinen 			overlay->path->name, stat_name(overlay->status));
227f7018c21STomi Valkeinen 		return;
228f7018c21STomi Valkeinen 	}
229f7018c21STomi Valkeinen 	overlay->status = on;
230f7018c21STomi Valkeinen 	dmafetch_onoff(overlay, on);
231f7018c21STomi Valkeinen 	if (overlay->path->ops.check_status(overlay->path)
232f7018c21STomi Valkeinen 			!= overlay->path->status)
233f7018c21STomi Valkeinen 		path_onoff(overlay->path, on);
234f7018c21STomi Valkeinen }
235f7018c21STomi Valkeinen 
236f7018c21STomi Valkeinen static void overlay_set_fetch(struct mmp_overlay *overlay, int fetch_id)
237f7018c21STomi Valkeinen {
238f7018c21STomi Valkeinen 	overlay->dmafetch_id = fetch_id;
239f7018c21STomi Valkeinen }
240f7018c21STomi Valkeinen 
241f7018c21STomi Valkeinen static int overlay_set_addr(struct mmp_overlay *overlay, struct mmp_addr *addr)
242f7018c21STomi Valkeinen {
243f7018c21STomi Valkeinen 	struct lcd_regs *regs = path_regs(overlay->path);
244f7018c21STomi Valkeinen 
245f7018c21STomi Valkeinen 	/* FIXME: assert addr supported */
246f7018c21STomi Valkeinen 	memcpy(&overlay->addr, addr, sizeof(struct mmp_addr));
247f7018c21STomi Valkeinen 
248f7018c21STomi Valkeinen 	if (overlay_is_vid(overlay)) {
249f7018c21STomi Valkeinen 		writel_relaxed(addr->phys[0], &regs->v_y0);
250f7018c21STomi Valkeinen 		writel_relaxed(addr->phys[1], &regs->v_u0);
251f7018c21STomi Valkeinen 		writel_relaxed(addr->phys[2], &regs->v_v0);
252f7018c21STomi Valkeinen 	} else
253f7018c21STomi Valkeinen 		writel_relaxed(addr->phys[0], &regs->g_0);
254f7018c21STomi Valkeinen 
255f7018c21STomi Valkeinen 	return overlay->addr.phys[0];
256f7018c21STomi Valkeinen }
257f7018c21STomi Valkeinen 
258f7018c21STomi Valkeinen static void path_set_mode(struct mmp_path *path, struct mmp_mode *mode)
259f7018c21STomi Valkeinen {
260f7018c21STomi Valkeinen 	struct lcd_regs *regs = path_regs(path);
261f7018c21STomi Valkeinen 	u32 total_x, total_y, vsync_ctrl, tmp, sclk_src, sclk_div,
262f7018c21STomi Valkeinen 		link_config = path_to_path_plat(path)->link_config,
263f7018c21STomi Valkeinen 		dsi_rbswap = path_to_path_plat(path)->link_config;
264f7018c21STomi Valkeinen 
265f7018c21STomi Valkeinen 	/* FIXME: assert videomode supported */
266f7018c21STomi Valkeinen 	memcpy(&path->mode, mode, sizeof(struct mmp_mode));
267f7018c21STomi Valkeinen 
268f7018c21STomi Valkeinen 	mutex_lock(&path->access_ok);
269f7018c21STomi Valkeinen 
270f7018c21STomi Valkeinen 	/* polarity of timing signals */
271f7018c21STomi Valkeinen 	tmp = readl_relaxed(ctrl_regs(path) + intf_ctrl(path->id)) & 0x1;
272f7018c21STomi Valkeinen 	tmp |= mode->vsync_invert ? 0 : 0x8;
273f7018c21STomi Valkeinen 	tmp |= mode->hsync_invert ? 0 : 0x4;
274f7018c21STomi Valkeinen 	tmp |= link_config & CFG_DUMBMODE_MASK;
275f7018c21STomi Valkeinen 	tmp |= CFG_DUMB_ENA(1);
276f7018c21STomi Valkeinen 	writel_relaxed(tmp, ctrl_regs(path) + intf_ctrl(path->id));
277f7018c21STomi Valkeinen 
278f7018c21STomi Valkeinen 	/* interface rb_swap setting */
279f7018c21STomi Valkeinen 	tmp = readl_relaxed(ctrl_regs(path) + intf_rbswap_ctrl(path->id)) &
280f7018c21STomi Valkeinen 		(~(CFG_INTFRBSWAP_MASK));
281f7018c21STomi Valkeinen 	tmp |= dsi_rbswap & CFG_INTFRBSWAP_MASK;
282f7018c21STomi Valkeinen 	writel_relaxed(tmp, ctrl_regs(path) + intf_rbswap_ctrl(path->id));
283f7018c21STomi Valkeinen 
284f7018c21STomi Valkeinen 	writel_relaxed((mode->yres << 16) | mode->xres, &regs->screen_active);
285f7018c21STomi Valkeinen 	writel_relaxed((mode->left_margin << 16) | mode->right_margin,
286f7018c21STomi Valkeinen 		&regs->screen_h_porch);
287f7018c21STomi Valkeinen 	writel_relaxed((mode->upper_margin << 16) | mode->lower_margin,
288f7018c21STomi Valkeinen 		&regs->screen_v_porch);
289f7018c21STomi Valkeinen 	total_x = mode->xres + mode->left_margin + mode->right_margin +
290f7018c21STomi Valkeinen 		mode->hsync_len;
291f7018c21STomi Valkeinen 	total_y = mode->yres + mode->upper_margin + mode->lower_margin +
292f7018c21STomi Valkeinen 		mode->vsync_len;
293f7018c21STomi Valkeinen 	writel_relaxed((total_y << 16) | total_x, &regs->screen_size);
294f7018c21STomi Valkeinen 
295f7018c21STomi Valkeinen 	/* vsync ctrl */
296f7018c21STomi Valkeinen 	if (path->output_type == PATH_OUT_DSI)
297f7018c21STomi Valkeinen 		vsync_ctrl = 0x01330133;
298f7018c21STomi Valkeinen 	else
299f7018c21STomi Valkeinen 		vsync_ctrl = ((mode->xres + mode->right_margin) << 16)
300f7018c21STomi Valkeinen 					| (mode->xres + mode->right_margin);
301f7018c21STomi Valkeinen 	writel_relaxed(vsync_ctrl, &regs->vsync_ctrl);
302f7018c21STomi Valkeinen 
303f7018c21STomi Valkeinen 	/* set pixclock div */
304f7018c21STomi Valkeinen 	sclk_src = clk_get_rate(path_to_ctrl(path)->clk);
305f7018c21STomi Valkeinen 	sclk_div = sclk_src / mode->pixclock_freq;
306f7018c21STomi Valkeinen 	if (sclk_div * mode->pixclock_freq < sclk_src)
307f7018c21STomi Valkeinen 		sclk_div++;
308f7018c21STomi Valkeinen 
309f7018c21STomi Valkeinen 	dev_info(path->dev, "%s sclk_src %d sclk_div 0x%x pclk %d\n",
310f7018c21STomi Valkeinen 			__func__, sclk_src, sclk_div, mode->pixclock_freq);
311f7018c21STomi Valkeinen 
312f7018c21STomi Valkeinen 	tmp = readl_relaxed(ctrl_regs(path) + LCD_SCLK(path));
313f7018c21STomi Valkeinen 	tmp &= ~CLK_INT_DIV_MASK;
314f7018c21STomi Valkeinen 	tmp |= sclk_div;
315f7018c21STomi Valkeinen 	writel_relaxed(tmp, ctrl_regs(path) + LCD_SCLK(path));
316f7018c21STomi Valkeinen 
317f7018c21STomi Valkeinen 	mutex_unlock(&path->access_ok);
318f7018c21STomi Valkeinen }
319f7018c21STomi Valkeinen 
320f7018c21STomi Valkeinen static struct mmp_overlay_ops mmphw_overlay_ops = {
321f7018c21STomi Valkeinen 	.set_fetch = overlay_set_fetch,
322f7018c21STomi Valkeinen 	.set_onoff = overlay_set_onoff,
323f7018c21STomi Valkeinen 	.set_win = overlay_set_win,
324f7018c21STomi Valkeinen 	.set_addr = overlay_set_addr,
325f7018c21STomi Valkeinen };
326f7018c21STomi Valkeinen 
327f7018c21STomi Valkeinen static void ctrl_set_default(struct mmphw_ctrl *ctrl)
328f7018c21STomi Valkeinen {
329f7018c21STomi Valkeinen 	u32 tmp, irq_mask;
330f7018c21STomi Valkeinen 
331f7018c21STomi Valkeinen 	/*
332f7018c21STomi Valkeinen 	 * LCD Global control(LCD_TOP_CTRL) should be configed before
333f7018c21STomi Valkeinen 	 * any other LCD registers read/write, or there maybe issues.
334f7018c21STomi Valkeinen 	 */
335f7018c21STomi Valkeinen 	tmp = readl_relaxed(ctrl->reg_base + LCD_TOP_CTRL);
336f7018c21STomi Valkeinen 	tmp |= 0xfff0;
337f7018c21STomi Valkeinen 	writel_relaxed(tmp, ctrl->reg_base + LCD_TOP_CTRL);
338f7018c21STomi Valkeinen 
339f7018c21STomi Valkeinen 
340f7018c21STomi Valkeinen 	/* disable all interrupts */
341f7018c21STomi Valkeinen 	irq_mask = path_imasks(0) | err_imask(0) |
342f7018c21STomi Valkeinen 		   path_imasks(1) | err_imask(1);
343f7018c21STomi Valkeinen 	tmp = readl_relaxed(ctrl->reg_base + SPU_IRQ_ENA);
344f7018c21STomi Valkeinen 	tmp &= ~irq_mask;
345f7018c21STomi Valkeinen 	tmp |= irq_mask;
346f7018c21STomi Valkeinen 	writel_relaxed(tmp, ctrl->reg_base + SPU_IRQ_ENA);
347f7018c21STomi Valkeinen }
348f7018c21STomi Valkeinen 
349f7018c21STomi Valkeinen static void path_set_default(struct mmp_path *path)
350f7018c21STomi Valkeinen {
351f7018c21STomi Valkeinen 	struct lcd_regs *regs = path_regs(path);
352f7018c21STomi Valkeinen 	u32 dma_ctrl1, mask, tmp, path_config;
353f7018c21STomi Valkeinen 
354f7018c21STomi Valkeinen 	path_config = path_to_path_plat(path)->path_config;
355f7018c21STomi Valkeinen 
356f7018c21STomi Valkeinen 	/* Configure IOPAD: should be parallel only */
357f7018c21STomi Valkeinen 	if (PATH_OUT_PARALLEL == path->output_type) {
358f7018c21STomi Valkeinen 		mask = CFG_IOPADMODE_MASK | CFG_BURST_MASK | CFG_BOUNDARY_MASK;
359f7018c21STomi Valkeinen 		tmp = readl_relaxed(ctrl_regs(path) + SPU_IOPAD_CONTROL);
360f7018c21STomi Valkeinen 		tmp &= ~mask;
361f7018c21STomi Valkeinen 		tmp |= path_config;
362f7018c21STomi Valkeinen 		writel_relaxed(tmp, ctrl_regs(path) + SPU_IOPAD_CONTROL);
363f7018c21STomi Valkeinen 	}
364f7018c21STomi Valkeinen 
365f7018c21STomi Valkeinen 	/* Select path clock source */
366f7018c21STomi Valkeinen 	tmp = readl_relaxed(ctrl_regs(path) + LCD_SCLK(path));
367f7018c21STomi Valkeinen 	tmp &= ~SCLK_SRC_SEL_MASK;
368f7018c21STomi Valkeinen 	tmp |= path_config;
369f7018c21STomi Valkeinen 	writel_relaxed(tmp, ctrl_regs(path) + LCD_SCLK(path));
370f7018c21STomi Valkeinen 
371f7018c21STomi Valkeinen 	/*
372f7018c21STomi Valkeinen 	 * Configure default bits: vsync triggers DMA,
373f7018c21STomi Valkeinen 	 * power save enable, configure alpha registers to
374f7018c21STomi Valkeinen 	 * display 100% graphics, and set pixel command.
375f7018c21STomi Valkeinen 	 */
376f7018c21STomi Valkeinen 	dma_ctrl1 = 0x2032ff81;
377f7018c21STomi Valkeinen 
378f7018c21STomi Valkeinen 	dma_ctrl1 |= CFG_VSYNC_INV_MASK;
379f7018c21STomi Valkeinen 	writel_relaxed(dma_ctrl1, ctrl_regs(path) + dma_ctrl(1, path->id));
380f7018c21STomi Valkeinen 
381f7018c21STomi Valkeinen 	/* Configure default register values */
382f7018c21STomi Valkeinen 	writel_relaxed(0x00000000, &regs->blank_color);
383f7018c21STomi Valkeinen 	writel_relaxed(0x00000000, &regs->g_1);
384f7018c21STomi Valkeinen 	writel_relaxed(0x00000000, &regs->g_start);
385f7018c21STomi Valkeinen 
386f7018c21STomi Valkeinen 	/*
387f7018c21STomi Valkeinen 	 * 1.enable multiple burst request in DMA AXI
388f7018c21STomi Valkeinen 	 * bus arbiter for faster read if not tv path;
389f7018c21STomi Valkeinen 	 * 2.enable horizontal smooth filter;
390f7018c21STomi Valkeinen 	 */
391f7018c21STomi Valkeinen 	mask = CFG_GRA_HSMOOTH_MASK | CFG_DMA_HSMOOTH_MASK | CFG_ARBFAST_ENA(1);
392f7018c21STomi Valkeinen 	tmp = readl_relaxed(ctrl_regs(path) + dma_ctrl(0, path->id));
393f7018c21STomi Valkeinen 	tmp |= mask;
394f7018c21STomi Valkeinen 	if (PATH_TV == path->id)
395f7018c21STomi Valkeinen 		tmp &= ~CFG_ARBFAST_ENA(1);
396f7018c21STomi Valkeinen 	writel_relaxed(tmp, ctrl_regs(path) + dma_ctrl(0, path->id));
397f7018c21STomi Valkeinen }
398f7018c21STomi Valkeinen 
399f7018c21STomi Valkeinen static int path_init(struct mmphw_path_plat *path_plat,
400f7018c21STomi Valkeinen 		struct mmp_mach_path_config *config)
401f7018c21STomi Valkeinen {
402f7018c21STomi Valkeinen 	struct mmphw_ctrl *ctrl = path_plat->ctrl;
403f7018c21STomi Valkeinen 	struct mmp_path_info *path_info;
404f7018c21STomi Valkeinen 	struct mmp_path *path = NULL;
405f7018c21STomi Valkeinen 
406f7018c21STomi Valkeinen 	dev_info(ctrl->dev, "%s: %s\n", __func__, config->name);
407f7018c21STomi Valkeinen 
408f7018c21STomi Valkeinen 	/* init driver data */
409f7018c21STomi Valkeinen 	path_info = kzalloc(sizeof(struct mmp_path_info), GFP_KERNEL);
410f7018c21STomi Valkeinen 	if (!path_info) {
411f7018c21STomi Valkeinen 		dev_err(ctrl->dev, "%s: unable to alloc path_info for %s\n",
412f7018c21STomi Valkeinen 				__func__, config->name);
413f7018c21STomi Valkeinen 		return 0;
414f7018c21STomi Valkeinen 	}
415f7018c21STomi Valkeinen 	path_info->name = config->name;
416f7018c21STomi Valkeinen 	path_info->id = path_plat->id;
417f7018c21STomi Valkeinen 	path_info->dev = ctrl->dev;
418f7018c21STomi Valkeinen 	path_info->overlay_num = config->overlay_num;
419f7018c21STomi Valkeinen 	path_info->overlay_ops = &mmphw_overlay_ops;
420f7018c21STomi Valkeinen 	path_info->set_mode = path_set_mode;
421f7018c21STomi Valkeinen 	path_info->plat_data = path_plat;
422f7018c21STomi Valkeinen 
423f7018c21STomi Valkeinen 	/* create/register platform device */
424f7018c21STomi Valkeinen 	path = mmp_register_path(path_info);
425f7018c21STomi Valkeinen 	if (!path) {
426f7018c21STomi Valkeinen 		kfree(path_info);
427f7018c21STomi Valkeinen 		return 0;
428f7018c21STomi Valkeinen 	}
429f7018c21STomi Valkeinen 	path_plat->path = path;
430f7018c21STomi Valkeinen 	path_plat->path_config = config->path_config;
431f7018c21STomi Valkeinen 	path_plat->link_config = config->link_config;
432f7018c21STomi Valkeinen 	path_plat->dsi_rbswap = config->dsi_rbswap;
433f7018c21STomi Valkeinen 	path_set_default(path);
434f7018c21STomi Valkeinen 
435f7018c21STomi Valkeinen 	kfree(path_info);
436f7018c21STomi Valkeinen 	return 1;
437f7018c21STomi Valkeinen }
438f7018c21STomi Valkeinen 
439f7018c21STomi Valkeinen static void path_deinit(struct mmphw_path_plat *path_plat)
440f7018c21STomi Valkeinen {
441f7018c21STomi Valkeinen 	if (!path_plat)
442f7018c21STomi Valkeinen 		return;
443f7018c21STomi Valkeinen 
444f7018c21STomi Valkeinen 	if (path_plat->path)
445f7018c21STomi Valkeinen 		mmp_unregister_path(path_plat->path);
446f7018c21STomi Valkeinen }
447f7018c21STomi Valkeinen 
448f7018c21STomi Valkeinen static int mmphw_probe(struct platform_device *pdev)
449f7018c21STomi Valkeinen {
450f7018c21STomi Valkeinen 	struct mmp_mach_plat_info *mi;
451f7018c21STomi Valkeinen 	struct resource *res;
452f7018c21STomi Valkeinen 	int ret, i, size, irq;
453f7018c21STomi Valkeinen 	struct mmphw_path_plat *path_plat;
454f7018c21STomi Valkeinen 	struct mmphw_ctrl *ctrl = NULL;
455f7018c21STomi Valkeinen 
456f7018c21STomi Valkeinen 	/* get resources from platform data */
457f7018c21STomi Valkeinen 	res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
458f7018c21STomi Valkeinen 	if (res == NULL) {
459f7018c21STomi Valkeinen 		dev_err(&pdev->dev, "%s: no IO memory defined\n", __func__);
460f7018c21STomi Valkeinen 		ret = -ENOENT;
461f7018c21STomi Valkeinen 		goto failed;
462f7018c21STomi Valkeinen 	}
463f7018c21STomi Valkeinen 
464f7018c21STomi Valkeinen 	irq = platform_get_irq(pdev, 0);
465f7018c21STomi Valkeinen 	if (irq < 0) {
466f7018c21STomi Valkeinen 		dev_err(&pdev->dev, "%s: no IRQ defined\n", __func__);
467f7018c21STomi Valkeinen 		ret = -ENOENT;
468f7018c21STomi Valkeinen 		goto failed;
469f7018c21STomi Valkeinen 	}
470f7018c21STomi Valkeinen 
471f7018c21STomi Valkeinen 	/* get configs from platform data */
472f7018c21STomi Valkeinen 	mi = pdev->dev.platform_data;
473f7018c21STomi Valkeinen 	if (mi == NULL || !mi->path_num || !mi->paths) {
474f7018c21STomi Valkeinen 		dev_err(&pdev->dev, "%s: no platform data defined\n", __func__);
475f7018c21STomi Valkeinen 		ret = -EINVAL;
476f7018c21STomi Valkeinen 		goto failed;
477f7018c21STomi Valkeinen 	}
478f7018c21STomi Valkeinen 
479f7018c21STomi Valkeinen 	/* allocate */
480f7018c21STomi Valkeinen 	size = sizeof(struct mmphw_ctrl) + sizeof(struct mmphw_path_plat) *
481f7018c21STomi Valkeinen 	       mi->path_num;
482f7018c21STomi Valkeinen 	ctrl = devm_kzalloc(&pdev->dev, size, GFP_KERNEL);
483f7018c21STomi Valkeinen 	if (!ctrl) {
484f7018c21STomi Valkeinen 		ret = -ENOMEM;
485f7018c21STomi Valkeinen 		goto failed;
486f7018c21STomi Valkeinen 	}
487f7018c21STomi Valkeinen 
488f7018c21STomi Valkeinen 	ctrl->name = mi->name;
489f7018c21STomi Valkeinen 	ctrl->path_num = mi->path_num;
490f7018c21STomi Valkeinen 	ctrl->dev = &pdev->dev;
491f7018c21STomi Valkeinen 	ctrl->irq = irq;
492f7018c21STomi Valkeinen 	platform_set_drvdata(pdev, ctrl);
493f7018c21STomi Valkeinen 	mutex_init(&ctrl->access_ok);
494f7018c21STomi Valkeinen 
495f7018c21STomi Valkeinen 	/* map registers.*/
496f7018c21STomi Valkeinen 	if (!devm_request_mem_region(ctrl->dev, res->start,
497f7018c21STomi Valkeinen 			resource_size(res), ctrl->name)) {
498f7018c21STomi Valkeinen 		dev_err(ctrl->dev,
499f7018c21STomi Valkeinen 			"can't request region for resource %pR\n", res);
500f7018c21STomi Valkeinen 		ret = -EINVAL;
501f7018c21STomi Valkeinen 		goto failed;
502f7018c21STomi Valkeinen 	}
503f7018c21STomi Valkeinen 
504f7018c21STomi Valkeinen 	ctrl->reg_base = devm_ioremap_nocache(ctrl->dev,
505f7018c21STomi Valkeinen 			res->start, resource_size(res));
506f7018c21STomi Valkeinen 	if (ctrl->reg_base == NULL) {
507f7018c21STomi Valkeinen 		dev_err(ctrl->dev, "%s: res %x - %x map failed\n", __func__,
508f7018c21STomi Valkeinen 			res->start, res->end);
509f7018c21STomi Valkeinen 		ret = -ENOMEM;
510f7018c21STomi Valkeinen 		goto failed;
511f7018c21STomi Valkeinen 	}
512f7018c21STomi Valkeinen 
513f7018c21STomi Valkeinen 	/* request irq */
514f7018c21STomi Valkeinen 	ret = devm_request_irq(ctrl->dev, ctrl->irq, ctrl_handle_irq,
515f7018c21STomi Valkeinen 		IRQF_SHARED, "lcd_controller", ctrl);
516f7018c21STomi Valkeinen 	if (ret < 0) {
517f7018c21STomi Valkeinen 		dev_err(ctrl->dev, "%s unable to request IRQ %d\n",
518f7018c21STomi Valkeinen 				__func__, ctrl->irq);
519f7018c21STomi Valkeinen 		ret = -ENXIO;
520f7018c21STomi Valkeinen 		goto failed;
521f7018c21STomi Valkeinen 	}
522f7018c21STomi Valkeinen 
523f7018c21STomi Valkeinen 	/* get clock */
524f7018c21STomi Valkeinen 	ctrl->clk = devm_clk_get(ctrl->dev, mi->clk_name);
525f7018c21STomi Valkeinen 	if (IS_ERR(ctrl->clk)) {
526f7018c21STomi Valkeinen 		dev_err(ctrl->dev, "unable to get clk %s\n", mi->clk_name);
527f7018c21STomi Valkeinen 		ret = -ENOENT;
528f7018c21STomi Valkeinen 		goto failed;
529f7018c21STomi Valkeinen 	}
530f7018c21STomi Valkeinen 	clk_prepare_enable(ctrl->clk);
531f7018c21STomi Valkeinen 
532f7018c21STomi Valkeinen 	/* init global regs */
533f7018c21STomi Valkeinen 	ctrl_set_default(ctrl);
534f7018c21STomi Valkeinen 
535f7018c21STomi Valkeinen 	/* init pathes from machine info and register them */
536f7018c21STomi Valkeinen 	for (i = 0; i < ctrl->path_num; i++) {
537f7018c21STomi Valkeinen 		/* get from config and machine info */
538f7018c21STomi Valkeinen 		path_plat = &ctrl->path_plats[i];
539f7018c21STomi Valkeinen 		path_plat->id = i;
540f7018c21STomi Valkeinen 		path_plat->ctrl = ctrl;
541f7018c21STomi Valkeinen 
542f7018c21STomi Valkeinen 		/* path init */
543f7018c21STomi Valkeinen 		if (!path_init(path_plat, &mi->paths[i])) {
544f7018c21STomi Valkeinen 			ret = -EINVAL;
545f7018c21STomi Valkeinen 			goto failed_path_init;
546f7018c21STomi Valkeinen 		}
547f7018c21STomi Valkeinen 	}
548f7018c21STomi Valkeinen 
549f7018c21STomi Valkeinen #ifdef CONFIG_MMP_DISP_SPI
550f7018c21STomi Valkeinen 	ret = lcd_spi_register(ctrl);
551f7018c21STomi Valkeinen 	if (ret < 0)
552f7018c21STomi Valkeinen 		goto failed_path_init;
553f7018c21STomi Valkeinen #endif
554f7018c21STomi Valkeinen 
555f7018c21STomi Valkeinen 	dev_info(ctrl->dev, "device init done\n");
556f7018c21STomi Valkeinen 
557f7018c21STomi Valkeinen 	return 0;
558f7018c21STomi Valkeinen 
559f7018c21STomi Valkeinen failed_path_init:
560f7018c21STomi Valkeinen 	for (i = 0; i < ctrl->path_num; i++) {
561f7018c21STomi Valkeinen 		path_plat = &ctrl->path_plats[i];
562f7018c21STomi Valkeinen 		path_deinit(path_plat);
563f7018c21STomi Valkeinen 	}
564f7018c21STomi Valkeinen 
565f7018c21STomi Valkeinen 	clk_disable_unprepare(ctrl->clk);
566f7018c21STomi Valkeinen failed:
567f7018c21STomi Valkeinen 	dev_err(&pdev->dev, "device init failed\n");
568f7018c21STomi Valkeinen 
569f7018c21STomi Valkeinen 	return ret;
570f7018c21STomi Valkeinen }
571f7018c21STomi Valkeinen 
572f7018c21STomi Valkeinen static struct platform_driver mmphw_driver = {
573f7018c21STomi Valkeinen 	.driver		= {
574f7018c21STomi Valkeinen 		.name	= "mmp-disp",
575f7018c21STomi Valkeinen 		.owner	= THIS_MODULE,
576f7018c21STomi Valkeinen 	},
577f7018c21STomi Valkeinen 	.probe		= mmphw_probe,
578f7018c21STomi Valkeinen };
579f7018c21STomi Valkeinen 
580f7018c21STomi Valkeinen static int mmphw_init(void)
581f7018c21STomi Valkeinen {
582f7018c21STomi Valkeinen 	return platform_driver_register(&mmphw_driver);
583f7018c21STomi Valkeinen }
584f7018c21STomi Valkeinen module_init(mmphw_init);
585f7018c21STomi Valkeinen 
586f7018c21STomi Valkeinen MODULE_AUTHOR("Li Guoqing<ligq@marvell.com>");
587f7018c21STomi Valkeinen MODULE_DESCRIPTION("Framebuffer driver for mmp");
588f7018c21STomi Valkeinen MODULE_LICENSE("GPL");
589