1d2912cb1SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only
2f7018c21STomi Valkeinen /*
3f7018c21STomi Valkeinen  * drivers/mb862xx/mb862xxfb.c
4f7018c21STomi Valkeinen  *
5f7018c21STomi Valkeinen  * Fujitsu Carmine/Coral-P(A)/Lime framebuffer driver
6f7018c21STomi Valkeinen  *
7f7018c21STomi Valkeinen  * (C) 2008 Anatolij Gustschin <agust@denx.de>
8f7018c21STomi Valkeinen  * DENX Software Engineering
9f7018c21STomi Valkeinen  */
10f7018c21STomi Valkeinen 
11f7018c21STomi Valkeinen #undef DEBUG
12f7018c21STomi Valkeinen 
13145eed48SThomas Zimmermann #include <linux/aperture.h>
14f7018c21STomi Valkeinen #include <linux/fb.h>
15f7018c21STomi Valkeinen #include <linux/delay.h>
16f7018c21STomi Valkeinen #include <linux/uaccess.h>
17f7018c21STomi Valkeinen #include <linux/module.h>
18f7018c21STomi Valkeinen #include <linux/init.h>
19f7018c21STomi Valkeinen #include <linux/interrupt.h>
20f7018c21STomi Valkeinen #include <linux/pci.h>
21f7018c21STomi Valkeinen #include <linux/of.h>
222a8f0934SChristophe Leroy #include <linux/of_address.h>
232a8f0934SChristophe Leroy #include <linux/of_irq.h>
24f7018c21STomi Valkeinen #include <linux/platform_device.h>
25f7018c21STomi Valkeinen 
26f7018c21STomi Valkeinen #include "mb862xxfb.h"
27f7018c21STomi Valkeinen #include "mb862xx_reg.h"
28f7018c21STomi Valkeinen 
29f7018c21STomi Valkeinen #define NR_PALETTE		256
30f7018c21STomi Valkeinen #define MB862XX_MEM_SIZE	0x1000000
31f7018c21STomi Valkeinen #define CORALP_MEM_SIZE		0x2000000
32f7018c21STomi Valkeinen #define CARMINE_MEM_SIZE	0x8000000
33f7018c21STomi Valkeinen #define DRV_NAME		"mb862xxfb"
34f7018c21STomi Valkeinen 
35f7018c21STomi Valkeinen #if defined(CONFIG_SOCRATES)
36f7018c21STomi Valkeinen static struct mb862xx_gc_mode socrates_gc_mode = {
37f7018c21STomi Valkeinen 	/* Mode for Prime View PM070WL4 TFT LCD Panel */
38f7018c21STomi Valkeinen 	{ "800x480", 45, 800, 480, 40000, 86, 42, 33, 10, 128, 2, 0, 0, 0 },
39f7018c21STomi Valkeinen 	/* 16 bits/pixel, 16MB, 133MHz, SDRAM memory mode value */
40f7018c21STomi Valkeinen 	16, 0x1000000, GC_CCF_COT_133, 0x4157ba63
41f7018c21STomi Valkeinen };
42f7018c21STomi Valkeinen #endif
43f7018c21STomi Valkeinen 
44f7018c21STomi Valkeinen /* Helpers */
h_total(struct fb_var_screeninfo * var)45f7018c21STomi Valkeinen static inline int h_total(struct fb_var_screeninfo *var)
46f7018c21STomi Valkeinen {
47f7018c21STomi Valkeinen 	return var->xres + var->left_margin +
48f7018c21STomi Valkeinen 		var->right_margin + var->hsync_len;
49f7018c21STomi Valkeinen }
50f7018c21STomi Valkeinen 
v_total(struct fb_var_screeninfo * var)51f7018c21STomi Valkeinen static inline int v_total(struct fb_var_screeninfo *var)
52f7018c21STomi Valkeinen {
53f7018c21STomi Valkeinen 	return var->yres + var->upper_margin +
54f7018c21STomi Valkeinen 		var->lower_margin + var->vsync_len;
55f7018c21STomi Valkeinen }
56f7018c21STomi Valkeinen 
hsp(struct fb_var_screeninfo * var)57f7018c21STomi Valkeinen static inline int hsp(struct fb_var_screeninfo *var)
58f7018c21STomi Valkeinen {
59f7018c21STomi Valkeinen 	return var->xres + var->right_margin - 1;
60f7018c21STomi Valkeinen }
61f7018c21STomi Valkeinen 
vsp(struct fb_var_screeninfo * var)62f7018c21STomi Valkeinen static inline int vsp(struct fb_var_screeninfo *var)
63f7018c21STomi Valkeinen {
64f7018c21STomi Valkeinen 	return var->yres + var->lower_margin - 1;
65f7018c21STomi Valkeinen }
66f7018c21STomi Valkeinen 
d_pitch(struct fb_var_screeninfo * var)67f7018c21STomi Valkeinen static inline int d_pitch(struct fb_var_screeninfo *var)
68f7018c21STomi Valkeinen {
69f7018c21STomi Valkeinen 	return var->xres * var->bits_per_pixel / 8;
70f7018c21STomi Valkeinen }
71f7018c21STomi Valkeinen 
chan_to_field(unsigned int chan,struct fb_bitfield * bf)72f7018c21STomi Valkeinen static inline unsigned int chan_to_field(unsigned int chan,
73f7018c21STomi Valkeinen 					 struct fb_bitfield *bf)
74f7018c21STomi Valkeinen {
75f7018c21STomi Valkeinen 	chan &= 0xffff;
76f7018c21STomi Valkeinen 	chan >>= 16 - bf->length;
77f7018c21STomi Valkeinen 	return chan << bf->offset;
78f7018c21STomi Valkeinen }
79f7018c21STomi Valkeinen 
mb862xxfb_setcolreg(unsigned regno,unsigned red,unsigned green,unsigned blue,unsigned transp,struct fb_info * info)80f7018c21STomi Valkeinen static int mb862xxfb_setcolreg(unsigned regno,
81f7018c21STomi Valkeinen 			       unsigned red, unsigned green, unsigned blue,
82f7018c21STomi Valkeinen 			       unsigned transp, struct fb_info *info)
83f7018c21STomi Valkeinen {
84f7018c21STomi Valkeinen 	struct mb862xxfb_par *par = info->par;
85f7018c21STomi Valkeinen 	unsigned int val;
86f7018c21STomi Valkeinen 
87f7018c21STomi Valkeinen 	switch (info->fix.visual) {
88f7018c21STomi Valkeinen 	case FB_VISUAL_TRUECOLOR:
89f7018c21STomi Valkeinen 		if (regno < 16) {
90f7018c21STomi Valkeinen 			val  = chan_to_field(red,   &info->var.red);
91f7018c21STomi Valkeinen 			val |= chan_to_field(green, &info->var.green);
92f7018c21STomi Valkeinen 			val |= chan_to_field(blue,  &info->var.blue);
93f7018c21STomi Valkeinen 			par->pseudo_palette[regno] = val;
94f7018c21STomi Valkeinen 		}
95f7018c21STomi Valkeinen 		break;
96f7018c21STomi Valkeinen 	case FB_VISUAL_PSEUDOCOLOR:
97f7018c21STomi Valkeinen 		if (regno < 256) {
98f7018c21STomi Valkeinen 			val = (red >> 8) << 16;
99f7018c21STomi Valkeinen 			val |= (green >> 8) << 8;
100f7018c21STomi Valkeinen 			val |= blue >> 8;
101f7018c21STomi Valkeinen 			outreg(disp, GC_L0PAL0 + (regno * 4), val);
102f7018c21STomi Valkeinen 		}
103f7018c21STomi Valkeinen 		break;
104f7018c21STomi Valkeinen 	default:
105f7018c21STomi Valkeinen 		return 1;   /* unsupported type */
106f7018c21STomi Valkeinen 	}
107f7018c21STomi Valkeinen 	return 0;
108f7018c21STomi Valkeinen }
109f7018c21STomi Valkeinen 
mb862xxfb_check_var(struct fb_var_screeninfo * var,struct fb_info * fbi)110f7018c21STomi Valkeinen static int mb862xxfb_check_var(struct fb_var_screeninfo *var,
111f7018c21STomi Valkeinen 			       struct fb_info *fbi)
112f7018c21STomi Valkeinen {
113f7018c21STomi Valkeinen 	unsigned long tmp;
114f7018c21STomi Valkeinen 
115f7d12d5dSThomas Zimmermann 	fb_dbg(fbi, "%s\n", __func__);
116f7018c21STomi Valkeinen 
117f7018c21STomi Valkeinen 	/* check if these values fit into the registers */
118f7018c21STomi Valkeinen 	if (var->hsync_len > 255 || var->vsync_len > 255)
119f7018c21STomi Valkeinen 		return -EINVAL;
120f7018c21STomi Valkeinen 
121f7018c21STomi Valkeinen 	if ((var->xres + var->right_margin) >= 4096)
122f7018c21STomi Valkeinen 		return -EINVAL;
123f7018c21STomi Valkeinen 
124f7018c21STomi Valkeinen 	if ((var->yres + var->lower_margin) > 4096)
125f7018c21STomi Valkeinen 		return -EINVAL;
126f7018c21STomi Valkeinen 
127f7018c21STomi Valkeinen 	if (h_total(var) > 4096 || v_total(var) > 4096)
128f7018c21STomi Valkeinen 		return -EINVAL;
129f7018c21STomi Valkeinen 
130f7018c21STomi Valkeinen 	if (var->xres_virtual > 4096 || var->yres_virtual > 4096)
131f7018c21STomi Valkeinen 		return -EINVAL;
132f7018c21STomi Valkeinen 
133f7018c21STomi Valkeinen 	if (var->bits_per_pixel <= 8)
134f7018c21STomi Valkeinen 		var->bits_per_pixel = 8;
135f7018c21STomi Valkeinen 	else if (var->bits_per_pixel <= 16)
136f7018c21STomi Valkeinen 		var->bits_per_pixel = 16;
137f7018c21STomi Valkeinen 	else if (var->bits_per_pixel <= 32)
138f7018c21STomi Valkeinen 		var->bits_per_pixel = 32;
139f7018c21STomi Valkeinen 
140f7018c21STomi Valkeinen 	/*
141f7018c21STomi Valkeinen 	 * can cope with 8,16 or 24/32bpp if resulting
142f7018c21STomi Valkeinen 	 * pitch is divisible by 64 without remainder
143f7018c21STomi Valkeinen 	 */
144f7018c21STomi Valkeinen 	if (d_pitch(&fbi->var) % GC_L0M_L0W_UNIT) {
145f7018c21STomi Valkeinen 		int r;
146f7018c21STomi Valkeinen 
147f7018c21STomi Valkeinen 		var->bits_per_pixel = 0;
148f7018c21STomi Valkeinen 		do {
149f7018c21STomi Valkeinen 			var->bits_per_pixel += 8;
150f7018c21STomi Valkeinen 			r = d_pitch(&fbi->var) % GC_L0M_L0W_UNIT;
151f7018c21STomi Valkeinen 		} while (r && var->bits_per_pixel <= 32);
152f7018c21STomi Valkeinen 
153f7018c21STomi Valkeinen 		if (d_pitch(&fbi->var) % GC_L0M_L0W_UNIT)
154f7018c21STomi Valkeinen 			return -EINVAL;
155f7018c21STomi Valkeinen 	}
156f7018c21STomi Valkeinen 
157f7018c21STomi Valkeinen 	/* line length is going to be 128 bit aligned */
158f7018c21STomi Valkeinen 	tmp = (var->xres * var->bits_per_pixel) / 8;
159f7018c21STomi Valkeinen 	if ((tmp & 15) != 0)
160f7018c21STomi Valkeinen 		return -EINVAL;
161f7018c21STomi Valkeinen 
162f7018c21STomi Valkeinen 	/* set r/g/b positions and validate bpp */
163f7018c21STomi Valkeinen 	switch (var->bits_per_pixel) {
164f7018c21STomi Valkeinen 	case 8:
165f7018c21STomi Valkeinen 		var->red.length		= var->bits_per_pixel;
166f7018c21STomi Valkeinen 		var->green.length	= var->bits_per_pixel;
167f7018c21STomi Valkeinen 		var->blue.length	= var->bits_per_pixel;
168f7018c21STomi Valkeinen 		var->red.offset		= 0;
169f7018c21STomi Valkeinen 		var->green.offset	= 0;
170f7018c21STomi Valkeinen 		var->blue.offset	= 0;
171f7018c21STomi Valkeinen 		var->transp.length	= 0;
172f7018c21STomi Valkeinen 		break;
173f7018c21STomi Valkeinen 	case 16:
174f7018c21STomi Valkeinen 		var->red.length		= 5;
175f7018c21STomi Valkeinen 		var->green.length	= 5;
176f7018c21STomi Valkeinen 		var->blue.length	= 5;
177f7018c21STomi Valkeinen 		var->red.offset		= 10;
178f7018c21STomi Valkeinen 		var->green.offset	= 5;
179f7018c21STomi Valkeinen 		var->blue.offset	= 0;
180f7018c21STomi Valkeinen 		var->transp.length	= 0;
181f7018c21STomi Valkeinen 		break;
182f7018c21STomi Valkeinen 	case 24:
183f7018c21STomi Valkeinen 	case 32:
184f7018c21STomi Valkeinen 		var->transp.length	= 8;
185f7018c21STomi Valkeinen 		var->red.length		= 8;
186f7018c21STomi Valkeinen 		var->green.length	= 8;
187f7018c21STomi Valkeinen 		var->blue.length	= 8;
188f7018c21STomi Valkeinen 		var->transp.offset	= 24;
189f7018c21STomi Valkeinen 		var->red.offset		= 16;
190f7018c21STomi Valkeinen 		var->green.offset	= 8;
191f7018c21STomi Valkeinen 		var->blue.offset	= 0;
192f7018c21STomi Valkeinen 		break;
193f7018c21STomi Valkeinen 	default:
194f7018c21STomi Valkeinen 		return -EINVAL;
195f7018c21STomi Valkeinen 	}
196f7018c21STomi Valkeinen 	return 0;
197f7018c21STomi Valkeinen }
198f7018c21STomi Valkeinen 
199c63c35deSJani Nikula static struct fb_ops mb862xxfb_ops;
200c63c35deSJani Nikula 
201f7018c21STomi Valkeinen /*
202f7018c21STomi Valkeinen  * set display parameters
203f7018c21STomi Valkeinen  */
mb862xxfb_set_par(struct fb_info * fbi)204f7018c21STomi Valkeinen static int mb862xxfb_set_par(struct fb_info *fbi)
205f7018c21STomi Valkeinen {
206f7018c21STomi Valkeinen 	struct mb862xxfb_par *par = fbi->par;
207f7018c21STomi Valkeinen 	unsigned long reg, sc;
208f7018c21STomi Valkeinen 
209f7018c21STomi Valkeinen 	dev_dbg(par->dev, "%s\n", __func__);
210f7018c21STomi Valkeinen 	if (par->type == BT_CORALP)
211c63c35deSJani Nikula 		mb862xxfb_init_accel(fbi, &mb862xxfb_ops, fbi->var.xres);
212f7018c21STomi Valkeinen 
213f7018c21STomi Valkeinen 	if (par->pre_init)
214f7018c21STomi Valkeinen 		return 0;
215f7018c21STomi Valkeinen 
216f7018c21STomi Valkeinen 	/* disp off */
217f7018c21STomi Valkeinen 	reg = inreg(disp, GC_DCM1);
218f7018c21STomi Valkeinen 	reg &= ~GC_DCM01_DEN;
219f7018c21STomi Valkeinen 	outreg(disp, GC_DCM1, reg);
220f7018c21STomi Valkeinen 
221f7018c21STomi Valkeinen 	/* set display reference clock div. */
222f7018c21STomi Valkeinen 	sc = par->refclk / (1000000 / fbi->var.pixclock) - 1;
223f7018c21STomi Valkeinen 	reg = inreg(disp, GC_DCM1);
224f7018c21STomi Valkeinen 	reg &= ~(GC_DCM01_CKS | GC_DCM01_RESV | GC_DCM01_SC);
225f7018c21STomi Valkeinen 	reg |= sc << 8;
226f7018c21STomi Valkeinen 	outreg(disp, GC_DCM1, reg);
227f7018c21STomi Valkeinen 	dev_dbg(par->dev, "SC 0x%lx\n", sc);
228f7018c21STomi Valkeinen 
229f7018c21STomi Valkeinen 	/* disp dimension, format */
230f7018c21STomi Valkeinen 	reg =  pack(d_pitch(&fbi->var) / GC_L0M_L0W_UNIT,
231f7018c21STomi Valkeinen 		    (fbi->var.yres - 1));
232f7018c21STomi Valkeinen 	if (fbi->var.bits_per_pixel == 16)
233f7018c21STomi Valkeinen 		reg |= GC_L0M_L0C_16;
234f7018c21STomi Valkeinen 	outreg(disp, GC_L0M, reg);
235f7018c21STomi Valkeinen 
236f7018c21STomi Valkeinen 	if (fbi->var.bits_per_pixel == 32) {
237f7018c21STomi Valkeinen 		reg = inreg(disp, GC_L0EM);
238f7018c21STomi Valkeinen 		outreg(disp, GC_L0EM, reg | GC_L0EM_L0EC_24);
239f7018c21STomi Valkeinen 	}
240f7018c21STomi Valkeinen 	outreg(disp, GC_WY_WX, 0);
241f7018c21STomi Valkeinen 	reg = pack(fbi->var.yres - 1, fbi->var.xres);
242f7018c21STomi Valkeinen 	outreg(disp, GC_WH_WW, reg);
243f7018c21STomi Valkeinen 	outreg(disp, GC_L0OA0, 0);
244f7018c21STomi Valkeinen 	outreg(disp, GC_L0DA0, 0);
245f7018c21STomi Valkeinen 	outreg(disp, GC_L0DY_L0DX, 0);
246f7018c21STomi Valkeinen 	outreg(disp, GC_L0WY_L0WX, 0);
247f7018c21STomi Valkeinen 	outreg(disp, GC_L0WH_L0WW, reg);
248f7018c21STomi Valkeinen 
249f7018c21STomi Valkeinen 	/* both HW-cursors off */
250f7018c21STomi Valkeinen 	reg = inreg(disp, GC_CPM_CUTC);
251f7018c21STomi Valkeinen 	reg &= ~(GC_CPM_CEN0 | GC_CPM_CEN1);
252f7018c21STomi Valkeinen 	outreg(disp, GC_CPM_CUTC, reg);
253f7018c21STomi Valkeinen 
254f7018c21STomi Valkeinen 	/* timings */
255f7018c21STomi Valkeinen 	reg = pack(fbi->var.xres - 1, fbi->var.xres - 1);
256f7018c21STomi Valkeinen 	outreg(disp, GC_HDB_HDP, reg);
257f7018c21STomi Valkeinen 	reg = pack((fbi->var.yres - 1), vsp(&fbi->var));
258f7018c21STomi Valkeinen 	outreg(disp, GC_VDP_VSP, reg);
259f7018c21STomi Valkeinen 	reg = ((fbi->var.vsync_len - 1) << 24) |
260f7018c21STomi Valkeinen 	      pack((fbi->var.hsync_len - 1), hsp(&fbi->var));
261f7018c21STomi Valkeinen 	outreg(disp, GC_VSW_HSW_HSP, reg);
262f7018c21STomi Valkeinen 	outreg(disp, GC_HTP, pack(h_total(&fbi->var) - 1, 0));
263f7018c21STomi Valkeinen 	outreg(disp, GC_VTR, pack(v_total(&fbi->var) - 1, 0));
264f7018c21STomi Valkeinen 
265f7018c21STomi Valkeinen 	/* display on */
266f7018c21STomi Valkeinen 	reg = inreg(disp, GC_DCM1);
267f7018c21STomi Valkeinen 	reg |= GC_DCM01_DEN | GC_DCM01_L0E;
268f7018c21STomi Valkeinen 	reg &= ~GC_DCM01_ESY;
269f7018c21STomi Valkeinen 	outreg(disp, GC_DCM1, reg);
270f7018c21STomi Valkeinen 	return 0;
271f7018c21STomi Valkeinen }
272f7018c21STomi Valkeinen 
mb862xxfb_pan(struct fb_var_screeninfo * var,struct fb_info * info)273f7018c21STomi Valkeinen static int mb862xxfb_pan(struct fb_var_screeninfo *var,
274f7018c21STomi Valkeinen 			 struct fb_info *info)
275f7018c21STomi Valkeinen {
276f7018c21STomi Valkeinen 	struct mb862xxfb_par *par = info->par;
277f7018c21STomi Valkeinen 	unsigned long reg;
278f7018c21STomi Valkeinen 
279f7018c21STomi Valkeinen 	reg = pack(var->yoffset, var->xoffset);
280f7018c21STomi Valkeinen 	outreg(disp, GC_L0WY_L0WX, reg);
281f7018c21STomi Valkeinen 
282f7018c21STomi Valkeinen 	reg = pack(info->var.yres_virtual, info->var.xres_virtual);
283f7018c21STomi Valkeinen 	outreg(disp, GC_L0WH_L0WW, reg);
284f7018c21STomi Valkeinen 	return 0;
285f7018c21STomi Valkeinen }
286f7018c21STomi Valkeinen 
mb862xxfb_blank(int mode,struct fb_info * fbi)287f7018c21STomi Valkeinen static int mb862xxfb_blank(int mode, struct fb_info *fbi)
288f7018c21STomi Valkeinen {
289f7018c21STomi Valkeinen 	struct mb862xxfb_par  *par = fbi->par;
290f7018c21STomi Valkeinen 	unsigned long reg;
291f7018c21STomi Valkeinen 
292f7d12d5dSThomas Zimmermann 	fb_dbg(fbi, "blank mode=%d\n", mode);
293f7018c21STomi Valkeinen 
294f7018c21STomi Valkeinen 	switch (mode) {
295f7018c21STomi Valkeinen 	case FB_BLANK_POWERDOWN:
296f7018c21STomi Valkeinen 		reg = inreg(disp, GC_DCM1);
297f7018c21STomi Valkeinen 		reg &= ~GC_DCM01_DEN;
298f7018c21STomi Valkeinen 		outreg(disp, GC_DCM1, reg);
299f7018c21STomi Valkeinen 		break;
300f7018c21STomi Valkeinen 	case FB_BLANK_UNBLANK:
301f7018c21STomi Valkeinen 		reg = inreg(disp, GC_DCM1);
302f7018c21STomi Valkeinen 		reg |= GC_DCM01_DEN;
303f7018c21STomi Valkeinen 		outreg(disp, GC_DCM1, reg);
304f7018c21STomi Valkeinen 		break;
305f7018c21STomi Valkeinen 	case FB_BLANK_NORMAL:
306f7018c21STomi Valkeinen 	case FB_BLANK_VSYNC_SUSPEND:
307f7018c21STomi Valkeinen 	case FB_BLANK_HSYNC_SUSPEND:
308f7018c21STomi Valkeinen 	default:
309f7018c21STomi Valkeinen 		return 1;
310f7018c21STomi Valkeinen 	}
311f7018c21STomi Valkeinen 	return 0;
312f7018c21STomi Valkeinen }
313f7018c21STomi Valkeinen 
mb862xxfb_ioctl(struct fb_info * fbi,unsigned int cmd,unsigned long arg)314f7018c21STomi Valkeinen static int mb862xxfb_ioctl(struct fb_info *fbi, unsigned int cmd,
315f7018c21STomi Valkeinen 			   unsigned long arg)
316f7018c21STomi Valkeinen {
317f7018c21STomi Valkeinen 	struct mb862xxfb_par *par = fbi->par;
318f7018c21STomi Valkeinen 	struct mb862xx_l1_cfg *l1_cfg = &par->l1_cfg;
319f7018c21STomi Valkeinen 	void __user *argp = (void __user *)arg;
320f7018c21STomi Valkeinen 	int *enable;
321f7018c21STomi Valkeinen 	u32 l1em = 0;
322f7018c21STomi Valkeinen 
323f7018c21STomi Valkeinen 	switch (cmd) {
324f7018c21STomi Valkeinen 	case MB862XX_L1_GET_CFG:
325f7018c21STomi Valkeinen 		if (copy_to_user(argp, l1_cfg, sizeof(*l1_cfg)))
326f7018c21STomi Valkeinen 			return -EFAULT;
327f7018c21STomi Valkeinen 		break;
328f7018c21STomi Valkeinen 	case MB862XX_L1_SET_CFG:
329f7018c21STomi Valkeinen 		if (copy_from_user(l1_cfg, argp, sizeof(*l1_cfg)))
330f7018c21STomi Valkeinen 			return -EFAULT;
331f7018c21STomi Valkeinen 		if (l1_cfg->dh == 0 || l1_cfg->dw == 0)
332f7018c21STomi Valkeinen 			return -EINVAL;
333f7018c21STomi Valkeinen 		if ((l1_cfg->sw >= l1_cfg->dw) && (l1_cfg->sh >= l1_cfg->dh)) {
334f7018c21STomi Valkeinen 			/* downscaling */
335f7018c21STomi Valkeinen 			outreg(cap, GC_CAP_CSC,
336f7018c21STomi Valkeinen 				pack((l1_cfg->sh << 11) / l1_cfg->dh,
337f7018c21STomi Valkeinen 				     (l1_cfg->sw << 11) / l1_cfg->dw));
338f7018c21STomi Valkeinen 			l1em = inreg(disp, GC_L1EM);
339f7018c21STomi Valkeinen 			l1em &= ~GC_L1EM_DM;
340f7018c21STomi Valkeinen 		} else if ((l1_cfg->sw <= l1_cfg->dw) &&
341f7018c21STomi Valkeinen 			   (l1_cfg->sh <= l1_cfg->dh)) {
342f7018c21STomi Valkeinen 			/* upscaling */
343f7018c21STomi Valkeinen 			outreg(cap, GC_CAP_CSC,
344f7018c21STomi Valkeinen 				pack((l1_cfg->sh << 11) / l1_cfg->dh,
345f7018c21STomi Valkeinen 				     (l1_cfg->sw << 11) / l1_cfg->dw));
346f7018c21STomi Valkeinen 			outreg(cap, GC_CAP_CMSS,
347f7018c21STomi Valkeinen 				pack(l1_cfg->sw >> 1, l1_cfg->sh));
348f7018c21STomi Valkeinen 			outreg(cap, GC_CAP_CMDS,
349f7018c21STomi Valkeinen 				pack(l1_cfg->dw >> 1, l1_cfg->dh));
350f7018c21STomi Valkeinen 			l1em = inreg(disp, GC_L1EM);
351f7018c21STomi Valkeinen 			l1em |= GC_L1EM_DM;
352f7018c21STomi Valkeinen 		}
353f7018c21STomi Valkeinen 
354f7018c21STomi Valkeinen 		if (l1_cfg->mirror) {
355f7018c21STomi Valkeinen 			outreg(cap, GC_CAP_CBM,
356f7018c21STomi Valkeinen 				inreg(cap, GC_CAP_CBM) | GC_CBM_HRV);
357f7018c21STomi Valkeinen 			l1em |= l1_cfg->dw * 2 - 8;
358f7018c21STomi Valkeinen 		} else {
359f7018c21STomi Valkeinen 			outreg(cap, GC_CAP_CBM,
360f7018c21STomi Valkeinen 				inreg(cap, GC_CAP_CBM) & ~GC_CBM_HRV);
361f7018c21STomi Valkeinen 			l1em &= 0xffff0000;
362f7018c21STomi Valkeinen 		}
363f7018c21STomi Valkeinen 		outreg(disp, GC_L1EM, l1em);
364f7018c21STomi Valkeinen 		break;
365f7018c21STomi Valkeinen 	case MB862XX_L1_ENABLE:
366f7018c21STomi Valkeinen 		enable = (int *)arg;
367f7018c21STomi Valkeinen 		if (*enable) {
368f7018c21STomi Valkeinen 			outreg(disp, GC_L1DA, par->cap_buf);
369f7018c21STomi Valkeinen 			outreg(cap, GC_CAP_IMG_START,
370f7018c21STomi Valkeinen 				pack(l1_cfg->sy >> 1, l1_cfg->sx));
371f7018c21STomi Valkeinen 			outreg(cap, GC_CAP_IMG_END,
372f7018c21STomi Valkeinen 				pack(l1_cfg->sh, l1_cfg->sw));
373f7018c21STomi Valkeinen 			outreg(disp, GC_L1M, GC_L1M_16 | GC_L1M_YC | GC_L1M_CS |
374f7018c21STomi Valkeinen 					     (par->l1_stride << 16));
375f7018c21STomi Valkeinen 			outreg(disp, GC_L1WY_L1WX,
376f7018c21STomi Valkeinen 				pack(l1_cfg->dy, l1_cfg->dx));
377f7018c21STomi Valkeinen 			outreg(disp, GC_L1WH_L1WW,
378f7018c21STomi Valkeinen 				pack(l1_cfg->dh - 1, l1_cfg->dw));
379f7018c21STomi Valkeinen 			outreg(disp, GC_DLS, 1);
380f7018c21STomi Valkeinen 			outreg(cap, GC_CAP_VCM,
381f7018c21STomi Valkeinen 				GC_VCM_VIE | GC_VCM_CM | GC_VCM_VS_PAL);
382f7018c21STomi Valkeinen 			outreg(disp, GC_DCM1, inreg(disp, GC_DCM1) |
383f7018c21STomi Valkeinen 					      GC_DCM1_DEN | GC_DCM1_L1E);
384f7018c21STomi Valkeinen 		} else {
385f7018c21STomi Valkeinen 			outreg(cap, GC_CAP_VCM,
386f7018c21STomi Valkeinen 				inreg(cap, GC_CAP_VCM) & ~GC_VCM_VIE);
387f7018c21STomi Valkeinen 			outreg(disp, GC_DCM1,
388f7018c21STomi Valkeinen 				inreg(disp, GC_DCM1) & ~GC_DCM1_L1E);
389f7018c21STomi Valkeinen 		}
390f7018c21STomi Valkeinen 		break;
391f7018c21STomi Valkeinen 	case MB862XX_L1_CAP_CTL:
392f7018c21STomi Valkeinen 		enable = (int *)arg;
393f7018c21STomi Valkeinen 		if (*enable) {
394f7018c21STomi Valkeinen 			outreg(cap, GC_CAP_VCM,
395f7018c21STomi Valkeinen 				inreg(cap, GC_CAP_VCM) | GC_VCM_VIE);
396f7018c21STomi Valkeinen 		} else {
397f7018c21STomi Valkeinen 			outreg(cap, GC_CAP_VCM,
398f7018c21STomi Valkeinen 				inreg(cap, GC_CAP_VCM) & ~GC_VCM_VIE);
399f7018c21STomi Valkeinen 		}
400f7018c21STomi Valkeinen 		break;
401f7018c21STomi Valkeinen 	default:
402f7018c21STomi Valkeinen 		return -EINVAL;
403f7018c21STomi Valkeinen 	}
404f7018c21STomi Valkeinen 	return 0;
405f7018c21STomi Valkeinen }
406f7018c21STomi Valkeinen 
407f7018c21STomi Valkeinen /* framebuffer ops */
408f7018c21STomi Valkeinen static struct fb_ops mb862xxfb_ops = {
409f7018c21STomi Valkeinen 	.owner		= THIS_MODULE,
410*e035a53eSThomas Zimmermann 	FB_DEFAULT_IOMEM_OPS,
411f7018c21STomi Valkeinen 	.fb_check_var	= mb862xxfb_check_var,
412f7018c21STomi Valkeinen 	.fb_set_par	= mb862xxfb_set_par,
413f7018c21STomi Valkeinen 	.fb_setcolreg	= mb862xxfb_setcolreg,
414f7018c21STomi Valkeinen 	.fb_blank	= mb862xxfb_blank,
415f7018c21STomi Valkeinen 	.fb_pan_display	= mb862xxfb_pan,
416f7018c21STomi Valkeinen 	.fb_ioctl	= mb862xxfb_ioctl,
417f7018c21STomi Valkeinen };
418f7018c21STomi Valkeinen 
419f7018c21STomi Valkeinen /* initialize fb_info data */
mb862xxfb_init_fbinfo(struct fb_info * fbi)420f7018c21STomi Valkeinen static int mb862xxfb_init_fbinfo(struct fb_info *fbi)
421f7018c21STomi Valkeinen {
422f7018c21STomi Valkeinen 	struct mb862xxfb_par *par = fbi->par;
423f7018c21STomi Valkeinen 	struct mb862xx_gc_mode *mode = par->gc_mode;
424f7018c21STomi Valkeinen 	unsigned long reg;
425f7018c21STomi Valkeinen 	int stride;
426f7018c21STomi Valkeinen 
427f7018c21STomi Valkeinen 	fbi->fbops = &mb862xxfb_ops;
428f7018c21STomi Valkeinen 	fbi->pseudo_palette = par->pseudo_palette;
429f7018c21STomi Valkeinen 	fbi->screen_base = par->fb_base;
430f7018c21STomi Valkeinen 	fbi->screen_size = par->mapped_vram;
431f7018c21STomi Valkeinen 
432f7018c21STomi Valkeinen 	strcpy(fbi->fix.id, DRV_NAME);
433f7018c21STomi Valkeinen 	fbi->fix.smem_start = (unsigned long)par->fb_base_phys;
434f7018c21STomi Valkeinen 	fbi->fix.mmio_start = (unsigned long)par->mmio_base_phys;
435f7018c21STomi Valkeinen 	fbi->fix.mmio_len = par->mmio_len;
436f7018c21STomi Valkeinen 	fbi->fix.accel = FB_ACCEL_NONE;
437f7018c21STomi Valkeinen 	fbi->fix.type = FB_TYPE_PACKED_PIXELS;
438f7018c21STomi Valkeinen 	fbi->fix.type_aux = 0;
439f7018c21STomi Valkeinen 	fbi->fix.xpanstep = 1;
440f7018c21STomi Valkeinen 	fbi->fix.ypanstep = 1;
441f7018c21STomi Valkeinen 	fbi->fix.ywrapstep = 0;
442f7018c21STomi Valkeinen 
443f7018c21STomi Valkeinen 	reg = inreg(disp, GC_DCM1);
444f7018c21STomi Valkeinen 	if (reg & GC_DCM01_DEN && reg & GC_DCM01_L0E) {
445f7018c21STomi Valkeinen 		/* get the disp mode from active display cfg */
446f7018c21STomi Valkeinen 		unsigned long sc = ((reg & GC_DCM01_SC) >> 8) + 1;
447f7018c21STomi Valkeinen 		unsigned long hsp, vsp, ht, vt;
448f7018c21STomi Valkeinen 
449f7018c21STomi Valkeinen 		dev_dbg(par->dev, "using bootloader's disp. mode\n");
450f7018c21STomi Valkeinen 		fbi->var.pixclock = (sc * 1000000) / par->refclk;
451f7018c21STomi Valkeinen 		fbi->var.xres = (inreg(disp, GC_HDB_HDP) & 0x0fff) + 1;
452f7018c21STomi Valkeinen 		reg = inreg(disp, GC_VDP_VSP);
453f7018c21STomi Valkeinen 		fbi->var.yres = ((reg >> 16) & 0x0fff) + 1;
454f7018c21STomi Valkeinen 		vsp = (reg & 0x0fff) + 1;
455f7018c21STomi Valkeinen 		fbi->var.xres_virtual = fbi->var.xres;
456f7018c21STomi Valkeinen 		fbi->var.yres_virtual = fbi->var.yres;
457f7018c21STomi Valkeinen 		reg = inreg(disp, GC_L0EM);
458f7018c21STomi Valkeinen 		if (reg & GC_L0EM_L0EC_24) {
459f7018c21STomi Valkeinen 			fbi->var.bits_per_pixel = 32;
460f7018c21STomi Valkeinen 		} else {
461f7018c21STomi Valkeinen 			reg = inreg(disp, GC_L0M);
462f7018c21STomi Valkeinen 			if (reg & GC_L0M_L0C_16)
463f7018c21STomi Valkeinen 				fbi->var.bits_per_pixel = 16;
464f7018c21STomi Valkeinen 			else
465f7018c21STomi Valkeinen 				fbi->var.bits_per_pixel = 8;
466f7018c21STomi Valkeinen 		}
467f7018c21STomi Valkeinen 		reg = inreg(disp, GC_VSW_HSW_HSP);
468f7018c21STomi Valkeinen 		fbi->var.hsync_len = ((reg & 0xff0000) >> 16) + 1;
469f7018c21STomi Valkeinen 		fbi->var.vsync_len = ((reg & 0x3f000000) >> 24) + 1;
470f7018c21STomi Valkeinen 		hsp = (reg & 0xffff) + 1;
471f7018c21STomi Valkeinen 		ht = ((inreg(disp, GC_HTP) & 0xfff0000) >> 16) + 1;
472f7018c21STomi Valkeinen 		fbi->var.right_margin = hsp - fbi->var.xres;
473f7018c21STomi Valkeinen 		fbi->var.left_margin = ht - hsp - fbi->var.hsync_len;
474f7018c21STomi Valkeinen 		vt = ((inreg(disp, GC_VTR) & 0xfff0000) >> 16) + 1;
475f7018c21STomi Valkeinen 		fbi->var.lower_margin = vsp - fbi->var.yres;
476f7018c21STomi Valkeinen 		fbi->var.upper_margin = vt - vsp - fbi->var.vsync_len;
477f7018c21STomi Valkeinen 	} else if (mode) {
478f7018c21STomi Valkeinen 		dev_dbg(par->dev, "using supplied mode\n");
479f7018c21STomi Valkeinen 		fb_videomode_to_var(&fbi->var, (struct fb_videomode *)mode);
480f7018c21STomi Valkeinen 		fbi->var.bits_per_pixel = mode->def_bpp ? mode->def_bpp : 8;
481f7018c21STomi Valkeinen 	} else {
482f7018c21STomi Valkeinen 		int ret;
483f7018c21STomi Valkeinen 
484f7018c21STomi Valkeinen 		ret = fb_find_mode(&fbi->var, fbi, "640x480-16@60",
485f7018c21STomi Valkeinen 				   NULL, 0, NULL, 16);
486f7018c21STomi Valkeinen 		if (ret == 0 || ret == 4) {
487f7018c21STomi Valkeinen 			dev_err(par->dev,
488f7018c21STomi Valkeinen 				"failed to get initial mode\n");
489f7018c21STomi Valkeinen 			return -EINVAL;
490f7018c21STomi Valkeinen 		}
491f7018c21STomi Valkeinen 	}
492f7018c21STomi Valkeinen 
493f7018c21STomi Valkeinen 	fbi->var.xoffset = 0;
494f7018c21STomi Valkeinen 	fbi->var.yoffset = 0;
495f7018c21STomi Valkeinen 	fbi->var.grayscale = 0;
496f7018c21STomi Valkeinen 	fbi->var.nonstd = 0;
497f7018c21STomi Valkeinen 	fbi->var.height = -1;
498f7018c21STomi Valkeinen 	fbi->var.width = -1;
499f7018c21STomi Valkeinen 	fbi->var.accel_flags = 0;
500f7018c21STomi Valkeinen 	fbi->var.vmode = FB_VMODE_NONINTERLACED;
501f7018c21STomi Valkeinen 	fbi->var.activate = FB_ACTIVATE_NOW;
502b3e148d7SThomas Zimmermann 	fbi->flags =
503f7018c21STomi Valkeinen #ifdef __BIG_ENDIAN
504f7018c21STomi Valkeinen 		     FBINFO_FOREIGN_ENDIAN |
505f7018c21STomi Valkeinen #endif
506f7018c21STomi Valkeinen 		     FBINFO_HWACCEL_XPAN |
507f7018c21STomi Valkeinen 		     FBINFO_HWACCEL_YPAN;
508f7018c21STomi Valkeinen 
509f7018c21STomi Valkeinen 	/* check and possibly fix bpp */
510f7018c21STomi Valkeinen 	if ((fbi->fbops->fb_check_var)(&fbi->var, fbi))
511f7018c21STomi Valkeinen 		dev_err(par->dev, "check_var() failed on initial setup?\n");
512f7018c21STomi Valkeinen 
513f7018c21STomi Valkeinen 	fbi->fix.visual = fbi->var.bits_per_pixel == 8 ?
514f7018c21STomi Valkeinen 			 FB_VISUAL_PSEUDOCOLOR : FB_VISUAL_TRUECOLOR;
515f7018c21STomi Valkeinen 	fbi->fix.line_length = (fbi->var.xres_virtual *
516f7018c21STomi Valkeinen 				fbi->var.bits_per_pixel) / 8;
517f7018c21STomi Valkeinen 	fbi->fix.smem_len = fbi->fix.line_length * fbi->var.yres_virtual;
518f7018c21STomi Valkeinen 
519f7018c21STomi Valkeinen 	/*
520f7018c21STomi Valkeinen 	 * reserve space for capture buffers and two cursors
521f7018c21STomi Valkeinen 	 * at the end of vram: 720x576 * 2 * 2.2 + 64x64 * 16.
522f7018c21STomi Valkeinen 	 */
523f7018c21STomi Valkeinen 	par->cap_buf = par->mapped_vram - 0x1bd800 - 0x10000;
524f7018c21STomi Valkeinen 	par->cap_len = 0x1bd800;
525f7018c21STomi Valkeinen 	par->l1_cfg.sx = 0;
526f7018c21STomi Valkeinen 	par->l1_cfg.sy = 0;
527f7018c21STomi Valkeinen 	par->l1_cfg.sw = 720;
528f7018c21STomi Valkeinen 	par->l1_cfg.sh = 576;
529f7018c21STomi Valkeinen 	par->l1_cfg.dx = 0;
530f7018c21STomi Valkeinen 	par->l1_cfg.dy = 0;
531f7018c21STomi Valkeinen 	par->l1_cfg.dw = 720;
532f7018c21STomi Valkeinen 	par->l1_cfg.dh = 576;
533f7018c21STomi Valkeinen 	stride = par->l1_cfg.sw * (fbi->var.bits_per_pixel / 8);
534f7018c21STomi Valkeinen 	par->l1_stride = stride / 64 + ((stride % 64) ? 1 : 0);
535f7018c21STomi Valkeinen 	outreg(cap, GC_CAP_CBM, GC_CBM_OO | GC_CBM_CBST |
536f7018c21STomi Valkeinen 				(par->l1_stride << 16));
537f7018c21STomi Valkeinen 	outreg(cap, GC_CAP_CBOA, par->cap_buf);
538f7018c21STomi Valkeinen 	outreg(cap, GC_CAP_CBLA, par->cap_buf + par->cap_len);
539f7018c21STomi Valkeinen 	return 0;
540f7018c21STomi Valkeinen }
541f7018c21STomi Valkeinen 
542f7018c21STomi Valkeinen /*
543f7018c21STomi Valkeinen  * show some display controller and cursor registers
544f7018c21STomi Valkeinen  */
dispregs_show(struct device * dev,struct device_attribute * attr,char * buf)545ff323d6dSZhen Lei static ssize_t dispregs_show(struct device *dev,
546f7018c21STomi Valkeinen 			     struct device_attribute *attr, char *buf)
547f7018c21STomi Valkeinen {
548f7018c21STomi Valkeinen 	struct fb_info *fbi = dev_get_drvdata(dev);
549f7018c21STomi Valkeinen 	struct mb862xxfb_par *par = fbi->par;
550f7018c21STomi Valkeinen 	char *ptr = buf;
551f7018c21STomi Valkeinen 	unsigned int reg;
552f7018c21STomi Valkeinen 
553f7018c21STomi Valkeinen 	for (reg = GC_DCM0; reg <= GC_L0DY_L0DX; reg += 4)
554f7018c21STomi Valkeinen 		ptr += sprintf(ptr, "%08x = %08x\n",
555f7018c21STomi Valkeinen 			       reg, inreg(disp, reg));
556f7018c21STomi Valkeinen 
557f7018c21STomi Valkeinen 	for (reg = GC_CPM_CUTC; reg <= GC_CUY1_CUX1; reg += 4)
558f7018c21STomi Valkeinen 		ptr += sprintf(ptr, "%08x = %08x\n",
559f7018c21STomi Valkeinen 			       reg, inreg(disp, reg));
560f7018c21STomi Valkeinen 
561f7018c21STomi Valkeinen 	for (reg = GC_DCM1; reg <= GC_L0WH_L0WW; reg += 4)
562f7018c21STomi Valkeinen 		ptr += sprintf(ptr, "%08x = %08x\n",
563f7018c21STomi Valkeinen 			       reg, inreg(disp, reg));
564f7018c21STomi Valkeinen 
565f7018c21STomi Valkeinen 	for (reg = 0x400; reg <= 0x410; reg += 4)
566f7018c21STomi Valkeinen 		ptr += sprintf(ptr, "geo %08x = %08x\n",
567f7018c21STomi Valkeinen 			       reg, inreg(geo, reg));
568f7018c21STomi Valkeinen 
569f7018c21STomi Valkeinen 	for (reg = 0x400; reg <= 0x410; reg += 4)
570f7018c21STomi Valkeinen 		ptr += sprintf(ptr, "draw %08x = %08x\n",
571f7018c21STomi Valkeinen 			       reg, inreg(draw, reg));
572f7018c21STomi Valkeinen 
573f7018c21STomi Valkeinen 	for (reg = 0x440; reg <= 0x450; reg += 4)
574f7018c21STomi Valkeinen 		ptr += sprintf(ptr, "draw %08x = %08x\n",
575f7018c21STomi Valkeinen 			       reg, inreg(draw, reg));
576f7018c21STomi Valkeinen 
577f7018c21STomi Valkeinen 	return ptr - buf;
578f7018c21STomi Valkeinen }
579f7018c21STomi Valkeinen 
580ff323d6dSZhen Lei static DEVICE_ATTR_RO(dispregs);
581f7018c21STomi Valkeinen 
mb862xx_intr(int irq,void * dev_id)582f7018c21STomi Valkeinen static irqreturn_t mb862xx_intr(int irq, void *dev_id)
583f7018c21STomi Valkeinen {
584f7018c21STomi Valkeinen 	struct mb862xxfb_par *par = (struct mb862xxfb_par *) dev_id;
585f7018c21STomi Valkeinen 	unsigned long reg_ist, mask;
586f7018c21STomi Valkeinen 
587f7018c21STomi Valkeinen 	if (!par)
588f7018c21STomi Valkeinen 		return IRQ_NONE;
589f7018c21STomi Valkeinen 
590f7018c21STomi Valkeinen 	if (par->type == BT_CARMINE) {
591f7018c21STomi Valkeinen 		/* Get Interrupt Status */
592f7018c21STomi Valkeinen 		reg_ist = inreg(ctrl, GC_CTRL_STATUS);
593f7018c21STomi Valkeinen 		mask = inreg(ctrl, GC_CTRL_INT_MASK);
594f7018c21STomi Valkeinen 		if (reg_ist == 0)
595f7018c21STomi Valkeinen 			return IRQ_HANDLED;
596f7018c21STomi Valkeinen 
597f7018c21STomi Valkeinen 		reg_ist &= mask;
598f7018c21STomi Valkeinen 		if (reg_ist == 0)
599f7018c21STomi Valkeinen 			return IRQ_HANDLED;
600f7018c21STomi Valkeinen 
601f7018c21STomi Valkeinen 		/* Clear interrupt status */
602f7018c21STomi Valkeinen 		outreg(ctrl, 0x0, reg_ist);
603f7018c21STomi Valkeinen 	} else {
604f7018c21STomi Valkeinen 		/* Get status */
605f7018c21STomi Valkeinen 		reg_ist = inreg(host, GC_IST);
606f7018c21STomi Valkeinen 		mask = inreg(host, GC_IMASK);
607f7018c21STomi Valkeinen 
608f7018c21STomi Valkeinen 		reg_ist &= mask;
609f7018c21STomi Valkeinen 		if (reg_ist == 0)
610f7018c21STomi Valkeinen 			return IRQ_HANDLED;
611f7018c21STomi Valkeinen 
612f7018c21STomi Valkeinen 		/* Clear status */
613f7018c21STomi Valkeinen 		outreg(host, GC_IST, ~reg_ist);
614f7018c21STomi Valkeinen 	}
615f7018c21STomi Valkeinen 	return IRQ_HANDLED;
616f7018c21STomi Valkeinen }
617f7018c21STomi Valkeinen 
618f7018c21STomi Valkeinen #if defined(CONFIG_FB_MB862XX_LIME)
619f7018c21STomi Valkeinen /*
620f7018c21STomi Valkeinen  * GDC (Lime, Coral(B/Q), Mint, ...) on host bus
621f7018c21STomi Valkeinen  */
mb862xx_gdc_init(struct mb862xxfb_par * par)622f7018c21STomi Valkeinen static int mb862xx_gdc_init(struct mb862xxfb_par *par)
623f7018c21STomi Valkeinen {
624f7018c21STomi Valkeinen 	unsigned long ccf, mmr;
625f7018c21STomi Valkeinen 	unsigned long ver, rev;
626f7018c21STomi Valkeinen 
627f7018c21STomi Valkeinen 	if (!par)
628f7018c21STomi Valkeinen 		return -ENODEV;
629f7018c21STomi Valkeinen 
630f7018c21STomi Valkeinen #if defined(CONFIG_FB_PRE_INIT_FB)
631f7018c21STomi Valkeinen 	par->pre_init = 1;
632f7018c21STomi Valkeinen #endif
633f7018c21STomi Valkeinen 	par->host = par->mmio_base;
634f7018c21STomi Valkeinen 	par->i2c = par->mmio_base + MB862XX_I2C_BASE;
635f7018c21STomi Valkeinen 	par->disp = par->mmio_base + MB862XX_DISP_BASE;
636f7018c21STomi Valkeinen 	par->cap = par->mmio_base + MB862XX_CAP_BASE;
637f7018c21STomi Valkeinen 	par->draw = par->mmio_base + MB862XX_DRAW_BASE;
638f7018c21STomi Valkeinen 	par->geo = par->mmio_base + MB862XX_GEO_BASE;
639f7018c21STomi Valkeinen 	par->pio = par->mmio_base + MB862XX_PIO_BASE;
640f7018c21STomi Valkeinen 
641f7018c21STomi Valkeinen 	par->refclk = GC_DISP_REFCLK_400;
642f7018c21STomi Valkeinen 
643f7018c21STomi Valkeinen 	ver = inreg(host, GC_CID);
644f7018c21STomi Valkeinen 	rev = inreg(pio, GC_REVISION);
645f7018c21STomi Valkeinen 	if ((ver == 0x303) && (rev & 0xffffff00) == 0x20050100) {
646f7018c21STomi Valkeinen 		dev_info(par->dev, "Fujitsu Lime v1.%d found\n",
647f7018c21STomi Valkeinen 			 (int)rev & 0xff);
648f7018c21STomi Valkeinen 		par->type = BT_LIME;
649f7018c21STomi Valkeinen 		ccf = par->gc_mode ? par->gc_mode->ccf : GC_CCF_COT_100;
650f7018c21STomi Valkeinen 		mmr = par->gc_mode ? par->gc_mode->mmr : 0x414fb7f2;
651f7018c21STomi Valkeinen 	} else {
652f7018c21STomi Valkeinen 		dev_info(par->dev, "? GDC, CID/Rev.: 0x%lx/0x%lx \n", ver, rev);
653f7018c21STomi Valkeinen 		return -ENODEV;
654f7018c21STomi Valkeinen 	}
655f7018c21STomi Valkeinen 
656f7018c21STomi Valkeinen 	if (!par->pre_init) {
657f7018c21STomi Valkeinen 		outreg(host, GC_CCF, ccf);
658f7018c21STomi Valkeinen 		udelay(200);
659f7018c21STomi Valkeinen 		outreg(host, GC_MMR, mmr);
660f7018c21STomi Valkeinen 		udelay(10);
661f7018c21STomi Valkeinen 	}
662f7018c21STomi Valkeinen 
663f7018c21STomi Valkeinen 	/* interrupt status */
664f7018c21STomi Valkeinen 	outreg(host, GC_IST, 0);
665f7018c21STomi Valkeinen 	outreg(host, GC_IMASK, GC_INT_EN);
666f7018c21STomi Valkeinen 	return 0;
667f7018c21STomi Valkeinen }
668f7018c21STomi Valkeinen 
of_platform_mb862xx_probe(struct platform_device * ofdev)669f7018c21STomi Valkeinen static int of_platform_mb862xx_probe(struct platform_device *ofdev)
670f7018c21STomi Valkeinen {
671f7018c21STomi Valkeinen 	struct device_node *np = ofdev->dev.of_node;
672f7018c21STomi Valkeinen 	struct device *dev = &ofdev->dev;
673f7018c21STomi Valkeinen 	struct mb862xxfb_par *par;
674f7018c21STomi Valkeinen 	struct fb_info *info;
675f7018c21STomi Valkeinen 	struct resource res;
676f7018c21STomi Valkeinen 	resource_size_t res_size;
677f7018c21STomi Valkeinen 	unsigned long ret = -ENODEV;
678f7018c21STomi Valkeinen 
679f7018c21STomi Valkeinen 	if (of_address_to_resource(np, 0, &res)) {
680f7018c21STomi Valkeinen 		dev_err(dev, "Invalid address\n");
681f7018c21STomi Valkeinen 		return -ENXIO;
682f7018c21STomi Valkeinen 	}
683f7018c21STomi Valkeinen 
684f7018c21STomi Valkeinen 	info = framebuffer_alloc(sizeof(struct mb862xxfb_par), dev);
6850adcdbcbSBartlomiej Zolnierkiewicz 	if (!info)
686f7018c21STomi Valkeinen 		return -ENOMEM;
687f7018c21STomi Valkeinen 
688f7018c21STomi Valkeinen 	par = info->par;
689f7018c21STomi Valkeinen 	par->info = info;
690f7018c21STomi Valkeinen 	par->dev = dev;
691f7018c21STomi Valkeinen 
692f7018c21STomi Valkeinen 	par->irq = irq_of_parse_and_map(np, 0);
69329926f1cSChristophe Leroy 	if (!par->irq) {
694f7018c21STomi Valkeinen 		dev_err(dev, "failed to map irq\n");
695f7018c21STomi Valkeinen 		ret = -ENODEV;
696f7018c21STomi Valkeinen 		goto fbrel;
697f7018c21STomi Valkeinen 	}
698f7018c21STomi Valkeinen 
699f7018c21STomi Valkeinen 	res_size = resource_size(&res);
700f7018c21STomi Valkeinen 	par->res = request_mem_region(res.start, res_size, DRV_NAME);
701f7018c21STomi Valkeinen 	if (par->res == NULL) {
702f7018c21STomi Valkeinen 		dev_err(dev, "Cannot claim framebuffer/mmio\n");
703f7018c21STomi Valkeinen 		ret = -ENXIO;
704f7018c21STomi Valkeinen 		goto irqdisp;
705f7018c21STomi Valkeinen 	}
706f7018c21STomi Valkeinen 
707f7018c21STomi Valkeinen #if defined(CONFIG_SOCRATES)
708f7018c21STomi Valkeinen 	par->gc_mode = &socrates_gc_mode;
709f7018c21STomi Valkeinen #endif
710f7018c21STomi Valkeinen 
711f7018c21STomi Valkeinen 	par->fb_base_phys = res.start;
712f7018c21STomi Valkeinen 	par->mmio_base_phys = res.start + MB862XX_MMIO_BASE;
713f7018c21STomi Valkeinen 	par->mmio_len = MB862XX_MMIO_SIZE;
714f7018c21STomi Valkeinen 	if (par->gc_mode)
715f7018c21STomi Valkeinen 		par->mapped_vram = par->gc_mode->max_vram;
716f7018c21STomi Valkeinen 	else
717f7018c21STomi Valkeinen 		par->mapped_vram = MB862XX_MEM_SIZE;
718f7018c21STomi Valkeinen 
719f7018c21STomi Valkeinen 	par->fb_base = ioremap(par->fb_base_phys, par->mapped_vram);
720f7018c21STomi Valkeinen 	if (par->fb_base == NULL) {
721f7018c21STomi Valkeinen 		dev_err(dev, "Cannot map framebuffer\n");
722f7018c21STomi Valkeinen 		goto rel_reg;
723f7018c21STomi Valkeinen 	}
724f7018c21STomi Valkeinen 
725f7018c21STomi Valkeinen 	par->mmio_base = ioremap(par->mmio_base_phys, par->mmio_len);
726f7018c21STomi Valkeinen 	if (par->mmio_base == NULL) {
727f7018c21STomi Valkeinen 		dev_err(dev, "Cannot map registers\n");
728f7018c21STomi Valkeinen 		goto fb_unmap;
729f7018c21STomi Valkeinen 	}
730f7018c21STomi Valkeinen 
731f7018c21STomi Valkeinen 	dev_dbg(dev, "fb phys 0x%llx 0x%lx\n",
732f7018c21STomi Valkeinen 		(u64)par->fb_base_phys, (ulong)par->mapped_vram);
733f7018c21STomi Valkeinen 	dev_dbg(dev, "mmio phys 0x%llx 0x%lx, (irq = %d)\n",
734f7018c21STomi Valkeinen 		(u64)par->mmio_base_phys, (ulong)par->mmio_len, par->irq);
735f7018c21STomi Valkeinen 
736f7018c21STomi Valkeinen 	if (mb862xx_gdc_init(par))
737f7018c21STomi Valkeinen 		goto io_unmap;
738f7018c21STomi Valkeinen 
739f7018c21STomi Valkeinen 	if (request_irq(par->irq, mb862xx_intr, 0,
740f7018c21STomi Valkeinen 			DRV_NAME, (void *)par)) {
741f7018c21STomi Valkeinen 		dev_err(dev, "Cannot request irq\n");
742f7018c21STomi Valkeinen 		goto io_unmap;
743f7018c21STomi Valkeinen 	}
744f7018c21STomi Valkeinen 
745f7018c21STomi Valkeinen 	mb862xxfb_init_fbinfo(info);
746f7018c21STomi Valkeinen 
747f7018c21STomi Valkeinen 	if (fb_alloc_cmap(&info->cmap, NR_PALETTE, 0) < 0) {
748f7018c21STomi Valkeinen 		dev_err(dev, "Could not allocate cmap for fb_info.\n");
749f7018c21STomi Valkeinen 		goto free_irq;
750f7018c21STomi Valkeinen 	}
751f7018c21STomi Valkeinen 
752f7018c21STomi Valkeinen 	if ((info->fbops->fb_set_par)(info))
753f7018c21STomi Valkeinen 		dev_err(dev, "set_var() failed on initial setup?\n");
754f7018c21STomi Valkeinen 
755f7018c21STomi Valkeinen 	if (register_framebuffer(info)) {
756f7018c21STomi Valkeinen 		dev_err(dev, "failed to register framebuffer\n");
757f7018c21STomi Valkeinen 		goto rel_cmap;
758f7018c21STomi Valkeinen 	}
759f7018c21STomi Valkeinen 
760f7018c21STomi Valkeinen 	dev_set_drvdata(dev, info);
761f7018c21STomi Valkeinen 
762f7018c21STomi Valkeinen 	if (device_create_file(dev, &dev_attr_dispregs))
763f7018c21STomi Valkeinen 		dev_err(dev, "Can't create sysfs regdump file\n");
764f7018c21STomi Valkeinen 	return 0;
765f7018c21STomi Valkeinen 
766f7018c21STomi Valkeinen rel_cmap:
767f7018c21STomi Valkeinen 	fb_dealloc_cmap(&info->cmap);
768f7018c21STomi Valkeinen free_irq:
769f7018c21STomi Valkeinen 	outreg(host, GC_IMASK, 0);
770f7018c21STomi Valkeinen 	free_irq(par->irq, (void *)par);
771f7018c21STomi Valkeinen io_unmap:
772f7018c21STomi Valkeinen 	iounmap(par->mmio_base);
773f7018c21STomi Valkeinen fb_unmap:
774f7018c21STomi Valkeinen 	iounmap(par->fb_base);
775f7018c21STomi Valkeinen rel_reg:
776f7018c21STomi Valkeinen 	release_mem_region(res.start, res_size);
777f7018c21STomi Valkeinen irqdisp:
778f7018c21STomi Valkeinen 	irq_dispose_mapping(par->irq);
779f7018c21STomi Valkeinen fbrel:
780f7018c21STomi Valkeinen 	framebuffer_release(info);
781f7018c21STomi Valkeinen 	return ret;
782f7018c21STomi Valkeinen }
783f7018c21STomi Valkeinen 
of_platform_mb862xx_remove(struct platform_device * ofdev)7843a2ab02dSUwe Kleine-König static void of_platform_mb862xx_remove(struct platform_device *ofdev)
785f7018c21STomi Valkeinen {
786f7018c21STomi Valkeinen 	struct fb_info *fbi = dev_get_drvdata(&ofdev->dev);
787f7018c21STomi Valkeinen 	struct mb862xxfb_par *par = fbi->par;
788f7018c21STomi Valkeinen 	resource_size_t res_size = resource_size(par->res);
789f7018c21STomi Valkeinen 	unsigned long reg;
790f7018c21STomi Valkeinen 
791f7d12d5dSThomas Zimmermann 	fb_dbg(fbi, "%s release\n", fbi->fix.id);
792f7018c21STomi Valkeinen 
793f7018c21STomi Valkeinen 	/* display off */
794f7018c21STomi Valkeinen 	reg = inreg(disp, GC_DCM1);
795f7018c21STomi Valkeinen 	reg &= ~(GC_DCM01_DEN | GC_DCM01_L0E);
796f7018c21STomi Valkeinen 	outreg(disp, GC_DCM1, reg);
797f7018c21STomi Valkeinen 
798f7018c21STomi Valkeinen 	/* disable interrupts */
799f7018c21STomi Valkeinen 	outreg(host, GC_IMASK, 0);
800f7018c21STomi Valkeinen 
801f7018c21STomi Valkeinen 	free_irq(par->irq, (void *)par);
802f7018c21STomi Valkeinen 	irq_dispose_mapping(par->irq);
803f7018c21STomi Valkeinen 
804f7018c21STomi Valkeinen 	device_remove_file(&ofdev->dev, &dev_attr_dispregs);
805f7018c21STomi Valkeinen 
806f7018c21STomi Valkeinen 	unregister_framebuffer(fbi);
807f7018c21STomi Valkeinen 	fb_dealloc_cmap(&fbi->cmap);
808f7018c21STomi Valkeinen 
809f7018c21STomi Valkeinen 	iounmap(par->mmio_base);
810f7018c21STomi Valkeinen 	iounmap(par->fb_base);
811f7018c21STomi Valkeinen 
812f7018c21STomi Valkeinen 	release_mem_region(par->res->start, res_size);
813f7018c21STomi Valkeinen 	framebuffer_release(fbi);
814f7018c21STomi Valkeinen }
815f7018c21STomi Valkeinen 
816f7018c21STomi Valkeinen /*
817f7018c21STomi Valkeinen  * common types
818f7018c21STomi Valkeinen  */
819f7018c21STomi Valkeinen static struct of_device_id of_platform_mb862xx_tbl[] = {
820f7018c21STomi Valkeinen 	{ .compatible = "fujitsu,MB86276", },
821f7018c21STomi Valkeinen 	{ .compatible = "fujitsu,lime", },
822f7018c21STomi Valkeinen 	{ .compatible = "fujitsu,MB86277", },
823f7018c21STomi Valkeinen 	{ .compatible = "fujitsu,mint", },
824f7018c21STomi Valkeinen 	{ .compatible = "fujitsu,MB86293", },
825f7018c21STomi Valkeinen 	{ .compatible = "fujitsu,MB86294", },
826f7018c21STomi Valkeinen 	{ .compatible = "fujitsu,coral", },
827f7018c21STomi Valkeinen 	{ /* end */ }
828f7018c21STomi Valkeinen };
8298e9191acSLuis de Bethencourt MODULE_DEVICE_TABLE(of, of_platform_mb862xx_tbl);
830f7018c21STomi Valkeinen 
831f7018c21STomi Valkeinen static struct platform_driver of_platform_mb862xxfb_driver = {
832f7018c21STomi Valkeinen 	.driver = {
833f7018c21STomi Valkeinen 		.name = DRV_NAME,
834f7018c21STomi Valkeinen 		.of_match_table = of_platform_mb862xx_tbl,
835f7018c21STomi Valkeinen 	},
836f7018c21STomi Valkeinen 	.probe		= of_platform_mb862xx_probe,
8373a2ab02dSUwe Kleine-König 	.remove_new	= of_platform_mb862xx_remove,
838f7018c21STomi Valkeinen };
839f7018c21STomi Valkeinen #endif
840f7018c21STomi Valkeinen 
841f7018c21STomi Valkeinen #if defined(CONFIG_FB_MB862XX_PCI_GDC)
coralp_init(struct mb862xxfb_par * par)842f7018c21STomi Valkeinen static int coralp_init(struct mb862xxfb_par *par)
843f7018c21STomi Valkeinen {
844f7018c21STomi Valkeinen 	int cn, ver;
845f7018c21STomi Valkeinen 
846f7018c21STomi Valkeinen 	par->host = par->mmio_base;
847f7018c21STomi Valkeinen 	par->i2c = par->mmio_base + MB862XX_I2C_BASE;
848f7018c21STomi Valkeinen 	par->disp = par->mmio_base + MB862XX_DISP_BASE;
849f7018c21STomi Valkeinen 	par->cap = par->mmio_base + MB862XX_CAP_BASE;
850f7018c21STomi Valkeinen 	par->draw = par->mmio_base + MB862XX_DRAW_BASE;
851f7018c21STomi Valkeinen 	par->geo = par->mmio_base + MB862XX_GEO_BASE;
852f7018c21STomi Valkeinen 	par->pio = par->mmio_base + MB862XX_PIO_BASE;
853f7018c21STomi Valkeinen 
854f7018c21STomi Valkeinen 	par->refclk = GC_DISP_REFCLK_400;
855f7018c21STomi Valkeinen 
856f7018c21STomi Valkeinen 	if (par->mapped_vram >= 0x2000000) {
857f7018c21STomi Valkeinen 		/* relocate gdc registers space */
858f7018c21STomi Valkeinen 		writel(1, par->fb_base + MB862XX_MMIO_BASE + GC_RSW);
859f7018c21STomi Valkeinen 		udelay(1); /* wait at least 20 bus cycles */
860f7018c21STomi Valkeinen 	}
861f7018c21STomi Valkeinen 
862f7018c21STomi Valkeinen 	ver = inreg(host, GC_CID);
863f7018c21STomi Valkeinen 	cn = (ver & GC_CID_CNAME_MSK) >> 8;
864f7018c21STomi Valkeinen 	ver = ver & GC_CID_VERSION_MSK;
865f7018c21STomi Valkeinen 	if (cn == 3) {
866f7018c21STomi Valkeinen 		unsigned long reg;
867f7018c21STomi Valkeinen 
868f7018c21STomi Valkeinen 		dev_info(par->dev, "Fujitsu Coral-%s GDC Rev.%d found\n",\
869f7018c21STomi Valkeinen 			 (ver == 6) ? "P" : (ver == 8) ? "PA" : "?",
870f7018c21STomi Valkeinen 			 par->pdev->revision);
871f7018c21STomi Valkeinen 		reg = inreg(disp, GC_DCM1);
872f7018c21STomi Valkeinen 		if (reg & GC_DCM01_DEN && reg & GC_DCM01_L0E)
873f7018c21STomi Valkeinen 			par->pre_init = 1;
874f7018c21STomi Valkeinen 
875f7018c21STomi Valkeinen 		if (!par->pre_init) {
876f7018c21STomi Valkeinen 			outreg(host, GC_CCF, GC_CCF_CGE_166 | GC_CCF_COT_133);
877f7018c21STomi Valkeinen 			udelay(200);
878f7018c21STomi Valkeinen 			outreg(host, GC_MMR, GC_MMR_CORALP_EVB_VAL);
879f7018c21STomi Valkeinen 			udelay(10);
880f7018c21STomi Valkeinen 		}
881f7018c21STomi Valkeinen 		/* Clear interrupt status */
882f7018c21STomi Valkeinen 		outreg(host, GC_IST, 0);
883f7018c21STomi Valkeinen 	} else {
884f7018c21STomi Valkeinen 		return -ENODEV;
885f7018c21STomi Valkeinen 	}
886f7018c21STomi Valkeinen 
887f7018c21STomi Valkeinen 	mb862xx_i2c_init(par);
888f7018c21STomi Valkeinen 	return 0;
889f7018c21STomi Valkeinen }
890f7018c21STomi Valkeinen 
init_dram_ctrl(struct mb862xxfb_par * par)891f7018c21STomi Valkeinen static int init_dram_ctrl(struct mb862xxfb_par *par)
892f7018c21STomi Valkeinen {
893f7018c21STomi Valkeinen 	unsigned long i = 0;
894f7018c21STomi Valkeinen 
895f7018c21STomi Valkeinen 	/*
896f7018c21STomi Valkeinen 	 * Set io mode first! Spec. says IC may be destroyed
897f7018c21STomi Valkeinen 	 * if not set to SSTL2/LVCMOS before init.
898f7018c21STomi Valkeinen 	 */
899f7018c21STomi Valkeinen 	outreg(dram_ctrl, GC_DCTL_IOCONT1_IOCONT0, GC_EVB_DCTL_IOCONT1_IOCONT0);
900f7018c21STomi Valkeinen 
901f7018c21STomi Valkeinen 	/* DRAM init */
902f7018c21STomi Valkeinen 	outreg(dram_ctrl, GC_DCTL_MODE_ADD, GC_EVB_DCTL_MODE_ADD);
903f7018c21STomi Valkeinen 	outreg(dram_ctrl, GC_DCTL_SETTIME1_EMODE, GC_EVB_DCTL_SETTIME1_EMODE);
904f7018c21STomi Valkeinen 	outreg(dram_ctrl, GC_DCTL_REFRESH_SETTIME2,
905f7018c21STomi Valkeinen 	       GC_EVB_DCTL_REFRESH_SETTIME2);
906f7018c21STomi Valkeinen 	outreg(dram_ctrl, GC_DCTL_RSV2_RSV1, GC_EVB_DCTL_RSV2_RSV1);
907f7018c21STomi Valkeinen 	outreg(dram_ctrl, GC_DCTL_DDRIF2_DDRIF1, GC_EVB_DCTL_DDRIF2_DDRIF1);
908f7018c21STomi Valkeinen 	outreg(dram_ctrl, GC_DCTL_RSV0_STATES, GC_EVB_DCTL_RSV0_STATES);
909f7018c21STomi Valkeinen 
910f7018c21STomi Valkeinen 	/* DLL reset done? */
911f7018c21STomi Valkeinen 	while ((inreg(dram_ctrl, GC_DCTL_RSV0_STATES) & GC_DCTL_STATES_MSK)) {
912f7018c21STomi Valkeinen 		udelay(GC_DCTL_INIT_WAIT_INTERVAL);
913f7018c21STomi Valkeinen 		if (i++ > GC_DCTL_INIT_WAIT_CNT) {
914f7018c21STomi Valkeinen 			dev_err(par->dev, "VRAM init failed.\n");
915f7018c21STomi Valkeinen 			return -EINVAL;
916f7018c21STomi Valkeinen 		}
917f7018c21STomi Valkeinen 	}
918f7018c21STomi Valkeinen 	outreg(dram_ctrl, GC_DCTL_MODE_ADD, GC_EVB_DCTL_MODE_ADD_AFT_RST);
919f7018c21STomi Valkeinen 	outreg(dram_ctrl, GC_DCTL_RSV0_STATES, GC_EVB_DCTL_RSV0_STATES_AFT_RST);
920f7018c21STomi Valkeinen 	return 0;
921f7018c21STomi Valkeinen }
922f7018c21STomi Valkeinen 
carmine_init(struct mb862xxfb_par * par)923f7018c21STomi Valkeinen static int carmine_init(struct mb862xxfb_par *par)
924f7018c21STomi Valkeinen {
925f7018c21STomi Valkeinen 	unsigned long reg;
926f7018c21STomi Valkeinen 
927f7018c21STomi Valkeinen 	par->ctrl = par->mmio_base + MB86297_CTRL_BASE;
928f7018c21STomi Valkeinen 	par->i2c = par->mmio_base + MB86297_I2C_BASE;
929f7018c21STomi Valkeinen 	par->disp = par->mmio_base + MB86297_DISP0_BASE;
930f7018c21STomi Valkeinen 	par->disp1 = par->mmio_base + MB86297_DISP1_BASE;
931f7018c21STomi Valkeinen 	par->cap = par->mmio_base + MB86297_CAP0_BASE;
932f7018c21STomi Valkeinen 	par->cap1 = par->mmio_base + MB86297_CAP1_BASE;
933f7018c21STomi Valkeinen 	par->draw = par->mmio_base + MB86297_DRAW_BASE;
934f7018c21STomi Valkeinen 	par->dram_ctrl = par->mmio_base + MB86297_DRAMCTRL_BASE;
935f7018c21STomi Valkeinen 	par->wrback = par->mmio_base + MB86297_WRBACK_BASE;
936f7018c21STomi Valkeinen 
937f7018c21STomi Valkeinen 	par->refclk = GC_DISP_REFCLK_533;
938f7018c21STomi Valkeinen 
939f7018c21STomi Valkeinen 	/* warm up */
940f7018c21STomi Valkeinen 	reg = GC_CTRL_CLK_EN_DRAM | GC_CTRL_CLK_EN_2D3D | GC_CTRL_CLK_EN_DISP0;
941f7018c21STomi Valkeinen 	outreg(ctrl, GC_CTRL_CLK_ENABLE, reg);
942f7018c21STomi Valkeinen 
943f7018c21STomi Valkeinen 	/* check for engine module revision */
944f7018c21STomi Valkeinen 	if (inreg(draw, GC_2D3D_REV) == GC_RE_REVISION)
945f7018c21STomi Valkeinen 		dev_info(par->dev, "Fujitsu Carmine GDC Rev.%d found\n",
946f7018c21STomi Valkeinen 			 par->pdev->revision);
947f7018c21STomi Valkeinen 	else
948f7018c21STomi Valkeinen 		goto err_init;
949f7018c21STomi Valkeinen 
950f7018c21STomi Valkeinen 	reg &= ~GC_CTRL_CLK_EN_2D3D;
951f7018c21STomi Valkeinen 	outreg(ctrl, GC_CTRL_CLK_ENABLE, reg);
952f7018c21STomi Valkeinen 
953f7018c21STomi Valkeinen 	/* set up vram */
954f7018c21STomi Valkeinen 	if (init_dram_ctrl(par) < 0)
955f7018c21STomi Valkeinen 		goto err_init;
956f7018c21STomi Valkeinen 
957f7018c21STomi Valkeinen 	outreg(ctrl, GC_CTRL_INT_MASK, 0);
958f7018c21STomi Valkeinen 	return 0;
959f7018c21STomi Valkeinen 
960f7018c21STomi Valkeinen err_init:
961f7018c21STomi Valkeinen 	outreg(ctrl, GC_CTRL_CLK_ENABLE, 0);
962f7018c21STomi Valkeinen 	return -EINVAL;
963f7018c21STomi Valkeinen }
964f7018c21STomi Valkeinen 
mb862xx_pci_gdc_init(struct mb862xxfb_par * par)965f7018c21STomi Valkeinen static inline int mb862xx_pci_gdc_init(struct mb862xxfb_par *par)
966f7018c21STomi Valkeinen {
967f7018c21STomi Valkeinen 	switch (par->type) {
968f7018c21STomi Valkeinen 	case BT_CORALP:
969f7018c21STomi Valkeinen 		return coralp_init(par);
970f7018c21STomi Valkeinen 	case BT_CARMINE:
971f7018c21STomi Valkeinen 		return carmine_init(par);
972f7018c21STomi Valkeinen 	default:
973f7018c21STomi Valkeinen 		return -ENODEV;
974f7018c21STomi Valkeinen 	}
975f7018c21STomi Valkeinen }
976f7018c21STomi Valkeinen 
977f7018c21STomi Valkeinen #define CHIP_ID(id)	\
978f7018c21STomi Valkeinen 	{ PCI_DEVICE(PCI_VENDOR_ID_FUJITSU_LIMITED, id) }
979f7018c21STomi Valkeinen 
98061f97959SArvind Yadav static const struct pci_device_id mb862xx_pci_tbl[] = {
981f7018c21STomi Valkeinen 	/* MB86295/MB86296 */
982f7018c21STomi Valkeinen 	CHIP_ID(PCI_DEVICE_ID_FUJITSU_CORALP),
983f7018c21STomi Valkeinen 	CHIP_ID(PCI_DEVICE_ID_FUJITSU_CORALPA),
984f7018c21STomi Valkeinen 	/* MB86297 */
985f7018c21STomi Valkeinen 	CHIP_ID(PCI_DEVICE_ID_FUJITSU_CARMINE),
986f7018c21STomi Valkeinen 	{ 0, }
987f7018c21STomi Valkeinen };
988f7018c21STomi Valkeinen 
989f7018c21STomi Valkeinen MODULE_DEVICE_TABLE(pci, mb862xx_pci_tbl);
990f7018c21STomi Valkeinen 
mb862xx_pci_probe(struct pci_dev * pdev,const struct pci_device_id * ent)991f7018c21STomi Valkeinen static int mb862xx_pci_probe(struct pci_dev *pdev,
992f7018c21STomi Valkeinen 			     const struct pci_device_id *ent)
993f7018c21STomi Valkeinen {
994f7018c21STomi Valkeinen 	struct mb862xxfb_par *par;
995f7018c21STomi Valkeinen 	struct fb_info *info;
996f7018c21STomi Valkeinen 	struct device *dev = &pdev->dev;
997f7018c21STomi Valkeinen 	int ret;
998f7018c21STomi Valkeinen 
999145eed48SThomas Zimmermann 	ret = aperture_remove_conflicting_pci_devices(pdev, "mb862xxfb");
1000145eed48SThomas Zimmermann 	if (ret)
1001145eed48SThomas Zimmermann 		return ret;
1002145eed48SThomas Zimmermann 
1003f7018c21STomi Valkeinen 	ret = pci_enable_device(pdev);
1004f7018c21STomi Valkeinen 	if (ret < 0) {
1005f7018c21STomi Valkeinen 		dev_err(dev, "Cannot enable PCI device\n");
1006f7018c21STomi Valkeinen 		goto out;
1007f7018c21STomi Valkeinen 	}
1008f7018c21STomi Valkeinen 
1009f7018c21STomi Valkeinen 	info = framebuffer_alloc(sizeof(struct mb862xxfb_par), dev);
1010f7018c21STomi Valkeinen 	if (!info) {
1011f7018c21STomi Valkeinen 		ret = -ENOMEM;
1012f7018c21STomi Valkeinen 		goto dis_dev;
1013f7018c21STomi Valkeinen 	}
1014f7018c21STomi Valkeinen 
1015f7018c21STomi Valkeinen 	par = info->par;
1016f7018c21STomi Valkeinen 	par->info = info;
1017f7018c21STomi Valkeinen 	par->dev = dev;
1018f7018c21STomi Valkeinen 	par->pdev = pdev;
1019f7018c21STomi Valkeinen 	par->irq = pdev->irq;
1020f7018c21STomi Valkeinen 
1021f7018c21STomi Valkeinen 	ret = pci_request_regions(pdev, DRV_NAME);
1022f7018c21STomi Valkeinen 	if (ret < 0) {
1023f7018c21STomi Valkeinen 		dev_err(dev, "Cannot reserve region(s) for PCI device\n");
1024f7018c21STomi Valkeinen 		goto rel_fb;
1025f7018c21STomi Valkeinen 	}
1026f7018c21STomi Valkeinen 
1027f7018c21STomi Valkeinen 	switch (pdev->device) {
1028f7018c21STomi Valkeinen 	case PCI_DEVICE_ID_FUJITSU_CORALP:
1029f7018c21STomi Valkeinen 	case PCI_DEVICE_ID_FUJITSU_CORALPA:
1030f7018c21STomi Valkeinen 		par->fb_base_phys = pci_resource_start(par->pdev, 0);
1031f7018c21STomi Valkeinen 		par->mapped_vram = CORALP_MEM_SIZE;
1032f7018c21STomi Valkeinen 		if (par->mapped_vram >= 0x2000000) {
1033f7018c21STomi Valkeinen 			par->mmio_base_phys = par->fb_base_phys +
1034f7018c21STomi Valkeinen 					      MB862XX_MMIO_HIGH_BASE;
1035f7018c21STomi Valkeinen 		} else {
1036f7018c21STomi Valkeinen 			par->mmio_base_phys = par->fb_base_phys +
1037f7018c21STomi Valkeinen 					      MB862XX_MMIO_BASE;
1038f7018c21STomi Valkeinen 		}
1039f7018c21STomi Valkeinen 		par->mmio_len = MB862XX_MMIO_SIZE;
1040f7018c21STomi Valkeinen 		par->type = BT_CORALP;
1041f7018c21STomi Valkeinen 		break;
1042f7018c21STomi Valkeinen 	case PCI_DEVICE_ID_FUJITSU_CARMINE:
1043f7018c21STomi Valkeinen 		par->fb_base_phys = pci_resource_start(par->pdev, 2);
1044f7018c21STomi Valkeinen 		par->mmio_base_phys = pci_resource_start(par->pdev, 3);
1045f7018c21STomi Valkeinen 		par->mmio_len = pci_resource_len(par->pdev, 3);
1046f7018c21STomi Valkeinen 		par->mapped_vram = CARMINE_MEM_SIZE;
1047f7018c21STomi Valkeinen 		par->type = BT_CARMINE;
1048f7018c21STomi Valkeinen 		break;
1049f7018c21STomi Valkeinen 	default:
1050f7018c21STomi Valkeinen 		/* should never occur */
1051f7018c21STomi Valkeinen 		ret = -EIO;
1052f7018c21STomi Valkeinen 		goto rel_reg;
1053f7018c21STomi Valkeinen 	}
1054f7018c21STomi Valkeinen 
1055f7018c21STomi Valkeinen 	par->fb_base = ioremap(par->fb_base_phys, par->mapped_vram);
1056f7018c21STomi Valkeinen 	if (par->fb_base == NULL) {
1057f7018c21STomi Valkeinen 		dev_err(dev, "Cannot map framebuffer\n");
1058f7018c21STomi Valkeinen 		ret = -EIO;
1059f7018c21STomi Valkeinen 		goto rel_reg;
1060f7018c21STomi Valkeinen 	}
1061f7018c21STomi Valkeinen 
1062f7018c21STomi Valkeinen 	par->mmio_base = ioremap(par->mmio_base_phys, par->mmio_len);
1063f7018c21STomi Valkeinen 	if (par->mmio_base == NULL) {
1064f7018c21STomi Valkeinen 		dev_err(dev, "Cannot map registers\n");
1065f7018c21STomi Valkeinen 		ret = -EIO;
1066f7018c21STomi Valkeinen 		goto fb_unmap;
1067f7018c21STomi Valkeinen 	}
1068f7018c21STomi Valkeinen 
1069f7018c21STomi Valkeinen 	dev_dbg(dev, "fb phys 0x%llx 0x%lx\n",
1070f7018c21STomi Valkeinen 		(unsigned long long)par->fb_base_phys, (ulong)par->mapped_vram);
1071f7018c21STomi Valkeinen 	dev_dbg(dev, "mmio phys 0x%llx 0x%lx\n",
1072f7018c21STomi Valkeinen 		(unsigned long long)par->mmio_base_phys, (ulong)par->mmio_len);
1073f7018c21STomi Valkeinen 
1074f7018c21STomi Valkeinen 	ret = mb862xx_pci_gdc_init(par);
1075f7018c21STomi Valkeinen 	if (ret)
1076f7018c21STomi Valkeinen 		goto io_unmap;
1077f7018c21STomi Valkeinen 
1078f7018c21STomi Valkeinen 	ret = request_irq(par->irq, mb862xx_intr, IRQF_SHARED,
1079f7018c21STomi Valkeinen 			  DRV_NAME, (void *)par);
1080f7018c21STomi Valkeinen 	if (ret) {
1081f7018c21STomi Valkeinen 		dev_err(dev, "Cannot request irq\n");
1082f7018c21STomi Valkeinen 		goto io_unmap;
1083f7018c21STomi Valkeinen 	}
1084f7018c21STomi Valkeinen 
1085f7018c21STomi Valkeinen 	mb862xxfb_init_fbinfo(info);
1086f7018c21STomi Valkeinen 
1087f7018c21STomi Valkeinen 	if (fb_alloc_cmap(&info->cmap, NR_PALETTE, 0) < 0) {
1088f7018c21STomi Valkeinen 		dev_err(dev, "Could not allocate cmap for fb_info.\n");
1089f7018c21STomi Valkeinen 		ret = -ENOMEM;
1090f7018c21STomi Valkeinen 		goto free_irq;
1091f7018c21STomi Valkeinen 	}
1092f7018c21STomi Valkeinen 
1093f7018c21STomi Valkeinen 	if ((info->fbops->fb_set_par)(info))
1094f7018c21STomi Valkeinen 		dev_err(dev, "set_var() failed on initial setup?\n");
1095f7018c21STomi Valkeinen 
1096f7018c21STomi Valkeinen 	ret = register_framebuffer(info);
1097f7018c21STomi Valkeinen 	if (ret < 0) {
1098f7018c21STomi Valkeinen 		dev_err(dev, "failed to register framebuffer\n");
1099f7018c21STomi Valkeinen 		goto rel_cmap;
1100f7018c21STomi Valkeinen 	}
1101f7018c21STomi Valkeinen 
1102f7018c21STomi Valkeinen 	pci_set_drvdata(pdev, info);
1103f7018c21STomi Valkeinen 
1104f7018c21STomi Valkeinen 	if (device_create_file(dev, &dev_attr_dispregs))
1105f7018c21STomi Valkeinen 		dev_err(dev, "Can't create sysfs regdump file\n");
1106f7018c21STomi Valkeinen 
1107f7018c21STomi Valkeinen 	if (par->type == BT_CARMINE)
1108f7018c21STomi Valkeinen 		outreg(ctrl, GC_CTRL_INT_MASK, GC_CARMINE_INT_EN);
1109f7018c21STomi Valkeinen 	else
1110f7018c21STomi Valkeinen 		outreg(host, GC_IMASK, GC_INT_EN);
1111f7018c21STomi Valkeinen 
1112f7018c21STomi Valkeinen 	return 0;
1113f7018c21STomi Valkeinen 
1114f7018c21STomi Valkeinen rel_cmap:
1115f7018c21STomi Valkeinen 	fb_dealloc_cmap(&info->cmap);
1116f7018c21STomi Valkeinen free_irq:
1117f7018c21STomi Valkeinen 	free_irq(par->irq, (void *)par);
1118f7018c21STomi Valkeinen io_unmap:
1119f7018c21STomi Valkeinen 	iounmap(par->mmio_base);
1120f7018c21STomi Valkeinen fb_unmap:
1121f7018c21STomi Valkeinen 	iounmap(par->fb_base);
1122f7018c21STomi Valkeinen rel_reg:
1123f7018c21STomi Valkeinen 	pci_release_regions(pdev);
1124f7018c21STomi Valkeinen rel_fb:
1125f7018c21STomi Valkeinen 	framebuffer_release(info);
1126f7018c21STomi Valkeinen dis_dev:
1127f7018c21STomi Valkeinen 	pci_disable_device(pdev);
1128f7018c21STomi Valkeinen out:
1129f7018c21STomi Valkeinen 	return ret;
1130f7018c21STomi Valkeinen }
1131f7018c21STomi Valkeinen 
mb862xx_pci_remove(struct pci_dev * pdev)1132f7018c21STomi Valkeinen static void mb862xx_pci_remove(struct pci_dev *pdev)
1133f7018c21STomi Valkeinen {
1134f7018c21STomi Valkeinen 	struct fb_info *fbi = pci_get_drvdata(pdev);
1135f7018c21STomi Valkeinen 	struct mb862xxfb_par *par = fbi->par;
1136f7018c21STomi Valkeinen 	unsigned long reg;
1137f7018c21STomi Valkeinen 
1138f7d12d5dSThomas Zimmermann 	fb_dbg(fbi, "%s release\n", fbi->fix.id);
1139f7018c21STomi Valkeinen 
1140f7018c21STomi Valkeinen 	/* display off */
1141f7018c21STomi Valkeinen 	reg = inreg(disp, GC_DCM1);
1142f7018c21STomi Valkeinen 	reg &= ~(GC_DCM01_DEN | GC_DCM01_L0E);
1143f7018c21STomi Valkeinen 	outreg(disp, GC_DCM1, reg);
1144f7018c21STomi Valkeinen 
1145f7018c21STomi Valkeinen 	if (par->type == BT_CARMINE) {
1146f7018c21STomi Valkeinen 		outreg(ctrl, GC_CTRL_INT_MASK, 0);
1147f7018c21STomi Valkeinen 		outreg(ctrl, GC_CTRL_CLK_ENABLE, 0);
1148f7018c21STomi Valkeinen 	} else {
1149f7018c21STomi Valkeinen 		outreg(host, GC_IMASK, 0);
1150f7018c21STomi Valkeinen 	}
1151f7018c21STomi Valkeinen 
1152f7018c21STomi Valkeinen 	mb862xx_i2c_exit(par);
1153f7018c21STomi Valkeinen 
1154f7018c21STomi Valkeinen 	device_remove_file(&pdev->dev, &dev_attr_dispregs);
1155f7018c21STomi Valkeinen 
1156f7018c21STomi Valkeinen 	unregister_framebuffer(fbi);
1157f7018c21STomi Valkeinen 	fb_dealloc_cmap(&fbi->cmap);
1158f7018c21STomi Valkeinen 
1159f7018c21STomi Valkeinen 	free_irq(par->irq, (void *)par);
1160f7018c21STomi Valkeinen 	iounmap(par->mmio_base);
1161f7018c21STomi Valkeinen 	iounmap(par->fb_base);
1162f7018c21STomi Valkeinen 
1163f7018c21STomi Valkeinen 	pci_release_regions(pdev);
1164f7018c21STomi Valkeinen 	framebuffer_release(fbi);
1165f7018c21STomi Valkeinen 	pci_disable_device(pdev);
1166f7018c21STomi Valkeinen }
1167f7018c21STomi Valkeinen 
1168f7018c21STomi Valkeinen static struct pci_driver mb862xxfb_pci_driver = {
1169f7018c21STomi Valkeinen 	.name		= DRV_NAME,
1170f7018c21STomi Valkeinen 	.id_table	= mb862xx_pci_tbl,
1171f7018c21STomi Valkeinen 	.probe		= mb862xx_pci_probe,
1172f7018c21STomi Valkeinen 	.remove		= mb862xx_pci_remove,
1173f7018c21STomi Valkeinen };
1174f7018c21STomi Valkeinen #endif
1175f7018c21STomi Valkeinen 
mb862xxfb_init(void)1176f7018c21STomi Valkeinen static int mb862xxfb_init(void)
1177f7018c21STomi Valkeinen {
1178f7018c21STomi Valkeinen 	int ret = -ENODEV;
1179f7018c21STomi Valkeinen 
11800ba2fa8cSThomas Zimmermann 	if (fb_modesetting_disabled(DRV_NAME))
11810ba2fa8cSThomas Zimmermann 		return -ENODEV;
11820ba2fa8cSThomas Zimmermann 
1183f7018c21STomi Valkeinen #if defined(CONFIG_FB_MB862XX_LIME)
1184f7018c21STomi Valkeinen 	ret = platform_driver_register(&of_platform_mb862xxfb_driver);
1185f7018c21STomi Valkeinen #endif
1186f7018c21STomi Valkeinen #if defined(CONFIG_FB_MB862XX_PCI_GDC)
1187f7018c21STomi Valkeinen 	ret = pci_register_driver(&mb862xxfb_pci_driver);
1188f7018c21STomi Valkeinen #endif
1189f7018c21STomi Valkeinen 	return ret;
1190f7018c21STomi Valkeinen }
1191f7018c21STomi Valkeinen 
mb862xxfb_exit(void)1192f7018c21STomi Valkeinen static void __exit mb862xxfb_exit(void)
1193f7018c21STomi Valkeinen {
1194f7018c21STomi Valkeinen #if defined(CONFIG_FB_MB862XX_LIME)
1195f7018c21STomi Valkeinen 	platform_driver_unregister(&of_platform_mb862xxfb_driver);
1196f7018c21STomi Valkeinen #endif
1197f7018c21STomi Valkeinen #if defined(CONFIG_FB_MB862XX_PCI_GDC)
1198f7018c21STomi Valkeinen 	pci_unregister_driver(&mb862xxfb_pci_driver);
1199f7018c21STomi Valkeinen #endif
1200f7018c21STomi Valkeinen }
1201f7018c21STomi Valkeinen 
1202f7018c21STomi Valkeinen module_init(mb862xxfb_init);
1203f7018c21STomi Valkeinen module_exit(mb862xxfb_exit);
1204f7018c21STomi Valkeinen 
1205f7018c21STomi Valkeinen MODULE_DESCRIPTION("Fujitsu MB862xx Framebuffer driver");
1206f7018c21STomi Valkeinen MODULE_AUTHOR("Anatolij Gustschin <agust@denx.de>");
1207f7018c21STomi Valkeinen MODULE_LICENSE("GPL v2");
1208