xref: /openbmc/linux/drivers/ufs/host/ufs-hisi.c (revision 0818a690)
1dd11376bSBart Van Assche // SPDX-License-Identifier: GPL-2.0-only
2dd11376bSBart Van Assche /*
3dd11376bSBart Van Assche  * HiSilicon Hixxxx UFS Driver
4dd11376bSBart Van Assche  *
5dd11376bSBart Van Assche  * Copyright (c) 2016-2017 Linaro Ltd.
6dd11376bSBart Van Assche  * Copyright (c) 2016-2017 HiSilicon Technologies Co., Ltd.
7dd11376bSBart Van Assche  */
8dd11376bSBart Van Assche 
9dd11376bSBart Van Assche #include <linux/time.h>
10dd11376bSBart Van Assche #include <linux/delay.h>
11dd11376bSBart Van Assche #include <linux/module.h>
12dd11376bSBart Van Assche #include <linux/of.h>
13dd11376bSBart Van Assche #include <linux/of_address.h>
14dd11376bSBart Van Assche #include <linux/dma-mapping.h>
15dd11376bSBart Van Assche #include <linux/platform_device.h>
16dd11376bSBart Van Assche #include <linux/reset.h>
17dd11376bSBart Van Assche 
18dd11376bSBart Van Assche #include <ufs/ufshcd.h>
19dd11376bSBart Van Assche #include "ufshcd-pltfrm.h"
20dd11376bSBart Van Assche #include <ufs/unipro.h>
21dd11376bSBart Van Assche #include "ufs-hisi.h"
22dd11376bSBart Van Assche #include <ufs/ufshci.h>
23dd11376bSBart Van Assche #include <ufs/ufs_quirks.h>
24dd11376bSBart Van Assche 
ufs_hisi_check_hibern8(struct ufs_hba * hba)25dd11376bSBart Van Assche static int ufs_hisi_check_hibern8(struct ufs_hba *hba)
26dd11376bSBart Van Assche {
27dd11376bSBart Van Assche 	int err = 0;
28dd11376bSBart Van Assche 	u32 tx_fsm_val_0 = 0;
29dd11376bSBart Van Assche 	u32 tx_fsm_val_1 = 0;
30dd11376bSBart Van Assche 	unsigned long timeout = jiffies + msecs_to_jiffies(HBRN8_POLL_TOUT_MS);
31dd11376bSBart Van Assche 
32dd11376bSBart Van Assche 	do {
33dd11376bSBart Van Assche 		err = ufshcd_dme_get(hba, UIC_ARG_MIB_SEL(MPHY_TX_FSM_STATE, 0),
34dd11376bSBart Van Assche 				      &tx_fsm_val_0);
35dd11376bSBart Van Assche 		err |= ufshcd_dme_get(hba,
36dd11376bSBart Van Assche 		    UIC_ARG_MIB_SEL(MPHY_TX_FSM_STATE, 1), &tx_fsm_val_1);
37dd11376bSBart Van Assche 		if (err || (tx_fsm_val_0 == TX_FSM_HIBERN8 &&
38dd11376bSBart Van Assche 			tx_fsm_val_1 == TX_FSM_HIBERN8))
39dd11376bSBart Van Assche 			break;
40dd11376bSBart Van Assche 
41dd11376bSBart Van Assche 		/* sleep for max. 200us */
42dd11376bSBart Van Assche 		usleep_range(100, 200);
43dd11376bSBart Van Assche 	} while (time_before(jiffies, timeout));
44dd11376bSBart Van Assche 
45dd11376bSBart Van Assche 	/*
46dd11376bSBart Van Assche 	 * we might have scheduled out for long during polling so
47dd11376bSBart Van Assche 	 * check the state again.
48dd11376bSBart Van Assche 	 */
49dd11376bSBart Van Assche 	if (time_after(jiffies, timeout)) {
50dd11376bSBart Van Assche 		err = ufshcd_dme_get(hba, UIC_ARG_MIB_SEL(MPHY_TX_FSM_STATE, 0),
51dd11376bSBart Van Assche 				     &tx_fsm_val_0);
52dd11376bSBart Van Assche 		err |= ufshcd_dme_get(hba,
53dd11376bSBart Van Assche 		 UIC_ARG_MIB_SEL(MPHY_TX_FSM_STATE, 1), &tx_fsm_val_1);
54dd11376bSBart Van Assche 	}
55dd11376bSBart Van Assche 
56dd11376bSBart Van Assche 	if (err) {
57dd11376bSBart Van Assche 		dev_err(hba->dev, "%s: unable to get TX_FSM_STATE, err %d\n",
58dd11376bSBart Van Assche 			__func__, err);
59dd11376bSBart Van Assche 	} else if (tx_fsm_val_0 != TX_FSM_HIBERN8 ||
60dd11376bSBart Van Assche 			 tx_fsm_val_1 != TX_FSM_HIBERN8) {
61dd11376bSBart Van Assche 		err = -1;
62dd11376bSBart Van Assche 		dev_err(hba->dev, "%s: invalid TX_FSM_STATE, lane0 = %d, lane1 = %d\n",
63dd11376bSBart Van Assche 			__func__, tx_fsm_val_0, tx_fsm_val_1);
64dd11376bSBart Van Assche 	}
65dd11376bSBart Van Assche 
66dd11376bSBart Van Assche 	return err;
67dd11376bSBart Van Assche }
68dd11376bSBart Van Assche 
ufs_hisi_clk_init(struct ufs_hba * hba)69dd11376bSBart Van Assche static void ufs_hisi_clk_init(struct ufs_hba *hba)
70dd11376bSBart Van Assche {
71dd11376bSBart Van Assche 	struct ufs_hisi_host *host = ufshcd_get_variant(hba);
72dd11376bSBart Van Assche 
73dd11376bSBart Van Assche 	ufs_sys_ctrl_clr_bits(host, BIT_SYSCTRL_REF_CLOCK_EN, PHY_CLK_CTRL);
74dd11376bSBart Van Assche 	if (ufs_sys_ctrl_readl(host, PHY_CLK_CTRL) & BIT_SYSCTRL_REF_CLOCK_EN)
75dd11376bSBart Van Assche 		mdelay(1);
76dd11376bSBart Van Assche 	/* use abb clk */
77dd11376bSBart Van Assche 	ufs_sys_ctrl_clr_bits(host, BIT_UFS_REFCLK_SRC_SEl, UFS_SYSCTRL);
78dd11376bSBart Van Assche 	ufs_sys_ctrl_clr_bits(host, BIT_UFS_REFCLK_ISO_EN, PHY_ISO_EN);
79dd11376bSBart Van Assche 	/* open mphy ref clk */
80dd11376bSBart Van Assche 	ufs_sys_ctrl_set_bits(host, BIT_SYSCTRL_REF_CLOCK_EN, PHY_CLK_CTRL);
81dd11376bSBart Van Assche }
82dd11376bSBart Van Assche 
ufs_hisi_soc_init(struct ufs_hba * hba)83dd11376bSBart Van Assche static void ufs_hisi_soc_init(struct ufs_hba *hba)
84dd11376bSBart Van Assche {
85dd11376bSBart Van Assche 	struct ufs_hisi_host *host = ufshcd_get_variant(hba);
86dd11376bSBart Van Assche 	u32 reg;
87dd11376bSBart Van Assche 
88dd11376bSBart Van Assche 	if (!IS_ERR(host->rst))
89dd11376bSBart Van Assche 		reset_control_assert(host->rst);
90dd11376bSBart Van Assche 
91dd11376bSBart Van Assche 	/* HC_PSW powerup */
92dd11376bSBart Van Assche 	ufs_sys_ctrl_set_bits(host, BIT_UFS_PSW_MTCMOS_EN, PSW_POWER_CTRL);
93dd11376bSBart Van Assche 	udelay(10);
94dd11376bSBart Van Assche 	/* notify PWR ready */
95dd11376bSBart Van Assche 	ufs_sys_ctrl_set_bits(host, BIT_SYSCTRL_PWR_READY, HC_LP_CTRL);
96dd11376bSBart Van Assche 	ufs_sys_ctrl_writel(host, MASK_UFS_DEVICE_RESET | 0,
97dd11376bSBart Van Assche 		UFS_DEVICE_RESET_CTRL);
98dd11376bSBart Van Assche 
99dd11376bSBart Van Assche 	reg = ufs_sys_ctrl_readl(host, PHY_CLK_CTRL);
100dd11376bSBart Van Assche 	reg = (reg & ~MASK_SYSCTRL_CFG_CLOCK_FREQ) | UFS_FREQ_CFG_CLK;
101dd11376bSBart Van Assche 	/* set cfg clk freq */
102dd11376bSBart Van Assche 	ufs_sys_ctrl_writel(host, reg, PHY_CLK_CTRL);
103dd11376bSBart Van Assche 	/* set ref clk freq */
104dd11376bSBart Van Assche 	ufs_sys_ctrl_clr_bits(host, MASK_SYSCTRL_REF_CLOCK_SEL, PHY_CLK_CTRL);
105dd11376bSBart Van Assche 	/* bypass ufs clk gate */
106dd11376bSBart Van Assche 	ufs_sys_ctrl_set_bits(host, MASK_UFS_CLK_GATE_BYPASS,
107dd11376bSBart Van Assche 						 CLOCK_GATE_BYPASS);
108dd11376bSBart Van Assche 	ufs_sys_ctrl_set_bits(host, MASK_UFS_SYSCRTL_BYPASS, UFS_SYSCTRL);
109dd11376bSBart Van Assche 
110dd11376bSBart Van Assche 	/* open psw clk */
111dd11376bSBart Van Assche 	ufs_sys_ctrl_set_bits(host, BIT_SYSCTRL_PSW_CLK_EN, PSW_CLK_CTRL);
112dd11376bSBart Van Assche 	/* disable ufshc iso */
113dd11376bSBart Van Assche 	ufs_sys_ctrl_clr_bits(host, BIT_UFS_PSW_ISO_CTRL, PSW_POWER_CTRL);
114dd11376bSBart Van Assche 	/* disable phy iso */
115dd11376bSBart Van Assche 	ufs_sys_ctrl_clr_bits(host, BIT_UFS_PHY_ISO_CTRL, PHY_ISO_EN);
116dd11376bSBart Van Assche 	/* notice iso disable */
117dd11376bSBart Van Assche 	ufs_sys_ctrl_clr_bits(host, BIT_SYSCTRL_LP_ISOL_EN, HC_LP_CTRL);
118dd11376bSBart Van Assche 
119dd11376bSBart Van Assche 	/* disable lp_reset_n */
120dd11376bSBart Van Assche 	ufs_sys_ctrl_set_bits(host, BIT_SYSCTRL_LP_RESET_N, RESET_CTRL_EN);
121dd11376bSBart Van Assche 	mdelay(1);
122dd11376bSBart Van Assche 
123dd11376bSBart Van Assche 	ufs_sys_ctrl_writel(host, MASK_UFS_DEVICE_RESET | BIT_UFS_DEVICE_RESET,
124dd11376bSBart Van Assche 		UFS_DEVICE_RESET_CTRL);
125dd11376bSBart Van Assche 
126dd11376bSBart Van Assche 	msleep(20);
127dd11376bSBart Van Assche 
128dd11376bSBart Van Assche 	/*
129dd11376bSBart Van Assche 	 * enable the fix of linereset recovery,
130dd11376bSBart Van Assche 	 * and enable rx_reset/tx_rest beat
131dd11376bSBart Van Assche 	 * enable ref_clk_en override(bit5) &
132dd11376bSBart Van Assche 	 * override value = 1(bit4), with mask
133dd11376bSBart Van Assche 	 */
134dd11376bSBart Van Assche 	ufs_sys_ctrl_writel(host, 0x03300330, UFS_DEVICE_RESET_CTRL);
135dd11376bSBart Van Assche 
136dd11376bSBart Van Assche 	if (!IS_ERR(host->rst))
137dd11376bSBart Van Assche 		reset_control_deassert(host->rst);
138dd11376bSBart Van Assche }
139dd11376bSBart Van Assche 
ufs_hisi_link_startup_pre_change(struct ufs_hba * hba)140dd11376bSBart Van Assche static int ufs_hisi_link_startup_pre_change(struct ufs_hba *hba)
141dd11376bSBart Van Assche {
142dd11376bSBart Van Assche 	struct ufs_hisi_host *host = ufshcd_get_variant(hba);
143dd11376bSBart Van Assche 	int err;
144dd11376bSBart Van Assche 	uint32_t value;
145dd11376bSBart Van Assche 	uint32_t reg;
146dd11376bSBart Van Assche 
147dd11376bSBart Van Assche 	/* Unipro VS_mphy_disable */
148dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0xD0C1, 0x0), 0x1);
149dd11376bSBart Van Assche 	/* PA_HSSeries */
150dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x156A, 0x0), 0x2);
151dd11376bSBart Van Assche 	/* MPHY CBRATESEL */
152dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x8114, 0x0), 0x1);
153dd11376bSBart Van Assche 	/* MPHY CBOVRCTRL2 */
154dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x8121, 0x0), 0x2D);
155dd11376bSBart Van Assche 	/* MPHY CBOVRCTRL3 */
156dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x8122, 0x0), 0x1);
157dd11376bSBart Van Assche 
158dd11376bSBart Van Assche 	if (host->caps & UFS_HISI_CAP_PHY10nm) {
159dd11376bSBart Van Assche 		/* MPHY CBOVRCTRL4 */
160dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x8127, 0x0), 0x98);
161dd11376bSBart Van Assche 		/* MPHY CBOVRCTRL5 */
162dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x8128, 0x0), 0x1);
163dd11376bSBart Van Assche 	}
164dd11376bSBart Van Assche 
165dd11376bSBart Van Assche 	/* Unipro VS_MphyCfgUpdt */
166dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0xD085, 0x0), 0x1);
167dd11376bSBart Van Assche 	/* MPHY RXOVRCTRL4 rx0 */
168dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x800D, 0x4), 0x58);
169dd11376bSBart Van Assche 	/* MPHY RXOVRCTRL4 rx1 */
170dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x800D, 0x5), 0x58);
171dd11376bSBart Van Assche 	/* MPHY RXOVRCTRL5 rx0 */
172dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x800E, 0x4), 0xB);
173dd11376bSBart Van Assche 	/* MPHY RXOVRCTRL5 rx1 */
174dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x800E, 0x5), 0xB);
175dd11376bSBart Van Assche 	/* MPHY RXSQCONTROL rx0 */
176dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x8009, 0x4), 0x1);
177dd11376bSBart Van Assche 	/* MPHY RXSQCONTROL rx1 */
178dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x8009, 0x5), 0x1);
179dd11376bSBart Van Assche 	/* Unipro VS_MphyCfgUpdt */
180dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0xD085, 0x0), 0x1);
181dd11376bSBart Van Assche 
182dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x8113, 0x0), 0x1);
183dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0xD085, 0x0), 0x1);
184dd11376bSBart Van Assche 
185dd11376bSBart Van Assche 	if (host->caps & UFS_HISI_CAP_PHY10nm) {
186dd11376bSBart Van Assche 		/* RX_Hibern8Time_Capability*/
187dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x0092, 0x4), 0xA);
188dd11376bSBart Van Assche 		/* RX_Hibern8Time_Capability*/
189dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x0092, 0x5), 0xA);
190dd11376bSBart Van Assche 		/* RX_Min_ActivateTime */
191dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x008f, 0x4), 0xA);
192dd11376bSBart Van Assche 		/* RX_Min_ActivateTime*/
193dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x008f, 0x5), 0xA);
194dd11376bSBart Van Assche 	} else {
195dd11376bSBart Van Assche 		/* Tactive RX */
196dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x008F, 0x4), 0x7);
197dd11376bSBart Van Assche 		/* Tactive RX */
198dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x008F, 0x5), 0x7);
199dd11376bSBart Van Assche 	}
200dd11376bSBart Van Assche 
201dd11376bSBart Van Assche 	/* Gear3 Synclength */
202dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x0095, 0x4), 0x4F);
203dd11376bSBart Van Assche 	/* Gear3 Synclength */
204dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x0095, 0x5), 0x4F);
205dd11376bSBart Van Assche 	/* Gear2 Synclength */
206dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x0094, 0x4), 0x4F);
207dd11376bSBart Van Assche 	/* Gear2 Synclength */
208dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x0094, 0x5), 0x4F);
209dd11376bSBart Van Assche 	/* Gear1 Synclength */
210dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x008B, 0x4), 0x4F);
211dd11376bSBart Van Assche 	/* Gear1 Synclength */
212dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x008B, 0x5), 0x4F);
213dd11376bSBart Van Assche 	/* Thibernate Tx */
214dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x000F, 0x0), 0x5);
215dd11376bSBart Van Assche 	/* Thibernate Tx */
216dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0x000F, 0x1), 0x5);
217dd11376bSBart Van Assche 
218dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0xD085, 0x0), 0x1);
219dd11376bSBart Van Assche 	/* Unipro VS_mphy_disable */
220dd11376bSBart Van Assche 	ufshcd_dme_get(hba, UIC_ARG_MIB_SEL(0xD0C1, 0x0), &value);
221dd11376bSBart Van Assche 	if (value != 0x1)
222dd11376bSBart Van Assche 		dev_info(hba->dev,
223dd11376bSBart Van Assche 		    "Warring!!! Unipro VS_mphy_disable is 0x%x\n", value);
224dd11376bSBart Van Assche 
225dd11376bSBart Van Assche 	/* Unipro VS_mphy_disable */
226dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0xD0C1, 0x0), 0x0);
227dd11376bSBart Van Assche 	err = ufs_hisi_check_hibern8(hba);
228dd11376bSBart Van Assche 	if (err)
229dd11376bSBart Van Assche 		dev_err(hba->dev, "ufs_hisi_check_hibern8 error\n");
230dd11376bSBart Van Assche 
231dd11376bSBart Van Assche 	if (!(host->caps & UFS_HISI_CAP_PHY10nm))
232dd11376bSBart Van Assche 		ufshcd_writel(hba, UFS_HCLKDIV_NORMAL_VALUE, UFS_REG_HCLKDIV);
233dd11376bSBart Van Assche 
234dd11376bSBart Van Assche 	/* disable auto H8 */
235dd11376bSBart Van Assche 	reg = ufshcd_readl(hba, REG_AUTO_HIBERNATE_IDLE_TIMER);
236dd11376bSBart Van Assche 	reg = reg & (~UFS_AHIT_AH8ITV_MASK);
237dd11376bSBart Van Assche 	ufshcd_writel(hba, reg, REG_AUTO_HIBERNATE_IDLE_TIMER);
238dd11376bSBart Van Assche 
239dd11376bSBart Van Assche 	/* Unipro PA_Local_TX_LCC_Enable */
240dd11376bSBart Van Assche 	ufshcd_disable_host_tx_lcc(hba);
241dd11376bSBart Van Assche 	/* close Unipro VS_Mk2ExtnSupport */
242dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0xD0AB, 0x0), 0x0);
243dd11376bSBart Van Assche 	ufshcd_dme_get(hba, UIC_ARG_MIB_SEL(0xD0AB, 0x0), &value);
244dd11376bSBart Van Assche 	if (value != 0) {
245dd11376bSBart Van Assche 		/* Ensure close success */
246dd11376bSBart Van Assche 		dev_info(hba->dev, "WARN: close VS_Mk2ExtnSupport failed\n");
247dd11376bSBart Van Assche 	}
248dd11376bSBart Van Assche 
249dd11376bSBart Van Assche 	return err;
250dd11376bSBart Van Assche }
251dd11376bSBart Van Assche 
ufs_hisi_link_startup_post_change(struct ufs_hba * hba)252dd11376bSBart Van Assche static int ufs_hisi_link_startup_post_change(struct ufs_hba *hba)
253dd11376bSBart Van Assche {
254dd11376bSBart Van Assche 	struct ufs_hisi_host *host = ufshcd_get_variant(hba);
255dd11376bSBart Van Assche 
256dd11376bSBart Van Assche 	/* Unipro DL_AFC0CreditThreshold */
257dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0x2044), 0x0);
258dd11376bSBart Van Assche 	/* Unipro DL_TC0OutAckThreshold */
259dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0x2045), 0x0);
260dd11376bSBart Van Assche 	/* Unipro DL_TC0TXFCThreshold */
261dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0x2040), 0x9);
262dd11376bSBart Van Assche 
263dd11376bSBart Van Assche 	/* not bypass ufs clk gate */
264dd11376bSBart Van Assche 	ufs_sys_ctrl_clr_bits(host, MASK_UFS_CLK_GATE_BYPASS,
265dd11376bSBart Van Assche 						CLOCK_GATE_BYPASS);
266dd11376bSBart Van Assche 	ufs_sys_ctrl_clr_bits(host, MASK_UFS_SYSCRTL_BYPASS,
267dd11376bSBart Van Assche 						UFS_SYSCTRL);
268dd11376bSBart Van Assche 
269dd11376bSBart Van Assche 	/* select received symbol cnt */
270dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0xd09a), 0x80000000);
271dd11376bSBart Van Assche 	 /* reset counter0 and enable */
272dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0xd09c), 0x00000005);
273dd11376bSBart Van Assche 
274dd11376bSBart Van Assche 	return 0;
275dd11376bSBart Van Assche }
276dd11376bSBart Van Assche 
ufs_hisi_link_startup_notify(struct ufs_hba * hba,enum ufs_notify_change_status status)277dd11376bSBart Van Assche static int ufs_hisi_link_startup_notify(struct ufs_hba *hba,
278dd11376bSBart Van Assche 					  enum ufs_notify_change_status status)
279dd11376bSBart Van Assche {
280dd11376bSBart Van Assche 	int err = 0;
281dd11376bSBart Van Assche 
282dd11376bSBart Van Assche 	switch (status) {
283dd11376bSBart Van Assche 	case PRE_CHANGE:
284dd11376bSBart Van Assche 		err = ufs_hisi_link_startup_pre_change(hba);
285dd11376bSBart Van Assche 		break;
286dd11376bSBart Van Assche 	case POST_CHANGE:
287dd11376bSBart Van Assche 		err = ufs_hisi_link_startup_post_change(hba);
288dd11376bSBart Van Assche 		break;
289dd11376bSBart Van Assche 	default:
290dd11376bSBart Van Assche 		break;
291dd11376bSBart Van Assche 	}
292dd11376bSBart Van Assche 
293dd11376bSBart Van Assche 	return err;
294dd11376bSBart Van Assche }
295dd11376bSBart Van Assche 
ufs_hisi_set_dev_cap(struct ufs_dev_params * hisi_param)296dd11376bSBart Van Assche static void ufs_hisi_set_dev_cap(struct ufs_dev_params *hisi_param)
297dd11376bSBart Van Assche {
298dd11376bSBart Van Assche 	ufshcd_init_pwr_dev_param(hisi_param);
299dd11376bSBart Van Assche }
300dd11376bSBart Van Assche 
ufs_hisi_pwr_change_pre_change(struct ufs_hba * hba)301dd11376bSBart Van Assche static void ufs_hisi_pwr_change_pre_change(struct ufs_hba *hba)
302dd11376bSBart Van Assche {
303dd11376bSBart Van Assche 	struct ufs_hisi_host *host = ufshcd_get_variant(hba);
304dd11376bSBart Van Assche 
305dd11376bSBart Van Assche 	if (host->caps & UFS_HISI_CAP_PHY10nm) {
306dd11376bSBart Van Assche 		/*
307dd11376bSBart Van Assche 		 * Boston platform need to set SaveConfigTime to 0x13,
308dd11376bSBart Van Assche 		 * and change sync length to maximum value
309dd11376bSBart Van Assche 		 */
310dd11376bSBart Van Assche 		/* VS_DebugSaveConfigTime */
311dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB((u32)0xD0A0), 0x13);
312dd11376bSBart Van Assche 		/* g1 sync length */
313dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB((u32)0x1552), 0x4f);
314dd11376bSBart Van Assche 		/* g2 sync length */
315dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB((u32)0x1554), 0x4f);
316dd11376bSBart Van Assche 		/* g3 sync length */
317dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB((u32)0x1556), 0x4f);
318dd11376bSBart Van Assche 		/* PA_Hibern8Time */
319dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB((u32)0x15a7), 0xA);
320dd11376bSBart Van Assche 		/* PA_Tactivate */
321dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB((u32)0x15a8), 0xA);
322dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB_SEL(0xd085, 0x0), 0x01);
323dd11376bSBart Van Assche 	}
324dd11376bSBart Van Assche 
325dd11376bSBart Van Assche 	if (hba->dev_quirks & UFS_DEVICE_QUIRK_HOST_VS_DEBUGSAVECONFIGTIME) {
326dd11376bSBart Van Assche 		pr_info("ufs flash device must set VS_DebugSaveConfigTime 0x10\n");
327dd11376bSBart Van Assche 		/* VS_DebugSaveConfigTime */
328dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB(0xD0A0), 0x10);
329dd11376bSBart Van Assche 		/* sync length */
330dd11376bSBart Van Assche 		ufshcd_dme_set(hba, UIC_ARG_MIB(0x1556), 0x48);
331dd11376bSBart Van Assche 	}
332dd11376bSBart Van Assche 
333dd11376bSBart Van Assche 	/* update */
334dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0x15A8), 0x1);
335dd11376bSBart Van Assche 	/* PA_TxSkip */
336dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0x155c), 0x0);
337dd11376bSBart Van Assche 	/*PA_PWRModeUserData0 = 8191, default is 0*/
338dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0x15b0), SZ_8K - 1);
339dd11376bSBart Van Assche 	/*PA_PWRModeUserData1 = 65535, default is 0*/
340dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0x15b1), SZ_64K - 1);
341dd11376bSBart Van Assche 	/*PA_PWRModeUserData2 = 32767, default is 0*/
342dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0x15b2), SZ_32K - 1);
343dd11376bSBart Van Assche 	/*DME_FC0ProtectionTimeOutVal = 8191, default is 0*/
344dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0xd041), SZ_8K - 1);
345dd11376bSBart Van Assche 	/*DME_TC0ReplayTimeOutVal = 65535, default is 0*/
346dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0xd042), SZ_64K - 1);
347dd11376bSBart Van Assche 	/*DME_AFC0ReqTimeOutVal = 32767, default is 0*/
348dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0xd043), SZ_32K - 1);
349dd11376bSBart Van Assche 	/*PA_PWRModeUserData3 = 8191, default is 0*/
350dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0x15b3), SZ_8K - 1);
351dd11376bSBart Van Assche 	/*PA_PWRModeUserData4 = 65535, default is 0*/
352dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0x15b4), SZ_64K - 1);
353dd11376bSBart Van Assche 	/*PA_PWRModeUserData5 = 32767, default is 0*/
354dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0x15b5), SZ_32K - 1);
355dd11376bSBart Van Assche 	/*DME_FC1ProtectionTimeOutVal = 8191, default is 0*/
356dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0xd044), SZ_8K - 1);
357dd11376bSBart Van Assche 	/*DME_TC1ReplayTimeOutVal = 65535, default is 0*/
358dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0xd045), SZ_64K - 1);
359dd11376bSBart Van Assche 	/*DME_AFC1ReqTimeOutVal = 32767, default is 0*/
360dd11376bSBart Van Assche 	ufshcd_dme_set(hba, UIC_ARG_MIB(0xd046), SZ_32K - 1);
361dd11376bSBart Van Assche }
362dd11376bSBart Van Assche 
ufs_hisi_pwr_change_notify(struct ufs_hba * hba,enum ufs_notify_change_status status,struct ufs_pa_layer_attr * dev_max_params,struct ufs_pa_layer_attr * dev_req_params)363dd11376bSBart Van Assche static int ufs_hisi_pwr_change_notify(struct ufs_hba *hba,
364dd11376bSBart Van Assche 				       enum ufs_notify_change_status status,
365dd11376bSBart Van Assche 				       struct ufs_pa_layer_attr *dev_max_params,
366dd11376bSBart Van Assche 				       struct ufs_pa_layer_attr *dev_req_params)
367dd11376bSBart Van Assche {
368dd11376bSBart Van Assche 	struct ufs_dev_params ufs_hisi_cap;
369dd11376bSBart Van Assche 	int ret = 0;
370dd11376bSBart Van Assche 
371dd11376bSBart Van Assche 	if (!dev_req_params) {
372dd11376bSBart Van Assche 		dev_err(hba->dev,
373dd11376bSBart Van Assche 			    "%s: incoming dev_req_params is NULL\n", __func__);
374dd11376bSBart Van Assche 		ret = -EINVAL;
375dd11376bSBart Van Assche 		goto out;
376dd11376bSBart Van Assche 	}
377dd11376bSBart Van Assche 
378dd11376bSBart Van Assche 	switch (status) {
379dd11376bSBart Van Assche 	case PRE_CHANGE:
380dd11376bSBart Van Assche 		ufs_hisi_set_dev_cap(&ufs_hisi_cap);
381dd11376bSBart Van Assche 		ret = ufshcd_get_pwr_dev_param(&ufs_hisi_cap,
382dd11376bSBart Van Assche 					       dev_max_params, dev_req_params);
383dd11376bSBart Van Assche 		if (ret) {
384dd11376bSBart Van Assche 			dev_err(hba->dev,
385dd11376bSBart Van Assche 			    "%s: failed to determine capabilities\n", __func__);
386dd11376bSBart Van Assche 			goto out;
387dd11376bSBart Van Assche 		}
388dd11376bSBart Van Assche 
389dd11376bSBart Van Assche 		ufs_hisi_pwr_change_pre_change(hba);
390dd11376bSBart Van Assche 		break;
391dd11376bSBart Van Assche 	case POST_CHANGE:
392dd11376bSBart Van Assche 		break;
393dd11376bSBart Van Assche 	default:
394dd11376bSBart Van Assche 		ret = -EINVAL;
395dd11376bSBart Van Assche 		break;
396dd11376bSBart Van Assche 	}
397dd11376bSBart Van Assche out:
398dd11376bSBart Van Assche 	return ret;
399dd11376bSBart Van Assche }
400dd11376bSBart Van Assche 
ufs_hisi_suspend_prepare(struct device * dev)401dd11376bSBart Van Assche static int ufs_hisi_suspend_prepare(struct device *dev)
402dd11376bSBart Van Assche {
403dd11376bSBart Van Assche 	/* RPM and SPM are different. Refer ufs_hisi_suspend() */
404dd11376bSBart Van Assche 	return __ufshcd_suspend_prepare(dev, false);
405dd11376bSBart Van Assche }
406dd11376bSBart Van Assche 
ufs_hisi_suspend(struct ufs_hba * hba,enum ufs_pm_op pm_op,enum ufs_notify_change_status status)407dd11376bSBart Van Assche static int ufs_hisi_suspend(struct ufs_hba *hba, enum ufs_pm_op pm_op,
408dd11376bSBart Van Assche 	enum ufs_notify_change_status status)
409dd11376bSBart Van Assche {
410dd11376bSBart Van Assche 	struct ufs_hisi_host *host = ufshcd_get_variant(hba);
411dd11376bSBart Van Assche 
412dd11376bSBart Van Assche 	if (status == PRE_CHANGE)
413dd11376bSBart Van Assche 		return 0;
414dd11376bSBart Van Assche 
415dd11376bSBart Van Assche 	if (pm_op == UFS_RUNTIME_PM)
416dd11376bSBart Van Assche 		return 0;
417dd11376bSBart Van Assche 
418dd11376bSBart Van Assche 	if (host->in_suspend) {
419dd11376bSBart Van Assche 		WARN_ON(1);
420dd11376bSBart Van Assche 		return 0;
421dd11376bSBart Van Assche 	}
422dd11376bSBart Van Assche 
423dd11376bSBart Van Assche 	ufs_sys_ctrl_clr_bits(host, BIT_SYSCTRL_REF_CLOCK_EN, PHY_CLK_CTRL);
424dd11376bSBart Van Assche 	udelay(10);
425dd11376bSBart Van Assche 	/* set ref_dig_clk override of PHY PCS to 0 */
426dd11376bSBart Van Assche 	ufs_sys_ctrl_writel(host, 0x00100000, UFS_DEVICE_RESET_CTRL);
427dd11376bSBart Van Assche 
428dd11376bSBart Van Assche 	host->in_suspend = true;
429dd11376bSBart Van Assche 
430dd11376bSBart Van Assche 	return 0;
431dd11376bSBart Van Assche }
432dd11376bSBart Van Assche 
ufs_hisi_resume(struct ufs_hba * hba,enum ufs_pm_op pm_op)433dd11376bSBart Van Assche static int ufs_hisi_resume(struct ufs_hba *hba, enum ufs_pm_op pm_op)
434dd11376bSBart Van Assche {
435dd11376bSBart Van Assche 	struct ufs_hisi_host *host = ufshcd_get_variant(hba);
436dd11376bSBart Van Assche 
437dd11376bSBart Van Assche 	if (!host->in_suspend)
438dd11376bSBart Van Assche 		return 0;
439dd11376bSBart Van Assche 
440dd11376bSBart Van Assche 	/* set ref_dig_clk override of PHY PCS to 1 */
441dd11376bSBart Van Assche 	ufs_sys_ctrl_writel(host, 0x00100010, UFS_DEVICE_RESET_CTRL);
442dd11376bSBart Van Assche 	udelay(10);
443dd11376bSBart Van Assche 	ufs_sys_ctrl_set_bits(host, BIT_SYSCTRL_REF_CLOCK_EN, PHY_CLK_CTRL);
444dd11376bSBart Van Assche 
445dd11376bSBart Van Assche 	host->in_suspend = false;
446dd11376bSBart Van Assche 	return 0;
447dd11376bSBart Van Assche }
448dd11376bSBart Van Assche 
ufs_hisi_get_resource(struct ufs_hisi_host * host)449dd11376bSBart Van Assche static int ufs_hisi_get_resource(struct ufs_hisi_host *host)
450dd11376bSBart Van Assche {
451dd11376bSBart Van Assche 	struct device *dev = host->hba->dev;
452dd11376bSBart Van Assche 	struct platform_device *pdev = to_platform_device(dev);
453dd11376bSBart Van Assche 
454dd11376bSBart Van Assche 	/* get resource of ufs sys ctrl */
455dd11376bSBart Van Assche 	host->ufs_sys_ctrl = devm_platform_ioremap_resource(pdev, 1);
456dd11376bSBart Van Assche 	return PTR_ERR_OR_ZERO(host->ufs_sys_ctrl);
457dd11376bSBart Van Assche }
458dd11376bSBart Van Assche 
ufs_hisi_set_pm_lvl(struct ufs_hba * hba)459dd11376bSBart Van Assche static void ufs_hisi_set_pm_lvl(struct ufs_hba *hba)
460dd11376bSBart Van Assche {
461dd11376bSBart Van Assche 	hba->rpm_lvl = UFS_PM_LVL_1;
462dd11376bSBart Van Assche 	hba->spm_lvl = UFS_PM_LVL_3;
463dd11376bSBart Van Assche }
464dd11376bSBart Van Assche 
465dd11376bSBart Van Assche /**
466dd11376bSBart Van Assche  * ufs_hisi_init_common
467dd11376bSBart Van Assche  * @hba: host controller instance
468dd11376bSBart Van Assche  */
ufs_hisi_init_common(struct ufs_hba * hba)469dd11376bSBart Van Assche static int ufs_hisi_init_common(struct ufs_hba *hba)
470dd11376bSBart Van Assche {
471dd11376bSBart Van Assche 	int err = 0;
472dd11376bSBart Van Assche 	struct device *dev = hba->dev;
473dd11376bSBart Van Assche 	struct ufs_hisi_host *host;
474dd11376bSBart Van Assche 
475dd11376bSBart Van Assche 	host = devm_kzalloc(dev, sizeof(*host), GFP_KERNEL);
476dd11376bSBart Van Assche 	if (!host)
477dd11376bSBart Van Assche 		return -ENOMEM;
478dd11376bSBart Van Assche 
479dd11376bSBart Van Assche 	host->hba = hba;
480dd11376bSBart Van Assche 	ufshcd_set_variant(hba, host);
481dd11376bSBart Van Assche 
482dd11376bSBart Van Assche 	host->rst = devm_reset_control_get(dev, "rst");
483dd11376bSBart Van Assche 	if (IS_ERR(host->rst)) {
484dd11376bSBart Van Assche 		dev_err(dev, "%s: failed to get reset control\n", __func__);
485dd11376bSBart Van Assche 		err = PTR_ERR(host->rst);
486dd11376bSBart Van Assche 		goto error;
487dd11376bSBart Van Assche 	}
488dd11376bSBart Van Assche 
489dd11376bSBart Van Assche 	ufs_hisi_set_pm_lvl(hba);
490dd11376bSBart Van Assche 
491dd11376bSBart Van Assche 	err = ufs_hisi_get_resource(host);
492dd11376bSBart Van Assche 	if (err)
493dd11376bSBart Van Assche 		goto error;
494dd11376bSBart Van Assche 
495dd11376bSBart Van Assche 	return 0;
496dd11376bSBart Van Assche 
497dd11376bSBart Van Assche error:
498dd11376bSBart Van Assche 	ufshcd_set_variant(hba, NULL);
499dd11376bSBart Van Assche 	return err;
500dd11376bSBart Van Assche }
501dd11376bSBart Van Assche 
ufs_hi3660_init(struct ufs_hba * hba)502dd11376bSBart Van Assche static int ufs_hi3660_init(struct ufs_hba *hba)
503dd11376bSBart Van Assche {
504dd11376bSBart Van Assche 	int ret = 0;
505dd11376bSBart Van Assche 	struct device *dev = hba->dev;
506dd11376bSBart Van Assche 
507dd11376bSBart Van Assche 	ret = ufs_hisi_init_common(hba);
508dd11376bSBart Van Assche 	if (ret) {
509dd11376bSBart Van Assche 		dev_err(dev, "%s: ufs common init fail\n", __func__);
510dd11376bSBart Van Assche 		return ret;
511dd11376bSBart Van Assche 	}
512dd11376bSBart Van Assche 
513dd11376bSBart Van Assche 	ufs_hisi_clk_init(hba);
514dd11376bSBart Van Assche 
515dd11376bSBart Van Assche 	ufs_hisi_soc_init(hba);
516dd11376bSBart Van Assche 
517dd11376bSBart Van Assche 	return 0;
518dd11376bSBart Van Assche }
519dd11376bSBart Van Assche 
ufs_hi3670_init(struct ufs_hba * hba)520dd11376bSBart Van Assche static int ufs_hi3670_init(struct ufs_hba *hba)
521dd11376bSBart Van Assche {
522dd11376bSBart Van Assche 	int ret = 0;
523dd11376bSBart Van Assche 	struct device *dev = hba->dev;
524dd11376bSBart Van Assche 	struct ufs_hisi_host *host;
525dd11376bSBart Van Assche 
526dd11376bSBart Van Assche 	ret = ufs_hisi_init_common(hba);
527dd11376bSBart Van Assche 	if (ret) {
528dd11376bSBart Van Assche 		dev_err(dev, "%s: ufs common init fail\n", __func__);
529dd11376bSBart Van Assche 		return ret;
530dd11376bSBart Van Assche 	}
531dd11376bSBart Van Assche 
532dd11376bSBart Van Assche 	ufs_hisi_clk_init(hba);
533dd11376bSBart Van Assche 
534dd11376bSBart Van Assche 	ufs_hisi_soc_init(hba);
535dd11376bSBart Van Assche 
536dd11376bSBart Van Assche 	/* Add cap for 10nm PHY variant on HI3670 SoC */
537dd11376bSBart Van Assche 	host = ufshcd_get_variant(hba);
538dd11376bSBart Van Assche 	host->caps |= UFS_HISI_CAP_PHY10nm;
539dd11376bSBart Van Assche 
540dd11376bSBart Van Assche 	return 0;
541dd11376bSBart Van Assche }
542dd11376bSBart Van Assche 
543dd11376bSBart Van Assche static const struct ufs_hba_variant_ops ufs_hba_hi3660_vops = {
544dd11376bSBart Van Assche 	.name = "hi3660",
545dd11376bSBart Van Assche 	.init = ufs_hi3660_init,
546dd11376bSBart Van Assche 	.link_startup_notify = ufs_hisi_link_startup_notify,
547dd11376bSBart Van Assche 	.pwr_change_notify = ufs_hisi_pwr_change_notify,
548dd11376bSBart Van Assche 	.suspend = ufs_hisi_suspend,
549dd11376bSBart Van Assche 	.resume = ufs_hisi_resume,
550dd11376bSBart Van Assche };
551dd11376bSBart Van Assche 
552dd11376bSBart Van Assche static const struct ufs_hba_variant_ops ufs_hba_hi3670_vops = {
553dd11376bSBart Van Assche 	.name = "hi3670",
554dd11376bSBart Van Assche 	.init = ufs_hi3670_init,
555dd11376bSBart Van Assche 	.link_startup_notify = ufs_hisi_link_startup_notify,
556dd11376bSBart Van Assche 	.pwr_change_notify = ufs_hisi_pwr_change_notify,
557dd11376bSBart Van Assche 	.suspend = ufs_hisi_suspend,
558dd11376bSBart Van Assche 	.resume = ufs_hisi_resume,
559dd11376bSBart Van Assche };
560dd11376bSBart Van Assche 
561dd11376bSBart Van Assche static const struct of_device_id ufs_hisi_of_match[] = {
562dd11376bSBart Van Assche 	{ .compatible = "hisilicon,hi3660-ufs", .data = &ufs_hba_hi3660_vops },
563dd11376bSBart Van Assche 	{ .compatible = "hisilicon,hi3670-ufs", .data = &ufs_hba_hi3670_vops },
564dd11376bSBart Van Assche 	{},
565dd11376bSBart Van Assche };
566dd11376bSBart Van Assche 
567dd11376bSBart Van Assche MODULE_DEVICE_TABLE(of, ufs_hisi_of_match);
568dd11376bSBart Van Assche 
ufs_hisi_probe(struct platform_device * pdev)569dd11376bSBart Van Assche static int ufs_hisi_probe(struct platform_device *pdev)
570dd11376bSBart Van Assche {
571dd11376bSBart Van Assche 	const struct of_device_id *of_id;
572dd11376bSBart Van Assche 
573dd11376bSBart Van Assche 	of_id = of_match_node(ufs_hisi_of_match, pdev->dev.of_node);
574dd11376bSBart Van Assche 
575dd11376bSBart Van Assche 	return ufshcd_pltfrm_init(pdev, of_id->data);
576dd11376bSBart Van Assche }
577dd11376bSBart Van Assche 
ufs_hisi_remove(struct platform_device * pdev)578dd11376bSBart Van Assche static int ufs_hisi_remove(struct platform_device *pdev)
579dd11376bSBart Van Assche {
580dd11376bSBart Van Assche 	struct ufs_hba *hba =  platform_get_drvdata(pdev);
581dd11376bSBart Van Assche 
582dd11376bSBart Van Assche 	ufshcd_remove(hba);
583dd11376bSBart Van Assche 	return 0;
584dd11376bSBart Van Assche }
585dd11376bSBart Van Assche 
586dd11376bSBart Van Assche static const struct dev_pm_ops ufs_hisi_pm_ops = {
587dd11376bSBart Van Assche 	SET_SYSTEM_SLEEP_PM_OPS(ufshcd_system_suspend, ufshcd_system_resume)
588dd11376bSBart Van Assche 	SET_RUNTIME_PM_OPS(ufshcd_runtime_suspend, ufshcd_runtime_resume, NULL)
589dd11376bSBart Van Assche 	.prepare	 = ufs_hisi_suspend_prepare,
590dd11376bSBart Van Assche 	.complete	 = ufshcd_resume_complete,
591dd11376bSBart Van Assche };
592dd11376bSBart Van Assche 
593dd11376bSBart Van Assche static struct platform_driver ufs_hisi_pltform = {
594dd11376bSBart Van Assche 	.probe	= ufs_hisi_probe,
595dd11376bSBart Van Assche 	.remove	= ufs_hisi_remove,
596dd11376bSBart Van Assche 	.driver	= {
597dd11376bSBart Van Assche 		.name	= "ufshcd-hisi",
598dd11376bSBart Van Assche 		.pm	= &ufs_hisi_pm_ops,
599*d43250edSKrzysztof Kozlowski 		.of_match_table = ufs_hisi_of_match,
600dd11376bSBart Van Assche 	},
601dd11376bSBart Van Assche };
602dd11376bSBart Van Assche module_platform_driver(ufs_hisi_pltform);
603dd11376bSBart Van Assche 
604dd11376bSBart Van Assche MODULE_LICENSE("GPL");
605dd11376bSBart Van Assche MODULE_ALIAS("platform:ufshcd-hisi");
606dd11376bSBart Van Assche MODULE_DESCRIPTION("HiSilicon Hixxxx UFS Driver");
607