158391efdSNathan Chancellor // SPDX-License-Identifier: GPL-2.0
2554c0a3aSHans de Goede /******************************************************************************
3554c0a3aSHans de Goede  *
4554c0a3aSHans de Goede  * Copyright(c) 2007 - 2013 Realtek Corporation. All rights reserved.
5554c0a3aSHans de Goede  *
6554c0a3aSHans de Goede  ******************************************************************************/
7554c0a3aSHans de Goede #define _HAL_INIT_C_
8554c0a3aSHans de Goede 
9554c0a3aSHans de Goede #include <linux/firmware.h>
10554c0a3aSHans de Goede #include <linux/slab.h>
11554c0a3aSHans de Goede #include <drv_types.h>
12554c0a3aSHans de Goede #include <rtw_debug.h>
13554c0a3aSHans de Goede #include <rtl8723b_hal.h>
14554c0a3aSHans de Goede #include "hal_com_h2c.h"
15554c0a3aSHans de Goede 
16554c0a3aSHans de Goede static void _FWDownloadEnable(struct adapter *padapter, bool enable)
17554c0a3aSHans de Goede {
18554c0a3aSHans de Goede 	u8 tmp, count = 0;
19554c0a3aSHans de Goede 
20554c0a3aSHans de Goede 	if (enable) {
21554c0a3aSHans de Goede 		/*  8051 enable */
22554c0a3aSHans de Goede 		tmp = rtw_read8(padapter, REG_SYS_FUNC_EN+1);
23554c0a3aSHans de Goede 		rtw_write8(padapter, REG_SYS_FUNC_EN+1, tmp|0x04);
24554c0a3aSHans de Goede 
25554c0a3aSHans de Goede 		tmp = rtw_read8(padapter, REG_MCUFWDL);
26554c0a3aSHans de Goede 		rtw_write8(padapter, REG_MCUFWDL, tmp|0x01);
27554c0a3aSHans de Goede 
28554c0a3aSHans de Goede 		do {
29554c0a3aSHans de Goede 			tmp = rtw_read8(padapter, REG_MCUFWDL);
30554c0a3aSHans de Goede 			if (tmp & 0x01)
31554c0a3aSHans de Goede 				break;
32554c0a3aSHans de Goede 			rtw_write8(padapter, REG_MCUFWDL, tmp|0x01);
33554c0a3aSHans de Goede 			msleep(1);
34554c0a3aSHans de Goede 		} while (count++ < 100);
35554c0a3aSHans de Goede 
36554c0a3aSHans de Goede 		/*  8051 reset */
37554c0a3aSHans de Goede 		tmp = rtw_read8(padapter, REG_MCUFWDL+2);
38554c0a3aSHans de Goede 		rtw_write8(padapter, REG_MCUFWDL+2, tmp&0xf7);
39554c0a3aSHans de Goede 	} else {
40554c0a3aSHans de Goede 		/*  MCU firmware download disable. */
41554c0a3aSHans de Goede 		tmp = rtw_read8(padapter, REG_MCUFWDL);
42554c0a3aSHans de Goede 		rtw_write8(padapter, REG_MCUFWDL, tmp&0xfe);
43554c0a3aSHans de Goede 	}
44554c0a3aSHans de Goede }
45554c0a3aSHans de Goede 
46554c0a3aSHans de Goede static int _BlockWrite(struct adapter *padapter, void *buffer, u32 buffSize)
47554c0a3aSHans de Goede {
48554c0a3aSHans de Goede 	int ret = _SUCCESS;
49554c0a3aSHans de Goede 
50554c0a3aSHans de Goede 	u32 blockSize_p1 = 4; /*  (Default) Phase #1 : PCI muse use 4-byte write to download FW */
51554c0a3aSHans de Goede 	u32 blockSize_p2 = 8; /*  Phase #2 : Use 8-byte, if Phase#1 use big size to write FW. */
52554c0a3aSHans de Goede 	u32 blockSize_p3 = 1; /*  Phase #3 : Use 1-byte, the remnant of FW image. */
53554c0a3aSHans de Goede 	u32 blockCount_p1 = 0, blockCount_p2 = 0, blockCount_p3 = 0;
54554c0a3aSHans de Goede 	u32 remainSize_p1 = 0, remainSize_p2 = 0;
551b98ee33SHimanshu Jha 	u8 *bufferPtr = buffer;
56554c0a3aSHans de Goede 	u32 i = 0, offset = 0;
57554c0a3aSHans de Goede 
58554c0a3aSHans de Goede /* 	printk("====>%s %d\n", __func__, __LINE__); */
59554c0a3aSHans de Goede 
60554c0a3aSHans de Goede 	/* 3 Phase #1 */
61554c0a3aSHans de Goede 	blockCount_p1 = buffSize / blockSize_p1;
62554c0a3aSHans de Goede 	remainSize_p1 = buffSize % blockSize_p1;
63554c0a3aSHans de Goede 
64554c0a3aSHans de Goede 	for (i = 0; i < blockCount_p1; i++) {
65554c0a3aSHans de Goede 		ret = rtw_write32(padapter, (FW_8723B_START_ADDRESS + i * blockSize_p1), *((u32 *)(bufferPtr + i * blockSize_p1)));
66554c0a3aSHans de Goede 		if (ret == _FAIL) {
67554c0a3aSHans de Goede 			printk("====>%s %d i:%d\n", __func__, __LINE__, i);
68554c0a3aSHans de Goede 			goto exit;
69554c0a3aSHans de Goede 		}
70554c0a3aSHans de Goede 	}
71554c0a3aSHans de Goede 
72554c0a3aSHans de Goede 	/* 3 Phase #2 */
73554c0a3aSHans de Goede 	if (remainSize_p1) {
74554c0a3aSHans de Goede 		offset = blockCount_p1 * blockSize_p1;
75554c0a3aSHans de Goede 
76554c0a3aSHans de Goede 		blockCount_p2 = remainSize_p1/blockSize_p2;
77554c0a3aSHans de Goede 		remainSize_p2 = remainSize_p1%blockSize_p2;
78554c0a3aSHans de Goede 	}
79554c0a3aSHans de Goede 
80554c0a3aSHans de Goede 	/* 3 Phase #3 */
81554c0a3aSHans de Goede 	if (remainSize_p2) {
82554c0a3aSHans de Goede 		offset = (blockCount_p1 * blockSize_p1) + (blockCount_p2 * blockSize_p2);
83554c0a3aSHans de Goede 
84554c0a3aSHans de Goede 		blockCount_p3 = remainSize_p2 / blockSize_p3;
85554c0a3aSHans de Goede 
86554c0a3aSHans de Goede 		for (i = 0; i < blockCount_p3; i++) {
87554c0a3aSHans de Goede 			ret = rtw_write8(padapter, (FW_8723B_START_ADDRESS + offset + i), *(bufferPtr + offset + i));
88554c0a3aSHans de Goede 
89554c0a3aSHans de Goede 			if (ret == _FAIL) {
90554c0a3aSHans de Goede 				printk("====>%s %d i:%d\n", __func__, __LINE__, i);
91554c0a3aSHans de Goede 				goto exit;
92554c0a3aSHans de Goede 			}
93554c0a3aSHans de Goede 		}
94554c0a3aSHans de Goede 	}
95554c0a3aSHans de Goede exit:
96554c0a3aSHans de Goede 	return ret;
97554c0a3aSHans de Goede }
98554c0a3aSHans de Goede 
99554c0a3aSHans de Goede static int _PageWrite(
100554c0a3aSHans de Goede 	struct adapter *padapter,
101554c0a3aSHans de Goede 	u32 page,
102554c0a3aSHans de Goede 	void *buffer,
103554c0a3aSHans de Goede 	u32 size
104554c0a3aSHans de Goede )
105554c0a3aSHans de Goede {
106554c0a3aSHans de Goede 	u8 value8;
107554c0a3aSHans de Goede 	u8 u8Page = (u8) (page & 0x07);
108554c0a3aSHans de Goede 
109554c0a3aSHans de Goede 	value8 = (rtw_read8(padapter, REG_MCUFWDL+2) & 0xF8) | u8Page;
110554c0a3aSHans de Goede 	rtw_write8(padapter, REG_MCUFWDL+2, value8);
111554c0a3aSHans de Goede 
112554c0a3aSHans de Goede 	return _BlockWrite(padapter, buffer, size);
113554c0a3aSHans de Goede }
114554c0a3aSHans de Goede 
115554c0a3aSHans de Goede static int _WriteFW(struct adapter *padapter, void *buffer, u32 size)
116554c0a3aSHans de Goede {
117554c0a3aSHans de Goede 	/*  Since we need dynamic decide method of dwonload fw, so we call this function to get chip version. */
118554c0a3aSHans de Goede 	/*  We can remove _ReadChipVersion from ReadpadapterInfo8192C later. */
119554c0a3aSHans de Goede 	int ret = _SUCCESS;
120554c0a3aSHans de Goede 	u32 pageNums, remainSize;
121554c0a3aSHans de Goede 	u32 page, offset;
1221b98ee33SHimanshu Jha 	u8 *bufferPtr = buffer;
123554c0a3aSHans de Goede 
124554c0a3aSHans de Goede 	pageNums = size / MAX_DLFW_PAGE_SIZE;
125554c0a3aSHans de Goede 	/* RT_ASSERT((pageNums <= 4), ("Page numbers should not greater then 4\n")); */
126554c0a3aSHans de Goede 	remainSize = size % MAX_DLFW_PAGE_SIZE;
127554c0a3aSHans de Goede 
128554c0a3aSHans de Goede 	for (page = 0; page < pageNums; page++) {
129554c0a3aSHans de Goede 		offset = page * MAX_DLFW_PAGE_SIZE;
130554c0a3aSHans de Goede 		ret = _PageWrite(padapter, page, bufferPtr+offset, MAX_DLFW_PAGE_SIZE);
131554c0a3aSHans de Goede 
132554c0a3aSHans de Goede 		if (ret == _FAIL) {
133554c0a3aSHans de Goede 			printk("====>%s %d\n", __func__, __LINE__);
134554c0a3aSHans de Goede 			goto exit;
135554c0a3aSHans de Goede 		}
136554c0a3aSHans de Goede 	}
137554c0a3aSHans de Goede 
138554c0a3aSHans de Goede 	if (remainSize) {
139554c0a3aSHans de Goede 		offset = pageNums * MAX_DLFW_PAGE_SIZE;
140554c0a3aSHans de Goede 		page = pageNums;
141554c0a3aSHans de Goede 		ret = _PageWrite(padapter, page, bufferPtr+offset, remainSize);
142554c0a3aSHans de Goede 
143554c0a3aSHans de Goede 		if (ret == _FAIL) {
144554c0a3aSHans de Goede 			printk("====>%s %d\n", __func__, __LINE__);
145554c0a3aSHans de Goede 			goto exit;
146554c0a3aSHans de Goede 		}
147554c0a3aSHans de Goede 	}
148554c0a3aSHans de Goede 
149554c0a3aSHans de Goede exit:
150554c0a3aSHans de Goede 	return ret;
151554c0a3aSHans de Goede }
152554c0a3aSHans de Goede 
153554c0a3aSHans de Goede void _8051Reset8723(struct adapter *padapter)
154554c0a3aSHans de Goede {
155554c0a3aSHans de Goede 	u8 cpu_rst;
156554c0a3aSHans de Goede 	u8 io_rst;
157554c0a3aSHans de Goede 
158554c0a3aSHans de Goede 
159554c0a3aSHans de Goede 	/*  Reset 8051(WLMCU) IO wrapper */
160554c0a3aSHans de Goede 	/*  0x1c[8] = 0 */
161554c0a3aSHans de Goede 	/*  Suggested by Isaac@SD1 and Gimmy@SD1, coding by Lucas@20130624 */
162554c0a3aSHans de Goede 	io_rst = rtw_read8(padapter, REG_RSV_CTRL+1);
163554c0a3aSHans de Goede 	io_rst &= ~BIT(0);
164554c0a3aSHans de Goede 	rtw_write8(padapter, REG_RSV_CTRL+1, io_rst);
165554c0a3aSHans de Goede 
166554c0a3aSHans de Goede 	cpu_rst = rtw_read8(padapter, REG_SYS_FUNC_EN+1);
167554c0a3aSHans de Goede 	cpu_rst &= ~BIT(2);
168554c0a3aSHans de Goede 	rtw_write8(padapter, REG_SYS_FUNC_EN+1, cpu_rst);
169554c0a3aSHans de Goede 
170554c0a3aSHans de Goede 	/*  Enable 8051 IO wrapper */
171554c0a3aSHans de Goede 	/*  0x1c[8] = 1 */
172554c0a3aSHans de Goede 	io_rst = rtw_read8(padapter, REG_RSV_CTRL+1);
173554c0a3aSHans de Goede 	io_rst |= BIT(0);
174554c0a3aSHans de Goede 	rtw_write8(padapter, REG_RSV_CTRL+1, io_rst);
175554c0a3aSHans de Goede 
176554c0a3aSHans de Goede 	cpu_rst = rtw_read8(padapter, REG_SYS_FUNC_EN+1);
177554c0a3aSHans de Goede 	cpu_rst |= BIT(2);
178554c0a3aSHans de Goede 	rtw_write8(padapter, REG_SYS_FUNC_EN+1, cpu_rst);
179554c0a3aSHans de Goede }
180554c0a3aSHans de Goede 
181dfa6cbbfSHariprasad Kelam u8 g_fwdl_chksum_fail;
182f55a6d45SArnd Bergmann 
183554c0a3aSHans de Goede static s32 polling_fwdl_chksum(
184554c0a3aSHans de Goede 	struct adapter *adapter, u32 min_cnt, u32 timeout_ms
185554c0a3aSHans de Goede )
186554c0a3aSHans de Goede {
187554c0a3aSHans de Goede 	s32 ret = _FAIL;
188554c0a3aSHans de Goede 	u32 value32;
189554c0a3aSHans de Goede 	unsigned long start = jiffies;
190554c0a3aSHans de Goede 	u32 cnt = 0;
191554c0a3aSHans de Goede 
192554c0a3aSHans de Goede 	/* polling CheckSum report */
193554c0a3aSHans de Goede 	do {
194554c0a3aSHans de Goede 		cnt++;
195554c0a3aSHans de Goede 		value32 = rtw_read32(adapter, REG_MCUFWDL);
196554c0a3aSHans de Goede 		if (value32 & FWDL_ChkSum_rpt || adapter->bSurpriseRemoved || adapter->bDriverStopped)
197554c0a3aSHans de Goede 			break;
198554c0a3aSHans de Goede 		yield();
199554c0a3aSHans de Goede 	} while (jiffies_to_msecs(jiffies-start) < timeout_ms || cnt < min_cnt);
200554c0a3aSHans de Goede 
201554c0a3aSHans de Goede 	if (!(value32 & FWDL_ChkSum_rpt)) {
202554c0a3aSHans de Goede 		goto exit;
203554c0a3aSHans de Goede 	}
204554c0a3aSHans de Goede 
205554c0a3aSHans de Goede 	if (g_fwdl_chksum_fail) {
206554c0a3aSHans de Goede 		g_fwdl_chksum_fail--;
207554c0a3aSHans de Goede 		goto exit;
208554c0a3aSHans de Goede 	}
209554c0a3aSHans de Goede 
210554c0a3aSHans de Goede 	ret = _SUCCESS;
211554c0a3aSHans de Goede 
212554c0a3aSHans de Goede exit:
213554c0a3aSHans de Goede 
214554c0a3aSHans de Goede 	return ret;
215554c0a3aSHans de Goede }
216554c0a3aSHans de Goede 
217dfa6cbbfSHariprasad Kelam u8 g_fwdl_wintint_rdy_fail;
218f55a6d45SArnd Bergmann 
219554c0a3aSHans de Goede static s32 _FWFreeToGo(struct adapter *adapter, u32 min_cnt, u32 timeout_ms)
220554c0a3aSHans de Goede {
221554c0a3aSHans de Goede 	s32 ret = _FAIL;
222554c0a3aSHans de Goede 	u32 value32;
223554c0a3aSHans de Goede 	unsigned long start = jiffies;
224554c0a3aSHans de Goede 	u32 cnt = 0;
225554c0a3aSHans de Goede 
226554c0a3aSHans de Goede 	value32 = rtw_read32(adapter, REG_MCUFWDL);
227554c0a3aSHans de Goede 	value32 |= MCUFWDL_RDY;
228554c0a3aSHans de Goede 	value32 &= ~WINTINI_RDY;
229554c0a3aSHans de Goede 	rtw_write32(adapter, REG_MCUFWDL, value32);
230554c0a3aSHans de Goede 
231554c0a3aSHans de Goede 	_8051Reset8723(adapter);
232554c0a3aSHans de Goede 
233554c0a3aSHans de Goede 	/*  polling for FW ready */
234554c0a3aSHans de Goede 	do {
235554c0a3aSHans de Goede 		cnt++;
236554c0a3aSHans de Goede 		value32 = rtw_read32(adapter, REG_MCUFWDL);
237554c0a3aSHans de Goede 		if (value32 & WINTINI_RDY || adapter->bSurpriseRemoved || adapter->bDriverStopped)
238554c0a3aSHans de Goede 			break;
239554c0a3aSHans de Goede 		yield();
240554c0a3aSHans de Goede 	} while (jiffies_to_msecs(jiffies - start) < timeout_ms || cnt < min_cnt);
241554c0a3aSHans de Goede 
242554c0a3aSHans de Goede 	if (!(value32 & WINTINI_RDY)) {
243554c0a3aSHans de Goede 		goto exit;
244554c0a3aSHans de Goede 	}
245554c0a3aSHans de Goede 
246554c0a3aSHans de Goede 	if (g_fwdl_wintint_rdy_fail) {
247554c0a3aSHans de Goede 		g_fwdl_wintint_rdy_fail--;
248554c0a3aSHans de Goede 		goto exit;
249554c0a3aSHans de Goede 	}
250554c0a3aSHans de Goede 
251554c0a3aSHans de Goede 	ret = _SUCCESS;
252554c0a3aSHans de Goede 
253554c0a3aSHans de Goede exit:
254554c0a3aSHans de Goede 
255554c0a3aSHans de Goede 	return ret;
256554c0a3aSHans de Goede }
257554c0a3aSHans de Goede 
258554c0a3aSHans de Goede #define IS_FW_81xxC(padapter)	(((GET_HAL_DATA(padapter))->FirmwareSignature & 0xFFF0) == 0x88C0)
259554c0a3aSHans de Goede 
260554c0a3aSHans de Goede void rtl8723b_FirmwareSelfReset(struct adapter *padapter)
261554c0a3aSHans de Goede {
262554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
263554c0a3aSHans de Goede 	u8 u1bTmp;
264554c0a3aSHans de Goede 	u8 Delay = 100;
265554c0a3aSHans de Goede 
266554c0a3aSHans de Goede 	if (
267554c0a3aSHans de Goede 		!(IS_FW_81xxC(padapter) && ((pHalData->FirmwareVersion < 0x21) || (pHalData->FirmwareVersion == 0x21 && pHalData->FirmwareSubVersion < 0x01)))
268554c0a3aSHans de Goede 	) { /*  after 88C Fw v33.1 */
269554c0a3aSHans de Goede 		/* 0x1cf = 0x20. Inform 8051 to reset. 2009.12.25. tynli_test */
270554c0a3aSHans de Goede 		rtw_write8(padapter, REG_HMETFR+3, 0x20);
271554c0a3aSHans de Goede 
272554c0a3aSHans de Goede 		u1bTmp = rtw_read8(padapter, REG_SYS_FUNC_EN+1);
273554c0a3aSHans de Goede 		while (u1bTmp & BIT2) {
274554c0a3aSHans de Goede 			Delay--;
275554c0a3aSHans de Goede 			if (Delay == 0)
276554c0a3aSHans de Goede 				break;
277554c0a3aSHans de Goede 			udelay(50);
278554c0a3aSHans de Goede 			u1bTmp = rtw_read8(padapter, REG_SYS_FUNC_EN+1);
279554c0a3aSHans de Goede 		}
280554c0a3aSHans de Goede 
281554c0a3aSHans de Goede 		if (Delay == 0) {
282554c0a3aSHans de Goede 			/* force firmware reset */
283554c0a3aSHans de Goede 			u1bTmp = rtw_read8(padapter, REG_SYS_FUNC_EN+1);
284554c0a3aSHans de Goede 			rtw_write8(padapter, REG_SYS_FUNC_EN+1, u1bTmp&(~BIT2));
285554c0a3aSHans de Goede 		}
286554c0a3aSHans de Goede 	}
287554c0a3aSHans de Goede }
288554c0a3aSHans de Goede 
289554c0a3aSHans de Goede /*  */
290554c0a3aSHans de Goede /* 	Description: */
291554c0a3aSHans de Goede /* 		Download 8192C firmware code. */
292554c0a3aSHans de Goede /*  */
293554c0a3aSHans de Goede /*  */
294554c0a3aSHans de Goede s32 rtl8723b_FirmwareDownload(struct adapter *padapter, bool  bUsedWoWLANFw)
295554c0a3aSHans de Goede {
296554c0a3aSHans de Goede 	s32 rtStatus = _SUCCESS;
297554c0a3aSHans de Goede 	u8 write_fw = 0;
298554c0a3aSHans de Goede 	unsigned long fwdl_start_time;
299554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
300554c0a3aSHans de Goede 	struct rt_firmware *pFirmware;
301554c0a3aSHans de Goede 	struct rt_firmware *pBTFirmware;
302554c0a3aSHans de Goede 	struct rt_firmware_hdr *pFwHdr = NULL;
303554c0a3aSHans de Goede 	u8 *pFirmwareBuf;
304554c0a3aSHans de Goede 	u32 FirmwareLen;
305554c0a3aSHans de Goede 	const struct firmware *fw;
306554c0a3aSHans de Goede 	struct device *device = dvobj_to_dev(padapter->dvobj);
307554c0a3aSHans de Goede 	u8 *fwfilepath;
308554c0a3aSHans de Goede 	struct dvobj_priv *psdpriv = padapter->dvobj;
309554c0a3aSHans de Goede 	struct debug_priv *pdbgpriv = &psdpriv->drv_dbg;
310554c0a3aSHans de Goede 	u8 tmp_ps;
311554c0a3aSHans de Goede 
312554c0a3aSHans de Goede 	pFirmware = kzalloc(sizeof(struct rt_firmware), GFP_KERNEL);
3137e2b0aaeSLarry Finger 	if (!pFirmware)
3147e2b0aaeSLarry Finger 		return _FAIL;
315554c0a3aSHans de Goede 	pBTFirmware = kzalloc(sizeof(struct rt_firmware), GFP_KERNEL);
3167e2b0aaeSLarry Finger 	if (!pBTFirmware) {
3177e2b0aaeSLarry Finger 		kfree(pFirmware);
3187e2b0aaeSLarry Finger 		return _FAIL;
319554c0a3aSHans de Goede 	}
320554c0a3aSHans de Goede 	tmp_ps = rtw_read8(padapter, 0xa3);
321554c0a3aSHans de Goede 	tmp_ps &= 0xf8;
322554c0a3aSHans de Goede 	tmp_ps |= 0x02;
323554c0a3aSHans de Goede 	/* 1. write 0xA3[:2:0] = 3b'010 */
324554c0a3aSHans de Goede 	rtw_write8(padapter, 0xa3, tmp_ps);
325554c0a3aSHans de Goede 	/* 2. read power_state = 0xA0[1:0] */
326554c0a3aSHans de Goede 	tmp_ps = rtw_read8(padapter, 0xa0);
327554c0a3aSHans de Goede 	tmp_ps &= 0x03;
328709c8e49SFabio Aiuto 	if (tmp_ps != 0x01)
329554c0a3aSHans de Goede 		pdbgpriv->dbg_downloadfw_pwr_state_cnt++;
330554c0a3aSHans de Goede 
331554c0a3aSHans de Goede 	fwfilepath = "rtlwifi/rtl8723bs_nic.bin";
332554c0a3aSHans de Goede 
333b3882852SColin Ian King 	pr_info("rtl8723bs: acquire FW from file:%s\n", fwfilepath);
334554c0a3aSHans de Goede 
335554c0a3aSHans de Goede 	rtStatus = request_firmware(&fw, fwfilepath, device);
336554c0a3aSHans de Goede 	if (rtStatus) {
337554c0a3aSHans de Goede 		pr_err("Request firmware failed with error 0x%x\n", rtStatus);
338554c0a3aSHans de Goede 		rtStatus = _FAIL;
339554c0a3aSHans de Goede 		goto exit;
340554c0a3aSHans de Goede 	}
341554c0a3aSHans de Goede 
342554c0a3aSHans de Goede 	if (!fw) {
343554c0a3aSHans de Goede 		pr_err("Firmware %s not available\n", fwfilepath);
344554c0a3aSHans de Goede 		rtStatus = _FAIL;
345554c0a3aSHans de Goede 		goto exit;
346554c0a3aSHans de Goede 	}
347554c0a3aSHans de Goede 
348554c0a3aSHans de Goede 	if (fw->size > FW_8723B_SIZE) {
349554c0a3aSHans de Goede 		rtStatus = _FAIL;
350554c0a3aSHans de Goede 		goto exit;
351554c0a3aSHans de Goede 	}
352554c0a3aSHans de Goede 
35393998817SQuytelda Kahja 	pFirmware->fw_buffer_sz = kmemdup(fw->data, fw->size, GFP_KERNEL);
35493998817SQuytelda Kahja 	if (!pFirmware->fw_buffer_sz) {
355554c0a3aSHans de Goede 		rtStatus = _FAIL;
356554c0a3aSHans de Goede 		goto exit;
357554c0a3aSHans de Goede 	}
358554c0a3aSHans de Goede 
35993998817SQuytelda Kahja 	pFirmware->fw_length = fw->size;
360554c0a3aSHans de Goede 	release_firmware(fw);
36193998817SQuytelda Kahja 	if (pFirmware->fw_length > FW_8723B_SIZE) {
362554c0a3aSHans de Goede 		rtStatus = _FAIL;
36393998817SQuytelda Kahja 		DBG_871X_LEVEL(_drv_emerg_, "Firmware size:%u exceed %u\n", pFirmware->fw_length, FW_8723B_SIZE);
3647e2b0aaeSLarry Finger 		goto release_fw1;
365554c0a3aSHans de Goede 	}
366554c0a3aSHans de Goede 
36793998817SQuytelda Kahja 	pFirmwareBuf = pFirmware->fw_buffer_sz;
36893998817SQuytelda Kahja 	FirmwareLen = pFirmware->fw_length;
369554c0a3aSHans de Goede 
370554c0a3aSHans de Goede 	/*  To Check Fw header. Added by tynli. 2009.12.04. */
371554c0a3aSHans de Goede 	pFwHdr = (struct rt_firmware_hdr *)pFirmwareBuf;
372554c0a3aSHans de Goede 
373699ad734SQuytelda Kahja 	pHalData->FirmwareVersion =  le16_to_cpu(pFwHdr->version);
374699ad734SQuytelda Kahja 	pHalData->FirmwareSubVersion = le16_to_cpu(pFwHdr->subversion);
375699ad734SQuytelda Kahja 	pHalData->FirmwareSignature = le16_to_cpu(pFwHdr->signature);
376554c0a3aSHans de Goede 
377554c0a3aSHans de Goede 	if (IS_FW_HEADER_EXIST_8723B(pFwHdr)) {
378554c0a3aSHans de Goede 		/*  Shift 32 bytes for FW header */
379554c0a3aSHans de Goede 		pFirmwareBuf = pFirmwareBuf + 32;
380554c0a3aSHans de Goede 		FirmwareLen = FirmwareLen - 32;
381554c0a3aSHans de Goede 	}
382554c0a3aSHans de Goede 
383554c0a3aSHans de Goede 	/*  Suggested by Filen. If 8051 is running in RAM code, driver should inform Fw to reset by itself, */
384554c0a3aSHans de Goede 	/*  or it will cause download Fw fail. 2010.02.01. by tynli. */
385554c0a3aSHans de Goede 	if (rtw_read8(padapter, REG_MCUFWDL) & RAM_DL_SEL) { /* 8051 RAM code */
386554c0a3aSHans de Goede 		rtw_write8(padapter, REG_MCUFWDL, 0x00);
387554c0a3aSHans de Goede 		rtl8723b_FirmwareSelfReset(padapter);
388554c0a3aSHans de Goede 	}
389554c0a3aSHans de Goede 
390554c0a3aSHans de Goede 	_FWDownloadEnable(padapter, true);
391554c0a3aSHans de Goede 	fwdl_start_time = jiffies;
392554c0a3aSHans de Goede 	while (
393554c0a3aSHans de Goede 		!padapter->bDriverStopped &&
394554c0a3aSHans de Goede 		!padapter->bSurpriseRemoved &&
395554c0a3aSHans de Goede 		(write_fw++ < 3 || jiffies_to_msecs(jiffies - fwdl_start_time) < 500)
396554c0a3aSHans de Goede 	) {
397554c0a3aSHans de Goede 		/* reset FWDL chksum */
398554c0a3aSHans de Goede 		rtw_write8(padapter, REG_MCUFWDL, rtw_read8(padapter, REG_MCUFWDL)|FWDL_ChkSum_rpt);
399554c0a3aSHans de Goede 
400554c0a3aSHans de Goede 		rtStatus = _WriteFW(padapter, pFirmwareBuf, FirmwareLen);
401554c0a3aSHans de Goede 		if (rtStatus != _SUCCESS)
402554c0a3aSHans de Goede 			continue;
403554c0a3aSHans de Goede 
404554c0a3aSHans de Goede 		rtStatus = polling_fwdl_chksum(padapter, 5, 50);
405554c0a3aSHans de Goede 		if (rtStatus == _SUCCESS)
406554c0a3aSHans de Goede 			break;
407554c0a3aSHans de Goede 	}
408554c0a3aSHans de Goede 	_FWDownloadEnable(padapter, false);
409554c0a3aSHans de Goede 	if (_SUCCESS != rtStatus)
410554c0a3aSHans de Goede 		goto fwdl_stat;
411554c0a3aSHans de Goede 
412554c0a3aSHans de Goede 	rtStatus = _FWFreeToGo(padapter, 10, 200);
413554c0a3aSHans de Goede 	if (_SUCCESS != rtStatus)
414554c0a3aSHans de Goede 		goto fwdl_stat;
415554c0a3aSHans de Goede 
416554c0a3aSHans de Goede fwdl_stat:
417554c0a3aSHans de Goede 
418554c0a3aSHans de Goede exit:
41993998817SQuytelda Kahja 	kfree(pFirmware->fw_buffer_sz);
420554c0a3aSHans de Goede 	kfree(pFirmware);
4217e2b0aaeSLarry Finger release_fw1:
422554c0a3aSHans de Goede 	kfree(pBTFirmware);
423554c0a3aSHans de Goede 	return rtStatus;
424554c0a3aSHans de Goede }
425554c0a3aSHans de Goede 
426554c0a3aSHans de Goede void rtl8723b_InitializeFirmwareVars(struct adapter *padapter)
427554c0a3aSHans de Goede {
428554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
429554c0a3aSHans de Goede 
430554c0a3aSHans de Goede 	/*  Init Fw LPS related. */
43190b69822SFabio M. De Francesco 	adapter_to_pwrctl(padapter)->fw_current_in_ps_mode = false;
432554c0a3aSHans de Goede 
433554c0a3aSHans de Goede 	/* Init H2C cmd. */
434554c0a3aSHans de Goede 	rtw_write8(padapter, REG_HMETFR, 0x0f);
435554c0a3aSHans de Goede 
436554c0a3aSHans de Goede 	/*  Init H2C counter. by tynli. 2009.12.09. */
437554c0a3aSHans de Goede 	pHalData->LastHMEBoxNum = 0;
438554c0a3aSHans de Goede /* pHalData->H2CQueueHead = 0; */
439554c0a3aSHans de Goede /* pHalData->H2CQueueTail = 0; */
440554c0a3aSHans de Goede /* pHalData->H2CStopInsertQueue = false; */
441554c0a3aSHans de Goede }
442554c0a3aSHans de Goede 
443554c0a3aSHans de Goede static void rtl8723b_free_hal_data(struct adapter *padapter)
444554c0a3aSHans de Goede {
445554c0a3aSHans de Goede }
446554c0a3aSHans de Goede 
447554c0a3aSHans de Goede /*  */
448554c0a3aSHans de Goede /* 				Efuse related code */
449554c0a3aSHans de Goede /*  */
450554c0a3aSHans de Goede static u8 hal_EfuseSwitchToBank(
451554c0a3aSHans de Goede 	struct adapter *padapter, u8 bank, bool bPseudoTest
452554c0a3aSHans de Goede )
453554c0a3aSHans de Goede {
454554c0a3aSHans de Goede 	u8 bRet = false;
455554c0a3aSHans de Goede 	u32 value32 = 0;
456554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
457554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
4589d3c9ecdSMarco Cesati 	struct efuse_hal *pEfuseHal = &pHalData->EfuseHal;
459554c0a3aSHans de Goede #endif
460554c0a3aSHans de Goede 
461554c0a3aSHans de Goede 
462554c0a3aSHans de Goede 	if (bPseudoTest) {
463554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
464554c0a3aSHans de Goede 		pEfuseHal->fakeEfuseBank = bank;
465554c0a3aSHans de Goede #else
466554c0a3aSHans de Goede 		fakeEfuseBank = bank;
467554c0a3aSHans de Goede #endif
468554c0a3aSHans de Goede 		bRet = true;
469554c0a3aSHans de Goede 	} else {
470554c0a3aSHans de Goede 		value32 = rtw_read32(padapter, EFUSE_TEST);
471554c0a3aSHans de Goede 		bRet = true;
472554c0a3aSHans de Goede 		switch (bank) {
473554c0a3aSHans de Goede 		case 0:
474554c0a3aSHans de Goede 			value32 = (value32 & ~EFUSE_SEL_MASK) | EFUSE_SEL(EFUSE_WIFI_SEL_0);
475554c0a3aSHans de Goede 			break;
476554c0a3aSHans de Goede 		case 1:
477554c0a3aSHans de Goede 			value32 = (value32 & ~EFUSE_SEL_MASK) | EFUSE_SEL(EFUSE_BT_SEL_0);
478554c0a3aSHans de Goede 			break;
479554c0a3aSHans de Goede 		case 2:
480554c0a3aSHans de Goede 			value32 = (value32 & ~EFUSE_SEL_MASK) | EFUSE_SEL(EFUSE_BT_SEL_1);
481554c0a3aSHans de Goede 			break;
482554c0a3aSHans de Goede 		case 3:
483554c0a3aSHans de Goede 			value32 = (value32 & ~EFUSE_SEL_MASK) | EFUSE_SEL(EFUSE_BT_SEL_2);
484554c0a3aSHans de Goede 			break;
485554c0a3aSHans de Goede 		default:
486554c0a3aSHans de Goede 			value32 = (value32 & ~EFUSE_SEL_MASK) | EFUSE_SEL(EFUSE_WIFI_SEL_0);
487554c0a3aSHans de Goede 			bRet = false;
488554c0a3aSHans de Goede 			break;
489554c0a3aSHans de Goede 		}
490554c0a3aSHans de Goede 		rtw_write32(padapter, EFUSE_TEST, value32);
491554c0a3aSHans de Goede 	}
492554c0a3aSHans de Goede 
493554c0a3aSHans de Goede 	return bRet;
494554c0a3aSHans de Goede }
495554c0a3aSHans de Goede 
496554c0a3aSHans de Goede static void Hal_GetEfuseDefinition(
497554c0a3aSHans de Goede 	struct adapter *padapter,
498554c0a3aSHans de Goede 	u8 efuseType,
499554c0a3aSHans de Goede 	u8 type,
500554c0a3aSHans de Goede 	void *pOut,
501554c0a3aSHans de Goede 	bool bPseudoTest
502554c0a3aSHans de Goede )
503554c0a3aSHans de Goede {
504554c0a3aSHans de Goede 	switch (type) {
505554c0a3aSHans de Goede 	case TYPE_EFUSE_MAX_SECTION:
506554c0a3aSHans de Goede 		{
507554c0a3aSHans de Goede 			u8 *pMax_section;
5081b98ee33SHimanshu Jha 			pMax_section = pOut;
509554c0a3aSHans de Goede 
510554c0a3aSHans de Goede 			if (efuseType == EFUSE_WIFI)
511554c0a3aSHans de Goede 				*pMax_section = EFUSE_MAX_SECTION_8723B;
512554c0a3aSHans de Goede 			else
513554c0a3aSHans de Goede 				*pMax_section = EFUSE_BT_MAX_SECTION;
514554c0a3aSHans de Goede 		}
515554c0a3aSHans de Goede 		break;
516554c0a3aSHans de Goede 
517554c0a3aSHans de Goede 	case TYPE_EFUSE_REAL_CONTENT_LEN:
518554c0a3aSHans de Goede 		{
519554c0a3aSHans de Goede 			u16 *pu2Tmp;
5201b98ee33SHimanshu Jha 			pu2Tmp = pOut;
521554c0a3aSHans de Goede 
522554c0a3aSHans de Goede 			if (efuseType == EFUSE_WIFI)
523554c0a3aSHans de Goede 				*pu2Tmp = EFUSE_REAL_CONTENT_LEN_8723B;
524554c0a3aSHans de Goede 			else
525554c0a3aSHans de Goede 				*pu2Tmp = EFUSE_BT_REAL_CONTENT_LEN;
526554c0a3aSHans de Goede 		}
527554c0a3aSHans de Goede 		break;
528554c0a3aSHans de Goede 
529554c0a3aSHans de Goede 	case TYPE_AVAILABLE_EFUSE_BYTES_BANK:
530554c0a3aSHans de Goede 		{
531554c0a3aSHans de Goede 			u16 *pu2Tmp;
5321b98ee33SHimanshu Jha 			pu2Tmp = pOut;
533554c0a3aSHans de Goede 
534554c0a3aSHans de Goede 			if (efuseType == EFUSE_WIFI)
535554c0a3aSHans de Goede 				*pu2Tmp = (EFUSE_REAL_CONTENT_LEN_8723B-EFUSE_OOB_PROTECT_BYTES);
536554c0a3aSHans de Goede 			else
537554c0a3aSHans de Goede 				*pu2Tmp = (EFUSE_BT_REAL_BANK_CONTENT_LEN-EFUSE_PROTECT_BYTES_BANK);
538554c0a3aSHans de Goede 		}
539554c0a3aSHans de Goede 		break;
540554c0a3aSHans de Goede 
541554c0a3aSHans de Goede 	case TYPE_AVAILABLE_EFUSE_BYTES_TOTAL:
542554c0a3aSHans de Goede 		{
543554c0a3aSHans de Goede 			u16 *pu2Tmp;
5441b98ee33SHimanshu Jha 			pu2Tmp = pOut;
545554c0a3aSHans de Goede 
546554c0a3aSHans de Goede 			if (efuseType == EFUSE_WIFI)
547554c0a3aSHans de Goede 				*pu2Tmp = (EFUSE_REAL_CONTENT_LEN_8723B-EFUSE_OOB_PROTECT_BYTES);
548554c0a3aSHans de Goede 			else
549554c0a3aSHans de Goede 				*pu2Tmp = (EFUSE_BT_REAL_CONTENT_LEN-(EFUSE_PROTECT_BYTES_BANK*3));
550554c0a3aSHans de Goede 		}
551554c0a3aSHans de Goede 		break;
552554c0a3aSHans de Goede 
553554c0a3aSHans de Goede 	case TYPE_EFUSE_MAP_LEN:
554554c0a3aSHans de Goede 		{
555554c0a3aSHans de Goede 			u16 *pu2Tmp;
5561b98ee33SHimanshu Jha 			pu2Tmp = pOut;
557554c0a3aSHans de Goede 
558554c0a3aSHans de Goede 			if (efuseType == EFUSE_WIFI)
559554c0a3aSHans de Goede 				*pu2Tmp = EFUSE_MAX_MAP_LEN;
560554c0a3aSHans de Goede 			else
561554c0a3aSHans de Goede 				*pu2Tmp = EFUSE_BT_MAP_LEN;
562554c0a3aSHans de Goede 		}
563554c0a3aSHans de Goede 		break;
564554c0a3aSHans de Goede 
565554c0a3aSHans de Goede 	case TYPE_EFUSE_PROTECT_BYTES_BANK:
566554c0a3aSHans de Goede 		{
567554c0a3aSHans de Goede 			u8 *pu1Tmp;
5681b98ee33SHimanshu Jha 			pu1Tmp = pOut;
569554c0a3aSHans de Goede 
570554c0a3aSHans de Goede 			if (efuseType == EFUSE_WIFI)
571554c0a3aSHans de Goede 				*pu1Tmp = EFUSE_OOB_PROTECT_BYTES;
572554c0a3aSHans de Goede 			else
573554c0a3aSHans de Goede 				*pu1Tmp = EFUSE_PROTECT_BYTES_BANK;
574554c0a3aSHans de Goede 		}
575554c0a3aSHans de Goede 		break;
576554c0a3aSHans de Goede 
577554c0a3aSHans de Goede 	case TYPE_EFUSE_CONTENT_LEN_BANK:
578554c0a3aSHans de Goede 		{
579554c0a3aSHans de Goede 			u16 *pu2Tmp;
5801b98ee33SHimanshu Jha 			pu2Tmp = pOut;
581554c0a3aSHans de Goede 
582554c0a3aSHans de Goede 			if (efuseType == EFUSE_WIFI)
583554c0a3aSHans de Goede 				*pu2Tmp = EFUSE_REAL_CONTENT_LEN_8723B;
584554c0a3aSHans de Goede 			else
585554c0a3aSHans de Goede 				*pu2Tmp = EFUSE_BT_REAL_BANK_CONTENT_LEN;
586554c0a3aSHans de Goede 		}
587554c0a3aSHans de Goede 		break;
588554c0a3aSHans de Goede 
589554c0a3aSHans de Goede 	default:
590554c0a3aSHans de Goede 		{
591554c0a3aSHans de Goede 			u8 *pu1Tmp;
5921b98ee33SHimanshu Jha 			pu1Tmp = pOut;
593554c0a3aSHans de Goede 			*pu1Tmp = 0;
594554c0a3aSHans de Goede 		}
595554c0a3aSHans de Goede 		break;
596554c0a3aSHans de Goede 	}
597554c0a3aSHans de Goede }
598554c0a3aSHans de Goede 
599554c0a3aSHans de Goede #define VOLTAGE_V25		0x03
600554c0a3aSHans de Goede #define LDOE25_SHIFT	28
601554c0a3aSHans de Goede 
602554c0a3aSHans de Goede /*  */
603554c0a3aSHans de Goede /* 	The following is for compile ok */
604554c0a3aSHans de Goede /* 	That should be merged with the original in the future */
605554c0a3aSHans de Goede /*  */
606554c0a3aSHans de Goede #define EFUSE_ACCESS_ON_8723			0x69	/*  For RTL8723 only. */
607554c0a3aSHans de Goede #define EFUSE_ACCESS_OFF_8723			0x00	/*  For RTL8723 only. */
608554c0a3aSHans de Goede #define REG_EFUSE_ACCESS_8723			0x00CF	/*  Efuse access protection for RTL8723 */
609554c0a3aSHans de Goede 
610554c0a3aSHans de Goede /*  */
611554c0a3aSHans de Goede static void Hal_BT_EfusePowerSwitch(
612554c0a3aSHans de Goede 	struct adapter *padapter, u8 bWrite, u8 PwrState
613554c0a3aSHans de Goede )
614554c0a3aSHans de Goede {
615554c0a3aSHans de Goede 	u8 tempval;
6167036126aSHariprasad Kelam 	if (PwrState) {
617554c0a3aSHans de Goede 		/*  enable BT power cut */
618554c0a3aSHans de Goede 		/*  0x6A[14] = 1 */
619554c0a3aSHans de Goede 		tempval = rtw_read8(padapter, 0x6B);
620554c0a3aSHans de Goede 		tempval |= BIT(6);
621554c0a3aSHans de Goede 		rtw_write8(padapter, 0x6B, tempval);
622554c0a3aSHans de Goede 
623554c0a3aSHans de Goede 		/*  Attention!! Between 0x6A[14] and 0x6A[15] setting need 100us delay */
62468468503SAndreas Hellmich 		/*  So don't write 0x6A[14]= 1 and 0x6A[15]= 0 together! */
625554c0a3aSHans de Goede 		msleep(1);
626554c0a3aSHans de Goede 		/*  disable BT output isolation */
627554c0a3aSHans de Goede 		/*  0x6A[15] = 0 */
628554c0a3aSHans de Goede 		tempval = rtw_read8(padapter, 0x6B);
629554c0a3aSHans de Goede 		tempval &= ~BIT(7);
630554c0a3aSHans de Goede 		rtw_write8(padapter, 0x6B, tempval);
631554c0a3aSHans de Goede 	} else {
632554c0a3aSHans de Goede 		/*  enable BT output isolation */
633554c0a3aSHans de Goede 		/*  0x6A[15] = 1 */
634554c0a3aSHans de Goede 		tempval = rtw_read8(padapter, 0x6B);
635554c0a3aSHans de Goede 		tempval |= BIT(7);
636554c0a3aSHans de Goede 		rtw_write8(padapter, 0x6B, tempval);
637554c0a3aSHans de Goede 
638554c0a3aSHans de Goede 		/*  Attention!! Between 0x6A[14] and 0x6A[15] setting need 100us delay */
63968468503SAndreas Hellmich 		/*  So don't write 0x6A[14]= 1 and 0x6A[15]= 0 together! */
640554c0a3aSHans de Goede 
641554c0a3aSHans de Goede 		/*  disable BT power cut */
642554c0a3aSHans de Goede 		/*  0x6A[14] = 1 */
643554c0a3aSHans de Goede 		tempval = rtw_read8(padapter, 0x6B);
644554c0a3aSHans de Goede 		tempval &= ~BIT(6);
645554c0a3aSHans de Goede 		rtw_write8(padapter, 0x6B, tempval);
646554c0a3aSHans de Goede 	}
647554c0a3aSHans de Goede 
648554c0a3aSHans de Goede }
649554c0a3aSHans de Goede static void Hal_EfusePowerSwitch(
650554c0a3aSHans de Goede 	struct adapter *padapter, u8 bWrite, u8 PwrState
651554c0a3aSHans de Goede )
652554c0a3aSHans de Goede {
653554c0a3aSHans de Goede 	u8 tempval;
654554c0a3aSHans de Goede 	u16 tmpV16;
655554c0a3aSHans de Goede 
656554c0a3aSHans de Goede 
6577036126aSHariprasad Kelam 	if (PwrState) {
658554c0a3aSHans de Goede 		/*  To avoid cannot access efuse regsiters after disable/enable several times during DTM test. */
659554c0a3aSHans de Goede 		/*  Suggested by SD1 IsaacHsu. 2013.07.08, added by tynli. */
660554c0a3aSHans de Goede 		tempval = rtw_read8(padapter, SDIO_LOCAL_BASE|SDIO_REG_HSUS_CTRL);
661554c0a3aSHans de Goede 		if (tempval & BIT(0)) { /*  SDIO local register is suspend */
662554c0a3aSHans de Goede 			u8 count = 0;
663554c0a3aSHans de Goede 
664554c0a3aSHans de Goede 
665554c0a3aSHans de Goede 			tempval &= ~BIT(0);
666554c0a3aSHans de Goede 			rtw_write8(padapter, SDIO_LOCAL_BASE|SDIO_REG_HSUS_CTRL, tempval);
667554c0a3aSHans de Goede 
668554c0a3aSHans de Goede 			/*  check 0x86[1:0]= 10'2h, wait power state to leave suspend */
669554c0a3aSHans de Goede 			do {
670554c0a3aSHans de Goede 				tempval = rtw_read8(padapter, SDIO_LOCAL_BASE|SDIO_REG_HSUS_CTRL);
671554c0a3aSHans de Goede 				tempval &= 0x3;
672554c0a3aSHans de Goede 				if (tempval == 0x02)
673554c0a3aSHans de Goede 					break;
674554c0a3aSHans de Goede 
675554c0a3aSHans de Goede 				count++;
676554c0a3aSHans de Goede 				if (count >= 100)
677554c0a3aSHans de Goede 					break;
678554c0a3aSHans de Goede 
679554c0a3aSHans de Goede 				mdelay(10);
680554c0a3aSHans de Goede 			} while (1);
681554c0a3aSHans de Goede 		}
682554c0a3aSHans de Goede 
683554c0a3aSHans de Goede 		rtw_write8(padapter, REG_EFUSE_ACCESS_8723, EFUSE_ACCESS_ON_8723);
684554c0a3aSHans de Goede 
685554c0a3aSHans de Goede 		/*  Reset: 0x0000h[28], default valid */
686554c0a3aSHans de Goede 		tmpV16 =  rtw_read16(padapter, REG_SYS_FUNC_EN);
687554c0a3aSHans de Goede 		if (!(tmpV16 & FEN_ELDR)) {
688554c0a3aSHans de Goede 			tmpV16 |= FEN_ELDR;
689554c0a3aSHans de Goede 			rtw_write16(padapter, REG_SYS_FUNC_EN, tmpV16);
690554c0a3aSHans de Goede 		}
691554c0a3aSHans de Goede 
692554c0a3aSHans de Goede 		/*  Clock: Gated(0x0008h[5]) 8M(0x0008h[1]) clock from ANA, default valid */
693554c0a3aSHans de Goede 		tmpV16 = rtw_read16(padapter, REG_SYS_CLKR);
694554c0a3aSHans de Goede 		if ((!(tmpV16 & LOADER_CLK_EN))  || (!(tmpV16 & ANA8M))) {
695554c0a3aSHans de Goede 			tmpV16 |= (LOADER_CLK_EN | ANA8M);
696554c0a3aSHans de Goede 			rtw_write16(padapter, REG_SYS_CLKR, tmpV16);
697554c0a3aSHans de Goede 		}
698554c0a3aSHans de Goede 
6997036126aSHariprasad Kelam 		if (bWrite) {
700554c0a3aSHans de Goede 			/*  Enable LDO 2.5V before read/write action */
701554c0a3aSHans de Goede 			tempval = rtw_read8(padapter, EFUSE_TEST+3);
702554c0a3aSHans de Goede 			tempval &= 0x0F;
703554c0a3aSHans de Goede 			tempval |= (VOLTAGE_V25 << 4);
704554c0a3aSHans de Goede 			rtw_write8(padapter, EFUSE_TEST+3, (tempval | 0x80));
705554c0a3aSHans de Goede 
706554c0a3aSHans de Goede 			/* rtw_write8(padapter, REG_EFUSE_ACCESS, EFUSE_ACCESS_ON); */
707554c0a3aSHans de Goede 		}
708554c0a3aSHans de Goede 	} else {
709554c0a3aSHans de Goede 		rtw_write8(padapter, REG_EFUSE_ACCESS, EFUSE_ACCESS_OFF);
710554c0a3aSHans de Goede 
7117036126aSHariprasad Kelam 		if (bWrite) {
712554c0a3aSHans de Goede 			/*  Disable LDO 2.5V after read/write action */
713554c0a3aSHans de Goede 			tempval = rtw_read8(padapter, EFUSE_TEST+3);
714554c0a3aSHans de Goede 			rtw_write8(padapter, EFUSE_TEST+3, (tempval & 0x7F));
715554c0a3aSHans de Goede 		}
716554c0a3aSHans de Goede 
717554c0a3aSHans de Goede 	}
718554c0a3aSHans de Goede }
719554c0a3aSHans de Goede 
720554c0a3aSHans de Goede static void hal_ReadEFuse_WiFi(
721554c0a3aSHans de Goede 	struct adapter *padapter,
722554c0a3aSHans de Goede 	u16 _offset,
723554c0a3aSHans de Goede 	u16 _size_byte,
724554c0a3aSHans de Goede 	u8 *pbuf,
725554c0a3aSHans de Goede 	bool bPseudoTest
726554c0a3aSHans de Goede )
727554c0a3aSHans de Goede {
728554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
729554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
7309d3c9ecdSMarco Cesati 	struct efuse_hal *pEfuseHal = &pHalData->EfuseHal;
731554c0a3aSHans de Goede #endif
732554c0a3aSHans de Goede 	u8 *efuseTbl = NULL;
733554c0a3aSHans de Goede 	u16 eFuse_Addr = 0;
734554c0a3aSHans de Goede 	u8 offset, wden;
735554c0a3aSHans de Goede 	u8 efuseHeader, efuseExtHdr, efuseData;
736554c0a3aSHans de Goede 	u16 i, total, used;
737554c0a3aSHans de Goede 	u8 efuse_usage = 0;
738554c0a3aSHans de Goede 
739554c0a3aSHans de Goede 	/*  */
740554c0a3aSHans de Goede 	/*  Do NOT excess total size of EFuse table. Added by Roger, 2008.11.10. */
741554c0a3aSHans de Goede 	/*  */
74204c35396SFabio Aiuto 	if ((_offset + _size_byte) > EFUSE_MAX_MAP_LEN)
743554c0a3aSHans de Goede 		return;
744554c0a3aSHans de Goede 
7452ef2b7c2SJoe Perches 	efuseTbl = rtw_malloc(EFUSE_MAX_MAP_LEN);
74604c35396SFabio Aiuto 	if (!efuseTbl)
747554c0a3aSHans de Goede 		return;
74804c35396SFabio Aiuto 
749554c0a3aSHans de Goede 	/*  0xff will be efuse default value instead of 0x00. */
750554c0a3aSHans de Goede 	memset(efuseTbl, 0xFF, EFUSE_MAX_MAP_LEN);
751554c0a3aSHans de Goede 
752554c0a3aSHans de Goede 	/*  switch bank back to bank 0 for later BT and wifi use. */
753554c0a3aSHans de Goede 	hal_EfuseSwitchToBank(padapter, 0, bPseudoTest);
754554c0a3aSHans de Goede 
755554c0a3aSHans de Goede 	while (AVAILABLE_EFUSE_ADDR(eFuse_Addr)) {
756554c0a3aSHans de Goede 		efuse_OneByteRead(padapter, eFuse_Addr++, &efuseHeader, bPseudoTest);
757d6b08255SFabio Aiuto 		if (efuseHeader == 0xFF)
758554c0a3aSHans de Goede 			break;
759554c0a3aSHans de Goede 
760554c0a3aSHans de Goede 		/*  Check PG header for section num. */
761554c0a3aSHans de Goede 		if (EXT_HEADER(efuseHeader)) { /* extended header */
762554c0a3aSHans de Goede 			offset = GET_HDR_OFFSET_2_0(efuseHeader);
763554c0a3aSHans de Goede 
764554c0a3aSHans de Goede 			efuse_OneByteRead(padapter, eFuse_Addr++, &efuseExtHdr, bPseudoTest);
765554c0a3aSHans de Goede 			if (ALL_WORDS_DISABLED(efuseExtHdr))
766554c0a3aSHans de Goede 				continue;
767554c0a3aSHans de Goede 
768554c0a3aSHans de Goede 			offset |= ((efuseExtHdr & 0xF0) >> 1);
769554c0a3aSHans de Goede 			wden = (efuseExtHdr & 0x0F);
770554c0a3aSHans de Goede 		} else {
771554c0a3aSHans de Goede 			offset = ((efuseHeader >> 4) & 0x0f);
772554c0a3aSHans de Goede 			wden = (efuseHeader & 0x0f);
773554c0a3aSHans de Goede 		}
774554c0a3aSHans de Goede 
775554c0a3aSHans de Goede 		if (offset < EFUSE_MAX_SECTION_8723B) {
776554c0a3aSHans de Goede 			u16 addr;
777554c0a3aSHans de Goede 			/*  Get word enable value from PG header */
778554c0a3aSHans de Goede 
779554c0a3aSHans de Goede 			addr = offset * PGPKT_DATA_SIZE;
780554c0a3aSHans de Goede 			for (i = 0; i < EFUSE_MAX_WORD_UNIT; i++) {
781554c0a3aSHans de Goede 				/*  Check word enable condition in the section */
782554c0a3aSHans de Goede 				if (!(wden & (0x01<<i))) {
783554c0a3aSHans de Goede 					efuse_OneByteRead(padapter, eFuse_Addr++, &efuseData, bPseudoTest);
784554c0a3aSHans de Goede 					efuseTbl[addr] = efuseData;
785554c0a3aSHans de Goede 
786554c0a3aSHans de Goede 					efuse_OneByteRead(padapter, eFuse_Addr++, &efuseData, bPseudoTest);
787554c0a3aSHans de Goede 					efuseTbl[addr+1] = efuseData;
788554c0a3aSHans de Goede 				}
789554c0a3aSHans de Goede 				addr += 2;
790554c0a3aSHans de Goede 			}
791554c0a3aSHans de Goede 		} else {
792554c0a3aSHans de Goede 			eFuse_Addr += Efuse_CalculateWordCnts(wden)*2;
793554c0a3aSHans de Goede 		}
794554c0a3aSHans de Goede 	}
795554c0a3aSHans de Goede 
796554c0a3aSHans de Goede 	/*  Copy from Efuse map to output pointer memory!!! */
797554c0a3aSHans de Goede 	for (i = 0; i < _size_byte; i++)
798554c0a3aSHans de Goede 		pbuf[i] = efuseTbl[_offset+i];
799554c0a3aSHans de Goede 
800554c0a3aSHans de Goede 	/*  Calculate Efuse utilization */
801554c0a3aSHans de Goede 	EFUSE_GetEfuseDefinition(padapter, EFUSE_WIFI, TYPE_AVAILABLE_EFUSE_BYTES_TOTAL, &total, bPseudoTest);
802554c0a3aSHans de Goede 	used = eFuse_Addr - 1;
803554c0a3aSHans de Goede 	efuse_usage = (u8)((used*100)/total);
804554c0a3aSHans de Goede 	if (bPseudoTest) {
805554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
806554c0a3aSHans de Goede 		pEfuseHal->fakeEfuseUsedBytes = used;
807554c0a3aSHans de Goede #else
808554c0a3aSHans de Goede 		fakeEfuseUsedBytes = used;
809554c0a3aSHans de Goede #endif
810554c0a3aSHans de Goede 	} else {
811554c0a3aSHans de Goede 		rtw_hal_set_hwreg(padapter, HW_VAR_EFUSE_BYTES, (u8 *)&used);
812554c0a3aSHans de Goede 		rtw_hal_set_hwreg(padapter, HW_VAR_EFUSE_USAGE, (u8 *)&efuse_usage);
813554c0a3aSHans de Goede 	}
814554c0a3aSHans de Goede 
815554c0a3aSHans de Goede 	kfree(efuseTbl);
816554c0a3aSHans de Goede }
817554c0a3aSHans de Goede 
818554c0a3aSHans de Goede static void hal_ReadEFuse_BT(
819554c0a3aSHans de Goede 	struct adapter *padapter,
820554c0a3aSHans de Goede 	u16 _offset,
821554c0a3aSHans de Goede 	u16 _size_byte,
822554c0a3aSHans de Goede 	u8 *pbuf,
823554c0a3aSHans de Goede 	bool bPseudoTest
824554c0a3aSHans de Goede )
825554c0a3aSHans de Goede {
826554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
827554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
8289d3c9ecdSMarco Cesati 	struct efuse_hal *pEfuseHal = &pHalData->EfuseHal;
829554c0a3aSHans de Goede #endif
830554c0a3aSHans de Goede 	u8 *efuseTbl;
831554c0a3aSHans de Goede 	u8 bank;
832554c0a3aSHans de Goede 	u16 eFuse_Addr;
833554c0a3aSHans de Goede 	u8 efuseHeader, efuseExtHdr, efuseData;
834554c0a3aSHans de Goede 	u8 offset, wden;
835554c0a3aSHans de Goede 	u16 i, total, used;
836554c0a3aSHans de Goede 	u8 efuse_usage;
837554c0a3aSHans de Goede 
838554c0a3aSHans de Goede 
839554c0a3aSHans de Goede 	/*  */
840554c0a3aSHans de Goede 	/*  Do NOT excess total size of EFuse table. Added by Roger, 2008.11.10. */
841554c0a3aSHans de Goede 	/*  */
84204c35396SFabio Aiuto 	if ((_offset + _size_byte) > EFUSE_BT_MAP_LEN)
843554c0a3aSHans de Goede 		return;
844554c0a3aSHans de Goede 
845554c0a3aSHans de Goede 	efuseTbl = rtw_malloc(EFUSE_BT_MAP_LEN);
84604c35396SFabio Aiuto 	if (!efuseTbl)
847554c0a3aSHans de Goede 		return;
84804c35396SFabio Aiuto 
849554c0a3aSHans de Goede 	/*  0xff will be efuse default value instead of 0x00. */
850554c0a3aSHans de Goede 	memset(efuseTbl, 0xFF, EFUSE_BT_MAP_LEN);
851554c0a3aSHans de Goede 
852554c0a3aSHans de Goede 	EFUSE_GetEfuseDefinition(padapter, EFUSE_BT, TYPE_AVAILABLE_EFUSE_BYTES_BANK, &total, bPseudoTest);
853554c0a3aSHans de Goede 
854554c0a3aSHans de Goede 	for (bank = 1; bank < 3; bank++) { /*  8723b Max bake 0~2 */
85504c35396SFabio Aiuto 		if (hal_EfuseSwitchToBank(padapter, bank, bPseudoTest) == false)
856554c0a3aSHans de Goede 			goto exit;
857554c0a3aSHans de Goede 
858554c0a3aSHans de Goede 		eFuse_Addr = 0;
859554c0a3aSHans de Goede 
860554c0a3aSHans de Goede 		while (AVAILABLE_EFUSE_ADDR(eFuse_Addr)) {
861554c0a3aSHans de Goede 			efuse_OneByteRead(padapter, eFuse_Addr++, &efuseHeader, bPseudoTest);
862554c0a3aSHans de Goede 			if (efuseHeader == 0xFF)
863554c0a3aSHans de Goede 				break;
864554c0a3aSHans de Goede 
865554c0a3aSHans de Goede 			/*  Check PG header for section num. */
866554c0a3aSHans de Goede 			if (EXT_HEADER(efuseHeader)) { /* extended header */
867554c0a3aSHans de Goede 				offset = GET_HDR_OFFSET_2_0(efuseHeader);
868554c0a3aSHans de Goede 
869554c0a3aSHans de Goede 				efuse_OneByteRead(padapter, eFuse_Addr++, &efuseExtHdr, bPseudoTest);
870554c0a3aSHans de Goede 				if (ALL_WORDS_DISABLED(efuseExtHdr))
871554c0a3aSHans de Goede 					continue;
872554c0a3aSHans de Goede 
873554c0a3aSHans de Goede 
874554c0a3aSHans de Goede 				offset |= ((efuseExtHdr & 0xF0) >> 1);
875554c0a3aSHans de Goede 				wden = (efuseExtHdr & 0x0F);
876554c0a3aSHans de Goede 			} else {
877554c0a3aSHans de Goede 				offset = ((efuseHeader >> 4) & 0x0f);
878554c0a3aSHans de Goede 				wden = (efuseHeader & 0x0f);
879554c0a3aSHans de Goede 			}
880554c0a3aSHans de Goede 
881554c0a3aSHans de Goede 			if (offset < EFUSE_BT_MAX_SECTION) {
882554c0a3aSHans de Goede 				u16 addr;
883554c0a3aSHans de Goede 
884554c0a3aSHans de Goede 				addr = offset * PGPKT_DATA_SIZE;
885554c0a3aSHans de Goede 				for (i = 0; i < EFUSE_MAX_WORD_UNIT; i++) {
886554c0a3aSHans de Goede 					/*  Check word enable condition in the section */
887554c0a3aSHans de Goede 					if (!(wden & (0x01<<i))) {
888554c0a3aSHans de Goede 						efuse_OneByteRead(padapter, eFuse_Addr++, &efuseData, bPseudoTest);
889554c0a3aSHans de Goede 						efuseTbl[addr] = efuseData;
890554c0a3aSHans de Goede 
891554c0a3aSHans de Goede 						efuse_OneByteRead(padapter, eFuse_Addr++, &efuseData, bPseudoTest);
892554c0a3aSHans de Goede 						efuseTbl[addr+1] = efuseData;
893554c0a3aSHans de Goede 					}
894554c0a3aSHans de Goede 					addr += 2;
895554c0a3aSHans de Goede 				}
896554c0a3aSHans de Goede 			} else {
897554c0a3aSHans de Goede 				eFuse_Addr += Efuse_CalculateWordCnts(wden)*2;
898554c0a3aSHans de Goede 			}
899554c0a3aSHans de Goede 		}
900554c0a3aSHans de Goede 
90104c35396SFabio Aiuto 		if ((eFuse_Addr - 1) < total)
902554c0a3aSHans de Goede 			break;
90304c35396SFabio Aiuto 
904554c0a3aSHans de Goede 	}
905554c0a3aSHans de Goede 
906554c0a3aSHans de Goede 	/*  switch bank back to bank 0 for later BT and wifi use. */
907554c0a3aSHans de Goede 	hal_EfuseSwitchToBank(padapter, 0, bPseudoTest);
908554c0a3aSHans de Goede 
909554c0a3aSHans de Goede 	/*  Copy from Efuse map to output pointer memory!!! */
910554c0a3aSHans de Goede 	for (i = 0; i < _size_byte; i++)
911554c0a3aSHans de Goede 		pbuf[i] = efuseTbl[_offset+i];
912554c0a3aSHans de Goede 
913554c0a3aSHans de Goede 	/*  */
914554c0a3aSHans de Goede 	/*  Calculate Efuse utilization. */
915554c0a3aSHans de Goede 	/*  */
916554c0a3aSHans de Goede 	EFUSE_GetEfuseDefinition(padapter, EFUSE_BT, TYPE_AVAILABLE_EFUSE_BYTES_TOTAL, &total, bPseudoTest);
917554c0a3aSHans de Goede 	used = (EFUSE_BT_REAL_BANK_CONTENT_LEN*(bank-1)) + eFuse_Addr - 1;
918554c0a3aSHans de Goede 	efuse_usage = (u8)((used*100)/total);
919554c0a3aSHans de Goede 	if (bPseudoTest) {
920554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
921554c0a3aSHans de Goede 		pEfuseHal->fakeBTEfuseUsedBytes = used;
922554c0a3aSHans de Goede #else
923554c0a3aSHans de Goede 		fakeBTEfuseUsedBytes = used;
924554c0a3aSHans de Goede #endif
925554c0a3aSHans de Goede 	} else {
926554c0a3aSHans de Goede 		rtw_hal_set_hwreg(padapter, HW_VAR_EFUSE_BT_BYTES, (u8 *)&used);
927554c0a3aSHans de Goede 		rtw_hal_set_hwreg(padapter, HW_VAR_EFUSE_BT_USAGE, (u8 *)&efuse_usage);
928554c0a3aSHans de Goede 	}
929554c0a3aSHans de Goede 
930554c0a3aSHans de Goede exit:
931554c0a3aSHans de Goede 	kfree(efuseTbl);
932554c0a3aSHans de Goede }
933554c0a3aSHans de Goede 
934554c0a3aSHans de Goede static void Hal_ReadEFuse(
935554c0a3aSHans de Goede 	struct adapter *padapter,
936554c0a3aSHans de Goede 	u8 efuseType,
937554c0a3aSHans de Goede 	u16 _offset,
938554c0a3aSHans de Goede 	u16 _size_byte,
939554c0a3aSHans de Goede 	u8 *pbuf,
940554c0a3aSHans de Goede 	bool bPseudoTest
941554c0a3aSHans de Goede )
942554c0a3aSHans de Goede {
943554c0a3aSHans de Goede 	if (efuseType == EFUSE_WIFI)
944554c0a3aSHans de Goede 		hal_ReadEFuse_WiFi(padapter, _offset, _size_byte, pbuf, bPseudoTest);
945554c0a3aSHans de Goede 	else
946554c0a3aSHans de Goede 		hal_ReadEFuse_BT(padapter, _offset, _size_byte, pbuf, bPseudoTest);
947554c0a3aSHans de Goede }
948554c0a3aSHans de Goede 
949554c0a3aSHans de Goede static u16 hal_EfuseGetCurrentSize_WiFi(
950554c0a3aSHans de Goede 	struct adapter *padapter, bool bPseudoTest
951554c0a3aSHans de Goede )
952554c0a3aSHans de Goede {
953554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
954554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
9559d3c9ecdSMarco Cesati 	struct efuse_hal *pEfuseHal = &pHalData->EfuseHal;
956554c0a3aSHans de Goede #endif
957554c0a3aSHans de Goede 	u16 efuse_addr = 0;
958554c0a3aSHans de Goede 	u16 start_addr = 0; /*  for debug */
959554c0a3aSHans de Goede 	u8 hoffset = 0, hworden = 0;
960554c0a3aSHans de Goede 	u8 efuse_data, word_cnts = 0;
961554c0a3aSHans de Goede 	u32 count = 0; /*  for debug */
962554c0a3aSHans de Goede 
963554c0a3aSHans de Goede 
964554c0a3aSHans de Goede 	if (bPseudoTest) {
965554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
966554c0a3aSHans de Goede 		efuse_addr = (u16)pEfuseHal->fakeEfuseUsedBytes;
967554c0a3aSHans de Goede #else
968554c0a3aSHans de Goede 		efuse_addr = (u16)fakeEfuseUsedBytes;
969554c0a3aSHans de Goede #endif
970554c0a3aSHans de Goede 	} else
971554c0a3aSHans de Goede 		rtw_hal_get_hwreg(padapter, HW_VAR_EFUSE_BYTES, (u8 *)&efuse_addr);
972554c0a3aSHans de Goede 
973554c0a3aSHans de Goede 	start_addr = efuse_addr;
974554c0a3aSHans de Goede 
975554c0a3aSHans de Goede 	/*  switch bank back to bank 0 for later BT and wifi use. */
976554c0a3aSHans de Goede 	hal_EfuseSwitchToBank(padapter, 0, bPseudoTest);
977554c0a3aSHans de Goede 
978554c0a3aSHans de Goede 	count = 0;
979554c0a3aSHans de Goede 	while (AVAILABLE_EFUSE_ADDR(efuse_addr)) {
98004c35396SFabio Aiuto 		if (efuse_OneByteRead(padapter, efuse_addr, &efuse_data, bPseudoTest) == false)
981554c0a3aSHans de Goede 			goto error;
982554c0a3aSHans de Goede 
983554c0a3aSHans de Goede 		if (efuse_data == 0xFF)
984554c0a3aSHans de Goede 			break;
985554c0a3aSHans de Goede 
986554c0a3aSHans de Goede 		if ((start_addr != 0) && (efuse_addr == start_addr)) {
987554c0a3aSHans de Goede 			count++;
988554c0a3aSHans de Goede 
989554c0a3aSHans de Goede 			efuse_data = 0xFF;
990554c0a3aSHans de Goede 			if (count < 4) {
991554c0a3aSHans de Goede 				/*  try again! */
992554c0a3aSHans de Goede 
993554c0a3aSHans de Goede 				if (count > 2) {
994554c0a3aSHans de Goede 					/*  try again form address 0 */
995554c0a3aSHans de Goede 					efuse_addr = 0;
996554c0a3aSHans de Goede 					start_addr = 0;
997554c0a3aSHans de Goede 				}
998554c0a3aSHans de Goede 
999554c0a3aSHans de Goede 				continue;
1000554c0a3aSHans de Goede 			}
1001554c0a3aSHans de Goede 
1002554c0a3aSHans de Goede 			goto error;
1003554c0a3aSHans de Goede 		}
1004554c0a3aSHans de Goede 
1005554c0a3aSHans de Goede 		if (EXT_HEADER(efuse_data)) {
1006554c0a3aSHans de Goede 			hoffset = GET_HDR_OFFSET_2_0(efuse_data);
1007554c0a3aSHans de Goede 			efuse_addr++;
1008554c0a3aSHans de Goede 			efuse_OneByteRead(padapter, efuse_addr, &efuse_data, bPseudoTest);
1009554c0a3aSHans de Goede 			if (ALL_WORDS_DISABLED(efuse_data))
1010554c0a3aSHans de Goede 				continue;
1011554c0a3aSHans de Goede 
1012554c0a3aSHans de Goede 			hoffset |= ((efuse_data & 0xF0) >> 1);
1013554c0a3aSHans de Goede 			hworden = efuse_data & 0x0F;
1014554c0a3aSHans de Goede 		} else {
1015554c0a3aSHans de Goede 			hoffset = (efuse_data>>4) & 0x0F;
1016554c0a3aSHans de Goede 			hworden = efuse_data & 0x0F;
1017554c0a3aSHans de Goede 		}
1018554c0a3aSHans de Goede 
1019554c0a3aSHans de Goede 		word_cnts = Efuse_CalculateWordCnts(hworden);
1020554c0a3aSHans de Goede 		efuse_addr += (word_cnts*2)+1;
1021554c0a3aSHans de Goede 	}
1022554c0a3aSHans de Goede 
1023554c0a3aSHans de Goede 	if (bPseudoTest) {
1024554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
1025554c0a3aSHans de Goede 		pEfuseHal->fakeEfuseUsedBytes = efuse_addr;
1026554c0a3aSHans de Goede #else
1027554c0a3aSHans de Goede 		fakeEfuseUsedBytes = efuse_addr;
1028554c0a3aSHans de Goede #endif
1029554c0a3aSHans de Goede 	} else
1030554c0a3aSHans de Goede 		rtw_hal_set_hwreg(padapter, HW_VAR_EFUSE_BYTES, (u8 *)&efuse_addr);
1031554c0a3aSHans de Goede 
1032554c0a3aSHans de Goede 	goto exit;
1033554c0a3aSHans de Goede 
1034554c0a3aSHans de Goede error:
103568468503SAndreas Hellmich 	/*  report max size to prevent write efuse */
1036554c0a3aSHans de Goede 	EFUSE_GetEfuseDefinition(padapter, EFUSE_WIFI, TYPE_AVAILABLE_EFUSE_BYTES_TOTAL, &efuse_addr, bPseudoTest);
1037554c0a3aSHans de Goede 
1038554c0a3aSHans de Goede exit:
1039554c0a3aSHans de Goede 
1040554c0a3aSHans de Goede 	return efuse_addr;
1041554c0a3aSHans de Goede }
1042554c0a3aSHans de Goede 
1043554c0a3aSHans de Goede static u16 hal_EfuseGetCurrentSize_BT(struct adapter *padapter, u8 bPseudoTest)
1044554c0a3aSHans de Goede {
1045554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
1046554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
10479d3c9ecdSMarco Cesati 	struct efuse_hal *pEfuseHal = &pHalData->EfuseHal;
1048554c0a3aSHans de Goede #endif
1049554c0a3aSHans de Goede 	u16 btusedbytes;
1050554c0a3aSHans de Goede 	u16 efuse_addr;
1051554c0a3aSHans de Goede 	u8 bank, startBank;
1052554c0a3aSHans de Goede 	u8 hoffset = 0, hworden = 0;
1053554c0a3aSHans de Goede 	u8 efuse_data, word_cnts = 0;
1054554c0a3aSHans de Goede 	u16 retU2 = 0;
1055554c0a3aSHans de Goede 
1056554c0a3aSHans de Goede 	if (bPseudoTest) {
1057554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
1058554c0a3aSHans de Goede 		btusedbytes = pEfuseHal->fakeBTEfuseUsedBytes;
1059554c0a3aSHans de Goede #else
1060554c0a3aSHans de Goede 		btusedbytes = fakeBTEfuseUsedBytes;
1061554c0a3aSHans de Goede #endif
1062554c0a3aSHans de Goede 	} else
1063554c0a3aSHans de Goede 		rtw_hal_get_hwreg(padapter, HW_VAR_EFUSE_BT_BYTES, (u8 *)&btusedbytes);
1064554c0a3aSHans de Goede 
1065554c0a3aSHans de Goede 	efuse_addr = (u16)((btusedbytes%EFUSE_BT_REAL_BANK_CONTENT_LEN));
1066554c0a3aSHans de Goede 	startBank = (u8)(1+(btusedbytes/EFUSE_BT_REAL_BANK_CONTENT_LEN));
1067554c0a3aSHans de Goede 
1068554c0a3aSHans de Goede 	EFUSE_GetEfuseDefinition(padapter, EFUSE_BT, TYPE_AVAILABLE_EFUSE_BYTES_BANK, &retU2, bPseudoTest);
1069554c0a3aSHans de Goede 
1070554c0a3aSHans de Goede 	for (bank = startBank; bank < 3; bank++) {
107104c35396SFabio Aiuto 		if (hal_EfuseSwitchToBank(padapter, bank, bPseudoTest) == false)
1072554c0a3aSHans de Goede 			/* bank = EFUSE_MAX_BANK; */
1073554c0a3aSHans de Goede 			break;
1074554c0a3aSHans de Goede 
1075554c0a3aSHans de Goede 		/*  only when bank is switched we have to reset the efuse_addr. */
1076554c0a3aSHans de Goede 		if (bank != startBank)
1077554c0a3aSHans de Goede 			efuse_addr = 0;
1078554c0a3aSHans de Goede #if 1
1079554c0a3aSHans de Goede 
1080554c0a3aSHans de Goede 		while (AVAILABLE_EFUSE_ADDR(efuse_addr)) {
10814ca39cd7SFabio Aiuto 			if (efuse_OneByteRead(padapter, efuse_addr,
10824ca39cd7SFabio Aiuto 					      &efuse_data, bPseudoTest) == false)
1083554c0a3aSHans de Goede 				/* bank = EFUSE_MAX_BANK; */
1084554c0a3aSHans de Goede 				break;
1085554c0a3aSHans de Goede 
1086554c0a3aSHans de Goede 			if (efuse_data == 0xFF)
1087554c0a3aSHans de Goede 				break;
1088554c0a3aSHans de Goede 
1089554c0a3aSHans de Goede 			if (EXT_HEADER(efuse_data)) {
1090554c0a3aSHans de Goede 				hoffset = GET_HDR_OFFSET_2_0(efuse_data);
1091554c0a3aSHans de Goede 				efuse_addr++;
1092554c0a3aSHans de Goede 				efuse_OneByteRead(padapter, efuse_addr, &efuse_data, bPseudoTest);
1093554c0a3aSHans de Goede 
1094554c0a3aSHans de Goede 				if (ALL_WORDS_DISABLED(efuse_data)) {
1095554c0a3aSHans de Goede 					efuse_addr++;
1096554c0a3aSHans de Goede 					continue;
1097554c0a3aSHans de Goede 				}
1098554c0a3aSHans de Goede 
1099554c0a3aSHans de Goede /* 				hoffset = ((hoffset & 0xE0) >> 5) | ((efuse_data & 0xF0) >> 1); */
1100554c0a3aSHans de Goede 				hoffset |= ((efuse_data & 0xF0) >> 1);
1101554c0a3aSHans de Goede 				hworden = efuse_data & 0x0F;
1102554c0a3aSHans de Goede 			} else {
1103554c0a3aSHans de Goede 				hoffset = (efuse_data>>4) & 0x0F;
1104554c0a3aSHans de Goede 				hworden =  efuse_data & 0x0F;
1105554c0a3aSHans de Goede 			}
1106554c0a3aSHans de Goede 
1107554c0a3aSHans de Goede 			word_cnts = Efuse_CalculateWordCnts(hworden);
1108554c0a3aSHans de Goede 			/* read next header */
1109554c0a3aSHans de Goede 			efuse_addr += (word_cnts*2)+1;
1110554c0a3aSHans de Goede 		}
1111554c0a3aSHans de Goede #else
1112554c0a3aSHans de Goede 	while (
1113554c0a3aSHans de Goede 		bContinual &&
1114554c0a3aSHans de Goede 		efuse_OneByteRead(padapter, efuse_addr, &efuse_data, bPseudoTest) &&
1115554c0a3aSHans de Goede 		AVAILABLE_EFUSE_ADDR(efuse_addr)
1116554c0a3aSHans de Goede 	) {
1117554c0a3aSHans de Goede 			if (efuse_data != 0xFF) {
1118554c0a3aSHans de Goede 				if ((efuse_data&0x1F) == 0x0F) { /* extended header */
1119554c0a3aSHans de Goede 					hoffset = efuse_data;
1120554c0a3aSHans de Goede 					efuse_addr++;
1121554c0a3aSHans de Goede 					efuse_OneByteRead(padapter, efuse_addr, &efuse_data, bPseudoTest);
1122554c0a3aSHans de Goede 					if ((efuse_data & 0x0F) == 0x0F) {
1123554c0a3aSHans de Goede 						efuse_addr++;
1124554c0a3aSHans de Goede 						continue;
1125554c0a3aSHans de Goede 					} else {
1126554c0a3aSHans de Goede 						hoffset = ((hoffset & 0xE0) >> 5) | ((efuse_data & 0xF0) >> 1);
1127554c0a3aSHans de Goede 						hworden = efuse_data & 0x0F;
1128554c0a3aSHans de Goede 					}
1129554c0a3aSHans de Goede 				} else {
1130554c0a3aSHans de Goede 					hoffset = (efuse_data>>4) & 0x0F;
1131554c0a3aSHans de Goede 					hworden =  efuse_data & 0x0F;
1132554c0a3aSHans de Goede 				}
1133554c0a3aSHans de Goede 				word_cnts = Efuse_CalculateWordCnts(hworden);
1134554c0a3aSHans de Goede 				/* read next header */
1135554c0a3aSHans de Goede 				efuse_addr = efuse_addr + (word_cnts*2)+1;
1136554c0a3aSHans de Goede 			} else
1137554c0a3aSHans de Goede 				bContinual = false;
1138554c0a3aSHans de Goede 		}
1139554c0a3aSHans de Goede #endif
1140554c0a3aSHans de Goede 
1141554c0a3aSHans de Goede 
1142554c0a3aSHans de Goede 		/*  Check if we need to check next bank efuse */
1143554c0a3aSHans de Goede 		if (efuse_addr < retU2)
1144554c0a3aSHans de Goede 			break; /*  don't need to check next bank. */
1145554c0a3aSHans de Goede 	}
1146554c0a3aSHans de Goede 
1147554c0a3aSHans de Goede 	retU2 = ((bank-1)*EFUSE_BT_REAL_BANK_CONTENT_LEN)+efuse_addr;
1148554c0a3aSHans de Goede 	if (bPseudoTest) {
1149554c0a3aSHans de Goede 		pEfuseHal->fakeBTEfuseUsedBytes = retU2;
1150554c0a3aSHans de Goede 		/* RT_DISP(FEEPROM, EFUSE_PG, ("Hal_EfuseGetCurrentSize_BT92C(), already use %u bytes\n", pEfuseHal->fakeBTEfuseUsedBytes)); */
1151554c0a3aSHans de Goede 	} else {
1152554c0a3aSHans de Goede 		pEfuseHal->BTEfuseUsedBytes = retU2;
1153554c0a3aSHans de Goede 		/* RT_DISP(FEEPROM, EFUSE_PG, ("Hal_EfuseGetCurrentSize_BT92C(), already use %u bytes\n", pEfuseHal->BTEfuseUsedBytes)); */
1154554c0a3aSHans de Goede 	}
1155554c0a3aSHans de Goede 
1156554c0a3aSHans de Goede 	return retU2;
1157554c0a3aSHans de Goede }
1158554c0a3aSHans de Goede 
1159554c0a3aSHans de Goede static u16 Hal_EfuseGetCurrentSize(
1160554c0a3aSHans de Goede 	struct adapter *padapter, u8 efuseType, bool bPseudoTest
1161554c0a3aSHans de Goede )
1162554c0a3aSHans de Goede {
1163554c0a3aSHans de Goede 	u16 ret = 0;
1164554c0a3aSHans de Goede 
1165554c0a3aSHans de Goede 	if (efuseType == EFUSE_WIFI)
1166554c0a3aSHans de Goede 		ret = hal_EfuseGetCurrentSize_WiFi(padapter, bPseudoTest);
1167554c0a3aSHans de Goede 	else
1168554c0a3aSHans de Goede 		ret = hal_EfuseGetCurrentSize_BT(padapter, bPseudoTest);
1169554c0a3aSHans de Goede 
1170554c0a3aSHans de Goede 	return ret;
1171554c0a3aSHans de Goede }
1172554c0a3aSHans de Goede 
1173554c0a3aSHans de Goede static u8 Hal_EfuseWordEnableDataWrite(
1174554c0a3aSHans de Goede 	struct adapter *padapter,
1175554c0a3aSHans de Goede 	u16 efuse_addr,
1176554c0a3aSHans de Goede 	u8 word_en,
1177554c0a3aSHans de Goede 	u8 *data,
1178554c0a3aSHans de Goede 	bool bPseudoTest
1179554c0a3aSHans de Goede )
1180554c0a3aSHans de Goede {
1181554c0a3aSHans de Goede 	u16 tmpaddr = 0;
1182554c0a3aSHans de Goede 	u16 start_addr = efuse_addr;
1183554c0a3aSHans de Goede 	u8 badworden = 0x0F;
1184554c0a3aSHans de Goede 	u8 tmpdata[PGPKT_DATA_SIZE];
1185554c0a3aSHans de Goede 
1186554c0a3aSHans de Goede 	memset(tmpdata, 0xFF, PGPKT_DATA_SIZE);
1187554c0a3aSHans de Goede 
1188554c0a3aSHans de Goede 	if (!(word_en & BIT(0))) {
1189554c0a3aSHans de Goede 		tmpaddr = start_addr;
1190554c0a3aSHans de Goede 		efuse_OneByteWrite(padapter, start_addr++, data[0], bPseudoTest);
1191554c0a3aSHans de Goede 		efuse_OneByteWrite(padapter, start_addr++, data[1], bPseudoTest);
1192554c0a3aSHans de Goede 
1193554c0a3aSHans de Goede 		efuse_OneByteRead(padapter, tmpaddr, &tmpdata[0], bPseudoTest);
1194554c0a3aSHans de Goede 		efuse_OneByteRead(padapter, tmpaddr+1, &tmpdata[1], bPseudoTest);
1195554c0a3aSHans de Goede 		if ((data[0] != tmpdata[0]) || (data[1] != tmpdata[1])) {
1196554c0a3aSHans de Goede 			badworden &= (~BIT(0));
1197554c0a3aSHans de Goede 		}
1198554c0a3aSHans de Goede 	}
1199554c0a3aSHans de Goede 	if (!(word_en & BIT(1))) {
1200554c0a3aSHans de Goede 		tmpaddr = start_addr;
1201554c0a3aSHans de Goede 		efuse_OneByteWrite(padapter, start_addr++, data[2], bPseudoTest);
1202554c0a3aSHans de Goede 		efuse_OneByteWrite(padapter, start_addr++, data[3], bPseudoTest);
1203554c0a3aSHans de Goede 
1204554c0a3aSHans de Goede 		efuse_OneByteRead(padapter, tmpaddr, &tmpdata[2], bPseudoTest);
1205554c0a3aSHans de Goede 		efuse_OneByteRead(padapter, tmpaddr+1, &tmpdata[3], bPseudoTest);
1206554c0a3aSHans de Goede 		if ((data[2] != tmpdata[2]) || (data[3] != tmpdata[3])) {
1207554c0a3aSHans de Goede 			badworden &= (~BIT(1));
1208554c0a3aSHans de Goede 		}
1209554c0a3aSHans de Goede 	}
1210554c0a3aSHans de Goede 
1211554c0a3aSHans de Goede 	if (!(word_en & BIT(2))) {
1212554c0a3aSHans de Goede 		tmpaddr = start_addr;
1213554c0a3aSHans de Goede 		efuse_OneByteWrite(padapter, start_addr++, data[4], bPseudoTest);
1214554c0a3aSHans de Goede 		efuse_OneByteWrite(padapter, start_addr++, data[5], bPseudoTest);
1215554c0a3aSHans de Goede 
1216554c0a3aSHans de Goede 		efuse_OneByteRead(padapter, tmpaddr, &tmpdata[4], bPseudoTest);
1217554c0a3aSHans de Goede 		efuse_OneByteRead(padapter, tmpaddr+1, &tmpdata[5], bPseudoTest);
1218554c0a3aSHans de Goede 		if ((data[4] != tmpdata[4]) || (data[5] != tmpdata[5])) {
1219554c0a3aSHans de Goede 			badworden &= (~BIT(2));
1220554c0a3aSHans de Goede 		}
1221554c0a3aSHans de Goede 	}
1222554c0a3aSHans de Goede 
1223554c0a3aSHans de Goede 	if (!(word_en & BIT(3))) {
1224554c0a3aSHans de Goede 		tmpaddr = start_addr;
1225554c0a3aSHans de Goede 		efuse_OneByteWrite(padapter, start_addr++, data[6], bPseudoTest);
1226554c0a3aSHans de Goede 		efuse_OneByteWrite(padapter, start_addr++, data[7], bPseudoTest);
1227554c0a3aSHans de Goede 
1228554c0a3aSHans de Goede 		efuse_OneByteRead(padapter, tmpaddr, &tmpdata[6], bPseudoTest);
1229554c0a3aSHans de Goede 		efuse_OneByteRead(padapter, tmpaddr+1, &tmpdata[7], bPseudoTest);
1230554c0a3aSHans de Goede 		if ((data[6] != tmpdata[6]) || (data[7] != tmpdata[7])) {
1231554c0a3aSHans de Goede 			badworden &= (~BIT(3));
1232554c0a3aSHans de Goede 		}
1233554c0a3aSHans de Goede 	}
1234554c0a3aSHans de Goede 
1235554c0a3aSHans de Goede 	return badworden;
1236554c0a3aSHans de Goede }
1237554c0a3aSHans de Goede 
1238554c0a3aSHans de Goede static s32 Hal_EfusePgPacketRead(
1239554c0a3aSHans de Goede 	struct adapter *padapter,
1240554c0a3aSHans de Goede 	u8 offset,
1241554c0a3aSHans de Goede 	u8 *data,
1242554c0a3aSHans de Goede 	bool bPseudoTest
1243554c0a3aSHans de Goede )
1244554c0a3aSHans de Goede {
1245554c0a3aSHans de Goede 	u8 efuse_data, word_cnts = 0;
1246554c0a3aSHans de Goede 	u16 efuse_addr = 0;
1247554c0a3aSHans de Goede 	u8 hoffset = 0, hworden = 0;
1248554c0a3aSHans de Goede 	u8 i;
1249554c0a3aSHans de Goede 	u8 max_section = 0;
1250554c0a3aSHans de Goede 	s32	ret;
1251554c0a3aSHans de Goede 
1252554c0a3aSHans de Goede 
1253019acabeSHimadri Pandya 	if (!data)
1254554c0a3aSHans de Goede 		return false;
1255554c0a3aSHans de Goede 
1256554c0a3aSHans de Goede 	EFUSE_GetEfuseDefinition(padapter, EFUSE_WIFI, TYPE_EFUSE_MAX_SECTION, &max_section, bPseudoTest);
125704c35396SFabio Aiuto 	if (offset > max_section)
1258554c0a3aSHans de Goede 		return false;
1259554c0a3aSHans de Goede 
1260554c0a3aSHans de Goede 	memset(data, 0xFF, PGPKT_DATA_SIZE);
1261554c0a3aSHans de Goede 	ret = true;
1262554c0a3aSHans de Goede 
1263554c0a3aSHans de Goede 	/*  */
1264554c0a3aSHans de Goede 	/*  <Roger_TODO> Efuse has been pre-programmed dummy 5Bytes at the end of Efuse by CP. */
1265554c0a3aSHans de Goede 	/*  Skip dummy parts to prevent unexpected data read from Efuse. */
1266554c0a3aSHans de Goede 	/*  By pass right now. 2009.02.19. */
1267554c0a3aSHans de Goede 	/*  */
1268554c0a3aSHans de Goede 	while (AVAILABLE_EFUSE_ADDR(efuse_addr)) {
1269554c0a3aSHans de Goede 		if (efuse_OneByteRead(padapter, efuse_addr++, &efuse_data, bPseudoTest) == false) {
1270554c0a3aSHans de Goede 			ret = false;
1271554c0a3aSHans de Goede 			break;
1272554c0a3aSHans de Goede 		}
1273554c0a3aSHans de Goede 
1274554c0a3aSHans de Goede 		if (efuse_data == 0xFF)
1275554c0a3aSHans de Goede 			break;
1276554c0a3aSHans de Goede 
1277554c0a3aSHans de Goede 		if (EXT_HEADER(efuse_data)) {
1278554c0a3aSHans de Goede 			hoffset = GET_HDR_OFFSET_2_0(efuse_data);
1279554c0a3aSHans de Goede 			efuse_OneByteRead(padapter, efuse_addr++, &efuse_data, bPseudoTest);
128004c35396SFabio Aiuto 			if (ALL_WORDS_DISABLED(efuse_data))
1281554c0a3aSHans de Goede 				continue;
1282554c0a3aSHans de Goede 
1283554c0a3aSHans de Goede 			hoffset |= ((efuse_data & 0xF0) >> 1);
1284554c0a3aSHans de Goede 			hworden = efuse_data & 0x0F;
1285554c0a3aSHans de Goede 		} else {
1286554c0a3aSHans de Goede 			hoffset = (efuse_data>>4) & 0x0F;
1287554c0a3aSHans de Goede 			hworden =  efuse_data & 0x0F;
1288554c0a3aSHans de Goede 		}
1289554c0a3aSHans de Goede 
1290554c0a3aSHans de Goede 		if (hoffset == offset) {
1291554c0a3aSHans de Goede 			for (i = 0; i < EFUSE_MAX_WORD_UNIT; i++) {
1292554c0a3aSHans de Goede 				/*  Check word enable condition in the section */
1293554c0a3aSHans de Goede 				if (!(hworden & (0x01<<i))) {
1294554c0a3aSHans de Goede 					efuse_OneByteRead(padapter, efuse_addr++, &efuse_data, bPseudoTest);
1295554c0a3aSHans de Goede 					data[i*2] = efuse_data;
1296554c0a3aSHans de Goede 
1297554c0a3aSHans de Goede 					efuse_OneByteRead(padapter, efuse_addr++, &efuse_data, bPseudoTest);
1298554c0a3aSHans de Goede 					data[(i*2)+1] = efuse_data;
1299554c0a3aSHans de Goede 				}
1300554c0a3aSHans de Goede 			}
1301554c0a3aSHans de Goede 		} else {
1302554c0a3aSHans de Goede 			word_cnts = Efuse_CalculateWordCnts(hworden);
1303554c0a3aSHans de Goede 			efuse_addr += word_cnts*2;
1304554c0a3aSHans de Goede 		}
1305554c0a3aSHans de Goede 	}
1306554c0a3aSHans de Goede 
1307554c0a3aSHans de Goede 	return ret;
1308554c0a3aSHans de Goede }
1309554c0a3aSHans de Goede 
1310554c0a3aSHans de Goede static u8 hal_EfusePgCheckAvailableAddr(
1311554c0a3aSHans de Goede 	struct adapter *padapter, u8 efuseType, u8 bPseudoTest
1312554c0a3aSHans de Goede )
1313554c0a3aSHans de Goede {
1314554c0a3aSHans de Goede 	u16 max_available = 0;
1315554c0a3aSHans de Goede 	u16 current_size;
1316554c0a3aSHans de Goede 
1317554c0a3aSHans de Goede 
1318554c0a3aSHans de Goede 	EFUSE_GetEfuseDefinition(padapter, efuseType, TYPE_AVAILABLE_EFUSE_BYTES_TOTAL, &max_available, bPseudoTest);
1319554c0a3aSHans de Goede 
1320554c0a3aSHans de Goede 	current_size = Efuse_GetCurrentSize(padapter, efuseType, bPseudoTest);
1321d6b08255SFabio Aiuto 	if (current_size >= max_available)
1322554c0a3aSHans de Goede 		return false;
1323d6b08255SFabio Aiuto 
1324554c0a3aSHans de Goede 	return true;
1325554c0a3aSHans de Goede }
1326554c0a3aSHans de Goede 
1327554c0a3aSHans de Goede static void hal_EfuseConstructPGPkt(
1328554c0a3aSHans de Goede 	u8 offset,
1329554c0a3aSHans de Goede 	u8 word_en,
1330554c0a3aSHans de Goede 	u8 *pData,
13319d3c9ecdSMarco Cesati 	struct pgpkt_struct *pTargetPkt
1332554c0a3aSHans de Goede )
1333554c0a3aSHans de Goede {
1334554c0a3aSHans de Goede 	memset(pTargetPkt->data, 0xFF, PGPKT_DATA_SIZE);
1335554c0a3aSHans de Goede 	pTargetPkt->offset = offset;
1336554c0a3aSHans de Goede 	pTargetPkt->word_en = word_en;
1337554c0a3aSHans de Goede 	efuse_WordEnableDataRead(word_en, pData, pTargetPkt->data);
1338554c0a3aSHans de Goede 	pTargetPkt->word_cnts = Efuse_CalculateWordCnts(pTargetPkt->word_en);
1339554c0a3aSHans de Goede }
1340554c0a3aSHans de Goede 
1341554c0a3aSHans de Goede static u8 hal_EfusePartialWriteCheck(
1342554c0a3aSHans de Goede 	struct adapter *padapter,
1343554c0a3aSHans de Goede 	u8 efuseType,
1344554c0a3aSHans de Goede 	u16 *pAddr,
13459d3c9ecdSMarco Cesati 	struct pgpkt_struct *pTargetPkt,
1346554c0a3aSHans de Goede 	u8 bPseudoTest
1347554c0a3aSHans de Goede )
1348554c0a3aSHans de Goede {
1349554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
13509d3c9ecdSMarco Cesati 	struct efuse_hal *pEfuseHal = &pHalData->EfuseHal;
1351554c0a3aSHans de Goede 	u8 bRet = false;
1352554c0a3aSHans de Goede 	u16 startAddr = 0, efuse_max_available_len = 0, efuse_max = 0;
1353554c0a3aSHans de Goede 	u8 efuse_data = 0;
1354554c0a3aSHans de Goede 
1355554c0a3aSHans de Goede 	EFUSE_GetEfuseDefinition(padapter, efuseType, TYPE_AVAILABLE_EFUSE_BYTES_TOTAL, &efuse_max_available_len, bPseudoTest);
1356554c0a3aSHans de Goede 	EFUSE_GetEfuseDefinition(padapter, efuseType, TYPE_EFUSE_CONTENT_LEN_BANK, &efuse_max, bPseudoTest);
1357554c0a3aSHans de Goede 
1358554c0a3aSHans de Goede 	if (efuseType == EFUSE_WIFI) {
1359554c0a3aSHans de Goede 		if (bPseudoTest) {
1360554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
1361554c0a3aSHans de Goede 			startAddr = (u16)pEfuseHal->fakeEfuseUsedBytes;
1362554c0a3aSHans de Goede #else
1363554c0a3aSHans de Goede 			startAddr = (u16)fakeEfuseUsedBytes;
1364554c0a3aSHans de Goede #endif
1365554c0a3aSHans de Goede 		} else
1366554c0a3aSHans de Goede 			rtw_hal_get_hwreg(padapter, HW_VAR_EFUSE_BYTES, (u8 *)&startAddr);
1367554c0a3aSHans de Goede 	} else {
1368554c0a3aSHans de Goede 		if (bPseudoTest) {
1369554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
1370554c0a3aSHans de Goede 			startAddr = (u16)pEfuseHal->fakeBTEfuseUsedBytes;
1371554c0a3aSHans de Goede #else
1372554c0a3aSHans de Goede 			startAddr = (u16)fakeBTEfuseUsedBytes;
1373554c0a3aSHans de Goede #endif
1374554c0a3aSHans de Goede 		} else
1375554c0a3aSHans de Goede 			rtw_hal_get_hwreg(padapter, HW_VAR_EFUSE_BT_BYTES, (u8 *)&startAddr);
1376554c0a3aSHans de Goede 	}
1377554c0a3aSHans de Goede 	startAddr %= efuse_max;
1378554c0a3aSHans de Goede 
1379554c0a3aSHans de Goede 	while (1) {
1380554c0a3aSHans de Goede 		if (startAddr >= efuse_max_available_len) {
1381554c0a3aSHans de Goede 			bRet = false;
1382554c0a3aSHans de Goede 			break;
1383554c0a3aSHans de Goede 		}
1384554c0a3aSHans de Goede 
1385554c0a3aSHans de Goede 		if (efuse_OneByteRead(padapter, startAddr, &efuse_data, bPseudoTest) && (efuse_data != 0xFF)) {
1386554c0a3aSHans de Goede #if 1
1387554c0a3aSHans de Goede 			bRet = false;
1388554c0a3aSHans de Goede 			break;
1389554c0a3aSHans de Goede #else
1390554c0a3aSHans de Goede 			if (EXT_HEADER(efuse_data)) {
1391554c0a3aSHans de Goede 				cur_header = efuse_data;
1392554c0a3aSHans de Goede 				startAddr++;
1393554c0a3aSHans de Goede 				efuse_OneByteRead(padapter, startAddr, &efuse_data, bPseudoTest);
1394554c0a3aSHans de Goede 				if (ALL_WORDS_DISABLED(efuse_data)) {
1395554c0a3aSHans de Goede 					bRet = false;
1396554c0a3aSHans de Goede 					break;
1397554c0a3aSHans de Goede 				} else {
1398554c0a3aSHans de Goede 					curPkt.offset = ((cur_header & 0xE0) >> 5) | ((efuse_data & 0xF0) >> 1);
1399554c0a3aSHans de Goede 					curPkt.word_en = efuse_data & 0x0F;
1400554c0a3aSHans de Goede 				}
1401554c0a3aSHans de Goede 			} else {
1402554c0a3aSHans de Goede 				cur_header  =  efuse_data;
1403554c0a3aSHans de Goede 				curPkt.offset = (cur_header>>4) & 0x0F;
1404554c0a3aSHans de Goede 				curPkt.word_en = cur_header & 0x0F;
1405554c0a3aSHans de Goede 			}
1406554c0a3aSHans de Goede 
1407554c0a3aSHans de Goede 			curPkt.word_cnts = Efuse_CalculateWordCnts(curPkt.word_en);
1408554c0a3aSHans de Goede 			/*  if same header is found but no data followed */
1409554c0a3aSHans de Goede 			/*  write some part of data followed by the header. */
1410554c0a3aSHans de Goede 			if (
1411554c0a3aSHans de Goede 				(curPkt.offset == pTargetPkt->offset) &&
1412554c0a3aSHans de Goede 				(hal_EfuseCheckIfDatafollowed(padapter, curPkt.word_cnts, startAddr+1, bPseudoTest) == false) &&
1413554c0a3aSHans de Goede 				wordEnMatched(pTargetPkt, &curPkt, &matched_wden) == true
1414554c0a3aSHans de Goede 			) {
1415554c0a3aSHans de Goede 				/*  Here to write partial data */
1416554c0a3aSHans de Goede 				badworden = Efuse_WordEnableDataWrite(padapter, startAddr+1, matched_wden, pTargetPkt->data, bPseudoTest);
1417554c0a3aSHans de Goede 				if (badworden != 0x0F) {
1418554c0a3aSHans de Goede 					u32 PgWriteSuccess = 0;
1419554c0a3aSHans de Goede 					/*  if write fail on some words, write these bad words again */
1420554c0a3aSHans de Goede 					if (efuseType == EFUSE_WIFI)
1421554c0a3aSHans de Goede 						PgWriteSuccess = Efuse_PgPacketWrite(padapter, pTargetPkt->offset, badworden, pTargetPkt->data, bPseudoTest);
1422554c0a3aSHans de Goede 					else
1423554c0a3aSHans de Goede 						PgWriteSuccess = Efuse_PgPacketWrite_BT(padapter, pTargetPkt->offset, badworden, pTargetPkt->data, bPseudoTest);
1424554c0a3aSHans de Goede 
1425554c0a3aSHans de Goede 					if (!PgWriteSuccess) {
1426554c0a3aSHans de Goede 						bRet = false;	/*  write fail, return */
1427554c0a3aSHans de Goede 						break;
1428554c0a3aSHans de Goede 					}
1429554c0a3aSHans de Goede 				}
1430554c0a3aSHans de Goede 				/*  partial write ok, update the target packet for later use */
1431554c0a3aSHans de Goede 				for (i = 0; i < 4; i++) {
1432554c0a3aSHans de Goede 					if ((matched_wden & (0x1<<i)) == 0) { /*  this word has been written */
1433554c0a3aSHans de Goede 						pTargetPkt->word_en |= (0x1<<i);	/*  disable the word */
1434554c0a3aSHans de Goede 					}
1435554c0a3aSHans de Goede 				}
1436554c0a3aSHans de Goede 				pTargetPkt->word_cnts = Efuse_CalculateWordCnts(pTargetPkt->word_en);
1437554c0a3aSHans de Goede 			}
1438554c0a3aSHans de Goede 			/*  read from next header */
1439554c0a3aSHans de Goede 			startAddr = startAddr + (curPkt.word_cnts*2) + 1;
1440554c0a3aSHans de Goede #endif
1441554c0a3aSHans de Goede 		} else {
1442554c0a3aSHans de Goede 			/*  not used header, 0xff */
1443554c0a3aSHans de Goede 			*pAddr = startAddr;
1444554c0a3aSHans de Goede 			bRet = true;
1445554c0a3aSHans de Goede 			break;
1446554c0a3aSHans de Goede 		}
1447554c0a3aSHans de Goede 	}
1448554c0a3aSHans de Goede 
1449554c0a3aSHans de Goede 	return bRet;
1450554c0a3aSHans de Goede }
1451554c0a3aSHans de Goede 
1452554c0a3aSHans de Goede static u8 hal_EfusePgPacketWrite1ByteHeader(
1453554c0a3aSHans de Goede 	struct adapter *padapter,
1454554c0a3aSHans de Goede 	u8 efuseType,
1455554c0a3aSHans de Goede 	u16 *pAddr,
14569d3c9ecdSMarco Cesati 	struct pgpkt_struct *pTargetPkt,
1457554c0a3aSHans de Goede 	u8 bPseudoTest
1458554c0a3aSHans de Goede )
1459554c0a3aSHans de Goede {
1460554c0a3aSHans de Goede 	u8 pg_header = 0, tmp_header = 0;
1461554c0a3aSHans de Goede 	u16 efuse_addr = *pAddr;
1462554c0a3aSHans de Goede 	u8 repeatcnt = 0;
1463554c0a3aSHans de Goede 
1464554c0a3aSHans de Goede 	pg_header = ((pTargetPkt->offset << 4) & 0xf0) | pTargetPkt->word_en;
1465554c0a3aSHans de Goede 
1466554c0a3aSHans de Goede 	do {
1467554c0a3aSHans de Goede 		efuse_OneByteWrite(padapter, efuse_addr, pg_header, bPseudoTest);
1468554c0a3aSHans de Goede 		efuse_OneByteRead(padapter, efuse_addr, &tmp_header, bPseudoTest);
1469554c0a3aSHans de Goede 		if (tmp_header != 0xFF)
1470554c0a3aSHans de Goede 			break;
1471d6b08255SFabio Aiuto 		if (repeatcnt++ > EFUSE_REPEAT_THRESHOLD_)
1472554c0a3aSHans de Goede 			return false;
1473d6b08255SFabio Aiuto 
1474554c0a3aSHans de Goede 	} while (1);
1475554c0a3aSHans de Goede 
1476d6b08255SFabio Aiuto 	if (tmp_header != pg_header)
1477554c0a3aSHans de Goede 		return false;
1478554c0a3aSHans de Goede 
1479554c0a3aSHans de Goede 	*pAddr = efuse_addr;
1480554c0a3aSHans de Goede 
1481554c0a3aSHans de Goede 	return true;
1482554c0a3aSHans de Goede }
1483554c0a3aSHans de Goede 
1484554c0a3aSHans de Goede static u8 hal_EfusePgPacketWrite2ByteHeader(
1485554c0a3aSHans de Goede 	struct adapter *padapter,
1486554c0a3aSHans de Goede 	u8 efuseType,
1487554c0a3aSHans de Goede 	u16 *pAddr,
14889d3c9ecdSMarco Cesati 	struct pgpkt_struct *pTargetPkt,
1489554c0a3aSHans de Goede 	u8 bPseudoTest
1490554c0a3aSHans de Goede )
1491554c0a3aSHans de Goede {
1492554c0a3aSHans de Goede 	u16 efuse_addr, efuse_max_available_len = 0;
1493554c0a3aSHans de Goede 	u8 pg_header = 0, tmp_header = 0;
1494554c0a3aSHans de Goede 	u8 repeatcnt = 0;
1495554c0a3aSHans de Goede 
1496554c0a3aSHans de Goede 	EFUSE_GetEfuseDefinition(padapter, efuseType, TYPE_AVAILABLE_EFUSE_BYTES_BANK, &efuse_max_available_len, bPseudoTest);
1497554c0a3aSHans de Goede 
1498554c0a3aSHans de Goede 	efuse_addr = *pAddr;
1499d6b08255SFabio Aiuto 	if (efuse_addr >= efuse_max_available_len)
1500554c0a3aSHans de Goede 		return false;
1501554c0a3aSHans de Goede 
1502554c0a3aSHans de Goede 	pg_header = ((pTargetPkt->offset & 0x07) << 5) | 0x0F;
1503554c0a3aSHans de Goede 
1504554c0a3aSHans de Goede 	do {
1505554c0a3aSHans de Goede 		efuse_OneByteWrite(padapter, efuse_addr, pg_header, bPseudoTest);
1506554c0a3aSHans de Goede 		efuse_OneByteRead(padapter, efuse_addr, &tmp_header, bPseudoTest);
1507554c0a3aSHans de Goede 		if (tmp_header != 0xFF)
1508554c0a3aSHans de Goede 			break;
150904c35396SFabio Aiuto 		if (repeatcnt++ > EFUSE_REPEAT_THRESHOLD_)
1510554c0a3aSHans de Goede 			return false;
151104c35396SFabio Aiuto 
1512554c0a3aSHans de Goede 	} while (1);
1513554c0a3aSHans de Goede 
151404c35396SFabio Aiuto 	if (tmp_header != pg_header)
1515554c0a3aSHans de Goede 		return false;
1516554c0a3aSHans de Goede 
1517554c0a3aSHans de Goede 	/*  to write ext_header */
1518554c0a3aSHans de Goede 	efuse_addr++;
1519554c0a3aSHans de Goede 	pg_header = ((pTargetPkt->offset & 0x78) << 1) | pTargetPkt->word_en;
1520554c0a3aSHans de Goede 
1521554c0a3aSHans de Goede 	do {
1522554c0a3aSHans de Goede 		efuse_OneByteWrite(padapter, efuse_addr, pg_header, bPseudoTest);
1523554c0a3aSHans de Goede 		efuse_OneByteRead(padapter, efuse_addr, &tmp_header, bPseudoTest);
1524554c0a3aSHans de Goede 		if (tmp_header != 0xFF)
1525554c0a3aSHans de Goede 			break;
152604c35396SFabio Aiuto 		if (repeatcnt++ > EFUSE_REPEAT_THRESHOLD_)
1527554c0a3aSHans de Goede 			return false;
152804c35396SFabio Aiuto 
1529554c0a3aSHans de Goede 	} while (1);
1530554c0a3aSHans de Goede 
153104c35396SFabio Aiuto 	if (tmp_header != pg_header) /* offset PG fail */
1532554c0a3aSHans de Goede 		return false;
1533554c0a3aSHans de Goede 
1534554c0a3aSHans de Goede 	*pAddr = efuse_addr;
1535554c0a3aSHans de Goede 
1536554c0a3aSHans de Goede 	return true;
1537554c0a3aSHans de Goede }
1538554c0a3aSHans de Goede 
1539554c0a3aSHans de Goede static u8 hal_EfusePgPacketWriteHeader(
1540554c0a3aSHans de Goede 	struct adapter *padapter,
1541554c0a3aSHans de Goede 	u8 efuseType,
1542554c0a3aSHans de Goede 	u16 *pAddr,
15439d3c9ecdSMarco Cesati 	struct pgpkt_struct *pTargetPkt,
1544554c0a3aSHans de Goede 	u8 bPseudoTest
1545554c0a3aSHans de Goede )
1546554c0a3aSHans de Goede {
1547554c0a3aSHans de Goede 	u8 bRet = false;
1548554c0a3aSHans de Goede 
1549554c0a3aSHans de Goede 	if (pTargetPkt->offset >= EFUSE_MAX_SECTION_BASE)
1550554c0a3aSHans de Goede 		bRet = hal_EfusePgPacketWrite2ByteHeader(padapter, efuseType, pAddr, pTargetPkt, bPseudoTest);
1551554c0a3aSHans de Goede 	else
1552554c0a3aSHans de Goede 		bRet = hal_EfusePgPacketWrite1ByteHeader(padapter, efuseType, pAddr, pTargetPkt, bPseudoTest);
1553554c0a3aSHans de Goede 
1554554c0a3aSHans de Goede 	return bRet;
1555554c0a3aSHans de Goede }
1556554c0a3aSHans de Goede 
1557554c0a3aSHans de Goede static u8 hal_EfusePgPacketWriteData(
1558554c0a3aSHans de Goede 	struct adapter *padapter,
1559554c0a3aSHans de Goede 	u8 efuseType,
1560554c0a3aSHans de Goede 	u16 *pAddr,
15619d3c9ecdSMarco Cesati 	struct pgpkt_struct *pTargetPkt,
1562554c0a3aSHans de Goede 	u8 bPseudoTest
1563554c0a3aSHans de Goede )
1564554c0a3aSHans de Goede {
1565554c0a3aSHans de Goede 	u16 efuse_addr;
1566554c0a3aSHans de Goede 	u8 badworden;
1567554c0a3aSHans de Goede 
1568554c0a3aSHans de Goede 
1569554c0a3aSHans de Goede 	efuse_addr = *pAddr;
1570554c0a3aSHans de Goede 	badworden = Efuse_WordEnableDataWrite(padapter, efuse_addr+1, pTargetPkt->word_en, pTargetPkt->data, bPseudoTest);
157104c35396SFabio Aiuto 	if (badworden != 0x0F)
1572554c0a3aSHans de Goede 		return false;
1573554c0a3aSHans de Goede 
1574554c0a3aSHans de Goede 	return true;
1575554c0a3aSHans de Goede }
1576554c0a3aSHans de Goede 
1577554c0a3aSHans de Goede static s32 Hal_EfusePgPacketWrite(
1578554c0a3aSHans de Goede 	struct adapter *padapter,
1579554c0a3aSHans de Goede 	u8 offset,
1580554c0a3aSHans de Goede 	u8 word_en,
1581554c0a3aSHans de Goede 	u8 *pData,
1582554c0a3aSHans de Goede 	bool bPseudoTest
1583554c0a3aSHans de Goede )
1584554c0a3aSHans de Goede {
15859d3c9ecdSMarco Cesati 	struct pgpkt_struct targetPkt;
1586554c0a3aSHans de Goede 	u16 startAddr = 0;
1587554c0a3aSHans de Goede 	u8 efuseType = EFUSE_WIFI;
1588554c0a3aSHans de Goede 
1589554c0a3aSHans de Goede 	if (!hal_EfusePgCheckAvailableAddr(padapter, efuseType, bPseudoTest))
1590554c0a3aSHans de Goede 		return false;
1591554c0a3aSHans de Goede 
1592554c0a3aSHans de Goede 	hal_EfuseConstructPGPkt(offset, word_en, pData, &targetPkt);
1593554c0a3aSHans de Goede 
1594554c0a3aSHans de Goede 	if (!hal_EfusePartialWriteCheck(padapter, efuseType, &startAddr, &targetPkt, bPseudoTest))
1595554c0a3aSHans de Goede 		return false;
1596554c0a3aSHans de Goede 
1597554c0a3aSHans de Goede 	if (!hal_EfusePgPacketWriteHeader(padapter, efuseType, &startAddr, &targetPkt, bPseudoTest))
1598554c0a3aSHans de Goede 		return false;
1599554c0a3aSHans de Goede 
1600554c0a3aSHans de Goede 	if (!hal_EfusePgPacketWriteData(padapter, efuseType, &startAddr, &targetPkt, bPseudoTest))
1601554c0a3aSHans de Goede 		return false;
1602554c0a3aSHans de Goede 
1603554c0a3aSHans de Goede 	return true;
1604554c0a3aSHans de Goede }
1605554c0a3aSHans de Goede 
1606554c0a3aSHans de Goede static bool Hal_EfusePgPacketWrite_BT(
1607554c0a3aSHans de Goede 	struct adapter *padapter,
1608554c0a3aSHans de Goede 	u8 offset,
1609554c0a3aSHans de Goede 	u8 word_en,
1610554c0a3aSHans de Goede 	u8 *pData,
1611554c0a3aSHans de Goede 	bool bPseudoTest
1612554c0a3aSHans de Goede )
1613554c0a3aSHans de Goede {
16149d3c9ecdSMarco Cesati 	struct pgpkt_struct targetPkt;
1615554c0a3aSHans de Goede 	u16 startAddr = 0;
1616554c0a3aSHans de Goede 	u8 efuseType = EFUSE_BT;
1617554c0a3aSHans de Goede 
1618554c0a3aSHans de Goede 	if (!hal_EfusePgCheckAvailableAddr(padapter, efuseType, bPseudoTest))
1619554c0a3aSHans de Goede 		return false;
1620554c0a3aSHans de Goede 
1621554c0a3aSHans de Goede 	hal_EfuseConstructPGPkt(offset, word_en, pData, &targetPkt);
1622554c0a3aSHans de Goede 
1623554c0a3aSHans de Goede 	if (!hal_EfusePartialWriteCheck(padapter, efuseType, &startAddr, &targetPkt, bPseudoTest))
1624554c0a3aSHans de Goede 		return false;
1625554c0a3aSHans de Goede 
1626554c0a3aSHans de Goede 	if (!hal_EfusePgPacketWriteHeader(padapter, efuseType, &startAddr, &targetPkt, bPseudoTest))
1627554c0a3aSHans de Goede 		return false;
1628554c0a3aSHans de Goede 
1629554c0a3aSHans de Goede 	if (!hal_EfusePgPacketWriteData(padapter, efuseType, &startAddr, &targetPkt, bPseudoTest))
1630554c0a3aSHans de Goede 		return false;
1631554c0a3aSHans de Goede 
1632554c0a3aSHans de Goede 	return true;
1633554c0a3aSHans de Goede }
1634554c0a3aSHans de Goede 
163535f25566SMarco Cesati static struct hal_version ReadChipVersion8723B(struct adapter *padapter)
1636554c0a3aSHans de Goede {
1637554c0a3aSHans de Goede 	u32 value32;
163835f25566SMarco Cesati 	struct hal_version ChipVersion;
1639554c0a3aSHans de Goede 	struct hal_com_data *pHalData;
1640554c0a3aSHans de Goede 
1641554c0a3aSHans de Goede /* YJ, TODO, move read chip type here */
1642554c0a3aSHans de Goede 	pHalData = GET_HAL_DATA(padapter);
1643554c0a3aSHans de Goede 
1644554c0a3aSHans de Goede 	value32 = rtw_read32(padapter, REG_SYS_CFG);
1645554c0a3aSHans de Goede 	ChipVersion.ICType = CHIP_8723B;
1646554c0a3aSHans de Goede 	ChipVersion.ChipType = ((value32 & RTL_ID) ? TEST_CHIP : NORMAL_CHIP);
1647554c0a3aSHans de Goede 	ChipVersion.RFType = RF_TYPE_1T1R;
1648554c0a3aSHans de Goede 	ChipVersion.VendorType = ((value32 & VENDOR_ID) ? CHIP_VENDOR_UMC : CHIP_VENDOR_TSMC);
1649554c0a3aSHans de Goede 	ChipVersion.CUTVersion = (value32 & CHIP_VER_RTL_MASK)>>CHIP_VER_RTL_SHIFT; /*  IC version (CUT) */
1650554c0a3aSHans de Goede 
1651554c0a3aSHans de Goede 	/*  For regulator mode. by tynli. 2011.01.14 */
1652554c0a3aSHans de Goede 	pHalData->RegulatorMode = ((value32 & SPS_SEL) ? RT_LDO_REGULATOR : RT_SWITCHING_REGULATOR);
1653554c0a3aSHans de Goede 
1654554c0a3aSHans de Goede 	value32 = rtw_read32(padapter, REG_GPIO_OUTSTS);
1655554c0a3aSHans de Goede 	ChipVersion.ROMVer = ((value32 & RF_RL_ID) >> 20);	/*  ROM code version. */
1656554c0a3aSHans de Goede 
1657554c0a3aSHans de Goede 	/*  For multi-function consideration. Added by Roger, 2010.10.06. */
1658554c0a3aSHans de Goede 	pHalData->MultiFunc = RT_MULTI_FUNC_NONE;
1659554c0a3aSHans de Goede 	value32 = rtw_read32(padapter, REG_MULTI_FUNC_CTRL);
1660554c0a3aSHans de Goede 	pHalData->MultiFunc |= ((value32 & WL_FUNC_EN) ? RT_MULTI_FUNC_WIFI : 0);
1661554c0a3aSHans de Goede 	pHalData->MultiFunc |= ((value32 & BT_FUNC_EN) ? RT_MULTI_FUNC_BT : 0);
1662554c0a3aSHans de Goede 	pHalData->MultiFunc |= ((value32 & GPS_FUNC_EN) ? RT_MULTI_FUNC_GPS : 0);
1663554c0a3aSHans de Goede 	pHalData->PolarityCtl = ((value32 & WL_HWPDN_SL) ? RT_POLARITY_HIGH_ACT : RT_POLARITY_LOW_ACT);
1664554c0a3aSHans de Goede #if 1
1665554c0a3aSHans de Goede 	dump_chip_info(ChipVersion);
1666554c0a3aSHans de Goede #endif
1667554c0a3aSHans de Goede 	pHalData->VersionID = ChipVersion;
1668554c0a3aSHans de Goede 	if (IS_1T2R(ChipVersion))
1669554c0a3aSHans de Goede 		pHalData->rf_type = RF_1T2R;
1670554c0a3aSHans de Goede 	else if (IS_2T2R(ChipVersion))
1671554c0a3aSHans de Goede 		pHalData->rf_type = RF_2T2R;
1672554c0a3aSHans de Goede 	else
1673554c0a3aSHans de Goede 		pHalData->rf_type = RF_1T1R;
1674554c0a3aSHans de Goede 
1675554c0a3aSHans de Goede 	return ChipVersion;
1676554c0a3aSHans de Goede }
1677554c0a3aSHans de Goede 
1678554c0a3aSHans de Goede static void rtl8723b_read_chip_version(struct adapter *padapter)
1679554c0a3aSHans de Goede {
1680554c0a3aSHans de Goede 	ReadChipVersion8723B(padapter);
1681554c0a3aSHans de Goede }
1682554c0a3aSHans de Goede 
1683554c0a3aSHans de Goede void rtl8723b_InitBeaconParameters(struct adapter *padapter)
1684554c0a3aSHans de Goede {
1685554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
1686554c0a3aSHans de Goede 	u16 val16;
1687554c0a3aSHans de Goede 	u8 val8;
1688554c0a3aSHans de Goede 
1689554c0a3aSHans de Goede 
1690554c0a3aSHans de Goede 	val8 = DIS_TSF_UDT;
1691554c0a3aSHans de Goede 	val16 = val8 | (val8 << 8); /*  port0 and port1 */
1692554c0a3aSHans de Goede 
1693554c0a3aSHans de Goede 	/*  Enable prot0 beacon function for PSTDMA */
1694554c0a3aSHans de Goede 	val16 |= EN_BCN_FUNCTION;
1695554c0a3aSHans de Goede 
1696554c0a3aSHans de Goede 	rtw_write16(padapter, REG_BCN_CTRL, val16);
1697554c0a3aSHans de Goede 
1698554c0a3aSHans de Goede 	/*  TODO: Remove these magic number */
1699554c0a3aSHans de Goede 	rtw_write16(padapter, REG_TBTT_PROHIBIT, 0x6404);/*  ms */
1700554c0a3aSHans de Goede 	/*  Firmware will control REG_DRVERLYINT when power saving is enable, */
1701554c0a3aSHans de Goede 	/*  so don't set this register on STA mode. */
1702554c0a3aSHans de Goede 	if (check_fwstate(&padapter->mlmepriv, WIFI_STATION_STATE) == false)
1703554c0a3aSHans de Goede 		rtw_write8(padapter, REG_DRVERLYINT, DRIVER_EARLY_INT_TIME_8723B); /*  5ms */
1704554c0a3aSHans de Goede 	rtw_write8(padapter, REG_BCNDMATIM, BCN_DMA_ATIME_INT_TIME_8723B); /*  2ms */
1705554c0a3aSHans de Goede 
1706554c0a3aSHans de Goede 	/*  Suggested by designer timchen. Change beacon AIFS to the largest number */
1707554c0a3aSHans de Goede 	/*  beacause test chip does not contension before sending beacon. by tynli. 2009.11.03 */
1708554c0a3aSHans de Goede 	rtw_write16(padapter, REG_BCNTCFG, 0x660F);
1709554c0a3aSHans de Goede 
1710554c0a3aSHans de Goede 	pHalData->RegBcnCtrlVal = rtw_read8(padapter, REG_BCN_CTRL);
1711554c0a3aSHans de Goede 	pHalData->RegTxPause = rtw_read8(padapter, REG_TXPAUSE);
1712554c0a3aSHans de Goede 	pHalData->RegFwHwTxQCtrl = rtw_read8(padapter, REG_FWHW_TXQ_CTRL+2);
1713554c0a3aSHans de Goede 	pHalData->RegReg542 = rtw_read8(padapter, REG_TBTT_PROHIBIT+2);
1714554c0a3aSHans de Goede 	pHalData->RegCR_1 = rtw_read8(padapter, REG_CR+1);
1715554c0a3aSHans de Goede }
1716554c0a3aSHans de Goede 
1717554c0a3aSHans de Goede void _InitBurstPktLen_8723BS(struct adapter *Adapter)
1718554c0a3aSHans de Goede {
1719554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(Adapter);
1720554c0a3aSHans de Goede 
1721554c0a3aSHans de Goede 	rtw_write8(Adapter, 0x4c7, rtw_read8(Adapter, 0x4c7)|BIT(7)); /* enable single pkt ampdu */
1722554c0a3aSHans de Goede 	rtw_write8(Adapter, REG_RX_PKT_LIMIT_8723B, 0x18);		/* for VHT packet length 11K */
1723554c0a3aSHans de Goede 	rtw_write8(Adapter, REG_MAX_AGGR_NUM_8723B, 0x1F);
1724554c0a3aSHans de Goede 	rtw_write8(Adapter, REG_PIFS_8723B, 0x00);
1725554c0a3aSHans de Goede 	rtw_write8(Adapter, REG_FWHW_TXQ_CTRL_8723B, rtw_read8(Adapter, REG_FWHW_TXQ_CTRL)&(~BIT(7)));
1726554c0a3aSHans de Goede 	if (pHalData->AMPDUBurstMode)
1727554c0a3aSHans de Goede 		rtw_write8(Adapter, REG_AMPDU_BURST_MODE_8723B,  0x5F);
1728554c0a3aSHans de Goede 	rtw_write8(Adapter, REG_AMPDU_MAX_TIME_8723B, 0x70);
1729554c0a3aSHans de Goede 
1730554c0a3aSHans de Goede 	/*  ARFB table 9 for 11ac 5G 2SS */
1731554c0a3aSHans de Goede 	rtw_write32(Adapter, REG_ARFR0_8723B, 0x00000010);
1732554c0a3aSHans de Goede 	if (IS_NORMAL_CHIP(pHalData->VersionID))
1733554c0a3aSHans de Goede 		rtw_write32(Adapter, REG_ARFR0_8723B+4, 0xfffff000);
1734554c0a3aSHans de Goede 	else
1735554c0a3aSHans de Goede 		rtw_write32(Adapter, REG_ARFR0_8723B+4, 0x3e0ff000);
1736554c0a3aSHans de Goede 
1737554c0a3aSHans de Goede 	/*  ARFB table 10 for 11ac 5G 1SS */
1738554c0a3aSHans de Goede 	rtw_write32(Adapter, REG_ARFR1_8723B, 0x00000010);
1739554c0a3aSHans de Goede 	rtw_write32(Adapter, REG_ARFR1_8723B+4, 0x003ff000);
1740554c0a3aSHans de Goede }
1741554c0a3aSHans de Goede 
1742554c0a3aSHans de Goede static void ResumeTxBeacon(struct adapter *padapter)
1743554c0a3aSHans de Goede {
1744554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
1745554c0a3aSHans de Goede 
1746554c0a3aSHans de Goede 	pHalData->RegFwHwTxQCtrl |= BIT(6);
1747554c0a3aSHans de Goede 	rtw_write8(padapter, REG_FWHW_TXQ_CTRL+2, pHalData->RegFwHwTxQCtrl);
1748554c0a3aSHans de Goede 	rtw_write8(padapter, REG_TBTT_PROHIBIT+1, 0xff);
1749554c0a3aSHans de Goede 	pHalData->RegReg542 |= BIT(0);
1750554c0a3aSHans de Goede 	rtw_write8(padapter, REG_TBTT_PROHIBIT+2, pHalData->RegReg542);
1751554c0a3aSHans de Goede }
1752554c0a3aSHans de Goede 
1753554c0a3aSHans de Goede static void StopTxBeacon(struct adapter *padapter)
1754554c0a3aSHans de Goede {
1755554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
1756554c0a3aSHans de Goede 
1757554c0a3aSHans de Goede 	pHalData->RegFwHwTxQCtrl &= ~BIT(6);
1758554c0a3aSHans de Goede 	rtw_write8(padapter, REG_FWHW_TXQ_CTRL+2, pHalData->RegFwHwTxQCtrl);
1759554c0a3aSHans de Goede 	rtw_write8(padapter, REG_TBTT_PROHIBIT+1, 0x64);
1760554c0a3aSHans de Goede 	pHalData->RegReg542 &= ~BIT(0);
1761554c0a3aSHans de Goede 	rtw_write8(padapter, REG_TBTT_PROHIBIT+2, pHalData->RegReg542);
1762554c0a3aSHans de Goede 
1763554c0a3aSHans de Goede 	CheckFwRsvdPageContent(padapter);  /*  2010.06.23. Added by tynli. */
1764554c0a3aSHans de Goede }
1765554c0a3aSHans de Goede 
1766554c0a3aSHans de Goede static void _BeaconFunctionEnable(struct adapter *padapter, u8 Enable, u8 Linked)
1767554c0a3aSHans de Goede {
1768554c0a3aSHans de Goede 	rtw_write8(padapter, REG_BCN_CTRL, DIS_TSF_UDT | EN_BCN_FUNCTION | DIS_BCNQ_SUB);
1769554c0a3aSHans de Goede 	rtw_write8(padapter, REG_RD_CTRL+1, 0x6F);
1770554c0a3aSHans de Goede }
1771554c0a3aSHans de Goede 
1772554c0a3aSHans de Goede static void rtl8723b_SetBeaconRelatedRegisters(struct adapter *padapter)
1773554c0a3aSHans de Goede {
1774554c0a3aSHans de Goede 	u8 val8;
1775554c0a3aSHans de Goede 	u32 value32;
1776554c0a3aSHans de Goede 	struct mlme_ext_priv *pmlmeext = &padapter->mlmeextpriv;
1777554c0a3aSHans de Goede 	struct mlme_ext_info *pmlmeinfo = &pmlmeext->mlmext_info;
1778554c0a3aSHans de Goede 	u32 bcn_ctrl_reg;
1779554c0a3aSHans de Goede 
1780554c0a3aSHans de Goede 	/* reset TSF, enable update TSF, correcting TSF On Beacon */
1781554c0a3aSHans de Goede 
1782554c0a3aSHans de Goede 	/* REG_BCN_INTERVAL */
1783554c0a3aSHans de Goede 	/* REG_BCNDMATIM */
1784554c0a3aSHans de Goede 	/* REG_ATIMWND */
1785554c0a3aSHans de Goede 	/* REG_TBTT_PROHIBIT */
1786554c0a3aSHans de Goede 	/* REG_DRVERLYINT */
1787554c0a3aSHans de Goede 	/* REG_BCN_MAX_ERR */
1788554c0a3aSHans de Goede 	/* REG_BCNTCFG (0x510) */
1789554c0a3aSHans de Goede 	/* REG_DUAL_TSF_RST */
1790554c0a3aSHans de Goede 	/* REG_BCN_CTRL (0x550) */
1791554c0a3aSHans de Goede 
1792554c0a3aSHans de Goede 
1793554c0a3aSHans de Goede 	bcn_ctrl_reg = REG_BCN_CTRL;
1794554c0a3aSHans de Goede 
1795554c0a3aSHans de Goede 	/*  */
1796554c0a3aSHans de Goede 	/*  ATIM window */
1797554c0a3aSHans de Goede 	/*  */
1798554c0a3aSHans de Goede 	rtw_write16(padapter, REG_ATIMWND, 2);
1799554c0a3aSHans de Goede 
1800554c0a3aSHans de Goede 	/*  */
1801554c0a3aSHans de Goede 	/*  Beacon interval (in unit of TU). */
1802554c0a3aSHans de Goede 	/*  */
1803554c0a3aSHans de Goede 	rtw_write16(padapter, REG_BCN_INTERVAL, pmlmeinfo->bcn_interval);
1804554c0a3aSHans de Goede 
1805554c0a3aSHans de Goede 	rtl8723b_InitBeaconParameters(padapter);
1806554c0a3aSHans de Goede 
1807554c0a3aSHans de Goede 	rtw_write8(padapter, REG_SLOT, 0x09);
1808554c0a3aSHans de Goede 
1809554c0a3aSHans de Goede 	/*  */
1810554c0a3aSHans de Goede 	/*  Reset TSF Timer to zero, added by Roger. 2008.06.24 */
1811554c0a3aSHans de Goede 	/*  */
1812554c0a3aSHans de Goede 	value32 = rtw_read32(padapter, REG_TCR);
1813554c0a3aSHans de Goede 	value32 &= ~TSFRST;
1814554c0a3aSHans de Goede 	rtw_write32(padapter, REG_TCR, value32);
1815554c0a3aSHans de Goede 
1816554c0a3aSHans de Goede 	value32 |= TSFRST;
1817554c0a3aSHans de Goede 	rtw_write32(padapter, REG_TCR, value32);
1818554c0a3aSHans de Goede 
1819554c0a3aSHans de Goede 	/*  NOTE: Fix test chip's bug (about contention windows's randomness) */
1820554c0a3aSHans de Goede 	if (check_fwstate(&padapter->mlmepriv, WIFI_ADHOC_STATE|WIFI_ADHOC_MASTER_STATE|WIFI_AP_STATE) == true) {
1821554c0a3aSHans de Goede 		rtw_write8(padapter, REG_RXTSF_OFFSET_CCK, 0x50);
1822554c0a3aSHans de Goede 		rtw_write8(padapter, REG_RXTSF_OFFSET_OFDM, 0x50);
1823554c0a3aSHans de Goede 	}
1824554c0a3aSHans de Goede 
1825554c0a3aSHans de Goede 	_BeaconFunctionEnable(padapter, true, true);
1826554c0a3aSHans de Goede 
1827554c0a3aSHans de Goede 	ResumeTxBeacon(padapter);
1828554c0a3aSHans de Goede 	val8 = rtw_read8(padapter, bcn_ctrl_reg);
1829554c0a3aSHans de Goede 	val8 |= DIS_BCNQ_SUB;
1830554c0a3aSHans de Goede 	rtw_write8(padapter, bcn_ctrl_reg, val8);
1831554c0a3aSHans de Goede }
1832554c0a3aSHans de Goede 
1833554c0a3aSHans de Goede static void rtl8723b_GetHalODMVar(
1834554c0a3aSHans de Goede 	struct adapter *Adapter,
18350ba38840SMarco Cesati 	enum hal_odm_variable eVariable,
1836554c0a3aSHans de Goede 	void *pValue1,
1837554c0a3aSHans de Goede 	void *pValue2
1838554c0a3aSHans de Goede )
1839554c0a3aSHans de Goede {
1840554c0a3aSHans de Goede 	GetHalODMVar(Adapter, eVariable, pValue1, pValue2);
1841554c0a3aSHans de Goede }
1842554c0a3aSHans de Goede 
1843554c0a3aSHans de Goede static void rtl8723b_SetHalODMVar(
1844554c0a3aSHans de Goede 	struct adapter *Adapter,
18450ba38840SMarco Cesati 	enum hal_odm_variable eVariable,
1846554c0a3aSHans de Goede 	void *pValue1,
1847554c0a3aSHans de Goede 	bool bSet
1848554c0a3aSHans de Goede )
1849554c0a3aSHans de Goede {
1850554c0a3aSHans de Goede 	SetHalODMVar(Adapter, eVariable, pValue1, bSet);
1851554c0a3aSHans de Goede }
1852554c0a3aSHans de Goede 
1853554c0a3aSHans de Goede static void hal_notch_filter_8723b(struct adapter *adapter, bool enable)
1854554c0a3aSHans de Goede {
1855709c8e49SFabio Aiuto 	if (enable)
1856554c0a3aSHans de Goede 		rtw_write8(adapter, rOFDM0_RxDSP+1, rtw_read8(adapter, rOFDM0_RxDSP+1) | BIT1);
1857709c8e49SFabio Aiuto 	else
1858554c0a3aSHans de Goede 		rtw_write8(adapter, rOFDM0_RxDSP+1, rtw_read8(adapter, rOFDM0_RxDSP+1) & ~BIT1);
1859554c0a3aSHans de Goede }
1860554c0a3aSHans de Goede 
1861554c0a3aSHans de Goede static void UpdateHalRAMask8723B(struct adapter *padapter, u32 mac_id, u8 rssi_level)
1862554c0a3aSHans de Goede {
1863554c0a3aSHans de Goede 	u32 mask, rate_bitmap;
1864554c0a3aSHans de Goede 	u8 shortGIrate = false;
1865554c0a3aSHans de Goede 	struct sta_info *psta;
1866554c0a3aSHans de Goede 	struct hal_com_data	*pHalData = GET_HAL_DATA(padapter);
1867554c0a3aSHans de Goede 	struct dm_priv *pdmpriv = &pHalData->dmpriv;
1868554c0a3aSHans de Goede 	struct mlme_ext_priv *pmlmeext = &padapter->mlmeextpriv;
1869554c0a3aSHans de Goede 	struct mlme_ext_info *pmlmeinfo = &(pmlmeext->mlmext_info);
1870554c0a3aSHans de Goede 
1871554c0a3aSHans de Goede 	if (mac_id >= NUM_STA) /* CAM_SIZE */
1872554c0a3aSHans de Goede 		return;
1873554c0a3aSHans de Goede 
1874554c0a3aSHans de Goede 	psta = pmlmeinfo->FW_sta_info[mac_id].psta;
187502ca9aa0SHariprasad Kelam 	if (!psta)
1876554c0a3aSHans de Goede 		return;
1877554c0a3aSHans de Goede 
1878554c0a3aSHans de Goede 	shortGIrate = query_ra_short_GI(psta);
1879554c0a3aSHans de Goede 
1880554c0a3aSHans de Goede 	mask = psta->ra_mask;
1881554c0a3aSHans de Goede 
1882554c0a3aSHans de Goede 	rate_bitmap = 0xffffffff;
1883554c0a3aSHans de Goede 	rate_bitmap = ODM_Get_Rate_Bitmap(&pHalData->odmpriv, mac_id, mask, rssi_level);
1884554c0a3aSHans de Goede 
1885554c0a3aSHans de Goede 	mask &= rate_bitmap;
1886554c0a3aSHans de Goede 
188769fa65f9SNishka Dasgupta 	rate_bitmap = hal_btcoex_GetRaMask(padapter);
1888554c0a3aSHans de Goede 	mask &= ~rate_bitmap;
1889554c0a3aSHans de Goede 
18907036126aSHariprasad Kelam 	if (pHalData->fw_ractrl) {
1891554c0a3aSHans de Goede 		rtl8723b_set_FwMacIdConfig_cmd(padapter, mac_id, psta->raid, psta->bw_mode, shortGIrate, mask);
1892554c0a3aSHans de Goede 	}
1893554c0a3aSHans de Goede 
1894554c0a3aSHans de Goede 	/* set correct initial date rate for each mac_id */
1895554c0a3aSHans de Goede 	pdmpriv->INIDATA_RATE[mac_id] = psta->init_rate;
1896554c0a3aSHans de Goede }
1897554c0a3aSHans de Goede 
1898554c0a3aSHans de Goede 
1899554c0a3aSHans de Goede void rtl8723b_set_hal_ops(struct hal_ops *pHalFunc)
1900554c0a3aSHans de Goede {
1901554c0a3aSHans de Goede 	pHalFunc->free_hal_data = &rtl8723b_free_hal_data;
1902554c0a3aSHans de Goede 
1903554c0a3aSHans de Goede 	pHalFunc->dm_init = &rtl8723b_init_dm_priv;
1904554c0a3aSHans de Goede 
1905554c0a3aSHans de Goede 	pHalFunc->read_chip_version = &rtl8723b_read_chip_version;
1906554c0a3aSHans de Goede 
1907554c0a3aSHans de Goede 	pHalFunc->UpdateRAMaskHandler = &UpdateHalRAMask8723B;
1908554c0a3aSHans de Goede 
1909554c0a3aSHans de Goede 	pHalFunc->set_bwmode_handler = &PHY_SetBWMode8723B;
1910554c0a3aSHans de Goede 	pHalFunc->set_channel_handler = &PHY_SwChnl8723B;
1911554c0a3aSHans de Goede 	pHalFunc->set_chnl_bw_handler = &PHY_SetSwChnlBWMode8723B;
1912554c0a3aSHans de Goede 
1913554c0a3aSHans de Goede 	pHalFunc->set_tx_power_level_handler = &PHY_SetTxPowerLevel8723B;
1914554c0a3aSHans de Goede 	pHalFunc->get_tx_power_level_handler = &PHY_GetTxPowerLevel8723B;
1915554c0a3aSHans de Goede 
1916554c0a3aSHans de Goede 	pHalFunc->hal_dm_watchdog = &rtl8723b_HalDmWatchDog;
1917554c0a3aSHans de Goede 	pHalFunc->hal_dm_watchdog_in_lps = &rtl8723b_HalDmWatchDog_in_LPS;
1918554c0a3aSHans de Goede 
1919554c0a3aSHans de Goede 
1920554c0a3aSHans de Goede 	pHalFunc->SetBeaconRelatedRegistersHandler = &rtl8723b_SetBeaconRelatedRegisters;
1921554c0a3aSHans de Goede 
1922554c0a3aSHans de Goede 	pHalFunc->Add_RateATid = &rtl8723b_Add_RateATid;
1923554c0a3aSHans de Goede 
1924554c0a3aSHans de Goede 	pHalFunc->run_thread = &rtl8723b_start_thread;
1925554c0a3aSHans de Goede 	pHalFunc->cancel_thread = &rtl8723b_stop_thread;
1926554c0a3aSHans de Goede 
1927554c0a3aSHans de Goede 	pHalFunc->read_bbreg = &PHY_QueryBBReg_8723B;
1928554c0a3aSHans de Goede 	pHalFunc->write_bbreg = &PHY_SetBBReg_8723B;
1929554c0a3aSHans de Goede 	pHalFunc->read_rfreg = &PHY_QueryRFReg_8723B;
1930554c0a3aSHans de Goede 	pHalFunc->write_rfreg = &PHY_SetRFReg_8723B;
1931554c0a3aSHans de Goede 
1932554c0a3aSHans de Goede 	/*  Efuse related function */
1933554c0a3aSHans de Goede 	pHalFunc->BTEfusePowerSwitch = &Hal_BT_EfusePowerSwitch;
1934554c0a3aSHans de Goede 	pHalFunc->EfusePowerSwitch = &Hal_EfusePowerSwitch;
1935554c0a3aSHans de Goede 	pHalFunc->ReadEFuse = &Hal_ReadEFuse;
1936554c0a3aSHans de Goede 	pHalFunc->EFUSEGetEfuseDefinition = &Hal_GetEfuseDefinition;
1937554c0a3aSHans de Goede 	pHalFunc->EfuseGetCurrentSize = &Hal_EfuseGetCurrentSize;
1938554c0a3aSHans de Goede 	pHalFunc->Efuse_PgPacketRead = &Hal_EfusePgPacketRead;
1939554c0a3aSHans de Goede 	pHalFunc->Efuse_PgPacketWrite = &Hal_EfusePgPacketWrite;
1940554c0a3aSHans de Goede 	pHalFunc->Efuse_WordEnableDataWrite = &Hal_EfuseWordEnableDataWrite;
1941554c0a3aSHans de Goede 	pHalFunc->Efuse_PgPacketWrite_BT = &Hal_EfusePgPacketWrite_BT;
1942554c0a3aSHans de Goede 
1943554c0a3aSHans de Goede 	pHalFunc->GetHalODMVarHandler = &rtl8723b_GetHalODMVar;
1944554c0a3aSHans de Goede 	pHalFunc->SetHalODMVarHandler = &rtl8723b_SetHalODMVar;
1945554c0a3aSHans de Goede 
1946554c0a3aSHans de Goede 	pHalFunc->xmit_thread_handler = &hal_xmit_handler;
1947554c0a3aSHans de Goede 	pHalFunc->hal_notch_filter = &hal_notch_filter_8723b;
1948554c0a3aSHans de Goede 
1949554c0a3aSHans de Goede 	pHalFunc->c2h_handler = c2h_handler_8723b;
1950554c0a3aSHans de Goede 	pHalFunc->c2h_id_filter_ccx = c2h_id_filter_ccx_8723b;
1951554c0a3aSHans de Goede 
1952554c0a3aSHans de Goede 	pHalFunc->fill_h2c_cmd = &FillH2CCmd8723B;
1953554c0a3aSHans de Goede }
1954554c0a3aSHans de Goede 
1955554c0a3aSHans de Goede void rtl8723b_InitAntenna_Selection(struct adapter *padapter)
1956554c0a3aSHans de Goede {
1957554c0a3aSHans de Goede 	u8 val;
1958554c0a3aSHans de Goede 
1959554c0a3aSHans de Goede 	val = rtw_read8(padapter, REG_LEDCFG2);
196068468503SAndreas Hellmich 	/*  Let 8051 take control antenna setting */
1961554c0a3aSHans de Goede 	val |= BIT(7); /*  DPDT_SEL_EN, 0x4C[23] */
1962554c0a3aSHans de Goede 	rtw_write8(padapter, REG_LEDCFG2, val);
1963554c0a3aSHans de Goede }
1964554c0a3aSHans de Goede 
1965554c0a3aSHans de Goede void rtl8723b_init_default_value(struct adapter *padapter)
1966554c0a3aSHans de Goede {
1967554c0a3aSHans de Goede 	struct hal_com_data *pHalData;
1968554c0a3aSHans de Goede 	struct dm_priv *pdmpriv;
1969554c0a3aSHans de Goede 	u8 i;
1970554c0a3aSHans de Goede 
1971554c0a3aSHans de Goede 
1972554c0a3aSHans de Goede 	pHalData = GET_HAL_DATA(padapter);
1973554c0a3aSHans de Goede 	pdmpriv = &pHalData->dmpriv;
1974554c0a3aSHans de Goede 
1975554c0a3aSHans de Goede 	padapter->registrypriv.wireless_mode = WIRELESS_11BG_24N;
1976554c0a3aSHans de Goede 
1977554c0a3aSHans de Goede 	/*  init default value */
1978554c0a3aSHans de Goede 	pHalData->fw_ractrl = false;
1979554c0a3aSHans de Goede 	pHalData->bIQKInitialized = false;
1980554c0a3aSHans de Goede 	if (!adapter_to_pwrctl(padapter)->bkeepfwalive)
1981554c0a3aSHans de Goede 		pHalData->LastHMEBoxNum = 0;
1982554c0a3aSHans de Goede 
1983554c0a3aSHans de Goede 	pHalData->bIQKInitialized = false;
1984554c0a3aSHans de Goede 
1985554c0a3aSHans de Goede 	/*  init dm default value */
1986554c0a3aSHans de Goede 	pdmpriv->TM_Trigger = 0;/* for IQK */
1987554c0a3aSHans de Goede /* 	pdmpriv->binitialized = false; */
1988554c0a3aSHans de Goede /* 	pdmpriv->prv_traffic_idx = 3; */
1989554c0a3aSHans de Goede /* 	pdmpriv->initialize = 0; */
1990554c0a3aSHans de Goede 
1991554c0a3aSHans de Goede 	pdmpriv->ThermalValue_HP_index = 0;
1992554c0a3aSHans de Goede 	for (i = 0; i < HP_THERMAL_NUM; i++)
1993554c0a3aSHans de Goede 		pdmpriv->ThermalValue_HP[i] = 0;
1994554c0a3aSHans de Goede 
1995554c0a3aSHans de Goede 	/*  init Efuse variables */
1996554c0a3aSHans de Goede 	pHalData->EfuseUsedBytes = 0;
1997554c0a3aSHans de Goede 	pHalData->EfuseUsedPercentage = 0;
1998554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
1999554c0a3aSHans de Goede 	pHalData->EfuseHal.fakeEfuseBank = 0;
2000554c0a3aSHans de Goede 	pHalData->EfuseHal.fakeEfuseUsedBytes = 0;
2001554c0a3aSHans de Goede 	memset(pHalData->EfuseHal.fakeEfuseContent, 0xFF, EFUSE_MAX_HW_SIZE);
2002554c0a3aSHans de Goede 	memset(pHalData->EfuseHal.fakeEfuseInitMap, 0xFF, EFUSE_MAX_MAP_LEN);
2003554c0a3aSHans de Goede 	memset(pHalData->EfuseHal.fakeEfuseModifiedMap, 0xFF, EFUSE_MAX_MAP_LEN);
2004554c0a3aSHans de Goede 	pHalData->EfuseHal.BTEfuseUsedBytes = 0;
2005554c0a3aSHans de Goede 	pHalData->EfuseHal.BTEfuseUsedPercentage = 0;
2006554c0a3aSHans de Goede 	memset(pHalData->EfuseHal.BTEfuseContent, 0xFF, EFUSE_MAX_BT_BANK*EFUSE_MAX_HW_SIZE);
2007554c0a3aSHans de Goede 	memset(pHalData->EfuseHal.BTEfuseInitMap, 0xFF, EFUSE_BT_MAX_MAP_LEN);
2008554c0a3aSHans de Goede 	memset(pHalData->EfuseHal.BTEfuseModifiedMap, 0xFF, EFUSE_BT_MAX_MAP_LEN);
2009554c0a3aSHans de Goede 	pHalData->EfuseHal.fakeBTEfuseUsedBytes = 0;
2010554c0a3aSHans de Goede 	memset(pHalData->EfuseHal.fakeBTEfuseContent, 0xFF, EFUSE_MAX_BT_BANK*EFUSE_MAX_HW_SIZE);
2011554c0a3aSHans de Goede 	memset(pHalData->EfuseHal.fakeBTEfuseInitMap, 0xFF, EFUSE_BT_MAX_MAP_LEN);
2012554c0a3aSHans de Goede 	memset(pHalData->EfuseHal.fakeBTEfuseModifiedMap, 0xFF, EFUSE_BT_MAX_MAP_LEN);
2013554c0a3aSHans de Goede #endif
2014554c0a3aSHans de Goede }
2015554c0a3aSHans de Goede 
2016554c0a3aSHans de Goede u8 GetEEPROMSize8723B(struct adapter *padapter)
2017554c0a3aSHans de Goede {
2018554c0a3aSHans de Goede 	u8 size = 0;
2019554c0a3aSHans de Goede 	u32 cr;
2020554c0a3aSHans de Goede 
2021554c0a3aSHans de Goede 	cr = rtw_read16(padapter, REG_9346CR);
2022554c0a3aSHans de Goede 	/*  6: EEPROM used is 93C46, 4: boot from E-Fuse. */
2023554c0a3aSHans de Goede 	size = (cr & BOOT_FROM_EEPROM) ? 6 : 4;
2024554c0a3aSHans de Goede 
2025554c0a3aSHans de Goede 	return size;
2026554c0a3aSHans de Goede }
2027554c0a3aSHans de Goede 
2028554c0a3aSHans de Goede /*  */
2029554c0a3aSHans de Goede /*  */
2030554c0a3aSHans de Goede /*  LLT R/W/Init function */
2031554c0a3aSHans de Goede /*  */
2032554c0a3aSHans de Goede /*  */
2033554c0a3aSHans de Goede s32 rtl8723b_InitLLTTable(struct adapter *padapter)
2034554c0a3aSHans de Goede {
2035554c0a3aSHans de Goede 	unsigned long start, passing_time;
2036554c0a3aSHans de Goede 	u32 val32;
2037554c0a3aSHans de Goede 	s32 ret;
2038554c0a3aSHans de Goede 
2039554c0a3aSHans de Goede 
2040554c0a3aSHans de Goede 	ret = _FAIL;
2041554c0a3aSHans de Goede 
2042554c0a3aSHans de Goede 	val32 = rtw_read32(padapter, REG_AUTO_LLT);
2043554c0a3aSHans de Goede 	val32 |= BIT_AUTO_INIT_LLT;
2044554c0a3aSHans de Goede 	rtw_write32(padapter, REG_AUTO_LLT, val32);
2045554c0a3aSHans de Goede 
2046554c0a3aSHans de Goede 	start = jiffies;
2047554c0a3aSHans de Goede 
2048554c0a3aSHans de Goede 	do {
2049554c0a3aSHans de Goede 		val32 = rtw_read32(padapter, REG_AUTO_LLT);
2050554c0a3aSHans de Goede 		if (!(val32 & BIT_AUTO_INIT_LLT)) {
2051554c0a3aSHans de Goede 			ret = _SUCCESS;
2052554c0a3aSHans de Goede 			break;
2053554c0a3aSHans de Goede 		}
2054554c0a3aSHans de Goede 
2055554c0a3aSHans de Goede 		passing_time = jiffies_to_msecs(jiffies - start);
205604c35396SFabio Aiuto 		if (passing_time > 1000)
2057554c0a3aSHans de Goede 			break;
2058554c0a3aSHans de Goede 
2059554c0a3aSHans de Goede 		msleep(1);
2060554c0a3aSHans de Goede 	} while (1);
2061554c0a3aSHans de Goede 
2062554c0a3aSHans de Goede 	return ret;
2063554c0a3aSHans de Goede }
2064554c0a3aSHans de Goede 
2065554c0a3aSHans de Goede static bool Hal_GetChnlGroup8723B(u8 Channel, u8 *pGroup)
2066554c0a3aSHans de Goede {
2067554c0a3aSHans de Goede 	bool bIn24G = true;
2068554c0a3aSHans de Goede 
2069554c0a3aSHans de Goede 	if (Channel <= 14) {
2070554c0a3aSHans de Goede 		bIn24G = true;
2071554c0a3aSHans de Goede 
2072554c0a3aSHans de Goede 		if (1  <= Channel && Channel <= 2)
2073554c0a3aSHans de Goede 			*pGroup = 0;
2074554c0a3aSHans de Goede 		else if (3  <= Channel && Channel <= 5)
2075554c0a3aSHans de Goede 			*pGroup = 1;
2076554c0a3aSHans de Goede 		else if (6  <= Channel && Channel <= 8)
2077554c0a3aSHans de Goede 			*pGroup = 2;
2078554c0a3aSHans de Goede 		else if (9  <= Channel && Channel <= 11)
2079554c0a3aSHans de Goede 			*pGroup = 3;
2080554c0a3aSHans de Goede 		else if (12 <= Channel && Channel <= 14)
2081554c0a3aSHans de Goede 			*pGroup = 4;
2082554c0a3aSHans de Goede 	} else {
2083554c0a3aSHans de Goede 		bIn24G = false;
2084554c0a3aSHans de Goede 
2085554c0a3aSHans de Goede 		if (36   <= Channel && Channel <=  42)
2086554c0a3aSHans de Goede 			*pGroup = 0;
2087554c0a3aSHans de Goede 		else if (44   <= Channel && Channel <=  48)
2088554c0a3aSHans de Goede 			*pGroup = 1;
2089554c0a3aSHans de Goede 		else if (50   <= Channel && Channel <=  58)
2090554c0a3aSHans de Goede 			*pGroup = 2;
2091554c0a3aSHans de Goede 		else if (60   <= Channel && Channel <=  64)
2092554c0a3aSHans de Goede 			*pGroup = 3;
2093554c0a3aSHans de Goede 		else if (100  <= Channel && Channel <= 106)
2094554c0a3aSHans de Goede 			*pGroup = 4;
2095554c0a3aSHans de Goede 		else if (108  <= Channel && Channel <= 114)
2096554c0a3aSHans de Goede 			*pGroup = 5;
2097554c0a3aSHans de Goede 		else if (116  <= Channel && Channel <= 122)
2098554c0a3aSHans de Goede 			*pGroup = 6;
2099554c0a3aSHans de Goede 		else if (124  <= Channel && Channel <= 130)
2100554c0a3aSHans de Goede 			*pGroup = 7;
2101554c0a3aSHans de Goede 		else if (132  <= Channel && Channel <= 138)
2102554c0a3aSHans de Goede 			*pGroup = 8;
2103554c0a3aSHans de Goede 		else if (140  <= Channel && Channel <= 144)
2104554c0a3aSHans de Goede 			*pGroup = 9;
2105554c0a3aSHans de Goede 		else if (149  <= Channel && Channel <= 155)
2106554c0a3aSHans de Goede 			*pGroup = 10;
2107554c0a3aSHans de Goede 		else if (157  <= Channel && Channel <= 161)
2108554c0a3aSHans de Goede 			*pGroup = 11;
2109554c0a3aSHans de Goede 		else if (165  <= Channel && Channel <= 171)
2110554c0a3aSHans de Goede 			*pGroup = 12;
2111554c0a3aSHans de Goede 		else if (173  <= Channel && Channel <= 177)
2112554c0a3aSHans de Goede 			*pGroup = 13;
2113554c0a3aSHans de Goede 	}
2114554c0a3aSHans de Goede 	return bIn24G;
2115554c0a3aSHans de Goede }
2116554c0a3aSHans de Goede 
2117554c0a3aSHans de Goede void Hal_InitPGData(struct adapter *padapter, u8 *PROMContent)
2118554c0a3aSHans de Goede {
2119554c0a3aSHans de Goede 	struct eeprom_priv *pEEPROM = GET_EEPROM_EFUSE_PRIV(padapter);
2120554c0a3aSHans de Goede 
21217036126aSHariprasad Kelam 	if (!pEEPROM->bautoload_fail_flag) { /*  autoload OK. */
2122554c0a3aSHans de Goede 		if (!pEEPROM->EepromOrEfuse) {
2123554c0a3aSHans de Goede 			/*  Read EFUSE real map to shadow. */
2124554c0a3aSHans de Goede 			EFUSE_ShadowMapUpdate(padapter, EFUSE_WIFI, false);
2125554c0a3aSHans de Goede 			memcpy((void *)PROMContent, (void *)pEEPROM->efuse_eeprom_data, HWSET_MAX_SIZE_8723B);
2126554c0a3aSHans de Goede 		}
2127554c0a3aSHans de Goede 	} else {/* autoload fail */
21287036126aSHariprasad Kelam 		if (!pEEPROM->EepromOrEfuse)
2129554c0a3aSHans de Goede 			EFUSE_ShadowMapUpdate(padapter, EFUSE_WIFI, false);
2130554c0a3aSHans de Goede 		memcpy((void *)PROMContent, (void *)pEEPROM->efuse_eeprom_data, HWSET_MAX_SIZE_8723B);
2131554c0a3aSHans de Goede 	}
2132554c0a3aSHans de Goede }
2133554c0a3aSHans de Goede 
2134554c0a3aSHans de Goede void Hal_EfuseParseIDCode(struct adapter *padapter, u8 *hwinfo)
2135554c0a3aSHans de Goede {
2136554c0a3aSHans de Goede 	struct eeprom_priv *pEEPROM = GET_EEPROM_EFUSE_PRIV(padapter);
2137554c0a3aSHans de Goede /* 	struct hal_com_data	*pHalData = GET_HAL_DATA(padapter); */
2138554c0a3aSHans de Goede 	u16 EEPROMId;
2139554c0a3aSHans de Goede 
2140554c0a3aSHans de Goede 
2141554c0a3aSHans de Goede 	/*  Checl 0x8129 again for making sure autoload status!! */
2142554c0a3aSHans de Goede 	EEPROMId = le16_to_cpu(*((__le16 *)hwinfo));
2143554c0a3aSHans de Goede 	if (EEPROMId != RTL_EEPROM_ID) {
2144554c0a3aSHans de Goede 		pEEPROM->bautoload_fail_flag = true;
2145554c0a3aSHans de Goede 	} else
2146554c0a3aSHans de Goede 		pEEPROM->bautoload_fail_flag = false;
2147554c0a3aSHans de Goede }
2148554c0a3aSHans de Goede 
2149554c0a3aSHans de Goede static void Hal_ReadPowerValueFromPROM_8723B(
2150554c0a3aSHans de Goede 	struct adapter *Adapter,
2151554c0a3aSHans de Goede 	struct TxPowerInfo24G *pwrInfo24G,
2152554c0a3aSHans de Goede 	u8 *PROMContent,
2153554c0a3aSHans de Goede 	bool AutoLoadFail
2154554c0a3aSHans de Goede )
2155554c0a3aSHans de Goede {
2156554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(Adapter);
2157554c0a3aSHans de Goede 	u32 rfPath, eeAddr = EEPROM_TX_PWR_INX_8723B, group, TxCount = 0;
2158554c0a3aSHans de Goede 
2159554c0a3aSHans de Goede 	memset(pwrInfo24G, 0, sizeof(struct TxPowerInfo24G));
2160554c0a3aSHans de Goede 
2161554c0a3aSHans de Goede 	if (0xFF == PROMContent[eeAddr+1])
2162554c0a3aSHans de Goede 		AutoLoadFail = true;
2163554c0a3aSHans de Goede 
2164554c0a3aSHans de Goede 	if (AutoLoadFail) {
2165554c0a3aSHans de Goede 		for (rfPath = 0; rfPath < MAX_RF_PATH; rfPath++) {
2166554c0a3aSHans de Goede 			/* 2.4G default value */
2167554c0a3aSHans de Goede 			for (group = 0; group < MAX_CHNL_GROUP_24G; group++) {
2168554c0a3aSHans de Goede 				pwrInfo24G->IndexCCK_Base[rfPath][group] = EEPROM_DEFAULT_24G_INDEX;
2169554c0a3aSHans de Goede 				pwrInfo24G->IndexBW40_Base[rfPath][group] = EEPROM_DEFAULT_24G_INDEX;
2170554c0a3aSHans de Goede 			}
2171554c0a3aSHans de Goede 
2172554c0a3aSHans de Goede 			for (TxCount = 0; TxCount < MAX_TX_COUNT; TxCount++) {
2173554c0a3aSHans de Goede 				if (TxCount == 0) {
2174554c0a3aSHans de Goede 					pwrInfo24G->BW20_Diff[rfPath][0] = EEPROM_DEFAULT_24G_HT20_DIFF;
2175554c0a3aSHans de Goede 					pwrInfo24G->OFDM_Diff[rfPath][0] = EEPROM_DEFAULT_24G_OFDM_DIFF;
2176554c0a3aSHans de Goede 				} else {
2177554c0a3aSHans de Goede 					pwrInfo24G->BW20_Diff[rfPath][TxCount] = EEPROM_DEFAULT_DIFF;
2178554c0a3aSHans de Goede 					pwrInfo24G->BW40_Diff[rfPath][TxCount] = EEPROM_DEFAULT_DIFF;
2179554c0a3aSHans de Goede 					pwrInfo24G->CCK_Diff[rfPath][TxCount] = EEPROM_DEFAULT_DIFF;
2180554c0a3aSHans de Goede 					pwrInfo24G->OFDM_Diff[rfPath][TxCount] = EEPROM_DEFAULT_DIFF;
2181554c0a3aSHans de Goede 				}
2182554c0a3aSHans de Goede 			}
2183554c0a3aSHans de Goede 		}
2184554c0a3aSHans de Goede 
2185554c0a3aSHans de Goede 		return;
2186554c0a3aSHans de Goede 	}
2187554c0a3aSHans de Goede 
2188554c0a3aSHans de Goede 	pHalData->bTXPowerDataReadFromEEPORM = true;		/* YJ, move, 120316 */
2189554c0a3aSHans de Goede 
2190554c0a3aSHans de Goede 	for (rfPath = 0; rfPath < MAX_RF_PATH; rfPath++) {
2191554c0a3aSHans de Goede 		/* 2 2.4G default value */
2192554c0a3aSHans de Goede 		for (group = 0; group < MAX_CHNL_GROUP_24G; group++) {
2193554c0a3aSHans de Goede 			pwrInfo24G->IndexCCK_Base[rfPath][group] =	PROMContent[eeAddr++];
2194554c0a3aSHans de Goede 			if (pwrInfo24G->IndexCCK_Base[rfPath][group] == 0xFF)
2195554c0a3aSHans de Goede 				pwrInfo24G->IndexCCK_Base[rfPath][group] = EEPROM_DEFAULT_24G_INDEX;
2196554c0a3aSHans de Goede 		}
2197554c0a3aSHans de Goede 
2198554c0a3aSHans de Goede 		for (group = 0; group < MAX_CHNL_GROUP_24G-1; group++) {
2199554c0a3aSHans de Goede 			pwrInfo24G->IndexBW40_Base[rfPath][group] =	PROMContent[eeAddr++];
2200554c0a3aSHans de Goede 			if (pwrInfo24G->IndexBW40_Base[rfPath][group] == 0xFF)
2201554c0a3aSHans de Goede 				pwrInfo24G->IndexBW40_Base[rfPath][group] =	EEPROM_DEFAULT_24G_INDEX;
2202554c0a3aSHans de Goede 		}
2203554c0a3aSHans de Goede 
2204554c0a3aSHans de Goede 		for (TxCount = 0; TxCount < MAX_TX_COUNT; TxCount++) {
2205554c0a3aSHans de Goede 			if (TxCount == 0) {
2206554c0a3aSHans de Goede 				pwrInfo24G->BW40_Diff[rfPath][TxCount] = 0;
2207554c0a3aSHans de Goede 				if (PROMContent[eeAddr] == 0xFF)
2208554c0a3aSHans de Goede 					pwrInfo24G->BW20_Diff[rfPath][TxCount] =	EEPROM_DEFAULT_24G_HT20_DIFF;
2209554c0a3aSHans de Goede 				else {
2210554c0a3aSHans de Goede 					pwrInfo24G->BW20_Diff[rfPath][TxCount] =	(PROMContent[eeAddr]&0xf0)>>4;
2211554c0a3aSHans de Goede 					if (pwrInfo24G->BW20_Diff[rfPath][TxCount] & BIT3)		/* 4bit sign number to 8 bit sign number */
2212554c0a3aSHans de Goede 						pwrInfo24G->BW20_Diff[rfPath][TxCount] |= 0xF0;
2213554c0a3aSHans de Goede 				}
2214554c0a3aSHans de Goede 
2215554c0a3aSHans de Goede 				if (PROMContent[eeAddr] == 0xFF)
2216554c0a3aSHans de Goede 					pwrInfo24G->OFDM_Diff[rfPath][TxCount] = EEPROM_DEFAULT_24G_OFDM_DIFF;
2217554c0a3aSHans de Goede 				else {
2218554c0a3aSHans de Goede 					pwrInfo24G->OFDM_Diff[rfPath][TxCount] = (PROMContent[eeAddr]&0x0f);
2219554c0a3aSHans de Goede 					if (pwrInfo24G->OFDM_Diff[rfPath][TxCount] & BIT3)		/* 4bit sign number to 8 bit sign number */
2220554c0a3aSHans de Goede 						pwrInfo24G->OFDM_Diff[rfPath][TxCount] |= 0xF0;
2221554c0a3aSHans de Goede 				}
2222554c0a3aSHans de Goede 				pwrInfo24G->CCK_Diff[rfPath][TxCount] = 0;
2223554c0a3aSHans de Goede 				eeAddr++;
2224554c0a3aSHans de Goede 			} else {
2225554c0a3aSHans de Goede 				if (PROMContent[eeAddr] == 0xFF)
2226554c0a3aSHans de Goede 					pwrInfo24G->BW40_Diff[rfPath][TxCount] = EEPROM_DEFAULT_DIFF;
2227554c0a3aSHans de Goede 				else {
2228554c0a3aSHans de Goede 					pwrInfo24G->BW40_Diff[rfPath][TxCount] = (PROMContent[eeAddr]&0xf0)>>4;
2229554c0a3aSHans de Goede 					if (pwrInfo24G->BW40_Diff[rfPath][TxCount] & BIT3)		/* 4bit sign number to 8 bit sign number */
2230554c0a3aSHans de Goede 						pwrInfo24G->BW40_Diff[rfPath][TxCount] |= 0xF0;
2231554c0a3aSHans de Goede 				}
2232554c0a3aSHans de Goede 
2233554c0a3aSHans de Goede 				if (PROMContent[eeAddr] == 0xFF)
2234554c0a3aSHans de Goede 					pwrInfo24G->BW20_Diff[rfPath][TxCount] = EEPROM_DEFAULT_DIFF;
2235554c0a3aSHans de Goede 				else {
2236554c0a3aSHans de Goede 					pwrInfo24G->BW20_Diff[rfPath][TxCount] = (PROMContent[eeAddr]&0x0f);
2237554c0a3aSHans de Goede 					if (pwrInfo24G->BW20_Diff[rfPath][TxCount] & BIT3)		/* 4bit sign number to 8 bit sign number */
2238554c0a3aSHans de Goede 						pwrInfo24G->BW20_Diff[rfPath][TxCount] |= 0xF0;
2239554c0a3aSHans de Goede 				}
2240554c0a3aSHans de Goede 				eeAddr++;
2241554c0a3aSHans de Goede 
2242554c0a3aSHans de Goede 				if (PROMContent[eeAddr] == 0xFF)
2243554c0a3aSHans de Goede 					pwrInfo24G->OFDM_Diff[rfPath][TxCount] = EEPROM_DEFAULT_DIFF;
2244554c0a3aSHans de Goede 				else {
2245554c0a3aSHans de Goede 					pwrInfo24G->OFDM_Diff[rfPath][TxCount] = (PROMContent[eeAddr]&0xf0)>>4;
2246554c0a3aSHans de Goede 					if (pwrInfo24G->OFDM_Diff[rfPath][TxCount] & BIT3)		/* 4bit sign number to 8 bit sign number */
2247554c0a3aSHans de Goede 						pwrInfo24G->OFDM_Diff[rfPath][TxCount] |= 0xF0;
2248554c0a3aSHans de Goede 				}
2249554c0a3aSHans de Goede 
2250554c0a3aSHans de Goede 				if (PROMContent[eeAddr] == 0xFF)
2251554c0a3aSHans de Goede 					pwrInfo24G->CCK_Diff[rfPath][TxCount] = EEPROM_DEFAULT_DIFF;
2252554c0a3aSHans de Goede 				else {
2253554c0a3aSHans de Goede 					pwrInfo24G->CCK_Diff[rfPath][TxCount] = (PROMContent[eeAddr]&0x0f);
2254554c0a3aSHans de Goede 					if (pwrInfo24G->CCK_Diff[rfPath][TxCount] & BIT3)		/* 4bit sign number to 8 bit sign number */
2255554c0a3aSHans de Goede 						pwrInfo24G->CCK_Diff[rfPath][TxCount] |= 0xF0;
2256554c0a3aSHans de Goede 				}
2257554c0a3aSHans de Goede 				eeAddr++;
2258554c0a3aSHans de Goede 			}
2259554c0a3aSHans de Goede 		}
2260554c0a3aSHans de Goede 	}
2261554c0a3aSHans de Goede }
2262554c0a3aSHans de Goede 
2263554c0a3aSHans de Goede 
2264554c0a3aSHans de Goede void Hal_EfuseParseTxPowerInfo_8723B(
2265554c0a3aSHans de Goede 	struct adapter *padapter, u8 *PROMContent, bool AutoLoadFail
2266554c0a3aSHans de Goede )
2267554c0a3aSHans de Goede {
2268554c0a3aSHans de Goede 	struct hal_com_data	*pHalData = GET_HAL_DATA(padapter);
2269554c0a3aSHans de Goede 	struct TxPowerInfo24G	pwrInfo24G;
2270554c0a3aSHans de Goede 	u8 	rfPath, ch, TxCount = 1;
2271554c0a3aSHans de Goede 
2272554c0a3aSHans de Goede 	Hal_ReadPowerValueFromPROM_8723B(padapter, &pwrInfo24G, PROMContent, AutoLoadFail);
2273554c0a3aSHans de Goede 	for (rfPath = 0 ; rfPath < MAX_RF_PATH ; rfPath++) {
2274554c0a3aSHans de Goede 		for (ch = 0 ; ch < CHANNEL_MAX_NUMBER; ch++) {
2275554c0a3aSHans de Goede 			u8 group = 0;
2276554c0a3aSHans de Goede 
2277554c0a3aSHans de Goede 			Hal_GetChnlGroup8723B(ch+1, &group);
2278554c0a3aSHans de Goede 
2279554c0a3aSHans de Goede 			if (ch == 14-1) {
2280554c0a3aSHans de Goede 				pHalData->Index24G_CCK_Base[rfPath][ch] = pwrInfo24G.IndexCCK_Base[rfPath][5];
2281554c0a3aSHans de Goede 				pHalData->Index24G_BW40_Base[rfPath][ch] = pwrInfo24G.IndexBW40_Base[rfPath][group];
2282554c0a3aSHans de Goede 			} else {
2283554c0a3aSHans de Goede 				pHalData->Index24G_CCK_Base[rfPath][ch] = pwrInfo24G.IndexCCK_Base[rfPath][group];
2284554c0a3aSHans de Goede 				pHalData->Index24G_BW40_Base[rfPath][ch] = pwrInfo24G.IndexBW40_Base[rfPath][group];
2285554c0a3aSHans de Goede 			}
2286554c0a3aSHans de Goede 		}
2287554c0a3aSHans de Goede 
2288554c0a3aSHans de Goede 		for (TxCount = 0; TxCount < MAX_TX_COUNT; TxCount++) {
2289554c0a3aSHans de Goede 			pHalData->CCK_24G_Diff[rfPath][TxCount] = pwrInfo24G.CCK_Diff[rfPath][TxCount];
2290554c0a3aSHans de Goede 			pHalData->OFDM_24G_Diff[rfPath][TxCount] = pwrInfo24G.OFDM_Diff[rfPath][TxCount];
2291554c0a3aSHans de Goede 			pHalData->BW20_24G_Diff[rfPath][TxCount] = pwrInfo24G.BW20_Diff[rfPath][TxCount];
2292554c0a3aSHans de Goede 			pHalData->BW40_24G_Diff[rfPath][TxCount] = pwrInfo24G.BW40_Diff[rfPath][TxCount];
2293554c0a3aSHans de Goede 		}
2294554c0a3aSHans de Goede 	}
2295554c0a3aSHans de Goede 
2296554c0a3aSHans de Goede 	/*  2010/10/19 MH Add Regulator recognize for CU. */
2297554c0a3aSHans de Goede 	if (!AutoLoadFail) {
2298554c0a3aSHans de Goede 		pHalData->EEPROMRegulatory = (PROMContent[EEPROM_RF_BOARD_OPTION_8723B]&0x7);	/* bit0~2 */
2299554c0a3aSHans de Goede 		if (PROMContent[EEPROM_RF_BOARD_OPTION_8723B] == 0xFF)
2300554c0a3aSHans de Goede 			pHalData->EEPROMRegulatory = (EEPROM_DEFAULT_BOARD_OPTION&0x7);	/* bit0~2 */
2301554c0a3aSHans de Goede 	} else
2302554c0a3aSHans de Goede 		pHalData->EEPROMRegulatory = 0;
2303554c0a3aSHans de Goede }
2304554c0a3aSHans de Goede 
2305554c0a3aSHans de Goede void Hal_EfuseParseBTCoexistInfo_8723B(
2306554c0a3aSHans de Goede 	struct adapter *padapter, u8 *hwinfo, bool AutoLoadFail
2307554c0a3aSHans de Goede )
2308554c0a3aSHans de Goede {
2309554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
2310554c0a3aSHans de Goede 	u8 tempval;
2311554c0a3aSHans de Goede 	u32 tmpu4;
2312554c0a3aSHans de Goede 
2313554c0a3aSHans de Goede 	if (!AutoLoadFail) {
2314554c0a3aSHans de Goede 		tmpu4 = rtw_read32(padapter, REG_MULTI_FUNC_CTRL);
2315554c0a3aSHans de Goede 		if (tmpu4 & BT_FUNC_EN)
2316554c0a3aSHans de Goede 			pHalData->EEPROMBluetoothCoexist = true;
2317554c0a3aSHans de Goede 		else
2318554c0a3aSHans de Goede 			pHalData->EEPROMBluetoothCoexist = false;
2319554c0a3aSHans de Goede 
2320554c0a3aSHans de Goede 		pHalData->EEPROMBluetoothType = BT_RTL8723B;
2321554c0a3aSHans de Goede 
2322554c0a3aSHans de Goede 		tempval = hwinfo[EEPROM_RF_BT_SETTING_8723B];
2323554c0a3aSHans de Goede 		if (tempval != 0xFF) {
2324554c0a3aSHans de Goede 			pHalData->EEPROMBluetoothAntNum = tempval & BIT(0);
2325554c0a3aSHans de Goede 			/*  EFUSE_0xC3[6] == 0, S1(Main)-ODM_RF_PATH_A; */
2326554c0a3aSHans de Goede 			/*  EFUSE_0xC3[6] == 1, S0(Aux)-ODM_RF_PATH_B */
2327554c0a3aSHans de Goede 			pHalData->ant_path = (tempval & BIT(6))?ODM_RF_PATH_B:ODM_RF_PATH_A;
2328554c0a3aSHans de Goede 		} else {
2329554c0a3aSHans de Goede 			pHalData->EEPROMBluetoothAntNum = Ant_x1;
2330554c0a3aSHans de Goede 			if (pHalData->PackageType == PACKAGE_QFN68)
2331554c0a3aSHans de Goede 				pHalData->ant_path = ODM_RF_PATH_B;
2332554c0a3aSHans de Goede 			else
2333554c0a3aSHans de Goede 				pHalData->ant_path = ODM_RF_PATH_A;
2334554c0a3aSHans de Goede 		}
2335554c0a3aSHans de Goede 	} else {
2336554c0a3aSHans de Goede 		pHalData->EEPROMBluetoothCoexist = false;
2337554c0a3aSHans de Goede 		pHalData->EEPROMBluetoothType = BT_RTL8723B;
2338554c0a3aSHans de Goede 		pHalData->EEPROMBluetoothAntNum = Ant_x1;
2339554c0a3aSHans de Goede 		pHalData->ant_path = ODM_RF_PATH_A;
2340554c0a3aSHans de Goede 	}
2341554c0a3aSHans de Goede 
2342554c0a3aSHans de Goede 	if (padapter->registrypriv.ant_num > 0) {
2343554c0a3aSHans de Goede 		switch (padapter->registrypriv.ant_num) {
2344554c0a3aSHans de Goede 		case 1:
2345554c0a3aSHans de Goede 			pHalData->EEPROMBluetoothAntNum = Ant_x1;
2346554c0a3aSHans de Goede 			break;
2347554c0a3aSHans de Goede 		case 2:
2348554c0a3aSHans de Goede 			pHalData->EEPROMBluetoothAntNum = Ant_x2;
2349554c0a3aSHans de Goede 			break;
2350554c0a3aSHans de Goede 		default:
2351554c0a3aSHans de Goede 			break;
2352554c0a3aSHans de Goede 		}
2353554c0a3aSHans de Goede 	}
2354554c0a3aSHans de Goede 
235553557351SNishka Dasgupta 	hal_btcoex_SetBTCoexist(padapter, pHalData->EEPROMBluetoothCoexist);
2356efa6b6c9SNishka Dasgupta 	hal_btcoex_SetChipType(padapter, pHalData->EEPROMBluetoothType);
2357db3592d9SNishka Dasgupta 	hal_btcoex_SetPgAntNum(padapter, pHalData->EEPROMBluetoothAntNum == Ant_x2 ? 2 : 1);
2358554c0a3aSHans de Goede 	if (pHalData->EEPROMBluetoothAntNum == Ant_x1)
2359b3a74e04SNishka Dasgupta 		hal_btcoex_SetSingleAntPath(padapter, pHalData->ant_path);
2360554c0a3aSHans de Goede }
2361554c0a3aSHans de Goede 
2362554c0a3aSHans de Goede void Hal_EfuseParseEEPROMVer_8723B(
2363554c0a3aSHans de Goede 	struct adapter *padapter, u8 *hwinfo, bool AutoLoadFail
2364554c0a3aSHans de Goede )
2365554c0a3aSHans de Goede {
2366554c0a3aSHans de Goede 	struct hal_com_data	*pHalData = GET_HAL_DATA(padapter);
2367554c0a3aSHans de Goede 
2368554c0a3aSHans de Goede 	if (!AutoLoadFail)
2369554c0a3aSHans de Goede 		pHalData->EEPROMVersion = hwinfo[EEPROM_VERSION_8723B];
2370554c0a3aSHans de Goede 	else
2371554c0a3aSHans de Goede 		pHalData->EEPROMVersion = 1;
2372554c0a3aSHans de Goede }
2373554c0a3aSHans de Goede 
2374554c0a3aSHans de Goede 
2375554c0a3aSHans de Goede 
2376554c0a3aSHans de Goede void Hal_EfuseParsePackageType_8723B(
2377554c0a3aSHans de Goede 	struct adapter *padapter, u8 *hwinfo, bool AutoLoadFail
2378554c0a3aSHans de Goede )
2379554c0a3aSHans de Goede {
2380554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
2381554c0a3aSHans de Goede 	u8 package;
2382554c0a3aSHans de Goede 	u8 efuseContent;
2383554c0a3aSHans de Goede 
2384554c0a3aSHans de Goede 	Efuse_PowerSwitch(padapter, false, true);
2385554c0a3aSHans de Goede 	efuse_OneByteRead(padapter, 0x1FB, &efuseContent, false);
2386554c0a3aSHans de Goede 	Efuse_PowerSwitch(padapter, false, false);
2387554c0a3aSHans de Goede 
2388554c0a3aSHans de Goede 	package = efuseContent & 0x7;
2389554c0a3aSHans de Goede 	switch (package) {
2390554c0a3aSHans de Goede 	case 0x4:
2391554c0a3aSHans de Goede 		pHalData->PackageType = PACKAGE_TFBGA79;
2392554c0a3aSHans de Goede 		break;
2393554c0a3aSHans de Goede 	case 0x5:
2394554c0a3aSHans de Goede 		pHalData->PackageType = PACKAGE_TFBGA90;
2395554c0a3aSHans de Goede 		break;
2396554c0a3aSHans de Goede 	case 0x6:
2397554c0a3aSHans de Goede 		pHalData->PackageType = PACKAGE_QFN68;
2398554c0a3aSHans de Goede 		break;
2399554c0a3aSHans de Goede 	case 0x7:
2400554c0a3aSHans de Goede 		pHalData->PackageType = PACKAGE_TFBGA80;
2401554c0a3aSHans de Goede 		break;
2402554c0a3aSHans de Goede 
2403554c0a3aSHans de Goede 	default:
2404554c0a3aSHans de Goede 		pHalData->PackageType = PACKAGE_DEFAULT;
2405554c0a3aSHans de Goede 		break;
2406554c0a3aSHans de Goede 	}
2407554c0a3aSHans de Goede }
2408554c0a3aSHans de Goede 
2409554c0a3aSHans de Goede 
2410554c0a3aSHans de Goede void Hal_EfuseParseVoltage_8723B(
2411554c0a3aSHans de Goede 	struct adapter *padapter, u8 *hwinfo, bool AutoLoadFail
2412554c0a3aSHans de Goede )
2413554c0a3aSHans de Goede {
2414554c0a3aSHans de Goede 	struct eeprom_priv *pEEPROM = GET_EEPROM_EFUSE_PRIV(padapter);
2415554c0a3aSHans de Goede 
2416554c0a3aSHans de Goede 	/* memcpy(pEEPROM->adjuseVoltageVal, &hwinfo[EEPROM_Voltage_ADDR_8723B], 1); */
2417554c0a3aSHans de Goede 	pEEPROM->adjuseVoltageVal = (hwinfo[EEPROM_Voltage_ADDR_8723B] & 0xf0) >> 4;
2418554c0a3aSHans de Goede }
2419554c0a3aSHans de Goede 
2420554c0a3aSHans de Goede void Hal_EfuseParseChnlPlan_8723B(
2421554c0a3aSHans de Goede 	struct adapter *padapter, u8 *hwinfo, bool AutoLoadFail
2422554c0a3aSHans de Goede )
2423554c0a3aSHans de Goede {
2424554c0a3aSHans de Goede 	padapter->mlmepriv.ChannelPlan = hal_com_config_channel_plan(
2425554c0a3aSHans de Goede 		padapter,
2426554c0a3aSHans de Goede 		hwinfo ? hwinfo[EEPROM_ChannelPlan_8723B] : 0xFF,
2427554c0a3aSHans de Goede 		padapter->registrypriv.channel_plan,
2428554c0a3aSHans de Goede 		RT_CHANNEL_DOMAIN_WORLD_NULL,
2429554c0a3aSHans de Goede 		AutoLoadFail
2430554c0a3aSHans de Goede 	);
2431554c0a3aSHans de Goede 
2432554c0a3aSHans de Goede 	Hal_ChannelPlanToRegulation(padapter, padapter->mlmepriv.ChannelPlan);
2433554c0a3aSHans de Goede }
2434554c0a3aSHans de Goede 
2435554c0a3aSHans de Goede void Hal_EfuseParseCustomerID_8723B(
2436554c0a3aSHans de Goede 	struct adapter *padapter, u8 *hwinfo, bool AutoLoadFail
2437554c0a3aSHans de Goede )
2438554c0a3aSHans de Goede {
2439554c0a3aSHans de Goede 	struct hal_com_data	*pHalData = GET_HAL_DATA(padapter);
2440554c0a3aSHans de Goede 
2441554c0a3aSHans de Goede 	if (!AutoLoadFail)
2442554c0a3aSHans de Goede 		pHalData->EEPROMCustomerID = hwinfo[EEPROM_CustomID_8723B];
2443554c0a3aSHans de Goede 	else
2444554c0a3aSHans de Goede 		pHalData->EEPROMCustomerID = 0;
2445554c0a3aSHans de Goede }
2446554c0a3aSHans de Goede 
2447554c0a3aSHans de Goede void Hal_EfuseParseAntennaDiversity_8723B(
2448554c0a3aSHans de Goede 	struct adapter *padapter,
2449554c0a3aSHans de Goede 	u8 *hwinfo,
2450554c0a3aSHans de Goede 	bool AutoLoadFail
2451554c0a3aSHans de Goede )
2452554c0a3aSHans de Goede {
2453554c0a3aSHans de Goede }
2454554c0a3aSHans de Goede 
2455554c0a3aSHans de Goede void Hal_EfuseParseXtal_8723B(
2456554c0a3aSHans de Goede 	struct adapter *padapter, u8 *hwinfo, bool AutoLoadFail
2457554c0a3aSHans de Goede )
2458554c0a3aSHans de Goede {
2459554c0a3aSHans de Goede 	struct hal_com_data	*pHalData = GET_HAL_DATA(padapter);
2460554c0a3aSHans de Goede 
2461554c0a3aSHans de Goede 	if (!AutoLoadFail) {
2462554c0a3aSHans de Goede 		pHalData->CrystalCap = hwinfo[EEPROM_XTAL_8723B];
2463554c0a3aSHans de Goede 		if (pHalData->CrystalCap == 0xFF)
2464554c0a3aSHans de Goede 			pHalData->CrystalCap = EEPROM_Default_CrystalCap_8723B;	   /* what value should 8812 set? */
2465554c0a3aSHans de Goede 	} else
2466554c0a3aSHans de Goede 		pHalData->CrystalCap = EEPROM_Default_CrystalCap_8723B;
2467554c0a3aSHans de Goede }
2468554c0a3aSHans de Goede 
2469554c0a3aSHans de Goede 
2470554c0a3aSHans de Goede void Hal_EfuseParseThermalMeter_8723B(
2471554c0a3aSHans de Goede 	struct adapter *padapter, u8 *PROMContent, u8 AutoLoadFail
2472554c0a3aSHans de Goede )
2473554c0a3aSHans de Goede {
2474554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
2475554c0a3aSHans de Goede 
2476554c0a3aSHans de Goede 	/*  */
2477554c0a3aSHans de Goede 	/*  ThermalMeter from EEPROM */
2478554c0a3aSHans de Goede 	/*  */
24797036126aSHariprasad Kelam 	if (!AutoLoadFail)
2480554c0a3aSHans de Goede 		pHalData->EEPROMThermalMeter = PROMContent[EEPROM_THERMAL_METER_8723B];
2481554c0a3aSHans de Goede 	else
2482554c0a3aSHans de Goede 		pHalData->EEPROMThermalMeter = EEPROM_Default_ThermalMeter_8723B;
2483554c0a3aSHans de Goede 
24847036126aSHariprasad Kelam 	if ((pHalData->EEPROMThermalMeter == 0xff) || AutoLoadFail) {
2485554c0a3aSHans de Goede 		pHalData->bAPKThermalMeterIgnore = true;
2486554c0a3aSHans de Goede 		pHalData->EEPROMThermalMeter = EEPROM_Default_ThermalMeter_8723B;
2487554c0a3aSHans de Goede 	}
2488554c0a3aSHans de Goede }
2489554c0a3aSHans de Goede 
2490554c0a3aSHans de Goede 
2491554c0a3aSHans de Goede void Hal_ReadRFGainOffset(
2492554c0a3aSHans de Goede 	struct adapter *Adapter, u8 *PROMContent, bool AutoloadFail
2493554c0a3aSHans de Goede )
2494554c0a3aSHans de Goede {
2495554c0a3aSHans de Goede 	/*  */
2496554c0a3aSHans de Goede 	/*  BB_RF Gain Offset from EEPROM */
2497554c0a3aSHans de Goede 	/*  */
2498554c0a3aSHans de Goede 
2499554c0a3aSHans de Goede 	if (!AutoloadFail) {
2500554c0a3aSHans de Goede 		Adapter->eeprompriv.EEPROMRFGainOffset = PROMContent[EEPROM_RF_GAIN_OFFSET];
2501554c0a3aSHans de Goede 		Adapter->eeprompriv.EEPROMRFGainVal = EFUSE_Read1Byte(Adapter, EEPROM_RF_GAIN_VAL);
2502554c0a3aSHans de Goede 	} else {
2503554c0a3aSHans de Goede 		Adapter->eeprompriv.EEPROMRFGainOffset = 0;
2504554c0a3aSHans de Goede 		Adapter->eeprompriv.EEPROMRFGainVal = 0xFF;
2505554c0a3aSHans de Goede 	}
2506554c0a3aSHans de Goede }
2507554c0a3aSHans de Goede 
2508554c0a3aSHans de Goede u8 BWMapping_8723B(struct adapter *Adapter, struct pkt_attrib *pattrib)
2509554c0a3aSHans de Goede {
2510554c0a3aSHans de Goede 	u8 BWSettingOfDesc = 0;
2511554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(Adapter);
2512554c0a3aSHans de Goede 
2513554c0a3aSHans de Goede 	if (pHalData->CurrentChannelBW == CHANNEL_WIDTH_80) {
2514554c0a3aSHans de Goede 		if (pattrib->bwmode == CHANNEL_WIDTH_80)
2515554c0a3aSHans de Goede 			BWSettingOfDesc = 2;
2516554c0a3aSHans de Goede 		else if (pattrib->bwmode == CHANNEL_WIDTH_40)
2517554c0a3aSHans de Goede 			BWSettingOfDesc = 1;
2518554c0a3aSHans de Goede 		else
2519554c0a3aSHans de Goede 			BWSettingOfDesc = 0;
2520554c0a3aSHans de Goede 	} else if (pHalData->CurrentChannelBW == CHANNEL_WIDTH_40) {
2521554c0a3aSHans de Goede 		if ((pattrib->bwmode == CHANNEL_WIDTH_40) || (pattrib->bwmode == CHANNEL_WIDTH_80))
2522554c0a3aSHans de Goede 			BWSettingOfDesc = 1;
2523554c0a3aSHans de Goede 		else
2524554c0a3aSHans de Goede 			BWSettingOfDesc = 0;
2525554c0a3aSHans de Goede 	} else
2526554c0a3aSHans de Goede 		BWSettingOfDesc = 0;
2527554c0a3aSHans de Goede 
2528554c0a3aSHans de Goede 	/* if (pTcb->bBTTxPacket) */
2529554c0a3aSHans de Goede 	/* 	BWSettingOfDesc = 0; */
2530554c0a3aSHans de Goede 
2531554c0a3aSHans de Goede 	return BWSettingOfDesc;
2532554c0a3aSHans de Goede }
2533554c0a3aSHans de Goede 
2534554c0a3aSHans de Goede u8 SCMapping_8723B(struct adapter *Adapter, struct pkt_attrib *pattrib)
2535554c0a3aSHans de Goede {
2536554c0a3aSHans de Goede 	u8 SCSettingOfDesc = 0;
2537554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(Adapter);
2538554c0a3aSHans de Goede 
2539554c0a3aSHans de Goede 	if (pHalData->CurrentChannelBW == CHANNEL_WIDTH_80) {
2540554c0a3aSHans de Goede 		if (pattrib->bwmode == CHANNEL_WIDTH_80) {
2541554c0a3aSHans de Goede 			SCSettingOfDesc = VHT_DATA_SC_DONOT_CARE;
2542554c0a3aSHans de Goede 		} else if (pattrib->bwmode == CHANNEL_WIDTH_40) {
2543554c0a3aSHans de Goede 			if (pHalData->nCur80MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_LOWER)
2544554c0a3aSHans de Goede 				SCSettingOfDesc = VHT_DATA_SC_40_LOWER_OF_80MHZ;
2545554c0a3aSHans de Goede 			else if (pHalData->nCur80MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_UPPER)
2546554c0a3aSHans de Goede 				SCSettingOfDesc = VHT_DATA_SC_40_UPPER_OF_80MHZ;
2547554c0a3aSHans de Goede 		} else {
2548554c0a3aSHans de Goede 			if ((pHalData->nCur40MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_LOWER) && (pHalData->nCur80MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_LOWER))
2549554c0a3aSHans de Goede 				SCSettingOfDesc = VHT_DATA_SC_20_LOWEST_OF_80MHZ;
2550554c0a3aSHans de Goede 			else if ((pHalData->nCur40MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_UPPER) && (pHalData->nCur80MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_LOWER))
2551554c0a3aSHans de Goede 				SCSettingOfDesc = VHT_DATA_SC_20_LOWER_OF_80MHZ;
2552554c0a3aSHans de Goede 			else if ((pHalData->nCur40MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_LOWER) && (pHalData->nCur80MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_UPPER))
2553554c0a3aSHans de Goede 				SCSettingOfDesc = VHT_DATA_SC_20_UPPER_OF_80MHZ;
2554554c0a3aSHans de Goede 			else if ((pHalData->nCur40MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_UPPER) && (pHalData->nCur80MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_UPPER))
2555554c0a3aSHans de Goede 				SCSettingOfDesc = VHT_DATA_SC_20_UPPERST_OF_80MHZ;
2556554c0a3aSHans de Goede 		}
2557554c0a3aSHans de Goede 	} else if (pHalData->CurrentChannelBW == CHANNEL_WIDTH_40) {
2558554c0a3aSHans de Goede 		if (pattrib->bwmode == CHANNEL_WIDTH_40) {
2559554c0a3aSHans de Goede 			SCSettingOfDesc = VHT_DATA_SC_DONOT_CARE;
2560554c0a3aSHans de Goede 		} else if (pattrib->bwmode == CHANNEL_WIDTH_20) {
2561554c0a3aSHans de Goede 			if (pHalData->nCur40MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_UPPER) {
2562554c0a3aSHans de Goede 				SCSettingOfDesc = VHT_DATA_SC_20_UPPER_OF_80MHZ;
2563554c0a3aSHans de Goede 			} else if (pHalData->nCur40MhzPrimeSC == HAL_PRIME_CHNL_OFFSET_LOWER) {
2564554c0a3aSHans de Goede 				SCSettingOfDesc = VHT_DATA_SC_20_LOWER_OF_80MHZ;
2565554c0a3aSHans de Goede 			} else {
2566554c0a3aSHans de Goede 				SCSettingOfDesc = VHT_DATA_SC_DONOT_CARE;
2567554c0a3aSHans de Goede 			}
2568554c0a3aSHans de Goede 		}
2569554c0a3aSHans de Goede 	} else {
2570554c0a3aSHans de Goede 		SCSettingOfDesc = VHT_DATA_SC_DONOT_CARE;
2571554c0a3aSHans de Goede 	}
2572554c0a3aSHans de Goede 
2573554c0a3aSHans de Goede 	return SCSettingOfDesc;
2574554c0a3aSHans de Goede }
2575554c0a3aSHans de Goede 
2576554c0a3aSHans de Goede static void rtl8723b_cal_txdesc_chksum(struct tx_desc *ptxdesc)
2577554c0a3aSHans de Goede {
2578554c0a3aSHans de Goede 	u16 *usPtr = (u16 *)ptxdesc;
2579554c0a3aSHans de Goede 	u32 count;
2580554c0a3aSHans de Goede 	u32 index;
2581554c0a3aSHans de Goede 	u16 checksum = 0;
2582554c0a3aSHans de Goede 
2583554c0a3aSHans de Goede 
2584554c0a3aSHans de Goede 	/*  Clear first */
2585554c0a3aSHans de Goede 	ptxdesc->txdw7 &= cpu_to_le32(0xffff0000);
2586554c0a3aSHans de Goede 
2587554c0a3aSHans de Goede 	/*  checksume is always calculated by first 32 bytes, */
2588554c0a3aSHans de Goede 	/*  and it doesn't depend on TX DESC length. */
2589554c0a3aSHans de Goede 	/*  Thomas, Lucas@SD4, 20130515 */
2590554c0a3aSHans de Goede 	count = 16;
2591554c0a3aSHans de Goede 
2592554c0a3aSHans de Goede 	for (index = 0; index < count; index++) {
2593554c0a3aSHans de Goede 		checksum |= le16_to_cpu(*(__le16 *)(usPtr + index));
2594554c0a3aSHans de Goede 	}
2595554c0a3aSHans de Goede 
2596554c0a3aSHans de Goede 	ptxdesc->txdw7 |= cpu_to_le32(checksum & 0x0000ffff);
2597554c0a3aSHans de Goede }
2598554c0a3aSHans de Goede 
2599554c0a3aSHans de Goede static u8 fill_txdesc_sectype(struct pkt_attrib *pattrib)
2600554c0a3aSHans de Goede {
2601554c0a3aSHans de Goede 	u8 sectype = 0;
2602554c0a3aSHans de Goede 	if ((pattrib->encrypt > 0) && !pattrib->bswenc) {
2603554c0a3aSHans de Goede 		switch (pattrib->encrypt) {
2604554c0a3aSHans de Goede 		/*  SEC_TYPE */
2605554c0a3aSHans de Goede 		case _WEP40_:
2606554c0a3aSHans de Goede 		case _WEP104_:
2607554c0a3aSHans de Goede 		case _TKIP_:
2608554c0a3aSHans de Goede 		case _TKIP_WTMIC_:
2609554c0a3aSHans de Goede 			sectype = 1;
2610554c0a3aSHans de Goede 			break;
2611554c0a3aSHans de Goede 
2612554c0a3aSHans de Goede 		case _AES_:
2613554c0a3aSHans de Goede 			sectype = 3;
2614554c0a3aSHans de Goede 			break;
2615554c0a3aSHans de Goede 
2616554c0a3aSHans de Goede 		case _NO_PRIVACY_:
2617554c0a3aSHans de Goede 		default:
2618554c0a3aSHans de Goede 			break;
2619554c0a3aSHans de Goede 		}
2620554c0a3aSHans de Goede 	}
2621554c0a3aSHans de Goede 	return sectype;
2622554c0a3aSHans de Goede }
2623554c0a3aSHans de Goede 
2624a85d5137SMarco Cesati static void fill_txdesc_vcs_8723b(struct adapter *padapter, struct pkt_attrib *pattrib, struct txdesc_8723b *ptxdesc)
2625554c0a3aSHans de Goede {
2626554c0a3aSHans de Goede 	if (pattrib->vcs_mode) {
2627554c0a3aSHans de Goede 		switch (pattrib->vcs_mode) {
2628554c0a3aSHans de Goede 		case RTS_CTS:
2629554c0a3aSHans de Goede 			ptxdesc->rtsen = 1;
2630554c0a3aSHans de Goede 			/*  ENABLE HW RTS */
2631554c0a3aSHans de Goede 			ptxdesc->hw_rts_en = 1;
2632554c0a3aSHans de Goede 			break;
2633554c0a3aSHans de Goede 
2634554c0a3aSHans de Goede 		case CTS_TO_SELF:
2635554c0a3aSHans de Goede 			ptxdesc->cts2self = 1;
2636554c0a3aSHans de Goede 			break;
2637554c0a3aSHans de Goede 
2638554c0a3aSHans de Goede 		case NONE_VCS:
2639554c0a3aSHans de Goede 		default:
2640554c0a3aSHans de Goede 			break;
2641554c0a3aSHans de Goede 		}
2642554c0a3aSHans de Goede 
2643554c0a3aSHans de Goede 		ptxdesc->rtsrate = 8; /*  RTS Rate =24M */
2644554c0a3aSHans de Goede 		ptxdesc->rts_ratefb_lmt = 0xF;
2645554c0a3aSHans de Goede 
2646554c0a3aSHans de Goede 		if (padapter->mlmeextpriv.mlmext_info.preamble_mode == PREAMBLE_SHORT)
2647554c0a3aSHans de Goede 			ptxdesc->rts_short = 1;
2648554c0a3aSHans de Goede 
2649554c0a3aSHans de Goede 		/*  Set RTS BW */
2650554c0a3aSHans de Goede 		if (pattrib->ht_en)
2651554c0a3aSHans de Goede 			ptxdesc->rts_sc = SCMapping_8723B(padapter, pattrib);
2652554c0a3aSHans de Goede 	}
2653554c0a3aSHans de Goede }
2654554c0a3aSHans de Goede 
2655a85d5137SMarco Cesati static void fill_txdesc_phy_8723b(struct adapter *padapter, struct pkt_attrib *pattrib, struct txdesc_8723b *ptxdesc)
2656554c0a3aSHans de Goede {
2657554c0a3aSHans de Goede 	if (pattrib->ht_en) {
2658554c0a3aSHans de Goede 		ptxdesc->data_bw = BWMapping_8723B(padapter, pattrib);
2659554c0a3aSHans de Goede 
2660554c0a3aSHans de Goede 		ptxdesc->data_sc = SCMapping_8723B(padapter, pattrib);
2661554c0a3aSHans de Goede 	}
2662554c0a3aSHans de Goede }
2663554c0a3aSHans de Goede 
2664554c0a3aSHans de Goede static void rtl8723b_fill_default_txdesc(
2665554c0a3aSHans de Goede 	struct xmit_frame *pxmitframe, u8 *pbuf
2666554c0a3aSHans de Goede )
2667554c0a3aSHans de Goede {
2668554c0a3aSHans de Goede 	struct adapter *padapter;
2669554c0a3aSHans de Goede 	struct hal_com_data *pHalData;
2670554c0a3aSHans de Goede 	struct mlme_ext_priv *pmlmeext;
2671554c0a3aSHans de Goede 	struct mlme_ext_info *pmlmeinfo;
2672554c0a3aSHans de Goede 	struct pkt_attrib *pattrib;
2673a85d5137SMarco Cesati 	struct txdesc_8723b *ptxdesc;
2674554c0a3aSHans de Goede 	s32 bmcst;
2675554c0a3aSHans de Goede 
2676554c0a3aSHans de Goede 	memset(pbuf, 0, TXDESC_SIZE);
2677554c0a3aSHans de Goede 
2678554c0a3aSHans de Goede 	padapter = pxmitframe->padapter;
2679554c0a3aSHans de Goede 	pHalData = GET_HAL_DATA(padapter);
2680554c0a3aSHans de Goede 	pmlmeext = &padapter->mlmeextpriv;
2681554c0a3aSHans de Goede 	pmlmeinfo = &(pmlmeext->mlmext_info);
2682554c0a3aSHans de Goede 
2683554c0a3aSHans de Goede 	pattrib = &pxmitframe->attrib;
2684554c0a3aSHans de Goede 	bmcst = IS_MCAST(pattrib->ra);
2685554c0a3aSHans de Goede 
2686a85d5137SMarco Cesati 	ptxdesc = (struct txdesc_8723b *)pbuf;
2687554c0a3aSHans de Goede 
2688554c0a3aSHans de Goede 	if (pxmitframe->frame_tag == DATA_FRAMETAG) {
2689554c0a3aSHans de Goede 		u8 drv_userate = 0;
2690554c0a3aSHans de Goede 
2691554c0a3aSHans de Goede 		ptxdesc->macid = pattrib->mac_id; /*  CAM_ID(MAC_ID) */
2692554c0a3aSHans de Goede 		ptxdesc->rate_id = pattrib->raid;
2693554c0a3aSHans de Goede 		ptxdesc->qsel = pattrib->qsel;
2694554c0a3aSHans de Goede 		ptxdesc->seq = pattrib->seqnum;
2695554c0a3aSHans de Goede 
2696554c0a3aSHans de Goede 		ptxdesc->sectype = fill_txdesc_sectype(pattrib);
2697554c0a3aSHans de Goede 		fill_txdesc_vcs_8723b(padapter, pattrib, ptxdesc);
2698554c0a3aSHans de Goede 
2699554c0a3aSHans de Goede 		if (pattrib->icmp_pkt == 1 && padapter->registrypriv.wifi_spec == 1)
2700554c0a3aSHans de Goede 			drv_userate = 1;
2701554c0a3aSHans de Goede 
2702554c0a3aSHans de Goede 		if (
2703554c0a3aSHans de Goede 			(pattrib->ether_type != 0x888e) &&
2704554c0a3aSHans de Goede 			(pattrib->ether_type != 0x0806) &&
2705554c0a3aSHans de Goede 			(pattrib->ether_type != 0x88B4) &&
2706554c0a3aSHans de Goede 			(pattrib->dhcp_pkt != 1) &&
2707554c0a3aSHans de Goede 			(drv_userate != 1)
2708554c0a3aSHans de Goede 		) {
2709554c0a3aSHans de Goede 			/*  Non EAP & ARP & DHCP type data packet */
2710554c0a3aSHans de Goede 
27117036126aSHariprasad Kelam 			if (pattrib->ampdu_en) {
2712554c0a3aSHans de Goede 				ptxdesc->agg_en = 1; /*  AGG EN */
2713554c0a3aSHans de Goede 				ptxdesc->max_agg_num = 0x1f;
2714554c0a3aSHans de Goede 				ptxdesc->ampdu_density = pattrib->ampdu_spacing;
2715554c0a3aSHans de Goede 			} else
2716554c0a3aSHans de Goede 				ptxdesc->bk = 1; /*  AGG BK */
2717554c0a3aSHans de Goede 
2718554c0a3aSHans de Goede 			fill_txdesc_phy_8723b(padapter, pattrib, ptxdesc);
2719554c0a3aSHans de Goede 
2720554c0a3aSHans de Goede 			ptxdesc->data_ratefb_lmt = 0x1F;
2721554c0a3aSHans de Goede 
27227036126aSHariprasad Kelam 			if (!pHalData->fw_ractrl) {
2723554c0a3aSHans de Goede 				ptxdesc->userate = 1;
2724554c0a3aSHans de Goede 
2725554c0a3aSHans de Goede 				if (pHalData->dmpriv.INIDATA_RATE[pattrib->mac_id] & BIT(7))
2726554c0a3aSHans de Goede 					ptxdesc->data_short = 1;
2727554c0a3aSHans de Goede 
2728554c0a3aSHans de Goede 				ptxdesc->datarate = pHalData->dmpriv.INIDATA_RATE[pattrib->mac_id] & 0x7F;
2729554c0a3aSHans de Goede 			}
2730554c0a3aSHans de Goede 
2731554c0a3aSHans de Goede 			if (padapter->fix_rate != 0xFF) { /*  modify data rate by iwpriv */
2732554c0a3aSHans de Goede 				ptxdesc->userate = 1;
2733554c0a3aSHans de Goede 				if (padapter->fix_rate & BIT(7))
2734554c0a3aSHans de Goede 					ptxdesc->data_short = 1;
2735554c0a3aSHans de Goede 
2736554c0a3aSHans de Goede 				ptxdesc->datarate = (padapter->fix_rate & 0x7F);
2737554c0a3aSHans de Goede 				ptxdesc->disdatafb = 1;
2738554c0a3aSHans de Goede 			}
2739554c0a3aSHans de Goede 
2740554c0a3aSHans de Goede 			if (pattrib->ldpc)
2741554c0a3aSHans de Goede 				ptxdesc->data_ldpc = 1;
2742554c0a3aSHans de Goede 			if (pattrib->stbc)
2743554c0a3aSHans de Goede 				ptxdesc->data_stbc = 1;
2744554c0a3aSHans de Goede 		} else {
2745554c0a3aSHans de Goede 			/*  EAP data packet and ARP packet. */
2746554c0a3aSHans de Goede 			/*  Use the 1M data rate to send the EAP/ARP packet. */
2747554c0a3aSHans de Goede 			/*  This will maybe make the handshake smooth. */
2748554c0a3aSHans de Goede 
2749554c0a3aSHans de Goede 			ptxdesc->bk = 1; /*  AGG BK */
2750554c0a3aSHans de Goede 			ptxdesc->userate = 1; /*  driver uses rate */
2751554c0a3aSHans de Goede 			if (pmlmeinfo->preamble_mode == PREAMBLE_SHORT)
2752554c0a3aSHans de Goede 				ptxdesc->data_short = 1;/*  DATA_SHORT */
2753554c0a3aSHans de Goede 			ptxdesc->datarate = MRateToHwRate(pmlmeext->tx_rate);
2754554c0a3aSHans de Goede 		}
2755554c0a3aSHans de Goede 
2756554c0a3aSHans de Goede 		ptxdesc->usb_txagg_num = pxmitframe->agg_num;
2757554c0a3aSHans de Goede 	} else if (pxmitframe->frame_tag == MGNT_FRAMETAG) {
2758554c0a3aSHans de Goede 		ptxdesc->macid = pattrib->mac_id; /*  CAM_ID(MAC_ID) */
2759554c0a3aSHans de Goede 		ptxdesc->qsel = pattrib->qsel;
2760554c0a3aSHans de Goede 		ptxdesc->rate_id = pattrib->raid; /*  Rate ID */
2761554c0a3aSHans de Goede 		ptxdesc->seq = pattrib->seqnum;
2762554c0a3aSHans de Goede 		ptxdesc->userate = 1; /*  driver uses rate, 1M */
2763554c0a3aSHans de Goede 
2764554c0a3aSHans de Goede 		ptxdesc->mbssid = pattrib->mbssid & 0xF;
2765554c0a3aSHans de Goede 
2766554c0a3aSHans de Goede 		ptxdesc->rty_lmt_en = 1; /*  retry limit enable */
27677036126aSHariprasad Kelam 		if (pattrib->retry_ctrl) {
2768554c0a3aSHans de Goede 			ptxdesc->data_rt_lmt = 6;
2769554c0a3aSHans de Goede 		} else {
2770554c0a3aSHans de Goede 			ptxdesc->data_rt_lmt = 12;
2771554c0a3aSHans de Goede 		}
2772554c0a3aSHans de Goede 
2773554c0a3aSHans de Goede 		ptxdesc->datarate = MRateToHwRate(pmlmeext->tx_rate);
2774554c0a3aSHans de Goede 
2775554c0a3aSHans de Goede 		/*  CCX-TXRPT ack for xmit mgmt frames. */
2776554c0a3aSHans de Goede 		if (pxmitframe->ack_report) {
2777554c0a3aSHans de Goede 			ptxdesc->spe_rpt = 1;
2778554c0a3aSHans de Goede 			ptxdesc->sw_define = (u8)(GET_PRIMARY_ADAPTER(padapter)->xmitpriv.seq_no);
2779554c0a3aSHans de Goede 		}
2780554c0a3aSHans de Goede 	} else {
2781554c0a3aSHans de Goede 		ptxdesc->macid = pattrib->mac_id; /*  CAM_ID(MAC_ID) */
2782554c0a3aSHans de Goede 		ptxdesc->rate_id = pattrib->raid; /*  Rate ID */
2783554c0a3aSHans de Goede 		ptxdesc->qsel = pattrib->qsel;
2784554c0a3aSHans de Goede 		ptxdesc->seq = pattrib->seqnum;
2785554c0a3aSHans de Goede 		ptxdesc->userate = 1; /*  driver uses rate */
2786554c0a3aSHans de Goede 		ptxdesc->datarate = MRateToHwRate(pmlmeext->tx_rate);
2787554c0a3aSHans de Goede 	}
2788554c0a3aSHans de Goede 
2789554c0a3aSHans de Goede 	ptxdesc->pktlen = pattrib->last_txcmdsz;
2790554c0a3aSHans de Goede 	ptxdesc->offset = TXDESC_SIZE + OFFSET_SZ;
2791554c0a3aSHans de Goede 
2792554c0a3aSHans de Goede 	if (bmcst)
2793554c0a3aSHans de Goede 		ptxdesc->bmc = 1;
2794554c0a3aSHans de Goede 
27954d17363dSAndreas Hellmich 	/* 2009.11.05. tynli_test. Suggested by SD4 Filen for FW LPS.
27964d17363dSAndreas Hellmich 	 * (1) The sequence number of each non-Qos frame / broadcast /
27974d17363dSAndreas Hellmich 	 * multicast / mgnt frame should be controlled by Hw because Fw
27984d17363dSAndreas Hellmich 	 * will also send null data which we cannot control when Fw LPS
27994d17363dSAndreas Hellmich 	 * enable.
28004d17363dSAndreas Hellmich 	 * --> default enable non-Qos data sequense number. 2010.06.23.
28014d17363dSAndreas Hellmich 	 * by tynli.
28024d17363dSAndreas Hellmich 	 * (2) Enable HW SEQ control for beacon packet, because we use
28034d17363dSAndreas Hellmich 	 * Hw beacon.
28044d17363dSAndreas Hellmich 	 * (3) Use HW Qos SEQ to control the seq num of Ext port non-Qos
28054d17363dSAndreas Hellmich 	 * packets.
28064d17363dSAndreas Hellmich 	 * 2010.06.23. Added by tynli.
28074d17363dSAndreas Hellmich 	 */
2808554c0a3aSHans de Goede 	if (!pattrib->qos_en) /*  Hw set sequence number */
2809554c0a3aSHans de Goede 		ptxdesc->en_hwseq = 1; /*  HWSEQ_EN */
2810554c0a3aSHans de Goede }
2811554c0a3aSHans de Goede 
28124d17363dSAndreas Hellmich /* Description:
2813554c0a3aSHans de Goede  *
2814554c0a3aSHans de Goede  * Parameters:
2815554c0a3aSHans de Goede  *	pxmitframe	xmitframe
2816554c0a3aSHans de Goede  *	pbuf		where to fill tx desc
2817554c0a3aSHans de Goede  */
2818554c0a3aSHans de Goede void rtl8723b_update_txdesc(struct xmit_frame *pxmitframe, u8 *pbuf)
2819554c0a3aSHans de Goede {
2820554c0a3aSHans de Goede 	struct tx_desc *pdesc;
2821554c0a3aSHans de Goede 
2822554c0a3aSHans de Goede 	rtl8723b_fill_default_txdesc(pxmitframe, pbuf);
2823554c0a3aSHans de Goede 
2824554c0a3aSHans de Goede 	pdesc = (struct tx_desc *)pbuf;
2825554c0a3aSHans de Goede 	pdesc->txdw0 = pdesc->txdw0;
2826554c0a3aSHans de Goede 	pdesc->txdw1 = pdesc->txdw1;
2827554c0a3aSHans de Goede 	pdesc->txdw2 = pdesc->txdw2;
2828554c0a3aSHans de Goede 	pdesc->txdw3 = pdesc->txdw3;
2829554c0a3aSHans de Goede 	pdesc->txdw4 = pdesc->txdw4;
2830554c0a3aSHans de Goede 	pdesc->txdw5 = pdesc->txdw5;
2831554c0a3aSHans de Goede 	pdesc->txdw6 = pdesc->txdw6;
2832554c0a3aSHans de Goede 	pdesc->txdw7 = pdesc->txdw7;
2833554c0a3aSHans de Goede 	pdesc->txdw8 = pdesc->txdw8;
2834554c0a3aSHans de Goede 	pdesc->txdw9 = pdesc->txdw9;
2835554c0a3aSHans de Goede 
2836554c0a3aSHans de Goede 	rtl8723b_cal_txdesc_chksum(pdesc);
2837554c0a3aSHans de Goede }
2838554c0a3aSHans de Goede 
2839554c0a3aSHans de Goede /*  */
2840554c0a3aSHans de Goede /*  Description: In normal chip, we should send some packet to Hw which will be used by Fw */
2841554c0a3aSHans de Goede /* 			in FW LPS mode. The function is to fill the Tx descriptor of this packets, then */
2842554c0a3aSHans de Goede /* 			Fw can tell Hw to send these packet derectly. */
2843554c0a3aSHans de Goede /*  Added by tynli. 2009.10.15. */
2844554c0a3aSHans de Goede /*  */
2845554c0a3aSHans de Goede /* type1:pspoll, type2:null */
2846554c0a3aSHans de Goede void rtl8723b_fill_fake_txdesc(
2847554c0a3aSHans de Goede 	struct adapter *padapter,
2848554c0a3aSHans de Goede 	u8 *pDesc,
2849554c0a3aSHans de Goede 	u32 BufferLen,
2850554c0a3aSHans de Goede 	u8 IsPsPoll,
2851554c0a3aSHans de Goede 	u8 IsBTQosNull,
2852554c0a3aSHans de Goede 	u8 bDataFrame
2853554c0a3aSHans de Goede )
2854554c0a3aSHans de Goede {
2855554c0a3aSHans de Goede 	/*  Clear all status */
2856554c0a3aSHans de Goede 	memset(pDesc, 0, TXDESC_SIZE);
2857554c0a3aSHans de Goede 
2858554c0a3aSHans de Goede 	SET_TX_DESC_FIRST_SEG_8723B(pDesc, 1); /* bFirstSeg; */
2859554c0a3aSHans de Goede 	SET_TX_DESC_LAST_SEG_8723B(pDesc, 1); /* bLastSeg; */
2860554c0a3aSHans de Goede 
2861554c0a3aSHans de Goede 	SET_TX_DESC_OFFSET_8723B(pDesc, 0x28); /*  Offset = 32 */
2862554c0a3aSHans de Goede 
2863554c0a3aSHans de Goede 	SET_TX_DESC_PKT_SIZE_8723B(pDesc, BufferLen); /*  Buffer size + command header */
2864554c0a3aSHans de Goede 	SET_TX_DESC_QUEUE_SEL_8723B(pDesc, QSLT_MGNT); /*  Fixed queue of Mgnt queue */
2865554c0a3aSHans de Goede 
2866554c0a3aSHans de Goede 	/*  Set NAVUSEHDR to prevent Ps-poll AId filed to be changed to error vlaue by Hw. */
28677036126aSHariprasad Kelam 	if (IsPsPoll) {
2868554c0a3aSHans de Goede 		SET_TX_DESC_NAV_USE_HDR_8723B(pDesc, 1);
2869554c0a3aSHans de Goede 	} else {
2870554c0a3aSHans de Goede 		SET_TX_DESC_HWSEQ_EN_8723B(pDesc, 1); /*  Hw set sequence number */
2871554c0a3aSHans de Goede 		SET_TX_DESC_HWSEQ_SEL_8723B(pDesc, 0);
2872554c0a3aSHans de Goede 	}
2873554c0a3aSHans de Goede 
28747036126aSHariprasad Kelam 	if (IsBTQosNull) {
2875554c0a3aSHans de Goede 		SET_TX_DESC_BT_INT_8723B(pDesc, 1);
2876554c0a3aSHans de Goede 	}
2877554c0a3aSHans de Goede 
2878554c0a3aSHans de Goede 	SET_TX_DESC_USE_RATE_8723B(pDesc, 1); /*  use data rate which is set by Sw */
2879554c0a3aSHans de Goede 	SET_TX_DESC_OWN_8723B((u8 *)pDesc, 1);
2880554c0a3aSHans de Goede 
2881554c0a3aSHans de Goede 	SET_TX_DESC_TX_RATE_8723B(pDesc, DESC8723B_RATE1M);
2882554c0a3aSHans de Goede 
2883554c0a3aSHans de Goede 	/*  */
2884554c0a3aSHans de Goede 	/*  Encrypt the data frame if under security mode excepct null data. Suggested by CCW. */
2885554c0a3aSHans de Goede 	/*  */
28867036126aSHariprasad Kelam 	if (bDataFrame) {
2887554c0a3aSHans de Goede 		u32 EncAlg;
2888554c0a3aSHans de Goede 
2889554c0a3aSHans de Goede 		EncAlg = padapter->securitypriv.dot11PrivacyAlgrthm;
2890554c0a3aSHans de Goede 		switch (EncAlg) {
2891554c0a3aSHans de Goede 		case _NO_PRIVACY_:
2892554c0a3aSHans de Goede 			SET_TX_DESC_SEC_TYPE_8723B(pDesc, 0x0);
2893554c0a3aSHans de Goede 			break;
2894554c0a3aSHans de Goede 		case _WEP40_:
2895554c0a3aSHans de Goede 		case _WEP104_:
2896554c0a3aSHans de Goede 		case _TKIP_:
2897554c0a3aSHans de Goede 			SET_TX_DESC_SEC_TYPE_8723B(pDesc, 0x1);
2898554c0a3aSHans de Goede 			break;
2899554c0a3aSHans de Goede 		case _SMS4_:
2900554c0a3aSHans de Goede 			SET_TX_DESC_SEC_TYPE_8723B(pDesc, 0x2);
2901554c0a3aSHans de Goede 			break;
2902554c0a3aSHans de Goede 		case _AES_:
2903554c0a3aSHans de Goede 			SET_TX_DESC_SEC_TYPE_8723B(pDesc, 0x3);
2904554c0a3aSHans de Goede 			break;
2905554c0a3aSHans de Goede 		default:
2906554c0a3aSHans de Goede 			SET_TX_DESC_SEC_TYPE_8723B(pDesc, 0x0);
2907554c0a3aSHans de Goede 			break;
2908554c0a3aSHans de Goede 		}
2909554c0a3aSHans de Goede 	}
2910554c0a3aSHans de Goede 
2911554c0a3aSHans de Goede 	/*  USB interface drop packet if the checksum of descriptor isn't correct. */
2912554c0a3aSHans de Goede 	/*  Using this checksum can let hardware recovery from packet bulk out error (e.g. Cancel URC, Bulk out error.). */
2913554c0a3aSHans de Goede 	rtl8723b_cal_txdesc_chksum((struct tx_desc *)pDesc);
2914554c0a3aSHans de Goede }
2915554c0a3aSHans de Goede 
2916554c0a3aSHans de Goede static void hw_var_set_opmode(struct adapter *padapter, u8 variable, u8 *val)
2917554c0a3aSHans de Goede {
2918554c0a3aSHans de Goede 	u8 val8;
2919554c0a3aSHans de Goede 	u8 mode = *((u8 *)val);
2920554c0a3aSHans de Goede 
2921554c0a3aSHans de Goede 	{
2922554c0a3aSHans de Goede 		/*  disable Port0 TSF update */
2923554c0a3aSHans de Goede 		val8 = rtw_read8(padapter, REG_BCN_CTRL);
2924554c0a3aSHans de Goede 		val8 |= DIS_TSF_UDT;
2925554c0a3aSHans de Goede 		rtw_write8(padapter, REG_BCN_CTRL, val8);
2926554c0a3aSHans de Goede 
2927554c0a3aSHans de Goede 		/*  set net_type */
2928554c0a3aSHans de Goede 		Set_MSR(padapter, mode);
2929554c0a3aSHans de Goede 
2930554c0a3aSHans de Goede 		if ((mode == _HW_STATE_STATION_) || (mode == _HW_STATE_NOLINK_)) {
2931554c0a3aSHans de Goede 			{
2932554c0a3aSHans de Goede 				StopTxBeacon(padapter);
2933554c0a3aSHans de Goede 			}
2934554c0a3aSHans de Goede 
2935554c0a3aSHans de Goede 			/*  disable atim wnd */
2936554c0a3aSHans de Goede 			rtw_write8(padapter, REG_BCN_CTRL, DIS_TSF_UDT|EN_BCN_FUNCTION|DIS_ATIM);
2937554c0a3aSHans de Goede 			/* rtw_write8(padapter, REG_BCN_CTRL, 0x18); */
2938961d1935SNathan Chancellor 		} else if (mode == _HW_STATE_ADHOC_) {
2939554c0a3aSHans de Goede 			ResumeTxBeacon(padapter);
2940554c0a3aSHans de Goede 			rtw_write8(padapter, REG_BCN_CTRL, DIS_TSF_UDT|EN_BCN_FUNCTION|DIS_BCNQ_SUB);
2941554c0a3aSHans de Goede 		} else if (mode == _HW_STATE_AP_) {
2942554c0a3aSHans de Goede 
2943554c0a3aSHans de Goede 			ResumeTxBeacon(padapter);
2944554c0a3aSHans de Goede 
2945554c0a3aSHans de Goede 			rtw_write8(padapter, REG_BCN_CTRL, DIS_TSF_UDT|DIS_BCNQ_SUB);
2946554c0a3aSHans de Goede 
2947554c0a3aSHans de Goede 			/* Set RCR */
2948554c0a3aSHans de Goede 			rtw_write32(padapter, REG_RCR, 0x7000208e);/* CBSSID_DATA must set to 0, reject ICV_ERR packet */
2949554c0a3aSHans de Goede 			/* enable to rx data frame */
2950554c0a3aSHans de Goede 			rtw_write16(padapter, REG_RXFLTMAP2, 0xFFFF);
2951554c0a3aSHans de Goede 			/* enable to rx ps-poll */
2952554c0a3aSHans de Goede 			rtw_write16(padapter, REG_RXFLTMAP1, 0x0400);
2953554c0a3aSHans de Goede 
2954554c0a3aSHans de Goede 			/* Beacon Control related register for first time */
2955554c0a3aSHans de Goede 			rtw_write8(padapter, REG_BCNDMATIM, 0x02); /*  2ms */
2956554c0a3aSHans de Goede 
2957554c0a3aSHans de Goede 			/* rtw_write8(padapter, REG_BCN_MAX_ERR, 0xFF); */
2958554c0a3aSHans de Goede 			rtw_write8(padapter, REG_ATIMWND, 0x0a); /*  10ms */
2959554c0a3aSHans de Goede 			rtw_write16(padapter, REG_BCNTCFG, 0x00);
2960554c0a3aSHans de Goede 			rtw_write16(padapter, REG_TBTT_PROHIBIT, 0xff04);
2961554c0a3aSHans de Goede 			rtw_write16(padapter, REG_TSFTR_SYN_OFFSET, 0x7fff);/*  +32767 (~32ms) */
2962554c0a3aSHans de Goede 
2963554c0a3aSHans de Goede 			/* reset TSF */
2964554c0a3aSHans de Goede 			rtw_write8(padapter, REG_DUAL_TSF_RST, BIT(0));
2965554c0a3aSHans de Goede 
2966554c0a3aSHans de Goede 			/* enable BCN0 Function for if1 */
2967554c0a3aSHans de Goede 			/* don't enable update TSF0 for if1 (due to TSF update when beacon/probe rsp are received) */
2968554c0a3aSHans de Goede 			rtw_write8(padapter, REG_BCN_CTRL, (DIS_TSF_UDT|EN_BCN_FUNCTION|EN_TXBCN_RPT|DIS_BCNQ_SUB));
2969554c0a3aSHans de Goede 
2970554c0a3aSHans de Goede 			/* SW_BCN_SEL - Port0 */
2971554c0a3aSHans de Goede 			/* rtw_write8(Adapter, REG_DWBCN1_CTRL_8192E+2, rtw_read8(Adapter, REG_DWBCN1_CTRL_8192E+2) & ~BIT4); */
2972554c0a3aSHans de Goede 			rtw_hal_set_hwreg(padapter, HW_VAR_DL_BCN_SEL, NULL);
2973554c0a3aSHans de Goede 
2974554c0a3aSHans de Goede 			/*  select BCN on port 0 */
2975554c0a3aSHans de Goede 			rtw_write8(
2976554c0a3aSHans de Goede 				padapter,
2977554c0a3aSHans de Goede 				REG_CCK_CHECK_8723B,
2978554c0a3aSHans de Goede 				(rtw_read8(padapter, REG_CCK_CHECK_8723B)&~BIT_BCN_PORT_SEL)
2979554c0a3aSHans de Goede 			);
2980554c0a3aSHans de Goede 
2981554c0a3aSHans de Goede 			/*  dis BCN1 ATIM  WND if if2 is station */
2982554c0a3aSHans de Goede 			val8 = rtw_read8(padapter, REG_BCN_CTRL_1);
2983554c0a3aSHans de Goede 			val8 |= DIS_ATIM;
2984554c0a3aSHans de Goede 			rtw_write8(padapter, REG_BCN_CTRL_1, val8);
2985554c0a3aSHans de Goede 		}
2986554c0a3aSHans de Goede 	}
2987554c0a3aSHans de Goede }
2988554c0a3aSHans de Goede 
2989554c0a3aSHans de Goede static void hw_var_set_macaddr(struct adapter *padapter, u8 variable, u8 *val)
2990554c0a3aSHans de Goede {
2991554c0a3aSHans de Goede 	u8 idx = 0;
2992554c0a3aSHans de Goede 	u32 reg_macid;
2993554c0a3aSHans de Goede 
2994554c0a3aSHans de Goede 	reg_macid = REG_MACID;
2995554c0a3aSHans de Goede 
2996554c0a3aSHans de Goede 	for (idx = 0 ; idx < 6; idx++)
2997554c0a3aSHans de Goede 		rtw_write8(GET_PRIMARY_ADAPTER(padapter), (reg_macid+idx), val[idx]);
2998554c0a3aSHans de Goede }
2999554c0a3aSHans de Goede 
3000554c0a3aSHans de Goede static void hw_var_set_bssid(struct adapter *padapter, u8 variable, u8 *val)
3001554c0a3aSHans de Goede {
3002554c0a3aSHans de Goede 	u8 idx = 0;
3003554c0a3aSHans de Goede 	u32 reg_bssid;
3004554c0a3aSHans de Goede 
3005554c0a3aSHans de Goede 	reg_bssid = REG_BSSID;
3006554c0a3aSHans de Goede 
3007554c0a3aSHans de Goede 	for (idx = 0 ; idx < 6; idx++)
3008554c0a3aSHans de Goede 		rtw_write8(padapter, (reg_bssid+idx), val[idx]);
3009554c0a3aSHans de Goede }
3010554c0a3aSHans de Goede 
3011554c0a3aSHans de Goede static void hw_var_set_bcn_func(struct adapter *padapter, u8 variable, u8 *val)
3012554c0a3aSHans de Goede {
3013554c0a3aSHans de Goede 	u32 bcn_ctrl_reg;
3014554c0a3aSHans de Goede 
3015554c0a3aSHans de Goede 	bcn_ctrl_reg = REG_BCN_CTRL;
3016554c0a3aSHans de Goede 
3017554c0a3aSHans de Goede 	if (*(u8 *)val)
3018554c0a3aSHans de Goede 		rtw_write8(padapter, bcn_ctrl_reg, (EN_BCN_FUNCTION | EN_TXBCN_RPT));
3019554c0a3aSHans de Goede 	else {
3020554c0a3aSHans de Goede 		u8 val8;
3021554c0a3aSHans de Goede 		val8 = rtw_read8(padapter, bcn_ctrl_reg);
3022554c0a3aSHans de Goede 		val8 &= ~(EN_BCN_FUNCTION | EN_TXBCN_RPT);
3023554c0a3aSHans de Goede 
3024554c0a3aSHans de Goede 		/*  Always enable port0 beacon function for PSTDMA */
3025554c0a3aSHans de Goede 		if (REG_BCN_CTRL == bcn_ctrl_reg)
3026554c0a3aSHans de Goede 			val8 |= EN_BCN_FUNCTION;
3027554c0a3aSHans de Goede 
3028554c0a3aSHans de Goede 		rtw_write8(padapter, bcn_ctrl_reg, val8);
3029554c0a3aSHans de Goede 	}
3030554c0a3aSHans de Goede }
3031554c0a3aSHans de Goede 
3032554c0a3aSHans de Goede static void hw_var_set_correct_tsf(struct adapter *padapter, u8 variable, u8 *val)
3033554c0a3aSHans de Goede {
3034554c0a3aSHans de Goede 	u8 val8;
3035554c0a3aSHans de Goede 	u64 tsf;
3036554c0a3aSHans de Goede 	struct mlme_ext_priv *pmlmeext;
3037554c0a3aSHans de Goede 	struct mlme_ext_info *pmlmeinfo;
3038554c0a3aSHans de Goede 
3039554c0a3aSHans de Goede 
3040554c0a3aSHans de Goede 	pmlmeext = &padapter->mlmeextpriv;
3041554c0a3aSHans de Goede 	pmlmeinfo = &pmlmeext->mlmext_info;
3042554c0a3aSHans de Goede 
30439b1fd9b0SNishka Dasgupta 	tsf = pmlmeext->TSFValue-do_div(pmlmeext->TSFValue, (pmlmeinfo->bcn_interval*1024))-1024; /* us */
3044554c0a3aSHans de Goede 
3045554c0a3aSHans de Goede 	if (
3046554c0a3aSHans de Goede 		((pmlmeinfo->state&0x03) == WIFI_FW_ADHOC_STATE) ||
3047554c0a3aSHans de Goede 		((pmlmeinfo->state&0x03) == WIFI_FW_AP_STATE)
3048554c0a3aSHans de Goede 	)
3049554c0a3aSHans de Goede 		StopTxBeacon(padapter);
3050554c0a3aSHans de Goede 
3051554c0a3aSHans de Goede 	{
3052554c0a3aSHans de Goede 		/*  disable related TSF function */
3053554c0a3aSHans de Goede 		val8 = rtw_read8(padapter, REG_BCN_CTRL);
3054554c0a3aSHans de Goede 		val8 &= ~EN_BCN_FUNCTION;
3055554c0a3aSHans de Goede 		rtw_write8(padapter, REG_BCN_CTRL, val8);
3056554c0a3aSHans de Goede 
3057554c0a3aSHans de Goede 		rtw_write32(padapter, REG_TSFTR, tsf);
3058554c0a3aSHans de Goede 		rtw_write32(padapter, REG_TSFTR+4, tsf>>32);
3059554c0a3aSHans de Goede 
3060554c0a3aSHans de Goede 		/*  enable related TSF function */
3061554c0a3aSHans de Goede 		val8 = rtw_read8(padapter, REG_BCN_CTRL);
3062554c0a3aSHans de Goede 		val8 |= EN_BCN_FUNCTION;
3063554c0a3aSHans de Goede 		rtw_write8(padapter, REG_BCN_CTRL, val8);
3064554c0a3aSHans de Goede 	}
3065554c0a3aSHans de Goede 
3066554c0a3aSHans de Goede 	if (
3067554c0a3aSHans de Goede 		((pmlmeinfo->state&0x03) == WIFI_FW_ADHOC_STATE) ||
3068554c0a3aSHans de Goede 		((pmlmeinfo->state&0x03) == WIFI_FW_AP_STATE)
3069554c0a3aSHans de Goede 	)
3070554c0a3aSHans de Goede 		ResumeTxBeacon(padapter);
3071554c0a3aSHans de Goede }
3072554c0a3aSHans de Goede 
3073554c0a3aSHans de Goede static void hw_var_set_mlme_disconnect(struct adapter *padapter, u8 variable, u8 *val)
3074554c0a3aSHans de Goede {
3075554c0a3aSHans de Goede 	u8 val8;
3076554c0a3aSHans de Goede 
3077554c0a3aSHans de Goede 	/*  Set RCR to not to receive data frame when NO LINK state */
3078554c0a3aSHans de Goede 	/* rtw_write32(padapter, REG_RCR, rtw_read32(padapter, REG_RCR) & ~RCR_ADF); */
3079554c0a3aSHans de Goede 	/*  reject all data frames */
3080554c0a3aSHans de Goede 	rtw_write16(padapter, REG_RXFLTMAP2, 0);
3081554c0a3aSHans de Goede 
3082554c0a3aSHans de Goede 	/*  reset TSF */
3083554c0a3aSHans de Goede 	rtw_write8(padapter, REG_DUAL_TSF_RST, BIT(0));
3084554c0a3aSHans de Goede 
3085554c0a3aSHans de Goede 	/*  disable update TSF */
3086554c0a3aSHans de Goede 	val8 = rtw_read8(padapter, REG_BCN_CTRL);
3087554c0a3aSHans de Goede 	val8 |= DIS_TSF_UDT;
3088554c0a3aSHans de Goede 	rtw_write8(padapter, REG_BCN_CTRL, val8);
3089554c0a3aSHans de Goede }
3090554c0a3aSHans de Goede 
3091554c0a3aSHans de Goede static void hw_var_set_mlme_sitesurvey(struct adapter *padapter, u8 variable, u8 *val)
3092554c0a3aSHans de Goede {
3093554c0a3aSHans de Goede 	u32 value_rcr, rcr_clear_bit, reg_bcn_ctl;
3094554c0a3aSHans de Goede 	u16 value_rxfltmap2;
3095554c0a3aSHans de Goede 	u8 val8;
3096554c0a3aSHans de Goede 	struct hal_com_data *pHalData;
3097554c0a3aSHans de Goede 	struct mlme_priv *pmlmepriv;
3098554c0a3aSHans de Goede 
3099554c0a3aSHans de Goede 
3100554c0a3aSHans de Goede 	pHalData = GET_HAL_DATA(padapter);
3101554c0a3aSHans de Goede 	pmlmepriv = &padapter->mlmepriv;
3102554c0a3aSHans de Goede 
3103554c0a3aSHans de Goede 	reg_bcn_ctl = REG_BCN_CTRL;
3104554c0a3aSHans de Goede 
3105554c0a3aSHans de Goede 	rcr_clear_bit = RCR_CBSSID_BCN;
3106554c0a3aSHans de Goede 
3107554c0a3aSHans de Goede 	/*  config RCR to receive different BSSID & not to receive data frame */
3108554c0a3aSHans de Goede 	value_rxfltmap2 = 0;
3109554c0a3aSHans de Goede 
3110554c0a3aSHans de Goede 	if ((check_fwstate(pmlmepriv, WIFI_AP_STATE) == true))
3111554c0a3aSHans de Goede 		rcr_clear_bit = RCR_CBSSID_BCN;
3112554c0a3aSHans de Goede 
3113554c0a3aSHans de Goede 	value_rcr = rtw_read32(padapter, REG_RCR);
3114554c0a3aSHans de Goede 
3115554c0a3aSHans de Goede 	if (*((u8 *)val)) {
3116554c0a3aSHans de Goede 		/*  under sitesurvey */
3117554c0a3aSHans de Goede 		value_rcr &= ~(rcr_clear_bit);
3118554c0a3aSHans de Goede 		rtw_write32(padapter, REG_RCR, value_rcr);
3119554c0a3aSHans de Goede 
3120554c0a3aSHans de Goede 		rtw_write16(padapter, REG_RXFLTMAP2, value_rxfltmap2);
3121554c0a3aSHans de Goede 
3122554c0a3aSHans de Goede 		if (check_fwstate(pmlmepriv, WIFI_STATION_STATE | WIFI_ADHOC_STATE | WIFI_ADHOC_MASTER_STATE)) {
3123554c0a3aSHans de Goede 			/*  disable update TSF */
3124554c0a3aSHans de Goede 			val8 = rtw_read8(padapter, reg_bcn_ctl);
3125554c0a3aSHans de Goede 			val8 |= DIS_TSF_UDT;
3126554c0a3aSHans de Goede 			rtw_write8(padapter, reg_bcn_ctl, val8);
3127554c0a3aSHans de Goede 		}
3128554c0a3aSHans de Goede 
312968468503SAndreas Hellmich 		/*  Save original RRSR setting. */
3130554c0a3aSHans de Goede 		pHalData->RegRRSR = rtw_read16(padapter, REG_RRSR);
3131554c0a3aSHans de Goede 	} else {
3132554c0a3aSHans de Goede 		/*  sitesurvey done */
3133554c0a3aSHans de Goede 		if (check_fwstate(pmlmepriv, (_FW_LINKED|WIFI_AP_STATE)))
3134554c0a3aSHans de Goede 			/*  enable to rx data frame */
3135554c0a3aSHans de Goede 			rtw_write16(padapter, REG_RXFLTMAP2, 0xFFFF);
3136554c0a3aSHans de Goede 
3137554c0a3aSHans de Goede 		if (check_fwstate(pmlmepriv, WIFI_STATION_STATE | WIFI_ADHOC_STATE | WIFI_ADHOC_MASTER_STATE)) {
3138554c0a3aSHans de Goede 			/*  enable update TSF */
3139554c0a3aSHans de Goede 			val8 = rtw_read8(padapter, reg_bcn_ctl);
3140554c0a3aSHans de Goede 			val8 &= ~DIS_TSF_UDT;
3141554c0a3aSHans de Goede 			rtw_write8(padapter, reg_bcn_ctl, val8);
3142554c0a3aSHans de Goede 		}
3143554c0a3aSHans de Goede 
3144554c0a3aSHans de Goede 		value_rcr |= rcr_clear_bit;
3145554c0a3aSHans de Goede 		rtw_write32(padapter, REG_RCR, value_rcr);
3146554c0a3aSHans de Goede 
314768468503SAndreas Hellmich 		/*  Restore original RRSR setting. */
3148554c0a3aSHans de Goede 		rtw_write16(padapter, REG_RRSR, pHalData->RegRRSR);
3149554c0a3aSHans de Goede 	}
3150554c0a3aSHans de Goede }
3151554c0a3aSHans de Goede 
3152554c0a3aSHans de Goede static void hw_var_set_mlme_join(struct adapter *padapter, u8 variable, u8 *val)
3153554c0a3aSHans de Goede {
3154554c0a3aSHans de Goede 	u8 val8;
3155554c0a3aSHans de Goede 	u16 val16;
3156554c0a3aSHans de Goede 	u32 val32;
3157554c0a3aSHans de Goede 	u8 RetryLimit;
3158554c0a3aSHans de Goede 	u8 type;
3159554c0a3aSHans de Goede 	struct mlme_priv *pmlmepriv;
3160554c0a3aSHans de Goede 	struct eeprom_priv *pEEPROM;
3161554c0a3aSHans de Goede 
3162554c0a3aSHans de Goede 
3163554c0a3aSHans de Goede 	RetryLimit = 0x30;
3164554c0a3aSHans de Goede 	type = *(u8 *)val;
3165554c0a3aSHans de Goede 	pmlmepriv = &padapter->mlmepriv;
3166554c0a3aSHans de Goede 	pEEPROM = GET_EEPROM_EFUSE_PRIV(padapter);
3167554c0a3aSHans de Goede 
3168554c0a3aSHans de Goede 	if (type == 0) { /*  prepare to join */
3169554c0a3aSHans de Goede 		/* enable to rx data frame.Accept all data frame */
3170554c0a3aSHans de Goede 		/* rtw_write32(padapter, REG_RCR, rtw_read32(padapter, REG_RCR)|RCR_ADF); */
3171554c0a3aSHans de Goede 		rtw_write16(padapter, REG_RXFLTMAP2, 0xFFFF);
3172554c0a3aSHans de Goede 
3173554c0a3aSHans de Goede 		val32 = rtw_read32(padapter, REG_RCR);
3174554c0a3aSHans de Goede 		if (padapter->in_cta_test)
3175554c0a3aSHans de Goede 			val32 &= ~(RCR_CBSSID_DATA | RCR_CBSSID_BCN);/*  RCR_ADF */
3176554c0a3aSHans de Goede 		else
3177554c0a3aSHans de Goede 			val32 |= RCR_CBSSID_DATA|RCR_CBSSID_BCN;
3178554c0a3aSHans de Goede 		rtw_write32(padapter, REG_RCR, val32);
3179554c0a3aSHans de Goede 
3180554c0a3aSHans de Goede 		if (check_fwstate(pmlmepriv, WIFI_STATION_STATE) == true)
3181554c0a3aSHans de Goede 			RetryLimit = (pEEPROM->CustomerID == RT_CID_CCX) ? 7 : 48;
3182554c0a3aSHans de Goede 		else /*  Ad-hoc Mode */
3183554c0a3aSHans de Goede 			RetryLimit = 0x7;
3184554c0a3aSHans de Goede 	} else if (type == 1) /* joinbss_event call back when join res < 0 */
3185554c0a3aSHans de Goede 		rtw_write16(padapter, REG_RXFLTMAP2, 0x00);
3186554c0a3aSHans de Goede 	else if (type == 2) { /* sta add event call back */
3187554c0a3aSHans de Goede 		/* enable update TSF */
3188554c0a3aSHans de Goede 		val8 = rtw_read8(padapter, REG_BCN_CTRL);
3189554c0a3aSHans de Goede 		val8 &= ~DIS_TSF_UDT;
3190554c0a3aSHans de Goede 		rtw_write8(padapter, REG_BCN_CTRL, val8);
3191554c0a3aSHans de Goede 
3192554c0a3aSHans de Goede 		if (check_fwstate(pmlmepriv, WIFI_ADHOC_STATE|WIFI_ADHOC_MASTER_STATE))
3193554c0a3aSHans de Goede 			RetryLimit = 0x7;
3194554c0a3aSHans de Goede 	}
3195554c0a3aSHans de Goede 
3196554c0a3aSHans de Goede 	val16 = (RetryLimit << RETRY_LIMIT_SHORT_SHIFT) | (RetryLimit << RETRY_LIMIT_LONG_SHIFT);
3197554c0a3aSHans de Goede 	rtw_write16(padapter, REG_RL, val16);
3198554c0a3aSHans de Goede }
3199554c0a3aSHans de Goede 
3200554c0a3aSHans de Goede void CCX_FwC2HTxRpt_8723b(struct adapter *padapter, u8 *pdata, u8 len)
3201554c0a3aSHans de Goede {
3202554c0a3aSHans de Goede 
3203554c0a3aSHans de Goede #define	GET_8723B_C2H_TX_RPT_LIFE_TIME_OVER(_Header)	LE_BITS_TO_1BYTE((_Header + 0), 6, 1)
3204554c0a3aSHans de Goede #define	GET_8723B_C2H_TX_RPT_RETRY_OVER(_Header)	LE_BITS_TO_1BYTE((_Header + 0), 7, 1)
3205554c0a3aSHans de Goede 
3206554c0a3aSHans de Goede 	if (GET_8723B_C2H_TX_RPT_RETRY_OVER(pdata) | GET_8723B_C2H_TX_RPT_LIFE_TIME_OVER(pdata)) {
3207554c0a3aSHans de Goede 		rtw_ack_tx_done(&padapter->xmitpriv, RTW_SCTX_DONE_CCX_PKT_FAIL);
3208554c0a3aSHans de Goede 	}
3209554c0a3aSHans de Goede /*
3210554c0a3aSHans de Goede 	else if (seq_no != padapter->xmitpriv.seq_no) {
3211554c0a3aSHans de Goede 		rtw_ack_tx_done(&padapter->xmitpriv, RTW_SCTX_DONE_CCX_PKT_FAIL);
3212554c0a3aSHans de Goede 	}
3213554c0a3aSHans de Goede */
3214554c0a3aSHans de Goede 	else
3215554c0a3aSHans de Goede 		rtw_ack_tx_done(&padapter->xmitpriv, RTW_SCTX_DONE_SUCCESS);
3216554c0a3aSHans de Goede }
3217554c0a3aSHans de Goede 
3218554c0a3aSHans de Goede s32 c2h_id_filter_ccx_8723b(u8 *buf)
3219554c0a3aSHans de Goede {
3220554c0a3aSHans de Goede 	struct c2h_evt_hdr_88xx *c2h_evt = (struct c2h_evt_hdr_88xx *)buf;
3221554c0a3aSHans de Goede 	s32 ret = false;
3222554c0a3aSHans de Goede 	if (c2h_evt->id == C2H_CCX_TX_RPT)
3223554c0a3aSHans de Goede 		ret = true;
3224554c0a3aSHans de Goede 
3225554c0a3aSHans de Goede 	return ret;
3226554c0a3aSHans de Goede }
3227554c0a3aSHans de Goede 
3228554c0a3aSHans de Goede 
3229554c0a3aSHans de Goede s32 c2h_handler_8723b(struct adapter *padapter, u8 *buf)
3230554c0a3aSHans de Goede {
3231554c0a3aSHans de Goede 	struct c2h_evt_hdr_88xx *pC2hEvent = (struct c2h_evt_hdr_88xx *)buf;
3232554c0a3aSHans de Goede 	s32 ret = _SUCCESS;
3233554c0a3aSHans de Goede 
3234019acabeSHimadri Pandya 	if (!pC2hEvent) {
3235554c0a3aSHans de Goede 		ret = _FAIL;
3236554c0a3aSHans de Goede 		goto exit;
3237554c0a3aSHans de Goede 	}
3238554c0a3aSHans de Goede 
3239554c0a3aSHans de Goede 	switch (pC2hEvent->id) {
3240554c0a3aSHans de Goede 	case C2H_AP_RPT_RSP:
3241554c0a3aSHans de Goede 		break;
3242554c0a3aSHans de Goede 	case C2H_DBG:
3243554c0a3aSHans de Goede 		{
3244554c0a3aSHans de Goede 		}
3245554c0a3aSHans de Goede 		break;
3246554c0a3aSHans de Goede 
3247554c0a3aSHans de Goede 	case C2H_CCX_TX_RPT:
3248554c0a3aSHans de Goede /* 			CCX_FwC2HTxRpt(padapter, QueueID, pC2hEvent->payload); */
3249554c0a3aSHans de Goede 		break;
3250554c0a3aSHans de Goede 
3251554c0a3aSHans de Goede 	case C2H_EXT_RA_RPT:
3252554c0a3aSHans de Goede /* 			C2HExtRaRptHandler(padapter, pC2hEvent->payload, C2hEvent.CmdLen); */
3253554c0a3aSHans de Goede 		break;
3254554c0a3aSHans de Goede 
3255554c0a3aSHans de Goede 	case C2H_HW_INFO_EXCH:
3256554c0a3aSHans de Goede 		break;
3257554c0a3aSHans de Goede 
3258554c0a3aSHans de Goede 	case C2H_8723B_BT_INFO:
3259aa0963a1SNishka Dasgupta 		hal_btcoex_BtInfoNotify(padapter, pC2hEvent->plen, pC2hEvent->payload);
3260554c0a3aSHans de Goede 		break;
3261554c0a3aSHans de Goede 
3262554c0a3aSHans de Goede 	default:
3263554c0a3aSHans de Goede 		break;
3264554c0a3aSHans de Goede 	}
3265554c0a3aSHans de Goede 
3266554c0a3aSHans de Goede 	/*  Clear event to notify FW we have read the command. */
3267554c0a3aSHans de Goede 	/*  Note: */
3268554c0a3aSHans de Goede 	/* 	If this field isn't clear, the FW won't update the next command message. */
3269554c0a3aSHans de Goede /* 	rtw_write8(padapter, REG_C2HEVT_CLEAR, C2H_EVT_HOST_CLOSE); */
3270554c0a3aSHans de Goede exit:
3271554c0a3aSHans de Goede 	return ret;
3272554c0a3aSHans de Goede }
3273554c0a3aSHans de Goede 
327430bd370fSMarco Cesati static void process_c2h_event(struct adapter *padapter, struct c2h_evt_hdr_t *pC2hEvent, u8 *c2hBuf)
3275554c0a3aSHans de Goede {
327604c35396SFabio Aiuto 	if (!c2hBuf)
3277554c0a3aSHans de Goede 		return;
3278554c0a3aSHans de Goede 
3279554c0a3aSHans de Goede 	switch (pC2hEvent->CmdID) {
3280554c0a3aSHans de Goede 	case C2H_AP_RPT_RSP:
3281554c0a3aSHans de Goede 		break;
3282554c0a3aSHans de Goede 	case C2H_DBG:
3283554c0a3aSHans de Goede 		{
3284554c0a3aSHans de Goede 		}
3285554c0a3aSHans de Goede 		break;
3286554c0a3aSHans de Goede 
3287554c0a3aSHans de Goede 	case C2H_CCX_TX_RPT:
3288554c0a3aSHans de Goede /* 			CCX_FwC2HTxRpt(padapter, QueueID, tmpBuf); */
3289554c0a3aSHans de Goede 		break;
3290554c0a3aSHans de Goede 
3291554c0a3aSHans de Goede 	case C2H_EXT_RA_RPT:
3292554c0a3aSHans de Goede /* 			C2HExtRaRptHandler(padapter, tmpBuf, C2hEvent.CmdLen); */
3293554c0a3aSHans de Goede 		break;
3294554c0a3aSHans de Goede 
3295554c0a3aSHans de Goede 	case C2H_HW_INFO_EXCH:
3296554c0a3aSHans de Goede 		break;
3297554c0a3aSHans de Goede 
3298554c0a3aSHans de Goede 	case C2H_8723B_BT_INFO:
3299aa0963a1SNishka Dasgupta 		hal_btcoex_BtInfoNotify(padapter, pC2hEvent->CmdLen, c2hBuf);
3300554c0a3aSHans de Goede 		break;
3301554c0a3aSHans de Goede 
3302554c0a3aSHans de Goede 	default:
3303554c0a3aSHans de Goede 		break;
3304554c0a3aSHans de Goede 	}
3305554c0a3aSHans de Goede }
3306554c0a3aSHans de Goede 
3307554c0a3aSHans de Goede void C2HPacketHandler_8723B(struct adapter *padapter, u8 *pbuffer, u16 length)
3308554c0a3aSHans de Goede {
330930bd370fSMarco Cesati 	struct c2h_evt_hdr_t	C2hEvent;
3310554c0a3aSHans de Goede 	u8 *tmpBuf = NULL;
3311554c0a3aSHans de Goede 	C2hEvent.CmdID = pbuffer[0];
3312554c0a3aSHans de Goede 	C2hEvent.CmdSeq = pbuffer[1];
3313554c0a3aSHans de Goede 	C2hEvent.CmdLen = length-2;
3314554c0a3aSHans de Goede 	tmpBuf = pbuffer+2;
3315554c0a3aSHans de Goede 
3316d8365ba3SFabio Aiuto 	print_hex_dump_debug(DRIVER_PREFIX ": C2HPacketHandler_8723B(): Command Content:\n",
3317d8365ba3SFabio Aiuto 			     DUMP_PREFIX_NONE, 16, 1, tmpBuf, C2hEvent.CmdLen, false);
3318554c0a3aSHans de Goede 
3319554c0a3aSHans de Goede 	process_c2h_event(padapter, &C2hEvent, tmpBuf);
3320554c0a3aSHans de Goede 	/* c2h_handler_8723b(padapter,&C2hEvent); */
3321554c0a3aSHans de Goede }
3322554c0a3aSHans de Goede 
3323554c0a3aSHans de Goede void SetHwReg8723B(struct adapter *padapter, u8 variable, u8 *val)
3324554c0a3aSHans de Goede {
3325554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
3326554c0a3aSHans de Goede 	u8 val8;
3327554c0a3aSHans de Goede 	u32 val32;
3328554c0a3aSHans de Goede 
3329554c0a3aSHans de Goede 	switch (variable) {
3330554c0a3aSHans de Goede 	case HW_VAR_MEDIA_STATUS:
3331554c0a3aSHans de Goede 		val8 = rtw_read8(padapter, MSR) & 0x0c;
3332554c0a3aSHans de Goede 		val8 |= *val;
3333554c0a3aSHans de Goede 		rtw_write8(padapter, MSR, val8);
3334554c0a3aSHans de Goede 		break;
3335554c0a3aSHans de Goede 
3336554c0a3aSHans de Goede 	case HW_VAR_MEDIA_STATUS1:
3337554c0a3aSHans de Goede 		val8 = rtw_read8(padapter, MSR) & 0x03;
3338554c0a3aSHans de Goede 		val8 |= *val << 2;
3339554c0a3aSHans de Goede 		rtw_write8(padapter, MSR, val8);
3340554c0a3aSHans de Goede 		break;
3341554c0a3aSHans de Goede 
3342554c0a3aSHans de Goede 	case HW_VAR_SET_OPMODE:
3343554c0a3aSHans de Goede 		hw_var_set_opmode(padapter, variable, val);
3344554c0a3aSHans de Goede 		break;
3345554c0a3aSHans de Goede 
3346554c0a3aSHans de Goede 	case HW_VAR_MAC_ADDR:
3347554c0a3aSHans de Goede 		hw_var_set_macaddr(padapter, variable, val);
3348554c0a3aSHans de Goede 		break;
3349554c0a3aSHans de Goede 
3350554c0a3aSHans de Goede 	case HW_VAR_BSSID:
3351554c0a3aSHans de Goede 		hw_var_set_bssid(padapter, variable, val);
3352554c0a3aSHans de Goede 		break;
3353554c0a3aSHans de Goede 
3354554c0a3aSHans de Goede 	case HW_VAR_BASIC_RATE:
3355554c0a3aSHans de Goede 	{
3356554c0a3aSHans de Goede 		struct mlme_ext_info *mlmext_info = &padapter->mlmeextpriv.mlmext_info;
3357*f013209cSFabio M. De Francesco 		u16 BrateCfg = 0;
3358554c0a3aSHans de Goede 		u16 rrsr_2g_force_mask = (RRSR_11M|RRSR_5_5M|RRSR_1M);
3359554c0a3aSHans de Goede 		u16 rrsr_2g_allow_mask = (RRSR_24M|RRSR_12M|RRSR_6M|RRSR_CCK_RATES);
3360554c0a3aSHans de Goede 
3361554c0a3aSHans de Goede 		HalSetBrateCfg(padapter, val, &BrateCfg);
3362554c0a3aSHans de Goede 
3363554c0a3aSHans de Goede 		/* apply force and allow mask */
3364554c0a3aSHans de Goede 		BrateCfg |= rrsr_2g_force_mask;
3365554c0a3aSHans de Goede 		BrateCfg &= rrsr_2g_allow_mask;
3366554c0a3aSHans de Goede 
3367554c0a3aSHans de Goede 		/* IOT consideration */
3368554c0a3aSHans de Goede 		if (mlmext_info->assoc_AP_vendor == HT_IOT_PEER_CISCO) {
3369554c0a3aSHans de Goede 			/* if peer is cisco and didn't use ofdm rate, we enable 6M ack */
3370554c0a3aSHans de Goede 			if ((BrateCfg & (RRSR_24M|RRSR_12M|RRSR_6M)) == 0)
3371554c0a3aSHans de Goede 				BrateCfg |= RRSR_6M;
3372554c0a3aSHans de Goede 		}
3373554c0a3aSHans de Goede 
3374554c0a3aSHans de Goede 		pHalData->BasicRateSet = BrateCfg;
3375554c0a3aSHans de Goede 
3376554c0a3aSHans de Goede 		/*  Set RRSR rate table. */
3377554c0a3aSHans de Goede 		rtw_write16(padapter, REG_RRSR, BrateCfg);
3378554c0a3aSHans de Goede 		rtw_write8(padapter, REG_RRSR+2, rtw_read8(padapter, REG_RRSR+2)&0xf0);
3379554c0a3aSHans de Goede 	}
3380554c0a3aSHans de Goede 		break;
3381554c0a3aSHans de Goede 
3382554c0a3aSHans de Goede 	case HW_VAR_TXPAUSE:
3383554c0a3aSHans de Goede 		rtw_write8(padapter, REG_TXPAUSE, *val);
3384554c0a3aSHans de Goede 		break;
3385554c0a3aSHans de Goede 
3386554c0a3aSHans de Goede 	case HW_VAR_BCN_FUNC:
3387554c0a3aSHans de Goede 		hw_var_set_bcn_func(padapter, variable, val);
3388554c0a3aSHans de Goede 		break;
3389554c0a3aSHans de Goede 
3390554c0a3aSHans de Goede 	case HW_VAR_CORRECT_TSF:
3391554c0a3aSHans de Goede 		hw_var_set_correct_tsf(padapter, variable, val);
3392554c0a3aSHans de Goede 		break;
3393554c0a3aSHans de Goede 
3394554c0a3aSHans de Goede 	case HW_VAR_CHECK_BSSID:
3395554c0a3aSHans de Goede 		{
3396554c0a3aSHans de Goede 			u32 val32;
3397554c0a3aSHans de Goede 			val32 = rtw_read32(padapter, REG_RCR);
3398554c0a3aSHans de Goede 			if (*val)
3399554c0a3aSHans de Goede 				val32 |= RCR_CBSSID_DATA|RCR_CBSSID_BCN;
3400554c0a3aSHans de Goede 			else
3401554c0a3aSHans de Goede 				val32 &= ~(RCR_CBSSID_DATA|RCR_CBSSID_BCN);
3402554c0a3aSHans de Goede 			rtw_write32(padapter, REG_RCR, val32);
3403554c0a3aSHans de Goede 		}
3404554c0a3aSHans de Goede 		break;
3405554c0a3aSHans de Goede 
3406554c0a3aSHans de Goede 	case HW_VAR_MLME_DISCONNECT:
3407554c0a3aSHans de Goede 		hw_var_set_mlme_disconnect(padapter, variable, val);
3408554c0a3aSHans de Goede 		break;
3409554c0a3aSHans de Goede 
3410554c0a3aSHans de Goede 	case HW_VAR_MLME_SITESURVEY:
3411554c0a3aSHans de Goede 		hw_var_set_mlme_sitesurvey(padapter, variable,  val);
3412554c0a3aSHans de Goede 
3413a47a70c2SNishka Dasgupta 		hal_btcoex_ScanNotify(padapter, *val?true:false);
3414554c0a3aSHans de Goede 		break;
3415554c0a3aSHans de Goede 
3416554c0a3aSHans de Goede 	case HW_VAR_MLME_JOIN:
3417554c0a3aSHans de Goede 		hw_var_set_mlme_join(padapter, variable, val);
3418554c0a3aSHans de Goede 
3419554c0a3aSHans de Goede 		switch (*val) {
3420554c0a3aSHans de Goede 		case 0:
3421554c0a3aSHans de Goede 			/*  prepare to join */
34228739e064SNishka Dasgupta 			hal_btcoex_ConnectNotify(padapter, true);
3423554c0a3aSHans de Goede 			break;
3424554c0a3aSHans de Goede 		case 1:
3425554c0a3aSHans de Goede 			/*  joinbss_event callback when join res < 0 */
34268739e064SNishka Dasgupta 			hal_btcoex_ConnectNotify(padapter, false);
3427554c0a3aSHans de Goede 			break;
3428554c0a3aSHans de Goede 		case 2:
3429554c0a3aSHans de Goede 			/*  sta add event callback */
3430554c0a3aSHans de Goede /* 				rtw_btcoex_MediaStatusNotify(padapter, RT_MEDIA_CONNECT); */
3431554c0a3aSHans de Goede 			break;
3432554c0a3aSHans de Goede 		}
3433554c0a3aSHans de Goede 		break;
3434554c0a3aSHans de Goede 
3435554c0a3aSHans de Goede 	case HW_VAR_ON_RCR_AM:
3436554c0a3aSHans de Goede 		val32 = rtw_read32(padapter, REG_RCR);
3437554c0a3aSHans de Goede 		val32 |= RCR_AM;
3438554c0a3aSHans de Goede 		rtw_write32(padapter, REG_RCR, val32);
3439554c0a3aSHans de Goede 		break;
3440554c0a3aSHans de Goede 
3441554c0a3aSHans de Goede 	case HW_VAR_OFF_RCR_AM:
3442554c0a3aSHans de Goede 		val32 = rtw_read32(padapter, REG_RCR);
3443554c0a3aSHans de Goede 		val32 &= ~RCR_AM;
3444554c0a3aSHans de Goede 		rtw_write32(padapter, REG_RCR, val32);
3445554c0a3aSHans de Goede 		break;
3446554c0a3aSHans de Goede 
3447554c0a3aSHans de Goede 	case HW_VAR_BEACON_INTERVAL:
3448554c0a3aSHans de Goede 		rtw_write16(padapter, REG_BCN_INTERVAL, *((u16 *)val));
3449554c0a3aSHans de Goede 		break;
3450554c0a3aSHans de Goede 
3451554c0a3aSHans de Goede 	case HW_VAR_SLOT_TIME:
3452554c0a3aSHans de Goede 		rtw_write8(padapter, REG_SLOT, *val);
3453554c0a3aSHans de Goede 		break;
3454554c0a3aSHans de Goede 
3455554c0a3aSHans de Goede 	case HW_VAR_RESP_SIFS:
3456554c0a3aSHans de Goede 		/* SIFS_Timer = 0x0a0a0808; */
3457554c0a3aSHans de Goede 		/* RESP_SIFS for CCK */
3458554c0a3aSHans de Goede 		rtw_write8(padapter, REG_RESP_SIFS_CCK, val[0]); /*  SIFS_T2T_CCK (0x08) */
3459554c0a3aSHans de Goede 		rtw_write8(padapter, REG_RESP_SIFS_CCK+1, val[1]); /* SIFS_R2T_CCK(0x08) */
3460554c0a3aSHans de Goede 		/* RESP_SIFS for OFDM */
3461554c0a3aSHans de Goede 		rtw_write8(padapter, REG_RESP_SIFS_OFDM, val[2]); /* SIFS_T2T_OFDM (0x0a) */
3462554c0a3aSHans de Goede 		rtw_write8(padapter, REG_RESP_SIFS_OFDM+1, val[3]); /* SIFS_R2T_OFDM(0x0a) */
3463554c0a3aSHans de Goede 		break;
3464554c0a3aSHans de Goede 
3465554c0a3aSHans de Goede 	case HW_VAR_ACK_PREAMBLE:
3466554c0a3aSHans de Goede 		{
3467554c0a3aSHans de Goede 			u8 regTmp;
3468554c0a3aSHans de Goede 			u8 bShortPreamble = *val;
3469554c0a3aSHans de Goede 
3470554c0a3aSHans de Goede 			/*  Joseph marked out for Netgear 3500 TKIP channel 7 issue.(Temporarily) */
3471554c0a3aSHans de Goede 			/* regTmp = (pHalData->nCur40MhzPrimeSC)<<5; */
3472554c0a3aSHans de Goede 			regTmp = 0;
3473554c0a3aSHans de Goede 			if (bShortPreamble)
3474554c0a3aSHans de Goede 				regTmp |= 0x80;
3475554c0a3aSHans de Goede 			rtw_write8(padapter, REG_RRSR+2, regTmp);
3476554c0a3aSHans de Goede 		}
3477554c0a3aSHans de Goede 		break;
3478554c0a3aSHans de Goede 
3479554c0a3aSHans de Goede 	case HW_VAR_CAM_EMPTY_ENTRY:
3480554c0a3aSHans de Goede 		{
3481554c0a3aSHans de Goede 			u8 ucIndex = *val;
3482554c0a3aSHans de Goede 			u8 i;
3483554c0a3aSHans de Goede 			u32 ulCommand = 0;
3484554c0a3aSHans de Goede 			u32 ulContent = 0;
3485554c0a3aSHans de Goede 			u32 ulEncAlgo = CAM_AES;
3486554c0a3aSHans de Goede 
3487554c0a3aSHans de Goede 			for (i = 0; i < CAM_CONTENT_COUNT; i++) {
3488554c0a3aSHans de Goede 				/*  filled id in CAM config 2 byte */
3489554c0a3aSHans de Goede 				if (i == 0) {
3490554c0a3aSHans de Goede 					ulContent |= (ucIndex & 0x03) | ((u16)(ulEncAlgo)<<2);
3491554c0a3aSHans de Goede 					/* ulContent |= CAM_VALID; */
3492554c0a3aSHans de Goede 				} else
3493554c0a3aSHans de Goede 					ulContent = 0;
3494554c0a3aSHans de Goede 
3495554c0a3aSHans de Goede 				/*  polling bit, and No Write enable, and address */
3496554c0a3aSHans de Goede 				ulCommand = CAM_CONTENT_COUNT*ucIndex+i;
3497554c0a3aSHans de Goede 				ulCommand = ulCommand | CAM_POLLINIG | CAM_WRITE;
3498554c0a3aSHans de Goede 				/*  write content 0 is equall to mark invalid */
3499554c0a3aSHans de Goede 				rtw_write32(padapter, WCAMI, ulContent);  /* mdelay(40); */
3500554c0a3aSHans de Goede 				rtw_write32(padapter, RWCAM, ulCommand);  /* mdelay(40); */
3501554c0a3aSHans de Goede 			}
3502554c0a3aSHans de Goede 		}
3503554c0a3aSHans de Goede 		break;
3504554c0a3aSHans de Goede 
3505554c0a3aSHans de Goede 	case HW_VAR_CAM_INVALID_ALL:
3506554c0a3aSHans de Goede 		rtw_write32(padapter, RWCAM, BIT(31)|BIT(30));
3507554c0a3aSHans de Goede 		break;
3508554c0a3aSHans de Goede 
3509554c0a3aSHans de Goede 	case HW_VAR_CAM_WRITE:
3510554c0a3aSHans de Goede 		{
3511554c0a3aSHans de Goede 			u32 cmd;
3512554c0a3aSHans de Goede 			u32 *cam_val = (u32 *)val;
3513554c0a3aSHans de Goede 
3514554c0a3aSHans de Goede 			rtw_write32(padapter, WCAMI, cam_val[0]);
3515554c0a3aSHans de Goede 
3516554c0a3aSHans de Goede 			cmd = CAM_POLLINIG | CAM_WRITE | cam_val[1];
3517554c0a3aSHans de Goede 			rtw_write32(padapter, RWCAM, cmd);
3518554c0a3aSHans de Goede 		}
3519554c0a3aSHans de Goede 		break;
3520554c0a3aSHans de Goede 
3521554c0a3aSHans de Goede 	case HW_VAR_AC_PARAM_VO:
3522554c0a3aSHans de Goede 		rtw_write32(padapter, REG_EDCA_VO_PARAM, *((u32 *)val));
3523554c0a3aSHans de Goede 		break;
3524554c0a3aSHans de Goede 
3525554c0a3aSHans de Goede 	case HW_VAR_AC_PARAM_VI:
3526554c0a3aSHans de Goede 		rtw_write32(padapter, REG_EDCA_VI_PARAM, *((u32 *)val));
3527554c0a3aSHans de Goede 		break;
3528554c0a3aSHans de Goede 
3529554c0a3aSHans de Goede 	case HW_VAR_AC_PARAM_BE:
3530554c0a3aSHans de Goede 		pHalData->AcParam_BE = ((u32 *)(val))[0];
3531554c0a3aSHans de Goede 		rtw_write32(padapter, REG_EDCA_BE_PARAM, *((u32 *)val));
3532554c0a3aSHans de Goede 		break;
3533554c0a3aSHans de Goede 
3534554c0a3aSHans de Goede 	case HW_VAR_AC_PARAM_BK:
3535554c0a3aSHans de Goede 		rtw_write32(padapter, REG_EDCA_BK_PARAM, *((u32 *)val));
3536554c0a3aSHans de Goede 		break;
3537554c0a3aSHans de Goede 
3538554c0a3aSHans de Goede 	case HW_VAR_ACM_CTRL:
3539554c0a3aSHans de Goede 		{
3540554c0a3aSHans de Goede 			u8 ctrl = *((u8 *)val);
3541554c0a3aSHans de Goede 			u8 hwctrl = 0;
3542554c0a3aSHans de Goede 
3543554c0a3aSHans de Goede 			if (ctrl != 0) {
3544554c0a3aSHans de Goede 				hwctrl |= AcmHw_HwEn;
3545554c0a3aSHans de Goede 
3546554c0a3aSHans de Goede 				if (ctrl & BIT(1)) /*  BE */
3547554c0a3aSHans de Goede 					hwctrl |= AcmHw_BeqEn;
3548554c0a3aSHans de Goede 
3549554c0a3aSHans de Goede 				if (ctrl & BIT(2)) /*  VI */
3550554c0a3aSHans de Goede 					hwctrl |= AcmHw_ViqEn;
3551554c0a3aSHans de Goede 
3552554c0a3aSHans de Goede 				if (ctrl & BIT(3)) /*  VO */
3553554c0a3aSHans de Goede 					hwctrl |= AcmHw_VoqEn;
3554554c0a3aSHans de Goede 			}
3555554c0a3aSHans de Goede 
3556554c0a3aSHans de Goede 			rtw_write8(padapter, REG_ACMHWCTRL, hwctrl);
3557554c0a3aSHans de Goede 		}
3558554c0a3aSHans de Goede 		break;
3559554c0a3aSHans de Goede 
3560554c0a3aSHans de Goede 	case HW_VAR_AMPDU_FACTOR:
3561554c0a3aSHans de Goede 		{
3562554c0a3aSHans de Goede 			u32 AMPDULen =  (*((u8 *)val));
3563554c0a3aSHans de Goede 
3564554c0a3aSHans de Goede 			if (AMPDULen < HT_AGG_SIZE_32K)
3565554c0a3aSHans de Goede 				AMPDULen = (0x2000 << (*((u8 *)val)))-1;
3566554c0a3aSHans de Goede 			else
3567554c0a3aSHans de Goede 				AMPDULen = 0x7fff;
3568554c0a3aSHans de Goede 
3569554c0a3aSHans de Goede 			rtw_write32(padapter, REG_AMPDU_MAX_LENGTH_8723B, AMPDULen);
3570554c0a3aSHans de Goede 		}
3571554c0a3aSHans de Goede 		break;
3572554c0a3aSHans de Goede 
3573554c0a3aSHans de Goede 	case HW_VAR_H2C_FW_PWRMODE:
3574554c0a3aSHans de Goede 		{
3575554c0a3aSHans de Goede 			u8 psmode = *val;
3576554c0a3aSHans de Goede 
3577554c0a3aSHans de Goede 			/*  Forece leave RF low power mode for 1T1R to prevent conficting setting in Fw power */
3578554c0a3aSHans de Goede 			/*  saving sequence. 2010.06.07. Added by tynli. Suggested by SD3 yschang. */
3579554c0a3aSHans de Goede 			if (psmode != PS_MODE_ACTIVE) {
3580554c0a3aSHans de Goede 				ODM_RF_Saving(&pHalData->odmpriv, true);
3581554c0a3aSHans de Goede 			}
3582554c0a3aSHans de Goede 
3583554c0a3aSHans de Goede 			/* if (psmode != PS_MODE_ACTIVE)	{ */
3584554c0a3aSHans de Goede 			/* 	rtl8723b_set_lowpwr_lps_cmd(padapter, true); */
3585554c0a3aSHans de Goede 			/*  else { */
3586554c0a3aSHans de Goede 			/* 	rtl8723b_set_lowpwr_lps_cmd(padapter, false); */
3587554c0a3aSHans de Goede 			/*  */
3588554c0a3aSHans de Goede 			rtl8723b_set_FwPwrMode_cmd(padapter, psmode);
3589554c0a3aSHans de Goede 		}
3590554c0a3aSHans de Goede 		break;
3591554c0a3aSHans de Goede 	case HW_VAR_H2C_PS_TUNE_PARAM:
3592554c0a3aSHans de Goede 		rtl8723b_set_FwPsTuneParam_cmd(padapter);
3593554c0a3aSHans de Goede 		break;
3594554c0a3aSHans de Goede 
3595554c0a3aSHans de Goede 	case HW_VAR_H2C_FW_JOINBSSRPT:
3596554c0a3aSHans de Goede 		rtl8723b_set_FwJoinBssRpt_cmd(padapter, *val);
3597554c0a3aSHans de Goede 		break;
3598554c0a3aSHans de Goede 
3599554c0a3aSHans de Goede 	case HW_VAR_INITIAL_GAIN:
3600554c0a3aSHans de Goede 		{
360186d6c0aeSMarco Cesati 			struct dig_t *pDigTable = &pHalData->odmpriv.DM_DigTable;
3602554c0a3aSHans de Goede 			u32 rx_gain = *(u32 *)val;
3603554c0a3aSHans de Goede 
3604554c0a3aSHans de Goede 			if (rx_gain == 0xff) {/* restore rx gain */
3605554c0a3aSHans de Goede 				ODM_Write_DIG(&pHalData->odmpriv, pDigTable->BackupIGValue);
3606554c0a3aSHans de Goede 			} else {
3607554c0a3aSHans de Goede 				pDigTable->BackupIGValue = pDigTable->CurIGValue;
3608554c0a3aSHans de Goede 				ODM_Write_DIG(&pHalData->odmpriv, rx_gain);
3609554c0a3aSHans de Goede 			}
3610554c0a3aSHans de Goede 		}
3611554c0a3aSHans de Goede 		break;
3612554c0a3aSHans de Goede 
3613554c0a3aSHans de Goede 	case HW_VAR_EFUSE_USAGE:
3614554c0a3aSHans de Goede 		pHalData->EfuseUsedPercentage = *val;
3615554c0a3aSHans de Goede 		break;
3616554c0a3aSHans de Goede 
3617554c0a3aSHans de Goede 	case HW_VAR_EFUSE_BYTES:
3618554c0a3aSHans de Goede 		pHalData->EfuseUsedBytes = *((u16 *)val);
3619554c0a3aSHans de Goede 		break;
3620554c0a3aSHans de Goede 
3621554c0a3aSHans de Goede 	case HW_VAR_EFUSE_BT_USAGE:
3622554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
3623554c0a3aSHans de Goede 		pHalData->EfuseHal.BTEfuseUsedPercentage = *val;
3624554c0a3aSHans de Goede #endif
3625554c0a3aSHans de Goede 		break;
3626554c0a3aSHans de Goede 
3627554c0a3aSHans de Goede 	case HW_VAR_EFUSE_BT_BYTES:
3628554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
3629554c0a3aSHans de Goede 		pHalData->EfuseHal.BTEfuseUsedBytes = *((u16 *)val);
3630554c0a3aSHans de Goede #else
3631554c0a3aSHans de Goede 		BTEfuseUsedBytes = *((u16 *)val);
3632554c0a3aSHans de Goede #endif
3633554c0a3aSHans de Goede 		break;
3634554c0a3aSHans de Goede 
3635554c0a3aSHans de Goede 	case HW_VAR_FIFO_CLEARN_UP:
3636554c0a3aSHans de Goede 		{
3637554c0a3aSHans de Goede 			#define RW_RELEASE_EN		BIT(18)
3638554c0a3aSHans de Goede 			#define RXDMA_IDLE			BIT(17)
3639554c0a3aSHans de Goede 
3640554c0a3aSHans de Goede 			struct pwrctrl_priv *pwrpriv = adapter_to_pwrctl(padapter);
3641554c0a3aSHans de Goede 			u8 trycnt = 100;
3642554c0a3aSHans de Goede 
3643554c0a3aSHans de Goede 			/*  pause tx */
3644554c0a3aSHans de Goede 			rtw_write8(padapter, REG_TXPAUSE, 0xff);
3645554c0a3aSHans de Goede 
3646554c0a3aSHans de Goede 			/*  keep sn */
3647554c0a3aSHans de Goede 			padapter->xmitpriv.nqos_ssn = rtw_read16(padapter, REG_NQOS_SEQ);
3648554c0a3aSHans de Goede 
36497036126aSHariprasad Kelam 			if (!pwrpriv->bkeepfwalive) {
3650554c0a3aSHans de Goede 				/* RX DMA stop */
3651554c0a3aSHans de Goede 				val32 = rtw_read32(padapter, REG_RXPKT_NUM);
3652554c0a3aSHans de Goede 				val32 |= RW_RELEASE_EN;
3653554c0a3aSHans de Goede 				rtw_write32(padapter, REG_RXPKT_NUM, val32);
3654554c0a3aSHans de Goede 				do {
3655554c0a3aSHans de Goede 					val32 = rtw_read32(padapter, REG_RXPKT_NUM);
3656554c0a3aSHans de Goede 					val32 &= RXDMA_IDLE;
3657554c0a3aSHans de Goede 					if (val32)
3658554c0a3aSHans de Goede 						break;
3659554c0a3aSHans de Goede 				} while (--trycnt);
3660554c0a3aSHans de Goede 
3661554c0a3aSHans de Goede 				/*  RQPN Load 0 */
3662554c0a3aSHans de Goede 				rtw_write16(padapter, REG_RQPN_NPQ, 0);
3663554c0a3aSHans de Goede 				rtw_write32(padapter, REG_RQPN, 0x80000000);
3664554c0a3aSHans de Goede 				mdelay(2);
3665554c0a3aSHans de Goede 			}
3666554c0a3aSHans de Goede 		}
3667554c0a3aSHans de Goede 		break;
3668554c0a3aSHans de Goede 
3669554c0a3aSHans de Goede 	case HW_VAR_APFM_ON_MAC:
3670554c0a3aSHans de Goede 		pHalData->bMacPwrCtrlOn = *val;
3671554c0a3aSHans de Goede 		break;
3672554c0a3aSHans de Goede 
3673554c0a3aSHans de Goede 	case HW_VAR_NAV_UPPER:
3674554c0a3aSHans de Goede 		{
3675554c0a3aSHans de Goede 			u32 usNavUpper = *((u32 *)val);
3676554c0a3aSHans de Goede 
36770b0029edSFabio Aiuto 			if (usNavUpper > HAL_NAV_UPPER_UNIT_8723B * 0xFF)
3678554c0a3aSHans de Goede 				break;
3679554c0a3aSHans de Goede 
368080741191SWambui Karuga 			usNavUpper = DIV_ROUND_UP(usNavUpper,
368180741191SWambui Karuga 						  HAL_NAV_UPPER_UNIT_8723B);
3682554c0a3aSHans de Goede 			rtw_write8(padapter, REG_NAV_UPPER, (u8)usNavUpper);
3683554c0a3aSHans de Goede 		}
3684554c0a3aSHans de Goede 		break;
3685554c0a3aSHans de Goede 
3686554c0a3aSHans de Goede 	case HW_VAR_H2C_MEDIA_STATUS_RPT:
3687554c0a3aSHans de Goede 		{
3688554c0a3aSHans de Goede 			u16 mstatus_rpt = (*(u16 *)val);
3689554c0a3aSHans de Goede 			u8 mstatus, macId;
3690554c0a3aSHans de Goede 
3691554c0a3aSHans de Goede 			mstatus = (u8) (mstatus_rpt & 0xFF);
3692554c0a3aSHans de Goede 			macId = (u8)(mstatus_rpt >> 8);
3693554c0a3aSHans de Goede 			rtl8723b_set_FwMediaStatusRpt_cmd(padapter, mstatus, macId);
3694554c0a3aSHans de Goede 		}
3695554c0a3aSHans de Goede 		break;
3696554c0a3aSHans de Goede 	case HW_VAR_BCN_VALID:
3697554c0a3aSHans de Goede 		{
3698554c0a3aSHans de Goede 			/*  BCN_VALID, BIT16 of REG_TDECTRL = BIT0 of REG_TDECTRL+2, write 1 to clear, Clear by sw */
3699554c0a3aSHans de Goede 			val8 = rtw_read8(padapter, REG_TDECTRL+2);
3700554c0a3aSHans de Goede 			val8 |= BIT(0);
3701554c0a3aSHans de Goede 			rtw_write8(padapter, REG_TDECTRL+2, val8);
3702554c0a3aSHans de Goede 		}
3703554c0a3aSHans de Goede 		break;
3704554c0a3aSHans de Goede 
3705554c0a3aSHans de Goede 	case HW_VAR_DL_BCN_SEL:
3706554c0a3aSHans de Goede 		{
3707554c0a3aSHans de Goede 			/*  SW_BCN_SEL - Port0 */
3708554c0a3aSHans de Goede 			val8 = rtw_read8(padapter, REG_DWBCN1_CTRL_8723B+2);
3709554c0a3aSHans de Goede 			val8 &= ~BIT(4);
3710554c0a3aSHans de Goede 			rtw_write8(padapter, REG_DWBCN1_CTRL_8723B+2, val8);
3711554c0a3aSHans de Goede 		}
3712554c0a3aSHans de Goede 		break;
3713554c0a3aSHans de Goede 
3714554c0a3aSHans de Goede 	case HW_VAR_DO_IQK:
3715554c0a3aSHans de Goede 		pHalData->bNeedIQK = true;
3716554c0a3aSHans de Goede 		break;
3717554c0a3aSHans de Goede 
3718554c0a3aSHans de Goede 	case HW_VAR_DL_RSVD_PAGE:
3719554c0a3aSHans de Goede 		if (check_fwstate(&padapter->mlmepriv, WIFI_AP_STATE) == true)
3720554c0a3aSHans de Goede 			rtl8723b_download_BTCoex_AP_mode_rsvd_page(padapter);
3721554c0a3aSHans de Goede 		else
3722554c0a3aSHans de Goede 			rtl8723b_download_rsvd_page(padapter, RT_MEDIA_CONNECT);
3723554c0a3aSHans de Goede 		break;
3724554c0a3aSHans de Goede 
3725554c0a3aSHans de Goede 	case HW_VAR_MACID_SLEEP:
3726554c0a3aSHans de Goede 		/*  Input is MACID */
3727554c0a3aSHans de Goede 		val32 = *(u32 *)val;
3728d6b08255SFabio Aiuto 		if (val32 > 31)
3729554c0a3aSHans de Goede 			break;
3730d6b08255SFabio Aiuto 
3731554c0a3aSHans de Goede 		val8 = (u8)val32; /*  macid is between 0~31 */
3732554c0a3aSHans de Goede 
3733554c0a3aSHans de Goede 		val32 = rtw_read32(padapter, REG_MACID_SLEEP);
3734554c0a3aSHans de Goede 		if (val32 & BIT(val8))
3735554c0a3aSHans de Goede 			break;
3736554c0a3aSHans de Goede 		val32 |= BIT(val8);
3737554c0a3aSHans de Goede 		rtw_write32(padapter, REG_MACID_SLEEP, val32);
3738554c0a3aSHans de Goede 		break;
3739554c0a3aSHans de Goede 
3740554c0a3aSHans de Goede 	case HW_VAR_MACID_WAKEUP:
3741554c0a3aSHans de Goede 		/*  Input is MACID */
3742554c0a3aSHans de Goede 		val32 = *(u32 *)val;
374304c35396SFabio Aiuto 		if (val32 > 31)
3744554c0a3aSHans de Goede 			break;
374504c35396SFabio Aiuto 
3746554c0a3aSHans de Goede 		val8 = (u8)val32; /*  macid is between 0~31 */
3747554c0a3aSHans de Goede 
3748554c0a3aSHans de Goede 		val32 = rtw_read32(padapter, REG_MACID_SLEEP);
3749554c0a3aSHans de Goede 		if (!(val32 & BIT(val8)))
3750554c0a3aSHans de Goede 			break;
3751554c0a3aSHans de Goede 		val32 &= ~BIT(val8);
3752554c0a3aSHans de Goede 		rtw_write32(padapter, REG_MACID_SLEEP, val32);
3753554c0a3aSHans de Goede 		break;
3754554c0a3aSHans de Goede 
3755554c0a3aSHans de Goede 	default:
3756554c0a3aSHans de Goede 		SetHwReg(padapter, variable, val);
3757554c0a3aSHans de Goede 		break;
3758554c0a3aSHans de Goede 	}
3759554c0a3aSHans de Goede }
3760554c0a3aSHans de Goede 
3761554c0a3aSHans de Goede void GetHwReg8723B(struct adapter *padapter, u8 variable, u8 *val)
3762554c0a3aSHans de Goede {
3763554c0a3aSHans de Goede 	struct hal_com_data *pHalData = GET_HAL_DATA(padapter);
3764554c0a3aSHans de Goede 	u8 val8;
3765554c0a3aSHans de Goede 	u16 val16;
3766554c0a3aSHans de Goede 
3767554c0a3aSHans de Goede 	switch (variable) {
3768554c0a3aSHans de Goede 	case HW_VAR_TXPAUSE:
3769554c0a3aSHans de Goede 		*val = rtw_read8(padapter, REG_TXPAUSE);
3770554c0a3aSHans de Goede 		break;
3771554c0a3aSHans de Goede 
3772554c0a3aSHans de Goede 	case HW_VAR_BCN_VALID:
3773554c0a3aSHans de Goede 		{
3774554c0a3aSHans de Goede 			/*  BCN_VALID, BIT16 of REG_TDECTRL = BIT0 of REG_TDECTRL+2 */
3775554c0a3aSHans de Goede 			val8 = rtw_read8(padapter, REG_TDECTRL+2);
3776554c0a3aSHans de Goede 			*val = (BIT(0) & val8) ? true : false;
3777554c0a3aSHans de Goede 		}
3778554c0a3aSHans de Goede 		break;
3779554c0a3aSHans de Goede 
3780554c0a3aSHans de Goede 	case HW_VAR_FWLPS_RF_ON:
3781554c0a3aSHans de Goede 		{
3782554c0a3aSHans de Goede 			/*  When we halt NIC, we should check if FW LPS is leave. */
3783554c0a3aSHans de Goede 			u32 valRCR;
3784554c0a3aSHans de Goede 
3785554c0a3aSHans de Goede 			if (
37867036126aSHariprasad Kelam 				padapter->bSurpriseRemoved  ||
3787554c0a3aSHans de Goede 				(adapter_to_pwrctl(padapter)->rf_pwrstate == rf_off)
3788554c0a3aSHans de Goede 			) {
3789554c0a3aSHans de Goede 				/*  If it is in HW/SW Radio OFF or IPS state, we do not check Fw LPS Leave, */
3790554c0a3aSHans de Goede 				/*  because Fw is unload. */
3791554c0a3aSHans de Goede 				*val = true;
3792554c0a3aSHans de Goede 			} else {
3793554c0a3aSHans de Goede 				valRCR = rtw_read32(padapter, REG_RCR);
3794554c0a3aSHans de Goede 				valRCR &= 0x00070000;
3795554c0a3aSHans de Goede 				if (valRCR)
3796554c0a3aSHans de Goede 					*val = false;
3797554c0a3aSHans de Goede 				else
3798554c0a3aSHans de Goede 					*val = true;
3799554c0a3aSHans de Goede 			}
3800554c0a3aSHans de Goede 		}
3801554c0a3aSHans de Goede 		break;
3802554c0a3aSHans de Goede 
3803554c0a3aSHans de Goede 	case HW_VAR_EFUSE_USAGE:
3804554c0a3aSHans de Goede 		*val = pHalData->EfuseUsedPercentage;
3805554c0a3aSHans de Goede 		break;
3806554c0a3aSHans de Goede 
3807554c0a3aSHans de Goede 	case HW_VAR_EFUSE_BYTES:
3808554c0a3aSHans de Goede 		*((u16 *)val) = pHalData->EfuseUsedBytes;
3809554c0a3aSHans de Goede 		break;
3810554c0a3aSHans de Goede 
3811554c0a3aSHans de Goede 	case HW_VAR_EFUSE_BT_USAGE:
3812554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
3813554c0a3aSHans de Goede 		*val = pHalData->EfuseHal.BTEfuseUsedPercentage;
3814554c0a3aSHans de Goede #endif
3815554c0a3aSHans de Goede 		break;
3816554c0a3aSHans de Goede 
3817554c0a3aSHans de Goede 	case HW_VAR_EFUSE_BT_BYTES:
3818554c0a3aSHans de Goede #ifdef HAL_EFUSE_MEMORY
3819554c0a3aSHans de Goede 		*((u16 *)val) = pHalData->EfuseHal.BTEfuseUsedBytes;
3820554c0a3aSHans de Goede #else
3821554c0a3aSHans de Goede 		*((u16 *)val) = BTEfuseUsedBytes;
3822554c0a3aSHans de Goede #endif
3823554c0a3aSHans de Goede 		break;
3824554c0a3aSHans de Goede 
3825554c0a3aSHans de Goede 	case HW_VAR_APFM_ON_MAC:
3826554c0a3aSHans de Goede 		*val = pHalData->bMacPwrCtrlOn;
3827554c0a3aSHans de Goede 		break;
3828554c0a3aSHans de Goede 	case HW_VAR_CHK_HI_QUEUE_EMPTY:
3829554c0a3aSHans de Goede 		val16 = rtw_read16(padapter, REG_TXPKT_EMPTY);
3830554c0a3aSHans de Goede 		*val = (val16 & BIT(10)) ? true:false;
3831554c0a3aSHans de Goede 		break;
3832554c0a3aSHans de Goede 	default:
3833554c0a3aSHans de Goede 		GetHwReg(padapter, variable, val);
3834554c0a3aSHans de Goede 		break;
3835554c0a3aSHans de Goede 	}
3836554c0a3aSHans de Goede }
3837554c0a3aSHans de Goede 
38384d17363dSAndreas Hellmich /* Description:
3839554c0a3aSHans de Goede  *	Change default setting of specified variable.
3840554c0a3aSHans de Goede  */
38410ba38840SMarco Cesati u8 SetHalDefVar8723B(struct adapter *padapter, enum hal_def_variable variable, void *pval)
3842554c0a3aSHans de Goede {
3843554c0a3aSHans de Goede 	u8 bResult;
3844554c0a3aSHans de Goede 
3845554c0a3aSHans de Goede 	bResult = _SUCCESS;
3846554c0a3aSHans de Goede 
3847554c0a3aSHans de Goede 	switch (variable) {
3848554c0a3aSHans de Goede 	default:
3849554c0a3aSHans de Goede 		bResult = SetHalDefVar(padapter, variable, pval);
3850554c0a3aSHans de Goede 		break;
3851554c0a3aSHans de Goede 	}
3852554c0a3aSHans de Goede 
3853554c0a3aSHans de Goede 	return bResult;
3854554c0a3aSHans de Goede }
3855554c0a3aSHans de Goede 
38564d17363dSAndreas Hellmich /* Description:
3857554c0a3aSHans de Goede  *	Query setting of specified variable.
3858554c0a3aSHans de Goede  */
38590ba38840SMarco Cesati u8 GetHalDefVar8723B(struct adapter *padapter, enum hal_def_variable variable, void *pval)
3860554c0a3aSHans de Goede {
3861554c0a3aSHans de Goede 	u8 bResult;
3862554c0a3aSHans de Goede 
3863554c0a3aSHans de Goede 	bResult = _SUCCESS;
3864554c0a3aSHans de Goede 
3865554c0a3aSHans de Goede 	switch (variable) {
3866554c0a3aSHans de Goede 	case HAL_DEF_MAX_RECVBUF_SZ:
3867554c0a3aSHans de Goede 		*((u32 *)pval) = MAX_RECVBUF_SZ;
3868554c0a3aSHans de Goede 		break;
3869554c0a3aSHans de Goede 
3870554c0a3aSHans de Goede 	case HAL_DEF_RX_PACKET_OFFSET:
3871554c0a3aSHans de Goede 		*((u32 *)pval) = RXDESC_SIZE + DRVINFO_SZ*8;
3872554c0a3aSHans de Goede 		break;
3873554c0a3aSHans de Goede 
3874554c0a3aSHans de Goede 	case HW_VAR_MAX_RX_AMPDU_FACTOR:
3875554c0a3aSHans de Goede 		/*  Stanley@BB.SD3 suggests 16K can get stable performance */
3876554c0a3aSHans de Goede 		/*  The experiment was done on SDIO interface */
3877554c0a3aSHans de Goede 		/*  coding by Lucas@20130730 */
387898b32c71SRoss Schmidt 		*(u32 *)pval = IEEE80211_HT_MAX_AMPDU_16K;
3879554c0a3aSHans de Goede 		break;
3880554c0a3aSHans de Goede 	case HAL_DEF_TX_LDPC:
3881554c0a3aSHans de Goede 	case HAL_DEF_RX_LDPC:
3882554c0a3aSHans de Goede 		*((u8 *)pval) = false;
3883554c0a3aSHans de Goede 		break;
3884554c0a3aSHans de Goede 	case HAL_DEF_TX_STBC:
3885554c0a3aSHans de Goede 		*((u8 *)pval) = 0;
3886554c0a3aSHans de Goede 		break;
3887554c0a3aSHans de Goede 	case HAL_DEF_RX_STBC:
3888554c0a3aSHans de Goede 		*((u8 *)pval) = 1;
3889554c0a3aSHans de Goede 		break;
3890554c0a3aSHans de Goede 	case HAL_DEF_EXPLICIT_BEAMFORMER:
3891554c0a3aSHans de Goede 	case HAL_DEF_EXPLICIT_BEAMFORMEE:
3892554c0a3aSHans de Goede 		*((u8 *)pval) = false;
3893554c0a3aSHans de Goede 		break;
3894554c0a3aSHans de Goede 
3895554c0a3aSHans de Goede 	case HW_DEF_RA_INFO_DUMP:
3896554c0a3aSHans de Goede 		{
3897554c0a3aSHans de Goede 			u8 mac_id = *(u8 *)pval;
3898554c0a3aSHans de Goede 			u32 cmd;
3899554c0a3aSHans de Goede 			u32 ra_info1, ra_info2;
3900554c0a3aSHans de Goede 			u32 rate_mask1, rate_mask2;
3901554c0a3aSHans de Goede 			u8 curr_tx_rate, curr_tx_sgi, hight_rate, lowest_rate;
3902554c0a3aSHans de Goede 
3903554c0a3aSHans de Goede 			cmd = 0x40000100 | mac_id;
3904554c0a3aSHans de Goede 			rtw_write32(padapter, REG_HMEBOX_DBG_2_8723B, cmd);
3905554c0a3aSHans de Goede 			msleep(10);
3906554c0a3aSHans de Goede 			ra_info1 = rtw_read32(padapter, 0x2F0);
3907554c0a3aSHans de Goede 			curr_tx_rate = ra_info1&0x7F;
3908554c0a3aSHans de Goede 			curr_tx_sgi = (ra_info1>>7)&0x01;
3909554c0a3aSHans de Goede 
3910554c0a3aSHans de Goede 			cmd = 0x40000400 | mac_id;
3911554c0a3aSHans de Goede 			rtw_write32(padapter, REG_HMEBOX_DBG_2_8723B, cmd);
3912554c0a3aSHans de Goede 			msleep(10);
3913554c0a3aSHans de Goede 			ra_info1 = rtw_read32(padapter, 0x2F0);
3914554c0a3aSHans de Goede 			ra_info2 = rtw_read32(padapter, 0x2F4);
3915554c0a3aSHans de Goede 			rate_mask1 = rtw_read32(padapter, 0x2F8);
3916554c0a3aSHans de Goede 			rate_mask2 = rtw_read32(padapter, 0x2FC);
3917554c0a3aSHans de Goede 			hight_rate = ra_info2&0xFF;
3918554c0a3aSHans de Goede 			lowest_rate = (ra_info2>>8)  & 0xFF;
3919554c0a3aSHans de Goede 
3920554c0a3aSHans de Goede 		}
3921554c0a3aSHans de Goede 		break;
3922554c0a3aSHans de Goede 
3923554c0a3aSHans de Goede 	case HAL_DEF_TX_PAGE_BOUNDARY:
3924554c0a3aSHans de Goede 		if (!padapter->registrypriv.wifi_spec) {
3925554c0a3aSHans de Goede 			*(u8 *)pval = TX_PAGE_BOUNDARY_8723B;
3926554c0a3aSHans de Goede 		} else {
3927554c0a3aSHans de Goede 			*(u8 *)pval = WMM_NORMAL_TX_PAGE_BOUNDARY_8723B;
3928554c0a3aSHans de Goede 		}
3929554c0a3aSHans de Goede 		break;
3930554c0a3aSHans de Goede 
3931554c0a3aSHans de Goede 	case HAL_DEF_MACID_SLEEP:
3932554c0a3aSHans de Goede 		*(u8 *)pval = true; /*  support macid sleep */
3933554c0a3aSHans de Goede 		break;
3934554c0a3aSHans de Goede 
3935554c0a3aSHans de Goede 	default:
3936554c0a3aSHans de Goede 		bResult = GetHalDefVar(padapter, variable, pval);
3937554c0a3aSHans de Goede 		break;
3938554c0a3aSHans de Goede 	}
3939554c0a3aSHans de Goede 
3940554c0a3aSHans de Goede 	return bResult;
3941554c0a3aSHans de Goede }
3942554c0a3aSHans de Goede 
3943554c0a3aSHans de Goede void rtl8723b_start_thread(struct adapter *padapter)
3944554c0a3aSHans de Goede {
3945554c0a3aSHans de Goede 	struct xmit_priv *xmitpriv = &padapter->xmitpriv;
3946554c0a3aSHans de Goede 
3947554c0a3aSHans de Goede 	xmitpriv->SdioXmitThread = kthread_run(rtl8723bs_xmit_thread, padapter, "RTWHALXT");
3948554c0a3aSHans de Goede }
3949554c0a3aSHans de Goede 
3950554c0a3aSHans de Goede void rtl8723b_stop_thread(struct adapter *padapter)
3951554c0a3aSHans de Goede {
3952554c0a3aSHans de Goede 	struct xmit_priv *xmitpriv = &padapter->xmitpriv;
3953554c0a3aSHans de Goede 
3954554c0a3aSHans de Goede 	/*  stop xmit_buf_thread */
3955554c0a3aSHans de Goede 	if (xmitpriv->SdioXmitThread) {
395609a8ea34SArnd Bergmann 		complete(&xmitpriv->SdioXmitStart);
395709a8ea34SArnd Bergmann 		wait_for_completion(&xmitpriv->SdioXmitTerminate);
3958554c0a3aSHans de Goede 		xmitpriv->SdioXmitThread = NULL;
3959554c0a3aSHans de Goede 	}
3960554c0a3aSHans de Goede }
3961