xref: /openbmc/linux/drivers/spi/spi-fsl-qspi.c (revision ec6a7952)
184d04318SFrieder Schrempf // SPDX-License-Identifier: GPL-2.0+
284d04318SFrieder Schrempf 
384d04318SFrieder Schrempf /*
484d04318SFrieder Schrempf  * Freescale QuadSPI driver.
584d04318SFrieder Schrempf  *
684d04318SFrieder Schrempf  * Copyright (C) 2013 Freescale Semiconductor, Inc.
784d04318SFrieder Schrempf  * Copyright (C) 2018 Bootlin
884d04318SFrieder Schrempf  * Copyright (C) 2018 exceet electronics GmbH
984d04318SFrieder Schrempf  * Copyright (C) 2018 Kontron Electronics GmbH
1084d04318SFrieder Schrempf  *
1184d04318SFrieder Schrempf  * Transition to SPI MEM interface:
1284d04318SFrieder Schrempf  * Authors:
13c55d0e8cSYogesh Narayan Gaur  *     Boris Brezillon <bbrezillon@kernel.org>
1484d04318SFrieder Schrempf  *     Frieder Schrempf <frieder.schrempf@kontron.de>
1584d04318SFrieder Schrempf  *     Yogesh Gaur <yogeshnarayan.gaur@nxp.com>
1684d04318SFrieder Schrempf  *     Suresh Gupta <suresh.gupta@nxp.com>
1784d04318SFrieder Schrempf  *
183e84cdd4STudor Ambarus  * Based on the original fsl-quadspi.c SPI NOR driver:
1984d04318SFrieder Schrempf  * Author: Freescale Semiconductor, Inc.
2084d04318SFrieder Schrempf  *
2184d04318SFrieder Schrempf  */
2284d04318SFrieder Schrempf 
2384d04318SFrieder Schrempf #include <linux/bitops.h>
2484d04318SFrieder Schrempf #include <linux/clk.h>
2584d04318SFrieder Schrempf #include <linux/completion.h>
2684d04318SFrieder Schrempf #include <linux/delay.h>
2784d04318SFrieder Schrempf #include <linux/err.h>
2884d04318SFrieder Schrempf #include <linux/errno.h>
2984d04318SFrieder Schrempf #include <linux/interrupt.h>
3084d04318SFrieder Schrempf #include <linux/io.h>
3184d04318SFrieder Schrempf #include <linux/iopoll.h>
3284d04318SFrieder Schrempf #include <linux/jiffies.h>
3384d04318SFrieder Schrempf #include <linux/kernel.h>
3484d04318SFrieder Schrempf #include <linux/module.h>
3584d04318SFrieder Schrempf #include <linux/mutex.h>
3684d04318SFrieder Schrempf #include <linux/of.h>
3784d04318SFrieder Schrempf #include <linux/platform_device.h>
3884d04318SFrieder Schrempf #include <linux/pm_qos.h>
3984d04318SFrieder Schrempf #include <linux/sizes.h>
4084d04318SFrieder Schrempf 
4184d04318SFrieder Schrempf #include <linux/spi/spi.h>
4284d04318SFrieder Schrempf #include <linux/spi/spi-mem.h>
4384d04318SFrieder Schrempf 
4484d04318SFrieder Schrempf /*
4584d04318SFrieder Schrempf  * The driver only uses one single LUT entry, that is updated on
4684d04318SFrieder Schrempf  * each call of exec_op(). Index 0 is preset at boot with a basic
4784d04318SFrieder Schrempf  * read operation, so let's use the last entry (15).
4884d04318SFrieder Schrempf  */
4984d04318SFrieder Schrempf #define	SEQID_LUT			15
5084d04318SFrieder Schrempf 
5184d04318SFrieder Schrempf /* Registers used by the driver */
5284d04318SFrieder Schrempf #define QUADSPI_MCR			0x00
5384d04318SFrieder Schrempf #define QUADSPI_MCR_RESERVED_MASK	GENMASK(19, 16)
5484d04318SFrieder Schrempf #define QUADSPI_MCR_MDIS_MASK		BIT(14)
5584d04318SFrieder Schrempf #define QUADSPI_MCR_CLR_TXF_MASK	BIT(11)
5684d04318SFrieder Schrempf #define QUADSPI_MCR_CLR_RXF_MASK	BIT(10)
5784d04318SFrieder Schrempf #define QUADSPI_MCR_DDR_EN_MASK		BIT(7)
5884d04318SFrieder Schrempf #define QUADSPI_MCR_END_CFG_MASK	GENMASK(3, 2)
5984d04318SFrieder Schrempf #define QUADSPI_MCR_SWRSTHD_MASK	BIT(1)
6084d04318SFrieder Schrempf #define QUADSPI_MCR_SWRSTSD_MASK	BIT(0)
6184d04318SFrieder Schrempf 
6284d04318SFrieder Schrempf #define QUADSPI_IPCR			0x08
6384d04318SFrieder Schrempf #define QUADSPI_IPCR_SEQID(x)		((x) << 24)
6484d04318SFrieder Schrempf 
65f6910679SFrieder Schrempf #define QUADSPI_FLSHCR			0x0c
66f6910679SFrieder Schrempf #define QUADSPI_FLSHCR_TCSS_MASK	GENMASK(3, 0)
67f6910679SFrieder Schrempf #define QUADSPI_FLSHCR_TCSH_MASK	GENMASK(11, 8)
68f6910679SFrieder Schrempf #define QUADSPI_FLSHCR_TDH_MASK		GENMASK(17, 16)
69f6910679SFrieder Schrempf 
7016c3e058SKuldeep Singh #define QUADSPI_BUF0CR                  0x10
7116c3e058SKuldeep Singh #define QUADSPI_BUF1CR                  0x14
7216c3e058SKuldeep Singh #define QUADSPI_BUF2CR                  0x18
7316c3e058SKuldeep Singh #define QUADSPI_BUFXCR_INVALID_MSTRID   0xe
7416c3e058SKuldeep Singh 
7584d04318SFrieder Schrempf #define QUADSPI_BUF3CR			0x1c
7684d04318SFrieder Schrempf #define QUADSPI_BUF3CR_ALLMST_MASK	BIT(31)
7784d04318SFrieder Schrempf #define QUADSPI_BUF3CR_ADATSZ(x)	((x) << 8)
7884d04318SFrieder Schrempf #define QUADSPI_BUF3CR_ADATSZ_MASK	GENMASK(15, 8)
7984d04318SFrieder Schrempf 
8084d04318SFrieder Schrempf #define QUADSPI_BFGENCR			0x20
8184d04318SFrieder Schrempf #define QUADSPI_BFGENCR_SEQID(x)	((x) << 12)
8284d04318SFrieder Schrempf 
8384d04318SFrieder Schrempf #define QUADSPI_BUF0IND			0x30
8484d04318SFrieder Schrempf #define QUADSPI_BUF1IND			0x34
8584d04318SFrieder Schrempf #define QUADSPI_BUF2IND			0x38
8684d04318SFrieder Schrempf #define QUADSPI_SFAR			0x100
8784d04318SFrieder Schrempf 
8884d04318SFrieder Schrempf #define QUADSPI_SMPR			0x108
8984d04318SFrieder Schrempf #define QUADSPI_SMPR_DDRSMP_MASK	GENMASK(18, 16)
9084d04318SFrieder Schrempf #define QUADSPI_SMPR_FSDLY_MASK		BIT(6)
9184d04318SFrieder Schrempf #define QUADSPI_SMPR_FSPHS_MASK		BIT(5)
9284d04318SFrieder Schrempf #define QUADSPI_SMPR_HSENA_MASK		BIT(0)
9384d04318SFrieder Schrempf 
9484d04318SFrieder Schrempf #define QUADSPI_RBCT			0x110
9584d04318SFrieder Schrempf #define QUADSPI_RBCT_WMRK_MASK		GENMASK(4, 0)
9684d04318SFrieder Schrempf #define QUADSPI_RBCT_RXBRD_USEIPS	BIT(8)
9784d04318SFrieder Schrempf 
9884d04318SFrieder Schrempf #define QUADSPI_TBDR			0x154
9984d04318SFrieder Schrempf 
10084d04318SFrieder Schrempf #define QUADSPI_SR			0x15c
10184d04318SFrieder Schrempf #define QUADSPI_SR_IP_ACC_MASK		BIT(1)
10284d04318SFrieder Schrempf #define QUADSPI_SR_AHB_ACC_MASK		BIT(2)
10384d04318SFrieder Schrempf 
10484d04318SFrieder Schrempf #define QUADSPI_FR			0x160
10584d04318SFrieder Schrempf #define QUADSPI_FR_TFF_MASK		BIT(0)
10684d04318SFrieder Schrempf 
107f6910679SFrieder Schrempf #define QUADSPI_RSER			0x164
108f6910679SFrieder Schrempf #define QUADSPI_RSER_TFIE		BIT(0)
109f6910679SFrieder Schrempf 
11084d04318SFrieder Schrempf #define QUADSPI_SPTRCLR			0x16c
11184d04318SFrieder Schrempf #define QUADSPI_SPTRCLR_IPPTRC		BIT(8)
11284d04318SFrieder Schrempf #define QUADSPI_SPTRCLR_BFPTRC		BIT(0)
11384d04318SFrieder Schrempf 
11484d04318SFrieder Schrempf #define QUADSPI_SFA1AD			0x180
11584d04318SFrieder Schrempf #define QUADSPI_SFA2AD			0x184
11684d04318SFrieder Schrempf #define QUADSPI_SFB1AD			0x188
11784d04318SFrieder Schrempf #define QUADSPI_SFB2AD			0x18c
11884d04318SFrieder Schrempf #define QUADSPI_RBDR(x)			(0x200 + ((x) * 4))
11984d04318SFrieder Schrempf 
12084d04318SFrieder Schrempf #define QUADSPI_LUTKEY			0x300
12184d04318SFrieder Schrempf #define QUADSPI_LUTKEY_VALUE		0x5AF05AF0
12284d04318SFrieder Schrempf 
12384d04318SFrieder Schrempf #define QUADSPI_LCKCR			0x304
12484d04318SFrieder Schrempf #define QUADSPI_LCKER_LOCK		BIT(0)
12584d04318SFrieder Schrempf #define QUADSPI_LCKER_UNLOCK		BIT(1)
12684d04318SFrieder Schrempf 
12784d04318SFrieder Schrempf #define QUADSPI_LUT_BASE		0x310
12884d04318SFrieder Schrempf #define QUADSPI_LUT_OFFSET		(SEQID_LUT * 4 * 4)
12984d04318SFrieder Schrempf #define QUADSPI_LUT_REG(idx) \
13084d04318SFrieder Schrempf 	(QUADSPI_LUT_BASE + QUADSPI_LUT_OFFSET + (idx) * 4)
13184d04318SFrieder Schrempf 
13284d04318SFrieder Schrempf /* Instruction set for the LUT register */
13384d04318SFrieder Schrempf #define LUT_STOP		0
13484d04318SFrieder Schrempf #define LUT_CMD			1
13584d04318SFrieder Schrempf #define LUT_ADDR		2
13684d04318SFrieder Schrempf #define LUT_DUMMY		3
13784d04318SFrieder Schrempf #define LUT_MODE		4
13884d04318SFrieder Schrempf #define LUT_MODE2		5
13984d04318SFrieder Schrempf #define LUT_MODE4		6
14084d04318SFrieder Schrempf #define LUT_FSL_READ		7
14184d04318SFrieder Schrempf #define LUT_FSL_WRITE		8
14284d04318SFrieder Schrempf #define LUT_JMP_ON_CS		9
14384d04318SFrieder Schrempf #define LUT_ADDR_DDR		10
14484d04318SFrieder Schrempf #define LUT_MODE_DDR		11
14584d04318SFrieder Schrempf #define LUT_MODE2_DDR		12
14684d04318SFrieder Schrempf #define LUT_MODE4_DDR		13
14784d04318SFrieder Schrempf #define LUT_FSL_READ_DDR	14
14884d04318SFrieder Schrempf #define LUT_FSL_WRITE_DDR	15
14984d04318SFrieder Schrempf #define LUT_DATA_LEARN		16
15084d04318SFrieder Schrempf 
15184d04318SFrieder Schrempf /*
15284d04318SFrieder Schrempf  * The PAD definitions for LUT register.
15384d04318SFrieder Schrempf  *
15484d04318SFrieder Schrempf  * The pad stands for the number of IO lines [0:3].
15584d04318SFrieder Schrempf  * For example, the quad read needs four IO lines,
15684d04318SFrieder Schrempf  * so you should use LUT_PAD(4).
15784d04318SFrieder Schrempf  */
15884d04318SFrieder Schrempf #define LUT_PAD(x) (fls(x) - 1)
15984d04318SFrieder Schrempf 
16084d04318SFrieder Schrempf /*
16184d04318SFrieder Schrempf  * Macro for constructing the LUT entries with the following
16284d04318SFrieder Schrempf  * register layout:
16384d04318SFrieder Schrempf  *
16484d04318SFrieder Schrempf  *  ---------------------------------------------------
16584d04318SFrieder Schrempf  *  | INSTR1 | PAD1 | OPRND1 | INSTR0 | PAD0 | OPRND0 |
16684d04318SFrieder Schrempf  *  ---------------------------------------------------
16784d04318SFrieder Schrempf  */
16884d04318SFrieder Schrempf #define LUT_DEF(idx, ins, pad, opr)					\
16984d04318SFrieder Schrempf 	((((ins) << 10) | ((pad) << 8) | (opr)) << (((idx) % 2) * 16))
17084d04318SFrieder Schrempf 
17184d04318SFrieder Schrempf /* Controller needs driver to swap endianness */
17284d04318SFrieder Schrempf #define QUADSPI_QUIRK_SWAP_ENDIAN	BIT(0)
17384d04318SFrieder Schrempf 
17484d04318SFrieder Schrempf /* Controller needs 4x internal clock */
17584d04318SFrieder Schrempf #define QUADSPI_QUIRK_4X_INT_CLK	BIT(1)
17684d04318SFrieder Schrempf 
17784d04318SFrieder Schrempf /*
17884d04318SFrieder Schrempf  * TKT253890, the controller needs the driver to fill the txfifo with
17984d04318SFrieder Schrempf  * 16 bytes at least to trigger a data transfer, even though the extra
18084d04318SFrieder Schrempf  * data won't be transferred.
18184d04318SFrieder Schrempf  */
18284d04318SFrieder Schrempf #define QUADSPI_QUIRK_TKT253890		BIT(2)
18384d04318SFrieder Schrempf 
18484d04318SFrieder Schrempf /* TKT245618, the controller cannot wake up from wait mode */
18584d04318SFrieder Schrempf #define QUADSPI_QUIRK_TKT245618		BIT(3)
18684d04318SFrieder Schrempf 
18784d04318SFrieder Schrempf /*
18884d04318SFrieder Schrempf  * Controller adds QSPI_AMBA_BASE (base address of the mapped memory)
18984d04318SFrieder Schrempf  * internally. No need to add it when setting SFXXAD and SFAR registers
19084d04318SFrieder Schrempf  */
19184d04318SFrieder Schrempf #define QUADSPI_QUIRK_BASE_INTERNAL	BIT(4)
19284d04318SFrieder Schrempf 
193f6910679SFrieder Schrempf /*
194f6910679SFrieder Schrempf  * Controller uses TDH bits in register QUADSPI_FLSHCR.
195f6910679SFrieder Schrempf  * They need to be set in accordance with the DDR/SDR mode.
196f6910679SFrieder Schrempf  */
197f6910679SFrieder Schrempf #define QUADSPI_QUIRK_USE_TDH_SETTING	BIT(5)
198f6910679SFrieder Schrempf 
19984d04318SFrieder Schrempf struct fsl_qspi_devtype_data {
20084d04318SFrieder Schrempf 	unsigned int rxfifo;
20184d04318SFrieder Schrempf 	unsigned int txfifo;
20216c3e058SKuldeep Singh 	int invalid_mstrid;
20384d04318SFrieder Schrempf 	unsigned int ahb_buf_size;
20484d04318SFrieder Schrempf 	unsigned int quirks;
20584d04318SFrieder Schrempf 	bool little_endian;
20684d04318SFrieder Schrempf };
20784d04318SFrieder Schrempf 
20884d04318SFrieder Schrempf static const struct fsl_qspi_devtype_data vybrid_data = {
20984d04318SFrieder Schrempf 	.rxfifo = SZ_128,
21084d04318SFrieder Schrempf 	.txfifo = SZ_64,
21116c3e058SKuldeep Singh 	.invalid_mstrid = QUADSPI_BUFXCR_INVALID_MSTRID,
21284d04318SFrieder Schrempf 	.ahb_buf_size = SZ_1K,
21384d04318SFrieder Schrempf 	.quirks = QUADSPI_QUIRK_SWAP_ENDIAN,
21484d04318SFrieder Schrempf 	.little_endian = true,
21584d04318SFrieder Schrempf };
21684d04318SFrieder Schrempf 
21784d04318SFrieder Schrempf static const struct fsl_qspi_devtype_data imx6sx_data = {
21884d04318SFrieder Schrempf 	.rxfifo = SZ_128,
21984d04318SFrieder Schrempf 	.txfifo = SZ_512,
22016c3e058SKuldeep Singh 	.invalid_mstrid = QUADSPI_BUFXCR_INVALID_MSTRID,
22184d04318SFrieder Schrempf 	.ahb_buf_size = SZ_1K,
22284d04318SFrieder Schrempf 	.quirks = QUADSPI_QUIRK_4X_INT_CLK | QUADSPI_QUIRK_TKT245618,
22384d04318SFrieder Schrempf 	.little_endian = true,
22484d04318SFrieder Schrempf };
22584d04318SFrieder Schrempf 
22684d04318SFrieder Schrempf static const struct fsl_qspi_devtype_data imx7d_data = {
227d6b197a1SHan Xu 	.rxfifo = SZ_128,
22884d04318SFrieder Schrempf 	.txfifo = SZ_512,
22916c3e058SKuldeep Singh 	.invalid_mstrid = QUADSPI_BUFXCR_INVALID_MSTRID,
23084d04318SFrieder Schrempf 	.ahb_buf_size = SZ_1K,
231f6910679SFrieder Schrempf 	.quirks = QUADSPI_QUIRK_TKT253890 | QUADSPI_QUIRK_4X_INT_CLK |
232f6910679SFrieder Schrempf 		  QUADSPI_QUIRK_USE_TDH_SETTING,
23384d04318SFrieder Schrempf 	.little_endian = true,
23484d04318SFrieder Schrempf };
23584d04318SFrieder Schrempf 
23684d04318SFrieder Schrempf static const struct fsl_qspi_devtype_data imx6ul_data = {
23784d04318SFrieder Schrempf 	.rxfifo = SZ_128,
23884d04318SFrieder Schrempf 	.txfifo = SZ_512,
23916c3e058SKuldeep Singh 	.invalid_mstrid = QUADSPI_BUFXCR_INVALID_MSTRID,
24084d04318SFrieder Schrempf 	.ahb_buf_size = SZ_1K,
241f6910679SFrieder Schrempf 	.quirks = QUADSPI_QUIRK_TKT253890 | QUADSPI_QUIRK_4X_INT_CLK |
242f6910679SFrieder Schrempf 		  QUADSPI_QUIRK_USE_TDH_SETTING,
24384d04318SFrieder Schrempf 	.little_endian = true,
24484d04318SFrieder Schrempf };
24584d04318SFrieder Schrempf 
24684d04318SFrieder Schrempf static const struct fsl_qspi_devtype_data ls1021a_data = {
24784d04318SFrieder Schrempf 	.rxfifo = SZ_128,
24884d04318SFrieder Schrempf 	.txfifo = SZ_64,
24916c3e058SKuldeep Singh 	.invalid_mstrid = QUADSPI_BUFXCR_INVALID_MSTRID,
25084d04318SFrieder Schrempf 	.ahb_buf_size = SZ_1K,
25184d04318SFrieder Schrempf 	.quirks = 0,
25284d04318SFrieder Schrempf 	.little_endian = false,
25384d04318SFrieder Schrempf };
25484d04318SFrieder Schrempf 
25584d04318SFrieder Schrempf static const struct fsl_qspi_devtype_data ls2080a_data = {
25684d04318SFrieder Schrempf 	.rxfifo = SZ_128,
25784d04318SFrieder Schrempf 	.txfifo = SZ_64,
25884d04318SFrieder Schrempf 	.ahb_buf_size = SZ_1K,
25916c3e058SKuldeep Singh 	.invalid_mstrid = 0x0,
26084d04318SFrieder Schrempf 	.quirks = QUADSPI_QUIRK_TKT253890 | QUADSPI_QUIRK_BASE_INTERNAL,
26184d04318SFrieder Schrempf 	.little_endian = true,
26284d04318SFrieder Schrempf };
26384d04318SFrieder Schrempf 
26484d04318SFrieder Schrempf struct fsl_qspi {
26584d04318SFrieder Schrempf 	void __iomem *iobase;
26684d04318SFrieder Schrempf 	void __iomem *ahb_addr;
26784d04318SFrieder Schrempf 	u32 memmap_phy;
26884d04318SFrieder Schrempf 	struct clk *clk, *clk_en;
26984d04318SFrieder Schrempf 	struct device *dev;
27084d04318SFrieder Schrempf 	struct completion c;
27184d04318SFrieder Schrempf 	const struct fsl_qspi_devtype_data *devtype_data;
27284d04318SFrieder Schrempf 	struct mutex lock;
27384d04318SFrieder Schrempf 	struct pm_qos_request pm_qos_req;
27484d04318SFrieder Schrempf 	int selected;
27584d04318SFrieder Schrempf };
27684d04318SFrieder Schrempf 
needs_swap_endian(struct fsl_qspi * q)27784d04318SFrieder Schrempf static inline int needs_swap_endian(struct fsl_qspi *q)
27884d04318SFrieder Schrempf {
27984d04318SFrieder Schrempf 	return q->devtype_data->quirks & QUADSPI_QUIRK_SWAP_ENDIAN;
28084d04318SFrieder Schrempf }
28184d04318SFrieder Schrempf 
needs_4x_clock(struct fsl_qspi * q)28284d04318SFrieder Schrempf static inline int needs_4x_clock(struct fsl_qspi *q)
28384d04318SFrieder Schrempf {
28484d04318SFrieder Schrempf 	return q->devtype_data->quirks & QUADSPI_QUIRK_4X_INT_CLK;
28584d04318SFrieder Schrempf }
28684d04318SFrieder Schrempf 
needs_fill_txfifo(struct fsl_qspi * q)28784d04318SFrieder Schrempf static inline int needs_fill_txfifo(struct fsl_qspi *q)
28884d04318SFrieder Schrempf {
28984d04318SFrieder Schrempf 	return q->devtype_data->quirks & QUADSPI_QUIRK_TKT253890;
29084d04318SFrieder Schrempf }
29184d04318SFrieder Schrempf 
needs_wakeup_wait_mode(struct fsl_qspi * q)29284d04318SFrieder Schrempf static inline int needs_wakeup_wait_mode(struct fsl_qspi *q)
29384d04318SFrieder Schrempf {
29484d04318SFrieder Schrempf 	return q->devtype_data->quirks & QUADSPI_QUIRK_TKT245618;
29584d04318SFrieder Schrempf }
29684d04318SFrieder Schrempf 
needs_amba_base_offset(struct fsl_qspi * q)29784d04318SFrieder Schrempf static inline int needs_amba_base_offset(struct fsl_qspi *q)
29884d04318SFrieder Schrempf {
29984d04318SFrieder Schrempf 	return !(q->devtype_data->quirks & QUADSPI_QUIRK_BASE_INTERNAL);
30084d04318SFrieder Schrempf }
30184d04318SFrieder Schrempf 
needs_tdh_setting(struct fsl_qspi * q)302f6910679SFrieder Schrempf static inline int needs_tdh_setting(struct fsl_qspi *q)
303f6910679SFrieder Schrempf {
304f6910679SFrieder Schrempf 	return q->devtype_data->quirks & QUADSPI_QUIRK_USE_TDH_SETTING;
305f6910679SFrieder Schrempf }
306f6910679SFrieder Schrempf 
30784d04318SFrieder Schrempf /*
30884d04318SFrieder Schrempf  * An IC bug makes it necessary to rearrange the 32-bit data.
30984d04318SFrieder Schrempf  * Later chips, such as IMX6SLX, have fixed this bug.
31084d04318SFrieder Schrempf  */
fsl_qspi_endian_xchg(struct fsl_qspi * q,u32 a)31184d04318SFrieder Schrempf static inline u32 fsl_qspi_endian_xchg(struct fsl_qspi *q, u32 a)
31284d04318SFrieder Schrempf {
31384d04318SFrieder Schrempf 	return needs_swap_endian(q) ? __swab32(a) : a;
31484d04318SFrieder Schrempf }
31584d04318SFrieder Schrempf 
31684d04318SFrieder Schrempf /*
31784d04318SFrieder Schrempf  * R/W functions for big- or little-endian registers:
31884d04318SFrieder Schrempf  * The QSPI controller's endianness is independent of
31984d04318SFrieder Schrempf  * the CPU core's endianness. So far, although the CPU
32084d04318SFrieder Schrempf  * core is little-endian the QSPI controller can use
32184d04318SFrieder Schrempf  * big-endian or little-endian.
32284d04318SFrieder Schrempf  */
qspi_writel(struct fsl_qspi * q,u32 val,void __iomem * addr)32384d04318SFrieder Schrempf static void qspi_writel(struct fsl_qspi *q, u32 val, void __iomem *addr)
32484d04318SFrieder Schrempf {
32584d04318SFrieder Schrempf 	if (q->devtype_data->little_endian)
32684d04318SFrieder Schrempf 		iowrite32(val, addr);
32784d04318SFrieder Schrempf 	else
32884d04318SFrieder Schrempf 		iowrite32be(val, addr);
32984d04318SFrieder Schrempf }
33084d04318SFrieder Schrempf 
qspi_readl(struct fsl_qspi * q,void __iomem * addr)33184d04318SFrieder Schrempf static u32 qspi_readl(struct fsl_qspi *q, void __iomem *addr)
33284d04318SFrieder Schrempf {
33384d04318SFrieder Schrempf 	if (q->devtype_data->little_endian)
33484d04318SFrieder Schrempf 		return ioread32(addr);
33584d04318SFrieder Schrempf 
33684d04318SFrieder Schrempf 	return ioread32be(addr);
33784d04318SFrieder Schrempf }
33884d04318SFrieder Schrempf 
fsl_qspi_irq_handler(int irq,void * dev_id)33984d04318SFrieder Schrempf static irqreturn_t fsl_qspi_irq_handler(int irq, void *dev_id)
34084d04318SFrieder Schrempf {
34184d04318SFrieder Schrempf 	struct fsl_qspi *q = dev_id;
34284d04318SFrieder Schrempf 	u32 reg;
34384d04318SFrieder Schrempf 
34484d04318SFrieder Schrempf 	/* clear interrupt */
34584d04318SFrieder Schrempf 	reg = qspi_readl(q, q->iobase + QUADSPI_FR);
34684d04318SFrieder Schrempf 	qspi_writel(q, reg, q->iobase + QUADSPI_FR);
34784d04318SFrieder Schrempf 
34884d04318SFrieder Schrempf 	if (reg & QUADSPI_FR_TFF_MASK)
34984d04318SFrieder Schrempf 		complete(&q->c);
35084d04318SFrieder Schrempf 
35184d04318SFrieder Schrempf 	dev_dbg(q->dev, "QUADSPI_FR : 0x%.8x:0x%.8x\n", 0, reg);
35284d04318SFrieder Schrempf 	return IRQ_HANDLED;
35384d04318SFrieder Schrempf }
35484d04318SFrieder Schrempf 
fsl_qspi_check_buswidth(struct fsl_qspi * q,u8 width)35584d04318SFrieder Schrempf static int fsl_qspi_check_buswidth(struct fsl_qspi *q, u8 width)
35684d04318SFrieder Schrempf {
35784d04318SFrieder Schrempf 	switch (width) {
35884d04318SFrieder Schrempf 	case 1:
35984d04318SFrieder Schrempf 	case 2:
36084d04318SFrieder Schrempf 	case 4:
36184d04318SFrieder Schrempf 		return 0;
36284d04318SFrieder Schrempf 	}
36384d04318SFrieder Schrempf 
36484d04318SFrieder Schrempf 	return -ENOTSUPP;
36584d04318SFrieder Schrempf }
36684d04318SFrieder Schrempf 
fsl_qspi_supports_op(struct spi_mem * mem,const struct spi_mem_op * op)36784d04318SFrieder Schrempf static bool fsl_qspi_supports_op(struct spi_mem *mem,
36884d04318SFrieder Schrempf 				 const struct spi_mem_op *op)
36984d04318SFrieder Schrempf {
370*ec6a7952SYang Yingliang 	struct fsl_qspi *q = spi_controller_get_devdata(mem->spi->controller);
37184d04318SFrieder Schrempf 	int ret;
37284d04318SFrieder Schrempf 
37384d04318SFrieder Schrempf 	ret = fsl_qspi_check_buswidth(q, op->cmd.buswidth);
37484d04318SFrieder Schrempf 
37584d04318SFrieder Schrempf 	if (op->addr.nbytes)
37684d04318SFrieder Schrempf 		ret |= fsl_qspi_check_buswidth(q, op->addr.buswidth);
37784d04318SFrieder Schrempf 
37884d04318SFrieder Schrempf 	if (op->dummy.nbytes)
37984d04318SFrieder Schrempf 		ret |= fsl_qspi_check_buswidth(q, op->dummy.buswidth);
38084d04318SFrieder Schrempf 
38184d04318SFrieder Schrempf 	if (op->data.nbytes)
38284d04318SFrieder Schrempf 		ret |= fsl_qspi_check_buswidth(q, op->data.buswidth);
38384d04318SFrieder Schrempf 
38484d04318SFrieder Schrempf 	if (ret)
38584d04318SFrieder Schrempf 		return false;
38684d04318SFrieder Schrempf 
38784d04318SFrieder Schrempf 	/*
38884d04318SFrieder Schrempf 	 * The number of instructions needed for the op, needs
38984d04318SFrieder Schrempf 	 * to fit into a single LUT entry.
39084d04318SFrieder Schrempf 	 */
39184d04318SFrieder Schrempf 	if (op->addr.nbytes +
39284d04318SFrieder Schrempf 	   (op->dummy.nbytes ? 1:0) +
39384d04318SFrieder Schrempf 	   (op->data.nbytes ? 1:0) > 6)
39484d04318SFrieder Schrempf 		return false;
39584d04318SFrieder Schrempf 
39684d04318SFrieder Schrempf 	/* Max 64 dummy clock cycles supported */
39784d04318SFrieder Schrempf 	if (op->dummy.nbytes &&
39884d04318SFrieder Schrempf 	    (op->dummy.nbytes * 8 / op->dummy.buswidth > 64))
39984d04318SFrieder Schrempf 		return false;
40084d04318SFrieder Schrempf 
40184d04318SFrieder Schrempf 	/* Max data length, check controller limits and alignment */
40284d04318SFrieder Schrempf 	if (op->data.dir == SPI_MEM_DATA_IN &&
40384d04318SFrieder Schrempf 	    (op->data.nbytes > q->devtype_data->ahb_buf_size ||
40484d04318SFrieder Schrempf 	     (op->data.nbytes > q->devtype_data->rxfifo - 4 &&
40584d04318SFrieder Schrempf 	      !IS_ALIGNED(op->data.nbytes, 8))))
40684d04318SFrieder Schrempf 		return false;
40784d04318SFrieder Schrempf 
40884d04318SFrieder Schrempf 	if (op->data.dir == SPI_MEM_DATA_OUT &&
40984d04318SFrieder Schrempf 	    op->data.nbytes > q->devtype_data->txfifo)
41084d04318SFrieder Schrempf 		return false;
41184d04318SFrieder Schrempf 
412b0177acaSMichael Walle 	return spi_mem_default_supports_op(mem, op);
41384d04318SFrieder Schrempf }
41484d04318SFrieder Schrempf 
fsl_qspi_prepare_lut(struct fsl_qspi * q,const struct spi_mem_op * op)41584d04318SFrieder Schrempf static void fsl_qspi_prepare_lut(struct fsl_qspi *q,
41684d04318SFrieder Schrempf 				 const struct spi_mem_op *op)
41784d04318SFrieder Schrempf {
41884d04318SFrieder Schrempf 	void __iomem *base = q->iobase;
41984d04318SFrieder Schrempf 	u32 lutval[4] = {};
42084d04318SFrieder Schrempf 	int lutidx = 1, i;
42184d04318SFrieder Schrempf 
42284d04318SFrieder Schrempf 	lutval[0] |= LUT_DEF(0, LUT_CMD, LUT_PAD(op->cmd.buswidth),
42384d04318SFrieder Schrempf 			     op->cmd.opcode);
42484d04318SFrieder Schrempf 
42584d04318SFrieder Schrempf 	/*
42684d04318SFrieder Schrempf 	 * For some unknown reason, using LUT_ADDR doesn't work in some
42784d04318SFrieder Schrempf 	 * cases (at least with only one byte long addresses), so
42884d04318SFrieder Schrempf 	 * let's use LUT_MODE to write the address bytes one by one
42984d04318SFrieder Schrempf 	 */
43084d04318SFrieder Schrempf 	for (i = 0; i < op->addr.nbytes; i++) {
43184d04318SFrieder Schrempf 		u8 addrbyte = op->addr.val >> (8 * (op->addr.nbytes - i - 1));
43284d04318SFrieder Schrempf 
43384d04318SFrieder Schrempf 		lutval[lutidx / 2] |= LUT_DEF(lutidx, LUT_MODE,
43484d04318SFrieder Schrempf 					      LUT_PAD(op->addr.buswidth),
43584d04318SFrieder Schrempf 					      addrbyte);
43684d04318SFrieder Schrempf 		lutidx++;
43784d04318SFrieder Schrempf 	}
43884d04318SFrieder Schrempf 
43984d04318SFrieder Schrempf 	if (op->dummy.nbytes) {
44084d04318SFrieder Schrempf 		lutval[lutidx / 2] |= LUT_DEF(lutidx, LUT_DUMMY,
44184d04318SFrieder Schrempf 					      LUT_PAD(op->dummy.buswidth),
44284d04318SFrieder Schrempf 					      op->dummy.nbytes * 8 /
44384d04318SFrieder Schrempf 					      op->dummy.buswidth);
44484d04318SFrieder Schrempf 		lutidx++;
44584d04318SFrieder Schrempf 	}
44684d04318SFrieder Schrempf 
44784d04318SFrieder Schrempf 	if (op->data.nbytes) {
44884d04318SFrieder Schrempf 		lutval[lutidx / 2] |= LUT_DEF(lutidx,
44984d04318SFrieder Schrempf 					      op->data.dir == SPI_MEM_DATA_IN ?
45084d04318SFrieder Schrempf 					      LUT_FSL_READ : LUT_FSL_WRITE,
45184d04318SFrieder Schrempf 					      LUT_PAD(op->data.buswidth),
45284d04318SFrieder Schrempf 					      0);
45384d04318SFrieder Schrempf 		lutidx++;
45484d04318SFrieder Schrempf 	}
45584d04318SFrieder Schrempf 
45684d04318SFrieder Schrempf 	lutval[lutidx / 2] |= LUT_DEF(lutidx, LUT_STOP, 0, 0);
45784d04318SFrieder Schrempf 
45884d04318SFrieder Schrempf 	/* unlock LUT */
45984d04318SFrieder Schrempf 	qspi_writel(q, QUADSPI_LUTKEY_VALUE, q->iobase + QUADSPI_LUTKEY);
46084d04318SFrieder Schrempf 	qspi_writel(q, QUADSPI_LCKER_UNLOCK, q->iobase + QUADSPI_LCKCR);
46184d04318SFrieder Schrempf 
46284d04318SFrieder Schrempf 	/* fill LUT */
46384d04318SFrieder Schrempf 	for (i = 0; i < ARRAY_SIZE(lutval); i++)
46484d04318SFrieder Schrempf 		qspi_writel(q, lutval[i], base + QUADSPI_LUT_REG(i));
46584d04318SFrieder Schrempf 
46684d04318SFrieder Schrempf 	/* lock LUT */
46784d04318SFrieder Schrempf 	qspi_writel(q, QUADSPI_LUTKEY_VALUE, q->iobase + QUADSPI_LUTKEY);
46884d04318SFrieder Schrempf 	qspi_writel(q, QUADSPI_LCKER_LOCK, q->iobase + QUADSPI_LCKCR);
46984d04318SFrieder Schrempf }
47084d04318SFrieder Schrempf 
fsl_qspi_clk_prep_enable(struct fsl_qspi * q)47184d04318SFrieder Schrempf static int fsl_qspi_clk_prep_enable(struct fsl_qspi *q)
47284d04318SFrieder Schrempf {
47384d04318SFrieder Schrempf 	int ret;
47484d04318SFrieder Schrempf 
47584d04318SFrieder Schrempf 	ret = clk_prepare_enable(q->clk_en);
47684d04318SFrieder Schrempf 	if (ret)
47784d04318SFrieder Schrempf 		return ret;
47884d04318SFrieder Schrempf 
47984d04318SFrieder Schrempf 	ret = clk_prepare_enable(q->clk);
48084d04318SFrieder Schrempf 	if (ret) {
48184d04318SFrieder Schrempf 		clk_disable_unprepare(q->clk_en);
48284d04318SFrieder Schrempf 		return ret;
48384d04318SFrieder Schrempf 	}
48484d04318SFrieder Schrempf 
48584d04318SFrieder Schrempf 	if (needs_wakeup_wait_mode(q))
486c4c632e9SRafael J. Wysocki 		cpu_latency_qos_add_request(&q->pm_qos_req, 0);
48784d04318SFrieder Schrempf 
48884d04318SFrieder Schrempf 	return 0;
48984d04318SFrieder Schrempf }
49084d04318SFrieder Schrempf 
fsl_qspi_clk_disable_unprep(struct fsl_qspi * q)49184d04318SFrieder Schrempf static void fsl_qspi_clk_disable_unprep(struct fsl_qspi *q)
49284d04318SFrieder Schrempf {
49384d04318SFrieder Schrempf 	if (needs_wakeup_wait_mode(q))
494c4c632e9SRafael J. Wysocki 		cpu_latency_qos_remove_request(&q->pm_qos_req);
49584d04318SFrieder Schrempf 
49684d04318SFrieder Schrempf 	clk_disable_unprepare(q->clk);
49784d04318SFrieder Schrempf 	clk_disable_unprepare(q->clk_en);
49884d04318SFrieder Schrempf }
49984d04318SFrieder Schrempf 
50084d04318SFrieder Schrempf /*
50184d04318SFrieder Schrempf  * If we have changed the content of the flash by writing or erasing, or if we
50284d04318SFrieder Schrempf  * read from flash with a different offset into the page buffer, we need to
50384d04318SFrieder Schrempf  * invalidate the AHB buffer. If we do not do so, we may read out the wrong
50484d04318SFrieder Schrempf  * data. The spec tells us reset the AHB domain and Serial Flash domain at
50584d04318SFrieder Schrempf  * the same time.
50684d04318SFrieder Schrempf  */
fsl_qspi_invalidate(struct fsl_qspi * q)50784d04318SFrieder Schrempf static void fsl_qspi_invalidate(struct fsl_qspi *q)
50884d04318SFrieder Schrempf {
50984d04318SFrieder Schrempf 	u32 reg;
51084d04318SFrieder Schrempf 
51184d04318SFrieder Schrempf 	reg = qspi_readl(q, q->iobase + QUADSPI_MCR);
51284d04318SFrieder Schrempf 	reg |= QUADSPI_MCR_SWRSTHD_MASK | QUADSPI_MCR_SWRSTSD_MASK;
51384d04318SFrieder Schrempf 	qspi_writel(q, reg, q->iobase + QUADSPI_MCR);
51484d04318SFrieder Schrempf 
51584d04318SFrieder Schrempf 	/*
51684d04318SFrieder Schrempf 	 * The minimum delay : 1 AHB + 2 SFCK clocks.
51784d04318SFrieder Schrempf 	 * Delay 1 us is enough.
51884d04318SFrieder Schrempf 	 */
51984d04318SFrieder Schrempf 	udelay(1);
52084d04318SFrieder Schrempf 
52184d04318SFrieder Schrempf 	reg &= ~(QUADSPI_MCR_SWRSTHD_MASK | QUADSPI_MCR_SWRSTSD_MASK);
52284d04318SFrieder Schrempf 	qspi_writel(q, reg, q->iobase + QUADSPI_MCR);
52384d04318SFrieder Schrempf }
52484d04318SFrieder Schrempf 
fsl_qspi_select_mem(struct fsl_qspi * q,struct spi_device * spi)52584d04318SFrieder Schrempf static void fsl_qspi_select_mem(struct fsl_qspi *q, struct spi_device *spi)
52684d04318SFrieder Schrempf {
52784d04318SFrieder Schrempf 	unsigned long rate = spi->max_speed_hz;
52884d04318SFrieder Schrempf 	int ret;
52984d04318SFrieder Schrempf 
5309e264f3fSAmit Kumar Mahapatra via Alsa-devel 	if (q->selected == spi_get_chipselect(spi, 0))
53184d04318SFrieder Schrempf 		return;
53284d04318SFrieder Schrempf 
53384d04318SFrieder Schrempf 	if (needs_4x_clock(q))
53484d04318SFrieder Schrempf 		rate *= 4;
53584d04318SFrieder Schrempf 
53684d04318SFrieder Schrempf 	fsl_qspi_clk_disable_unprep(q);
53784d04318SFrieder Schrempf 
53884d04318SFrieder Schrempf 	ret = clk_set_rate(q->clk, rate);
53984d04318SFrieder Schrempf 	if (ret)
54084d04318SFrieder Schrempf 		return;
54184d04318SFrieder Schrempf 
54284d04318SFrieder Schrempf 	ret = fsl_qspi_clk_prep_enable(q);
54384d04318SFrieder Schrempf 	if (ret)
54484d04318SFrieder Schrempf 		return;
54584d04318SFrieder Schrempf 
5469e264f3fSAmit Kumar Mahapatra via Alsa-devel 	q->selected = spi_get_chipselect(spi, 0);
54784d04318SFrieder Schrempf 
54884d04318SFrieder Schrempf 	fsl_qspi_invalidate(q);
54984d04318SFrieder Schrempf }
55084d04318SFrieder Schrempf 
fsl_qspi_read_ahb(struct fsl_qspi * q,const struct spi_mem_op * op)55184d04318SFrieder Schrempf static void fsl_qspi_read_ahb(struct fsl_qspi *q, const struct spi_mem_op *op)
55284d04318SFrieder Schrempf {
55384d04318SFrieder Schrempf 	memcpy_fromio(op->data.buf.in,
55484d04318SFrieder Schrempf 		      q->ahb_addr + q->selected * q->devtype_data->ahb_buf_size,
55584d04318SFrieder Schrempf 		      op->data.nbytes);
55684d04318SFrieder Schrempf }
55784d04318SFrieder Schrempf 
fsl_qspi_fill_txfifo(struct fsl_qspi * q,const struct spi_mem_op * op)55884d04318SFrieder Schrempf static void fsl_qspi_fill_txfifo(struct fsl_qspi *q,
55984d04318SFrieder Schrempf 				 const struct spi_mem_op *op)
56084d04318SFrieder Schrempf {
56184d04318SFrieder Schrempf 	void __iomem *base = q->iobase;
56284d04318SFrieder Schrempf 	int i;
56384d04318SFrieder Schrempf 	u32 val;
56484d04318SFrieder Schrempf 
56584d04318SFrieder Schrempf 	for (i = 0; i < ALIGN_DOWN(op->data.nbytes, 4); i += 4) {
56684d04318SFrieder Schrempf 		memcpy(&val, op->data.buf.out + i, 4);
56784d04318SFrieder Schrempf 		val = fsl_qspi_endian_xchg(q, val);
56884d04318SFrieder Schrempf 		qspi_writel(q, val, base + QUADSPI_TBDR);
56984d04318SFrieder Schrempf 	}
57084d04318SFrieder Schrempf 
57184d04318SFrieder Schrempf 	if (i < op->data.nbytes) {
57284d04318SFrieder Schrempf 		memcpy(&val, op->data.buf.out + i, op->data.nbytes - i);
57384d04318SFrieder Schrempf 		val = fsl_qspi_endian_xchg(q, val);
57484d04318SFrieder Schrempf 		qspi_writel(q, val, base + QUADSPI_TBDR);
57584d04318SFrieder Schrempf 	}
57684d04318SFrieder Schrempf 
57784d04318SFrieder Schrempf 	if (needs_fill_txfifo(q)) {
57884d04318SFrieder Schrempf 		for (i = op->data.nbytes; i < 16; i += 4)
57984d04318SFrieder Schrempf 			qspi_writel(q, 0, base + QUADSPI_TBDR);
58084d04318SFrieder Schrempf 	}
58184d04318SFrieder Schrempf }
58284d04318SFrieder Schrempf 
fsl_qspi_read_rxfifo(struct fsl_qspi * q,const struct spi_mem_op * op)58384d04318SFrieder Schrempf static void fsl_qspi_read_rxfifo(struct fsl_qspi *q,
58484d04318SFrieder Schrempf 			  const struct spi_mem_op *op)
58584d04318SFrieder Schrempf {
58684d04318SFrieder Schrempf 	void __iomem *base = q->iobase;
58784d04318SFrieder Schrempf 	int i;
58884d04318SFrieder Schrempf 	u8 *buf = op->data.buf.in;
58984d04318SFrieder Schrempf 	u32 val;
59084d04318SFrieder Schrempf 
59184d04318SFrieder Schrempf 	for (i = 0; i < ALIGN_DOWN(op->data.nbytes, 4); i += 4) {
59284d04318SFrieder Schrempf 		val = qspi_readl(q, base + QUADSPI_RBDR(i / 4));
59384d04318SFrieder Schrempf 		val = fsl_qspi_endian_xchg(q, val);
59484d04318SFrieder Schrempf 		memcpy(buf + i, &val, 4);
59584d04318SFrieder Schrempf 	}
59684d04318SFrieder Schrempf 
59784d04318SFrieder Schrempf 	if (i < op->data.nbytes) {
59884d04318SFrieder Schrempf 		val = qspi_readl(q, base + QUADSPI_RBDR(i / 4));
59984d04318SFrieder Schrempf 		val = fsl_qspi_endian_xchg(q, val);
60084d04318SFrieder Schrempf 		memcpy(buf + i, &val, op->data.nbytes - i);
60184d04318SFrieder Schrempf 	}
60284d04318SFrieder Schrempf }
60384d04318SFrieder Schrempf 
fsl_qspi_do_op(struct fsl_qspi * q,const struct spi_mem_op * op)60484d04318SFrieder Schrempf static int fsl_qspi_do_op(struct fsl_qspi *q, const struct spi_mem_op *op)
60584d04318SFrieder Schrempf {
60684d04318SFrieder Schrempf 	void __iomem *base = q->iobase;
60784d04318SFrieder Schrempf 	int err = 0;
60884d04318SFrieder Schrempf 
60984d04318SFrieder Schrempf 	init_completion(&q->c);
61084d04318SFrieder Schrempf 
61184d04318SFrieder Schrempf 	/*
61284d04318SFrieder Schrempf 	 * Always start the sequence at the same index since we update
61384d04318SFrieder Schrempf 	 * the LUT at each exec_op() call. And also specify the DATA
61484d04318SFrieder Schrempf 	 * length, since it's has not been specified in the LUT.
61584d04318SFrieder Schrempf 	 */
61684d04318SFrieder Schrempf 	qspi_writel(q, op->data.nbytes | QUADSPI_IPCR_SEQID(SEQID_LUT),
61784d04318SFrieder Schrempf 		    base + QUADSPI_IPCR);
61884d04318SFrieder Schrempf 
61984d04318SFrieder Schrempf 	/* Wait for the interrupt. */
62084d04318SFrieder Schrempf 	if (!wait_for_completion_timeout(&q->c, msecs_to_jiffies(1000)))
62184d04318SFrieder Schrempf 		err = -ETIMEDOUT;
62284d04318SFrieder Schrempf 
62384d04318SFrieder Schrempf 	if (!err && op->data.nbytes && op->data.dir == SPI_MEM_DATA_IN)
62484d04318SFrieder Schrempf 		fsl_qspi_read_rxfifo(q, op);
62584d04318SFrieder Schrempf 
62684d04318SFrieder Schrempf 	return err;
62784d04318SFrieder Schrempf }
62884d04318SFrieder Schrempf 
fsl_qspi_readl_poll_tout(struct fsl_qspi * q,void __iomem * base,u32 mask,u32 delay_us,u32 timeout_us)62984d04318SFrieder Schrempf static int fsl_qspi_readl_poll_tout(struct fsl_qspi *q, void __iomem *base,
63084d04318SFrieder Schrempf 				    u32 mask, u32 delay_us, u32 timeout_us)
63184d04318SFrieder Schrempf {
63284d04318SFrieder Schrempf 	u32 reg;
63384d04318SFrieder Schrempf 
63484d04318SFrieder Schrempf 	if (!q->devtype_data->little_endian)
63584d04318SFrieder Schrempf 		mask = (u32)cpu_to_be32(mask);
63684d04318SFrieder Schrempf 
63784d04318SFrieder Schrempf 	return readl_poll_timeout(base, reg, !(reg & mask), delay_us,
63884d04318SFrieder Schrempf 				  timeout_us);
63984d04318SFrieder Schrempf }
64084d04318SFrieder Schrempf 
fsl_qspi_exec_op(struct spi_mem * mem,const struct spi_mem_op * op)64184d04318SFrieder Schrempf static int fsl_qspi_exec_op(struct spi_mem *mem, const struct spi_mem_op *op)
64284d04318SFrieder Schrempf {
643*ec6a7952SYang Yingliang 	struct fsl_qspi *q = spi_controller_get_devdata(mem->spi->controller);
64484d04318SFrieder Schrempf 	void __iomem *base = q->iobase;
64584d04318SFrieder Schrempf 	u32 addr_offset = 0;
64684d04318SFrieder Schrempf 	int err = 0;
64716c3e058SKuldeep Singh 	int invalid_mstrid = q->devtype_data->invalid_mstrid;
64884d04318SFrieder Schrempf 
64984d04318SFrieder Schrempf 	mutex_lock(&q->lock);
65084d04318SFrieder Schrempf 
65184d04318SFrieder Schrempf 	/* wait for the controller being ready */
65284d04318SFrieder Schrempf 	fsl_qspi_readl_poll_tout(q, base + QUADSPI_SR, (QUADSPI_SR_IP_ACC_MASK |
65384d04318SFrieder Schrempf 				 QUADSPI_SR_AHB_ACC_MASK), 10, 1000);
65484d04318SFrieder Schrempf 
65584d04318SFrieder Schrempf 	fsl_qspi_select_mem(q, mem->spi);
65684d04318SFrieder Schrempf 
65784d04318SFrieder Schrempf 	if (needs_amba_base_offset(q))
65884d04318SFrieder Schrempf 		addr_offset = q->memmap_phy;
65984d04318SFrieder Schrempf 
66084d04318SFrieder Schrempf 	qspi_writel(q,
66184d04318SFrieder Schrempf 		    q->selected * q->devtype_data->ahb_buf_size + addr_offset,
66284d04318SFrieder Schrempf 		    base + QUADSPI_SFAR);
66384d04318SFrieder Schrempf 
66484d04318SFrieder Schrempf 	qspi_writel(q, qspi_readl(q, base + QUADSPI_MCR) |
66584d04318SFrieder Schrempf 		    QUADSPI_MCR_CLR_RXF_MASK | QUADSPI_MCR_CLR_TXF_MASK,
66684d04318SFrieder Schrempf 		    base + QUADSPI_MCR);
66784d04318SFrieder Schrempf 
66884d04318SFrieder Schrempf 	qspi_writel(q, QUADSPI_SPTRCLR_BFPTRC | QUADSPI_SPTRCLR_IPPTRC,
66984d04318SFrieder Schrempf 		    base + QUADSPI_SPTRCLR);
67084d04318SFrieder Schrempf 
67116c3e058SKuldeep Singh 	qspi_writel(q, invalid_mstrid, base + QUADSPI_BUF0CR);
67216c3e058SKuldeep Singh 	qspi_writel(q, invalid_mstrid, base + QUADSPI_BUF1CR);
67316c3e058SKuldeep Singh 	qspi_writel(q, invalid_mstrid, base + QUADSPI_BUF2CR);
67416c3e058SKuldeep Singh 
67584d04318SFrieder Schrempf 	fsl_qspi_prepare_lut(q, op);
67684d04318SFrieder Schrempf 
67784d04318SFrieder Schrempf 	/*
67884d04318SFrieder Schrempf 	 * If we have large chunks of data, we read them through the AHB bus
67984d04318SFrieder Schrempf 	 * by accessing the mapped memory. In all other cases we use
68084d04318SFrieder Schrempf 	 * IP commands to access the flash.
68184d04318SFrieder Schrempf 	 */
68284d04318SFrieder Schrempf 	if (op->data.nbytes > (q->devtype_data->rxfifo - 4) &&
68384d04318SFrieder Schrempf 	    op->data.dir == SPI_MEM_DATA_IN) {
68484d04318SFrieder Schrempf 		fsl_qspi_read_ahb(q, op);
68584d04318SFrieder Schrempf 	} else {
68684d04318SFrieder Schrempf 		qspi_writel(q, QUADSPI_RBCT_WMRK_MASK |
68784d04318SFrieder Schrempf 			    QUADSPI_RBCT_RXBRD_USEIPS, base + QUADSPI_RBCT);
68884d04318SFrieder Schrempf 
68984d04318SFrieder Schrempf 		if (op->data.nbytes && op->data.dir == SPI_MEM_DATA_OUT)
69084d04318SFrieder Schrempf 			fsl_qspi_fill_txfifo(q, op);
69184d04318SFrieder Schrempf 
69284d04318SFrieder Schrempf 		err = fsl_qspi_do_op(q, op);
69384d04318SFrieder Schrempf 	}
69484d04318SFrieder Schrempf 
69584d04318SFrieder Schrempf 	/* Invalidate the data in the AHB buffer. */
69684d04318SFrieder Schrempf 	fsl_qspi_invalidate(q);
69784d04318SFrieder Schrempf 
69884d04318SFrieder Schrempf 	mutex_unlock(&q->lock);
69984d04318SFrieder Schrempf 
70084d04318SFrieder Schrempf 	return err;
70184d04318SFrieder Schrempf }
70284d04318SFrieder Schrempf 
fsl_qspi_adjust_op_size(struct spi_mem * mem,struct spi_mem_op * op)70384d04318SFrieder Schrempf static int fsl_qspi_adjust_op_size(struct spi_mem *mem, struct spi_mem_op *op)
70484d04318SFrieder Schrempf {
705*ec6a7952SYang Yingliang 	struct fsl_qspi *q = spi_controller_get_devdata(mem->spi->controller);
70684d04318SFrieder Schrempf 
70784d04318SFrieder Schrempf 	if (op->data.dir == SPI_MEM_DATA_OUT) {
70884d04318SFrieder Schrempf 		if (op->data.nbytes > q->devtype_data->txfifo)
70984d04318SFrieder Schrempf 			op->data.nbytes = q->devtype_data->txfifo;
71084d04318SFrieder Schrempf 	} else {
71184d04318SFrieder Schrempf 		if (op->data.nbytes > q->devtype_data->ahb_buf_size)
71284d04318SFrieder Schrempf 			op->data.nbytes = q->devtype_data->ahb_buf_size;
71384d04318SFrieder Schrempf 		else if (op->data.nbytes > (q->devtype_data->rxfifo - 4))
71484d04318SFrieder Schrempf 			op->data.nbytes = ALIGN_DOWN(op->data.nbytes, 8);
71584d04318SFrieder Schrempf 	}
71684d04318SFrieder Schrempf 
71784d04318SFrieder Schrempf 	return 0;
71884d04318SFrieder Schrempf }
71984d04318SFrieder Schrempf 
fsl_qspi_default_setup(struct fsl_qspi * q)72084d04318SFrieder Schrempf static int fsl_qspi_default_setup(struct fsl_qspi *q)
72184d04318SFrieder Schrempf {
72284d04318SFrieder Schrempf 	void __iomem *base = q->iobase;
72384d04318SFrieder Schrempf 	u32 reg, addr_offset = 0;
72484d04318SFrieder Schrempf 	int ret;
72584d04318SFrieder Schrempf 
72684d04318SFrieder Schrempf 	/* disable and unprepare clock to avoid glitch pass to controller */
72784d04318SFrieder Schrempf 	fsl_qspi_clk_disable_unprep(q);
72884d04318SFrieder Schrempf 
72984d04318SFrieder Schrempf 	/* the default frequency, we will change it later if necessary. */
73084d04318SFrieder Schrempf 	ret = clk_set_rate(q->clk, 66000000);
73184d04318SFrieder Schrempf 	if (ret)
73284d04318SFrieder Schrempf 		return ret;
73384d04318SFrieder Schrempf 
73484d04318SFrieder Schrempf 	ret = fsl_qspi_clk_prep_enable(q);
73584d04318SFrieder Schrempf 	if (ret)
73684d04318SFrieder Schrempf 		return ret;
73784d04318SFrieder Schrempf 
73884d04318SFrieder Schrempf 	/* Reset the module */
73984d04318SFrieder Schrempf 	qspi_writel(q, QUADSPI_MCR_SWRSTSD_MASK | QUADSPI_MCR_SWRSTHD_MASK,
74084d04318SFrieder Schrempf 		    base + QUADSPI_MCR);
74184d04318SFrieder Schrempf 	udelay(1);
74284d04318SFrieder Schrempf 
74384d04318SFrieder Schrempf 	/* Disable the module */
74484d04318SFrieder Schrempf 	qspi_writel(q, QUADSPI_MCR_MDIS_MASK | QUADSPI_MCR_RESERVED_MASK,
74584d04318SFrieder Schrempf 		    base + QUADSPI_MCR);
74684d04318SFrieder Schrempf 
747f6910679SFrieder Schrempf 	/*
748f6910679SFrieder Schrempf 	 * Previous boot stages (BootROM, bootloader) might have used DDR
749f6910679SFrieder Schrempf 	 * mode and did not clear the TDH bits. As we currently use SDR mode
750f6910679SFrieder Schrempf 	 * only, clear the TDH bits if necessary.
751f6910679SFrieder Schrempf 	 */
752f6910679SFrieder Schrempf 	if (needs_tdh_setting(q))
753f6910679SFrieder Schrempf 		qspi_writel(q, qspi_readl(q, base + QUADSPI_FLSHCR) &
754f6910679SFrieder Schrempf 			    ~QUADSPI_FLSHCR_TDH_MASK,
755f6910679SFrieder Schrempf 			    base + QUADSPI_FLSHCR);
756f6910679SFrieder Schrempf 
75784d04318SFrieder Schrempf 	reg = qspi_readl(q, base + QUADSPI_SMPR);
75884d04318SFrieder Schrempf 	qspi_writel(q, reg & ~(QUADSPI_SMPR_FSDLY_MASK
75984d04318SFrieder Schrempf 			| QUADSPI_SMPR_FSPHS_MASK
76084d04318SFrieder Schrempf 			| QUADSPI_SMPR_HSENA_MASK
76184d04318SFrieder Schrempf 			| QUADSPI_SMPR_DDRSMP_MASK), base + QUADSPI_SMPR);
76284d04318SFrieder Schrempf 
76384d04318SFrieder Schrempf 	/* We only use the buffer3 for AHB read */
76484d04318SFrieder Schrempf 	qspi_writel(q, 0, base + QUADSPI_BUF0IND);
76584d04318SFrieder Schrempf 	qspi_writel(q, 0, base + QUADSPI_BUF1IND);
76684d04318SFrieder Schrempf 	qspi_writel(q, 0, base + QUADSPI_BUF2IND);
76784d04318SFrieder Schrempf 
76884d04318SFrieder Schrempf 	qspi_writel(q, QUADSPI_BFGENCR_SEQID(SEQID_LUT),
76984d04318SFrieder Schrempf 		    q->iobase + QUADSPI_BFGENCR);
77084d04318SFrieder Schrempf 	qspi_writel(q, QUADSPI_RBCT_WMRK_MASK, base + QUADSPI_RBCT);
77184d04318SFrieder Schrempf 	qspi_writel(q, QUADSPI_BUF3CR_ALLMST_MASK |
77284d04318SFrieder Schrempf 		    QUADSPI_BUF3CR_ADATSZ(q->devtype_data->ahb_buf_size / 8),
77384d04318SFrieder Schrempf 		    base + QUADSPI_BUF3CR);
77484d04318SFrieder Schrempf 
77584d04318SFrieder Schrempf 	if (needs_amba_base_offset(q))
77684d04318SFrieder Schrempf 		addr_offset = q->memmap_phy;
77784d04318SFrieder Schrempf 
77884d04318SFrieder Schrempf 	/*
77984d04318SFrieder Schrempf 	 * In HW there can be a maximum of four chips on two buses with
78084d04318SFrieder Schrempf 	 * two chip selects on each bus. We use four chip selects in SW
78184d04318SFrieder Schrempf 	 * to differentiate between the four chips.
78284d04318SFrieder Schrempf 	 * We use ahb_buf_size for each chip and set SFA1AD, SFA2AD, SFB1AD,
78384d04318SFrieder Schrempf 	 * SFB2AD accordingly.
78484d04318SFrieder Schrempf 	 */
78584d04318SFrieder Schrempf 	qspi_writel(q, q->devtype_data->ahb_buf_size + addr_offset,
78684d04318SFrieder Schrempf 		    base + QUADSPI_SFA1AD);
78784d04318SFrieder Schrempf 	qspi_writel(q, q->devtype_data->ahb_buf_size * 2 + addr_offset,
78884d04318SFrieder Schrempf 		    base + QUADSPI_SFA2AD);
78984d04318SFrieder Schrempf 	qspi_writel(q, q->devtype_data->ahb_buf_size * 3 + addr_offset,
79084d04318SFrieder Schrempf 		    base + QUADSPI_SFB1AD);
79184d04318SFrieder Schrempf 	qspi_writel(q, q->devtype_data->ahb_buf_size * 4 + addr_offset,
79284d04318SFrieder Schrempf 		    base + QUADSPI_SFB2AD);
79384d04318SFrieder Schrempf 
79484d04318SFrieder Schrempf 	q->selected = -1;
79584d04318SFrieder Schrempf 
79684d04318SFrieder Schrempf 	/* Enable the module */
79784d04318SFrieder Schrempf 	qspi_writel(q, QUADSPI_MCR_RESERVED_MASK | QUADSPI_MCR_END_CFG_MASK,
79884d04318SFrieder Schrempf 		    base + QUADSPI_MCR);
79984d04318SFrieder Schrempf 
80084d04318SFrieder Schrempf 	/* clear all interrupt status */
80184d04318SFrieder Schrempf 	qspi_writel(q, 0xffffffff, q->iobase + QUADSPI_FR);
80284d04318SFrieder Schrempf 
80384d04318SFrieder Schrempf 	/* enable the interrupt */
80484d04318SFrieder Schrempf 	qspi_writel(q, QUADSPI_RSER_TFIE, q->iobase + QUADSPI_RSER);
80584d04318SFrieder Schrempf 
80684d04318SFrieder Schrempf 	return 0;
80784d04318SFrieder Schrempf }
80884d04318SFrieder Schrempf 
fsl_qspi_get_name(struct spi_mem * mem)80984d04318SFrieder Schrempf static const char *fsl_qspi_get_name(struct spi_mem *mem)
81084d04318SFrieder Schrempf {
811*ec6a7952SYang Yingliang 	struct fsl_qspi *q = spi_controller_get_devdata(mem->spi->controller);
81284d04318SFrieder Schrempf 	struct device *dev = &mem->spi->dev;
81384d04318SFrieder Schrempf 	const char *name;
81484d04318SFrieder Schrempf 
81584d04318SFrieder Schrempf 	/*
81684d04318SFrieder Schrempf 	 * In order to keep mtdparts compatible with the old MTD driver at
81784d04318SFrieder Schrempf 	 * mtd/spi-nor/fsl-quadspi.c, we set a custom name derived from the
81884d04318SFrieder Schrempf 	 * platform_device of the controller.
81984d04318SFrieder Schrempf 	 */
82084d04318SFrieder Schrempf 	if (of_get_available_child_count(q->dev->of_node) == 1)
82184d04318SFrieder Schrempf 		return dev_name(q->dev);
82284d04318SFrieder Schrempf 
82384d04318SFrieder Schrempf 	name = devm_kasprintf(dev, GFP_KERNEL,
82484d04318SFrieder Schrempf 			      "%s-%d", dev_name(q->dev),
8259e264f3fSAmit Kumar Mahapatra via Alsa-devel 			      spi_get_chipselect(mem->spi, 0));
82684d04318SFrieder Schrempf 
82784d04318SFrieder Schrempf 	if (!name) {
82884d04318SFrieder Schrempf 		dev_err(dev, "failed to get memory for custom flash name\n");
82984d04318SFrieder Schrempf 		return ERR_PTR(-ENOMEM);
83084d04318SFrieder Schrempf 	}
83184d04318SFrieder Schrempf 
83284d04318SFrieder Schrempf 	return name;
83384d04318SFrieder Schrempf }
83484d04318SFrieder Schrempf 
83584d04318SFrieder Schrempf static const struct spi_controller_mem_ops fsl_qspi_mem_ops = {
83684d04318SFrieder Schrempf 	.adjust_op_size = fsl_qspi_adjust_op_size,
83784d04318SFrieder Schrempf 	.supports_op = fsl_qspi_supports_op,
83884d04318SFrieder Schrempf 	.exec_op = fsl_qspi_exec_op,
83984d04318SFrieder Schrempf 	.get_name = fsl_qspi_get_name,
84084d04318SFrieder Schrempf };
84184d04318SFrieder Schrempf 
fsl_qspi_probe(struct platform_device * pdev)84284d04318SFrieder Schrempf static int fsl_qspi_probe(struct platform_device *pdev)
84384d04318SFrieder Schrempf {
84484d04318SFrieder Schrempf 	struct spi_controller *ctlr;
84584d04318SFrieder Schrempf 	struct device *dev = &pdev->dev;
84684d04318SFrieder Schrempf 	struct device_node *np = dev->of_node;
84784d04318SFrieder Schrempf 	struct resource *res;
84884d04318SFrieder Schrempf 	struct fsl_qspi *q;
84984d04318SFrieder Schrempf 	int ret;
85084d04318SFrieder Schrempf 
851*ec6a7952SYang Yingliang 	ctlr = spi_alloc_host(&pdev->dev, sizeof(*q));
85284d04318SFrieder Schrempf 	if (!ctlr)
85384d04318SFrieder Schrempf 		return -ENOMEM;
85484d04318SFrieder Schrempf 
85584d04318SFrieder Schrempf 	ctlr->mode_bits = SPI_RX_DUAL | SPI_RX_QUAD |
85684d04318SFrieder Schrempf 			  SPI_TX_DUAL | SPI_TX_QUAD;
85784d04318SFrieder Schrempf 
85884d04318SFrieder Schrempf 	q = spi_controller_get_devdata(ctlr);
85984d04318SFrieder Schrempf 	q->dev = dev;
86084d04318SFrieder Schrempf 	q->devtype_data = of_device_get_match_data(dev);
86184d04318SFrieder Schrempf 	if (!q->devtype_data) {
86284d04318SFrieder Schrempf 		ret = -ENODEV;
86384d04318SFrieder Schrempf 		goto err_put_ctrl;
86484d04318SFrieder Schrempf 	}
86584d04318SFrieder Schrempf 
86684d04318SFrieder Schrempf 	platform_set_drvdata(pdev, q);
86784d04318SFrieder Schrempf 
86884d04318SFrieder Schrempf 	/* find the resources */
869fc13b5a2SYang Yingliang 	q->iobase = devm_platform_ioremap_resource_byname(pdev, "QuadSPI");
87084d04318SFrieder Schrempf 	if (IS_ERR(q->iobase)) {
87184d04318SFrieder Schrempf 		ret = PTR_ERR(q->iobase);
87284d04318SFrieder Schrempf 		goto err_put_ctrl;
87384d04318SFrieder Schrempf 	}
87484d04318SFrieder Schrempf 
87584d04318SFrieder Schrempf 	res = platform_get_resource_byname(pdev, IORESOURCE_MEM,
87684d04318SFrieder Schrempf 					"QuadSPI-memory");
877a2b331acSYang Yingliang 	if (!res) {
878a2b331acSYang Yingliang 		ret = -EINVAL;
879a2b331acSYang Yingliang 		goto err_put_ctrl;
880a2b331acSYang Yingliang 	}
881858e26a5SAshish Kumar 	q->memmap_phy = res->start;
882858e26a5SAshish Kumar 	/* Since there are 4 cs, map size required is 4 times ahb_buf_size */
883858e26a5SAshish Kumar 	q->ahb_addr = devm_ioremap(dev, q->memmap_phy,
884858e26a5SAshish Kumar 				   (q->devtype_data->ahb_buf_size * 4));
885f58dcab6SWei Yongjun 	if (!q->ahb_addr) {
886f58dcab6SWei Yongjun 		ret = -ENOMEM;
88784d04318SFrieder Schrempf 		goto err_put_ctrl;
88884d04318SFrieder Schrempf 	}
88984d04318SFrieder Schrempf 
89084d04318SFrieder Schrempf 	/* find the clocks */
89184d04318SFrieder Schrempf 	q->clk_en = devm_clk_get(dev, "qspi_en");
89284d04318SFrieder Schrempf 	if (IS_ERR(q->clk_en)) {
89384d04318SFrieder Schrempf 		ret = PTR_ERR(q->clk_en);
89484d04318SFrieder Schrempf 		goto err_put_ctrl;
89584d04318SFrieder Schrempf 	}
89684d04318SFrieder Schrempf 
89784d04318SFrieder Schrempf 	q->clk = devm_clk_get(dev, "qspi");
89884d04318SFrieder Schrempf 	if (IS_ERR(q->clk)) {
89984d04318SFrieder Schrempf 		ret = PTR_ERR(q->clk);
90084d04318SFrieder Schrempf 		goto err_put_ctrl;
90184d04318SFrieder Schrempf 	}
90284d04318SFrieder Schrempf 
90384d04318SFrieder Schrempf 	ret = fsl_qspi_clk_prep_enable(q);
90484d04318SFrieder Schrempf 	if (ret) {
90584d04318SFrieder Schrempf 		dev_err(dev, "can not enable the clock\n");
90684d04318SFrieder Schrempf 		goto err_put_ctrl;
90784d04318SFrieder Schrempf 	}
90884d04318SFrieder Schrempf 
90984d04318SFrieder Schrempf 	/* find the irq */
91084d04318SFrieder Schrempf 	ret = platform_get_irq(pdev, 0);
9116b8ac10eSStephen Boyd 	if (ret < 0)
91284d04318SFrieder Schrempf 		goto err_disable_clk;
91384d04318SFrieder Schrempf 
91484d04318SFrieder Schrempf 	ret = devm_request_irq(dev, ret,
91584d04318SFrieder Schrempf 			fsl_qspi_irq_handler, 0, pdev->name, q);
91684d04318SFrieder Schrempf 	if (ret) {
91784d04318SFrieder Schrempf 		dev_err(dev, "failed to request irq: %d\n", ret);
91884d04318SFrieder Schrempf 		goto err_disable_clk;
91984d04318SFrieder Schrempf 	}
92084d04318SFrieder Schrempf 
92184d04318SFrieder Schrempf 	mutex_init(&q->lock);
92284d04318SFrieder Schrempf 
92384d04318SFrieder Schrempf 	ctlr->bus_num = -1;
92484d04318SFrieder Schrempf 	ctlr->num_chipselect = 4;
92584d04318SFrieder Schrempf 	ctlr->mem_ops = &fsl_qspi_mem_ops;
92684d04318SFrieder Schrempf 
92784d04318SFrieder Schrempf 	fsl_qspi_default_setup(q);
92884d04318SFrieder Schrempf 
92984d04318SFrieder Schrempf 	ctlr->dev.of_node = np;
93084d04318SFrieder Schrempf 
9318fcb830aSVolker Haspel 	ret = devm_spi_register_controller(dev, ctlr);
93284d04318SFrieder Schrempf 	if (ret)
93384d04318SFrieder Schrempf 		goto err_destroy_mutex;
93484d04318SFrieder Schrempf 
93584d04318SFrieder Schrempf 	return 0;
93684d04318SFrieder Schrempf 
93784d04318SFrieder Schrempf err_destroy_mutex:
93884d04318SFrieder Schrempf 	mutex_destroy(&q->lock);
93984d04318SFrieder Schrempf 
94084d04318SFrieder Schrempf err_disable_clk:
94184d04318SFrieder Schrempf 	fsl_qspi_clk_disable_unprep(q);
94284d04318SFrieder Schrempf 
94384d04318SFrieder Schrempf err_put_ctrl:
94484d04318SFrieder Schrempf 	spi_controller_put(ctlr);
94584d04318SFrieder Schrempf 
94684d04318SFrieder Schrempf 	dev_err(dev, "Freescale QuadSPI probe failed\n");
94784d04318SFrieder Schrempf 	return ret;
94884d04318SFrieder Schrempf }
94984d04318SFrieder Schrempf 
fsl_qspi_remove(struct platform_device * pdev)95094f44509SUwe Kleine-König static void fsl_qspi_remove(struct platform_device *pdev)
95184d04318SFrieder Schrempf {
95284d04318SFrieder Schrempf 	struct fsl_qspi *q = platform_get_drvdata(pdev);
95384d04318SFrieder Schrempf 
95484d04318SFrieder Schrempf 	/* disable the hardware */
95584d04318SFrieder Schrempf 	qspi_writel(q, QUADSPI_MCR_MDIS_MASK, q->iobase + QUADSPI_MCR);
95684d04318SFrieder Schrempf 	qspi_writel(q, 0x0, q->iobase + QUADSPI_RSER);
95784d04318SFrieder Schrempf 
95884d04318SFrieder Schrempf 	fsl_qspi_clk_disable_unprep(q);
95984d04318SFrieder Schrempf 
96084d04318SFrieder Schrempf 	mutex_destroy(&q->lock);
96184d04318SFrieder Schrempf }
96284d04318SFrieder Schrempf 
fsl_qspi_suspend(struct device * dev)96384d04318SFrieder Schrempf static int fsl_qspi_suspend(struct device *dev)
96484d04318SFrieder Schrempf {
96584d04318SFrieder Schrempf 	return 0;
96684d04318SFrieder Schrempf }
96784d04318SFrieder Schrempf 
fsl_qspi_resume(struct device * dev)96884d04318SFrieder Schrempf static int fsl_qspi_resume(struct device *dev)
96984d04318SFrieder Schrempf {
97084d04318SFrieder Schrempf 	struct fsl_qspi *q = dev_get_drvdata(dev);
97184d04318SFrieder Schrempf 
97284d04318SFrieder Schrempf 	fsl_qspi_default_setup(q);
97384d04318SFrieder Schrempf 
97484d04318SFrieder Schrempf 	return 0;
97584d04318SFrieder Schrempf }
97684d04318SFrieder Schrempf 
97784d04318SFrieder Schrempf static const struct of_device_id fsl_qspi_dt_ids[] = {
97884d04318SFrieder Schrempf 	{ .compatible = "fsl,vf610-qspi", .data = &vybrid_data, },
97984d04318SFrieder Schrempf 	{ .compatible = "fsl,imx6sx-qspi", .data = &imx6sx_data, },
98084d04318SFrieder Schrempf 	{ .compatible = "fsl,imx7d-qspi", .data = &imx7d_data, },
98184d04318SFrieder Schrempf 	{ .compatible = "fsl,imx6ul-qspi", .data = &imx6ul_data, },
98284d04318SFrieder Schrempf 	{ .compatible = "fsl,ls1021a-qspi", .data = &ls1021a_data, },
98384d04318SFrieder Schrempf 	{ .compatible = "fsl,ls2080a-qspi", .data = &ls2080a_data, },
98484d04318SFrieder Schrempf 	{ /* sentinel */ }
98584d04318SFrieder Schrempf };
98684d04318SFrieder Schrempf MODULE_DEVICE_TABLE(of, fsl_qspi_dt_ids);
98784d04318SFrieder Schrempf 
98884d04318SFrieder Schrempf static const struct dev_pm_ops fsl_qspi_pm_ops = {
98984d04318SFrieder Schrempf 	.suspend	= fsl_qspi_suspend,
99084d04318SFrieder Schrempf 	.resume		= fsl_qspi_resume,
99184d04318SFrieder Schrempf };
99284d04318SFrieder Schrempf 
99384d04318SFrieder Schrempf static struct platform_driver fsl_qspi_driver = {
99484d04318SFrieder Schrempf 	.driver = {
99584d04318SFrieder Schrempf 		.name	= "fsl-quadspi",
99684d04318SFrieder Schrempf 		.of_match_table = fsl_qspi_dt_ids,
99784d04318SFrieder Schrempf 		.pm =   &fsl_qspi_pm_ops,
99884d04318SFrieder Schrempf 	},
99984d04318SFrieder Schrempf 	.probe          = fsl_qspi_probe,
100094f44509SUwe Kleine-König 	.remove_new	= fsl_qspi_remove,
100184d04318SFrieder Schrempf };
100284d04318SFrieder Schrempf module_platform_driver(fsl_qspi_driver);
100384d04318SFrieder Schrempf 
100484d04318SFrieder Schrempf MODULE_DESCRIPTION("Freescale QuadSPI Controller Driver");
100584d04318SFrieder Schrempf MODULE_AUTHOR("Freescale Semiconductor Inc.");
1006c55d0e8cSYogesh Narayan Gaur MODULE_AUTHOR("Boris Brezillon <bbrezillon@kernel.org>");
100784d04318SFrieder Schrempf MODULE_AUTHOR("Frieder Schrempf <frieder.schrempf@kontron.de>");
100884d04318SFrieder Schrempf MODULE_AUTHOR("Yogesh Gaur <yogeshnarayan.gaur@nxp.com>");
100984d04318SFrieder Schrempf MODULE_AUTHOR("Suresh Gupta <suresh.gupta@nxp.com>");
101084d04318SFrieder Schrempf MODULE_LICENSE("GPL v2");
1011