10890beb2SNeal Liu // SPDX-License-Identifier: GPL-2.0
20890beb2SNeal Liu /*
30890beb2SNeal Liu  * Copyright (C) 2020 MediaTek Inc.
40890beb2SNeal Liu  */
50890beb2SNeal Liu 
60890beb2SNeal Liu #include <linux/clk.h>
70890beb2SNeal Liu #include <linux/interrupt.h>
80890beb2SNeal Liu #include <linux/iopoll.h>
90890beb2SNeal Liu #include <linux/module.h>
100890beb2SNeal Liu #include <linux/platform_device.h>
110890beb2SNeal Liu #include <linux/of_device.h>
120890beb2SNeal Liu #include <linux/of_irq.h>
130890beb2SNeal Liu #include <linux/of_address.h>
140890beb2SNeal Liu 
150890beb2SNeal Liu #define VIO_MOD_TO_REG_IND(m)	((m) / 32)
160890beb2SNeal Liu #define VIO_MOD_TO_REG_OFF(m)	((m) % 32)
170890beb2SNeal Liu 
180890beb2SNeal Liu struct mtk_devapc_vio_dbgs {
190890beb2SNeal Liu 	union {
200890beb2SNeal Liu 		u32 vio_dbg0;
210890beb2SNeal Liu 		struct {
220890beb2SNeal Liu 			u32 mstid:16;
230890beb2SNeal Liu 			u32 dmnid:6;
240890beb2SNeal Liu 			u32 vio_w:1;
250890beb2SNeal Liu 			u32 vio_r:1;
260890beb2SNeal Liu 			u32 addr_h:4;
270890beb2SNeal Liu 			u32 resv:4;
280890beb2SNeal Liu 		} dbg0_bits;
290890beb2SNeal Liu 	};
300890beb2SNeal Liu 
310890beb2SNeal Liu 	u32 vio_dbg1;
320890beb2SNeal Liu };
330890beb2SNeal Liu 
340890beb2SNeal Liu struct mtk_devapc_data {
350890beb2SNeal Liu 	/* numbers of violation index */
360890beb2SNeal Liu 	u32 vio_idx_num;
370890beb2SNeal Liu 
380890beb2SNeal Liu 	/* reg offset */
390890beb2SNeal Liu 	u32 vio_mask_offset;
400890beb2SNeal Liu 	u32 vio_sta_offset;
410890beb2SNeal Liu 	u32 vio_dbg0_offset;
420890beb2SNeal Liu 	u32 vio_dbg1_offset;
430890beb2SNeal Liu 	u32 apc_con_offset;
440890beb2SNeal Liu 	u32 vio_shift_sta_offset;
450890beb2SNeal Liu 	u32 vio_shift_sel_offset;
460890beb2SNeal Liu 	u32 vio_shift_con_offset;
470890beb2SNeal Liu };
480890beb2SNeal Liu 
490890beb2SNeal Liu struct mtk_devapc_context {
500890beb2SNeal Liu 	struct device *dev;
510890beb2SNeal Liu 	void __iomem *infra_base;
520890beb2SNeal Liu 	struct clk *infra_clk;
530890beb2SNeal Liu 	const struct mtk_devapc_data *data;
540890beb2SNeal Liu };
550890beb2SNeal Liu 
560890beb2SNeal Liu static void clear_vio_status(struct mtk_devapc_context *ctx)
570890beb2SNeal Liu {
580890beb2SNeal Liu 	void __iomem *reg;
590890beb2SNeal Liu 	int i;
600890beb2SNeal Liu 
610890beb2SNeal Liu 	reg = ctx->infra_base + ctx->data->vio_sta_offset;
620890beb2SNeal Liu 
630890beb2SNeal Liu 	for (i = 0; i < VIO_MOD_TO_REG_IND(ctx->data->vio_idx_num) - 1; i++)
640890beb2SNeal Liu 		writel(GENMASK(31, 0), reg + 4 * i);
650890beb2SNeal Liu 
660890beb2SNeal Liu 	writel(GENMASK(VIO_MOD_TO_REG_OFF(ctx->data->vio_idx_num) - 1, 0),
670890beb2SNeal Liu 	       reg + 4 * i);
680890beb2SNeal Liu }
690890beb2SNeal Liu 
700890beb2SNeal Liu static void mask_module_irq(struct mtk_devapc_context *ctx, bool mask)
710890beb2SNeal Liu {
720890beb2SNeal Liu 	void __iomem *reg;
730890beb2SNeal Liu 	u32 val;
740890beb2SNeal Liu 	int i;
750890beb2SNeal Liu 
760890beb2SNeal Liu 	reg = ctx->infra_base + ctx->data->vio_mask_offset;
770890beb2SNeal Liu 
780890beb2SNeal Liu 	if (mask)
790890beb2SNeal Liu 		val = GENMASK(31, 0);
800890beb2SNeal Liu 	else
810890beb2SNeal Liu 		val = 0;
820890beb2SNeal Liu 
830890beb2SNeal Liu 	for (i = 0; i < VIO_MOD_TO_REG_IND(ctx->data->vio_idx_num) - 1; i++)
840890beb2SNeal Liu 		writel(val, reg + 4 * i);
850890beb2SNeal Liu 
860890beb2SNeal Liu 	val = readl(reg + 4 * i);
870890beb2SNeal Liu 	if (mask)
880890beb2SNeal Liu 		val |= GENMASK(VIO_MOD_TO_REG_OFF(ctx->data->vio_idx_num) - 1,
890890beb2SNeal Liu 			       0);
900890beb2SNeal Liu 	else
910890beb2SNeal Liu 		val &= ~GENMASK(VIO_MOD_TO_REG_OFF(ctx->data->vio_idx_num) - 1,
920890beb2SNeal Liu 				0);
930890beb2SNeal Liu 
940890beb2SNeal Liu 	writel(val, reg + 4 * i);
950890beb2SNeal Liu }
960890beb2SNeal Liu 
970890beb2SNeal Liu #define PHY_DEVAPC_TIMEOUT	0x10000
980890beb2SNeal Liu 
990890beb2SNeal Liu /*
1000890beb2SNeal Liu  * devapc_sync_vio_dbg - do "shift" mechansim" to get full violation information.
1010890beb2SNeal Liu  *                       shift mechanism is depends on devapc hardware design.
1020890beb2SNeal Liu  *                       Mediatek devapc set multiple slaves as a group.
1030890beb2SNeal Liu  *                       When violation is triggered, violation info is kept
1040890beb2SNeal Liu  *                       inside devapc hardware.
1050890beb2SNeal Liu  *                       Driver should do shift mechansim to sync full violation
1060890beb2SNeal Liu  *                       info to VIO_DBGs registers.
1070890beb2SNeal Liu  *
1080890beb2SNeal Liu  */
1090890beb2SNeal Liu static int devapc_sync_vio_dbg(struct mtk_devapc_context *ctx)
1100890beb2SNeal Liu {
1110890beb2SNeal Liu 	void __iomem *pd_vio_shift_sta_reg;
1120890beb2SNeal Liu 	void __iomem *pd_vio_shift_sel_reg;
1130890beb2SNeal Liu 	void __iomem *pd_vio_shift_con_reg;
1140890beb2SNeal Liu 	int min_shift_group;
1150890beb2SNeal Liu 	int ret;
1160890beb2SNeal Liu 	u32 val;
1170890beb2SNeal Liu 
1180890beb2SNeal Liu 	pd_vio_shift_sta_reg = ctx->infra_base +
1190890beb2SNeal Liu 			       ctx->data->vio_shift_sta_offset;
1200890beb2SNeal Liu 	pd_vio_shift_sel_reg = ctx->infra_base +
1210890beb2SNeal Liu 			       ctx->data->vio_shift_sel_offset;
1220890beb2SNeal Liu 	pd_vio_shift_con_reg = ctx->infra_base +
1230890beb2SNeal Liu 			       ctx->data->vio_shift_con_offset;
1240890beb2SNeal Liu 
1250890beb2SNeal Liu 	/* Find the minimum shift group which has violation */
1260890beb2SNeal Liu 	val = readl(pd_vio_shift_sta_reg);
1270890beb2SNeal Liu 	if (!val)
1280890beb2SNeal Liu 		return false;
1290890beb2SNeal Liu 
1300890beb2SNeal Liu 	min_shift_group = __ffs(val);
1310890beb2SNeal Liu 
1320890beb2SNeal Liu 	/* Assign the group to sync */
1330890beb2SNeal Liu 	writel(0x1 << min_shift_group, pd_vio_shift_sel_reg);
1340890beb2SNeal Liu 
1350890beb2SNeal Liu 	/* Start syncing */
1360890beb2SNeal Liu 	writel(0x1, pd_vio_shift_con_reg);
1370890beb2SNeal Liu 
1380890beb2SNeal Liu 	ret = readl_poll_timeout(pd_vio_shift_con_reg, val, val == 0x3, 0,
1390890beb2SNeal Liu 				 PHY_DEVAPC_TIMEOUT);
1400890beb2SNeal Liu 	if (ret) {
1410890beb2SNeal Liu 		dev_err(ctx->dev, "%s: Shift violation info failed\n", __func__);
1420890beb2SNeal Liu 		return false;
1430890beb2SNeal Liu 	}
1440890beb2SNeal Liu 
1450890beb2SNeal Liu 	/* Stop syncing */
1460890beb2SNeal Liu 	writel(0x0, pd_vio_shift_con_reg);
1470890beb2SNeal Liu 
1480890beb2SNeal Liu 	/* Write clear */
1490890beb2SNeal Liu 	writel(0x1 << min_shift_group, pd_vio_shift_sta_reg);
1500890beb2SNeal Liu 
1510890beb2SNeal Liu 	return true;
1520890beb2SNeal Liu }
1530890beb2SNeal Liu 
1540890beb2SNeal Liu /*
1550890beb2SNeal Liu  * devapc_extract_vio_dbg - extract full violation information after doing
1560890beb2SNeal Liu  *                          shift mechanism.
1570890beb2SNeal Liu  */
1580890beb2SNeal Liu static void devapc_extract_vio_dbg(struct mtk_devapc_context *ctx)
1590890beb2SNeal Liu {
1600890beb2SNeal Liu 	struct mtk_devapc_vio_dbgs vio_dbgs;
1610890beb2SNeal Liu 	void __iomem *vio_dbg0_reg;
1620890beb2SNeal Liu 	void __iomem *vio_dbg1_reg;
1630890beb2SNeal Liu 
1640890beb2SNeal Liu 	vio_dbg0_reg = ctx->infra_base + ctx->data->vio_dbg0_offset;
1650890beb2SNeal Liu 	vio_dbg1_reg = ctx->infra_base + ctx->data->vio_dbg1_offset;
1660890beb2SNeal Liu 
1670890beb2SNeal Liu 	vio_dbgs.vio_dbg0 = readl(vio_dbg0_reg);
1680890beb2SNeal Liu 	vio_dbgs.vio_dbg1 = readl(vio_dbg1_reg);
1690890beb2SNeal Liu 
1700890beb2SNeal Liu 	/* Print violation information */
1710890beb2SNeal Liu 	if (vio_dbgs.dbg0_bits.vio_w)
1720890beb2SNeal Liu 		dev_info(ctx->dev, "Write Violation\n");
1730890beb2SNeal Liu 	else if (vio_dbgs.dbg0_bits.vio_r)
1740890beb2SNeal Liu 		dev_info(ctx->dev, "Read Violation\n");
1750890beb2SNeal Liu 
1760890beb2SNeal Liu 	dev_info(ctx->dev, "Bus ID:0x%x, Dom ID:0x%x, Vio Addr:0x%x\n",
1770890beb2SNeal Liu 		 vio_dbgs.dbg0_bits.mstid, vio_dbgs.dbg0_bits.dmnid,
1780890beb2SNeal Liu 		 vio_dbgs.vio_dbg1);
1790890beb2SNeal Liu }
1800890beb2SNeal Liu 
1810890beb2SNeal Liu /*
1820890beb2SNeal Liu  * devapc_violation_irq - the devapc Interrupt Service Routine (ISR) will dump
1830890beb2SNeal Liu  *                        violation information including which master violates
1840890beb2SNeal Liu  *                        access slave.
1850890beb2SNeal Liu  */
1860890beb2SNeal Liu static irqreturn_t devapc_violation_irq(int irq_number, void *data)
1870890beb2SNeal Liu {
1880890beb2SNeal Liu 	struct mtk_devapc_context *ctx = data;
1890890beb2SNeal Liu 
1900890beb2SNeal Liu 	while (devapc_sync_vio_dbg(ctx))
1910890beb2SNeal Liu 		devapc_extract_vio_dbg(ctx);
1920890beb2SNeal Liu 
1930890beb2SNeal Liu 	clear_vio_status(ctx);
1940890beb2SNeal Liu 
1950890beb2SNeal Liu 	return IRQ_HANDLED;
1960890beb2SNeal Liu }
1970890beb2SNeal Liu 
1980890beb2SNeal Liu /*
1990890beb2SNeal Liu  * start_devapc - unmask slave's irq to start receiving devapc violation.
2000890beb2SNeal Liu  */
2010890beb2SNeal Liu static void start_devapc(struct mtk_devapc_context *ctx)
2020890beb2SNeal Liu {
2030890beb2SNeal Liu 	writel(BIT(31), ctx->infra_base + ctx->data->apc_con_offset);
2040890beb2SNeal Liu 
2050890beb2SNeal Liu 	mask_module_irq(ctx, false);
2060890beb2SNeal Liu }
2070890beb2SNeal Liu 
2080890beb2SNeal Liu /*
2090890beb2SNeal Liu  * stop_devapc - mask slave's irq to stop service.
2100890beb2SNeal Liu  */
2110890beb2SNeal Liu static void stop_devapc(struct mtk_devapc_context *ctx)
2120890beb2SNeal Liu {
2130890beb2SNeal Liu 	mask_module_irq(ctx, true);
2140890beb2SNeal Liu 
2150890beb2SNeal Liu 	writel(BIT(2), ctx->infra_base + ctx->data->apc_con_offset);
2160890beb2SNeal Liu }
2170890beb2SNeal Liu 
2180890beb2SNeal Liu static const struct mtk_devapc_data devapc_mt6779 = {
2190890beb2SNeal Liu 	.vio_idx_num = 511,
2200890beb2SNeal Liu 	.vio_mask_offset = 0x0,
2210890beb2SNeal Liu 	.vio_sta_offset = 0x400,
2220890beb2SNeal Liu 	.vio_dbg0_offset = 0x900,
2230890beb2SNeal Liu 	.vio_dbg1_offset = 0x904,
2240890beb2SNeal Liu 	.apc_con_offset = 0xF00,
2250890beb2SNeal Liu 	.vio_shift_sta_offset = 0xF10,
2260890beb2SNeal Liu 	.vio_shift_sel_offset = 0xF14,
2270890beb2SNeal Liu 	.vio_shift_con_offset = 0xF20,
2280890beb2SNeal Liu };
2290890beb2SNeal Liu 
2300890beb2SNeal Liu static const struct of_device_id mtk_devapc_dt_match[] = {
2310890beb2SNeal Liu 	{
2320890beb2SNeal Liu 		.compatible = "mediatek,mt6779-devapc",
2330890beb2SNeal Liu 		.data = &devapc_mt6779,
2340890beb2SNeal Liu 	}, {
2350890beb2SNeal Liu 	},
2360890beb2SNeal Liu };
237*ba96de3aSZou Wei MODULE_DEVICE_TABLE(of, mtk_devapc_dt_match);
2380890beb2SNeal Liu 
2390890beb2SNeal Liu static int mtk_devapc_probe(struct platform_device *pdev)
2400890beb2SNeal Liu {
2410890beb2SNeal Liu 	struct device_node *node = pdev->dev.of_node;
2420890beb2SNeal Liu 	struct mtk_devapc_context *ctx;
2430890beb2SNeal Liu 	u32 devapc_irq;
2440890beb2SNeal Liu 	int ret;
2450890beb2SNeal Liu 
2460890beb2SNeal Liu 	if (IS_ERR(node))
2470890beb2SNeal Liu 		return -ENODEV;
2480890beb2SNeal Liu 
2490890beb2SNeal Liu 	ctx = devm_kzalloc(&pdev->dev, sizeof(*ctx), GFP_KERNEL);
2500890beb2SNeal Liu 	if (!ctx)
2510890beb2SNeal Liu 		return -ENOMEM;
2520890beb2SNeal Liu 
2530890beb2SNeal Liu 	ctx->data = of_device_get_match_data(&pdev->dev);
2540890beb2SNeal Liu 	ctx->dev = &pdev->dev;
2550890beb2SNeal Liu 
2560890beb2SNeal Liu 	ctx->infra_base = of_iomap(node, 0);
2570890beb2SNeal Liu 	if (!ctx->infra_base)
2580890beb2SNeal Liu 		return -EINVAL;
2590890beb2SNeal Liu 
2600890beb2SNeal Liu 	devapc_irq = irq_of_parse_and_map(node, 0);
2610890beb2SNeal Liu 	if (!devapc_irq)
2620890beb2SNeal Liu 		return -EINVAL;
2630890beb2SNeal Liu 
2640890beb2SNeal Liu 	ctx->infra_clk = devm_clk_get(&pdev->dev, "devapc-infra-clock");
2650890beb2SNeal Liu 	if (IS_ERR(ctx->infra_clk))
2660890beb2SNeal Liu 		return -EINVAL;
2670890beb2SNeal Liu 
2680890beb2SNeal Liu 	if (clk_prepare_enable(ctx->infra_clk))
2690890beb2SNeal Liu 		return -EINVAL;
2700890beb2SNeal Liu 
2710890beb2SNeal Liu 	ret = devm_request_irq(&pdev->dev, devapc_irq, devapc_violation_irq,
2720890beb2SNeal Liu 			       IRQF_TRIGGER_NONE, "devapc", ctx);
2730890beb2SNeal Liu 	if (ret) {
2740890beb2SNeal Liu 		clk_disable_unprepare(ctx->infra_clk);
2750890beb2SNeal Liu 		return ret;
2760890beb2SNeal Liu 	}
2770890beb2SNeal Liu 
2780890beb2SNeal Liu 	platform_set_drvdata(pdev, ctx);
2790890beb2SNeal Liu 
2800890beb2SNeal Liu 	start_devapc(ctx);
2810890beb2SNeal Liu 
2820890beb2SNeal Liu 	return 0;
2830890beb2SNeal Liu }
2840890beb2SNeal Liu 
2850890beb2SNeal Liu static int mtk_devapc_remove(struct platform_device *pdev)
2860890beb2SNeal Liu {
2870890beb2SNeal Liu 	struct mtk_devapc_context *ctx = platform_get_drvdata(pdev);
2880890beb2SNeal Liu 
2890890beb2SNeal Liu 	stop_devapc(ctx);
2900890beb2SNeal Liu 
2910890beb2SNeal Liu 	clk_disable_unprepare(ctx->infra_clk);
2920890beb2SNeal Liu 
2930890beb2SNeal Liu 	return 0;
2940890beb2SNeal Liu }
2950890beb2SNeal Liu 
2960890beb2SNeal Liu static struct platform_driver mtk_devapc_driver = {
2970890beb2SNeal Liu 	.probe = mtk_devapc_probe,
2980890beb2SNeal Liu 	.remove = mtk_devapc_remove,
2990890beb2SNeal Liu 	.driver = {
3000890beb2SNeal Liu 		.name = "mtk-devapc",
3010890beb2SNeal Liu 		.of_match_table = mtk_devapc_dt_match,
3020890beb2SNeal Liu 	},
3030890beb2SNeal Liu };
3040890beb2SNeal Liu 
3050890beb2SNeal Liu module_platform_driver(mtk_devapc_driver);
3060890beb2SNeal Liu 
3070890beb2SNeal Liu MODULE_DESCRIPTION("Mediatek Device APC Driver");
3080890beb2SNeal Liu MODULE_AUTHOR("Neal Liu <neal.liu@mediatek.com>");
3090890beb2SNeal Liu MODULE_LICENSE("GPL");
310