1*e2ad626fSUlf Hansson /*
2*e2ad626fSUlf Hansson  * Copyright (c) 2017 BayLibre, SAS
3*e2ad626fSUlf Hansson  * Author: Neil Armstrong <narmstrong@baylibre.com>
4*e2ad626fSUlf Hansson  *
5*e2ad626fSUlf Hansson  * SPDX-License-Identifier: GPL-2.0+
6*e2ad626fSUlf Hansson  */
7*e2ad626fSUlf Hansson 
8*e2ad626fSUlf Hansson #include <linux/platform_device.h>
9*e2ad626fSUlf Hansson #include <linux/pm_domain.h>
10*e2ad626fSUlf Hansson #include <linux/bitfield.h>
11*e2ad626fSUlf Hansson #include <linux/regmap.h>
12*e2ad626fSUlf Hansson #include <linux/mfd/syscon.h>
13*e2ad626fSUlf Hansson #include <linux/of.h>
14*e2ad626fSUlf Hansson #include <linux/reset.h>
15*e2ad626fSUlf Hansson #include <linux/clk.h>
16*e2ad626fSUlf Hansson #include <linux/module.h>
17*e2ad626fSUlf Hansson 
18*e2ad626fSUlf Hansson /* AO Offsets */
19*e2ad626fSUlf Hansson 
20*e2ad626fSUlf Hansson #define AO_RTI_GEN_PWR_SLEEP0		(0x3a << 2)
21*e2ad626fSUlf Hansson 
22*e2ad626fSUlf Hansson #define GEN_PWR_VPU_HDMI		BIT(8)
23*e2ad626fSUlf Hansson #define GEN_PWR_VPU_HDMI_ISO		BIT(9)
24*e2ad626fSUlf Hansson 
25*e2ad626fSUlf Hansson /* HHI Offsets */
26*e2ad626fSUlf Hansson 
27*e2ad626fSUlf Hansson #define HHI_MEM_PD_REG0			(0x40 << 2)
28*e2ad626fSUlf Hansson #define HHI_VPU_MEM_PD_REG0		(0x41 << 2)
29*e2ad626fSUlf Hansson #define HHI_VPU_MEM_PD_REG1		(0x42 << 2)
30*e2ad626fSUlf Hansson #define HHI_VPU_MEM_PD_REG2		(0x4d << 2)
31*e2ad626fSUlf Hansson 
32*e2ad626fSUlf Hansson struct meson_gx_pwrc_vpu {
33*e2ad626fSUlf Hansson 	struct generic_pm_domain genpd;
34*e2ad626fSUlf Hansson 	struct regmap *regmap_ao;
35*e2ad626fSUlf Hansson 	struct regmap *regmap_hhi;
36*e2ad626fSUlf Hansson 	struct reset_control *rstc;
37*e2ad626fSUlf Hansson 	struct clk *vpu_clk;
38*e2ad626fSUlf Hansson 	struct clk *vapb_clk;
39*e2ad626fSUlf Hansson };
40*e2ad626fSUlf Hansson 
41*e2ad626fSUlf Hansson static inline
genpd_to_pd(struct generic_pm_domain * d)42*e2ad626fSUlf Hansson struct meson_gx_pwrc_vpu *genpd_to_pd(struct generic_pm_domain *d)
43*e2ad626fSUlf Hansson {
44*e2ad626fSUlf Hansson 	return container_of(d, struct meson_gx_pwrc_vpu, genpd);
45*e2ad626fSUlf Hansson }
46*e2ad626fSUlf Hansson 
meson_gx_pwrc_vpu_power_off(struct generic_pm_domain * genpd)47*e2ad626fSUlf Hansson static int meson_gx_pwrc_vpu_power_off(struct generic_pm_domain *genpd)
48*e2ad626fSUlf Hansson {
49*e2ad626fSUlf Hansson 	struct meson_gx_pwrc_vpu *pd = genpd_to_pd(genpd);
50*e2ad626fSUlf Hansson 	int i;
51*e2ad626fSUlf Hansson 
52*e2ad626fSUlf Hansson 	regmap_update_bits(pd->regmap_ao, AO_RTI_GEN_PWR_SLEEP0,
53*e2ad626fSUlf Hansson 			   GEN_PWR_VPU_HDMI_ISO, GEN_PWR_VPU_HDMI_ISO);
54*e2ad626fSUlf Hansson 	udelay(20);
55*e2ad626fSUlf Hansson 
56*e2ad626fSUlf Hansson 	/* Power Down Memories */
57*e2ad626fSUlf Hansson 	for (i = 0; i < 32; i += 2) {
58*e2ad626fSUlf Hansson 		regmap_update_bits(pd->regmap_hhi, HHI_VPU_MEM_PD_REG0,
59*e2ad626fSUlf Hansson 				   0x3 << i, 0x3 << i);
60*e2ad626fSUlf Hansson 		udelay(5);
61*e2ad626fSUlf Hansson 	}
62*e2ad626fSUlf Hansson 	for (i = 0; i < 32; i += 2) {
63*e2ad626fSUlf Hansson 		regmap_update_bits(pd->regmap_hhi, HHI_VPU_MEM_PD_REG1,
64*e2ad626fSUlf Hansson 				   0x3 << i, 0x3 << i);
65*e2ad626fSUlf Hansson 		udelay(5);
66*e2ad626fSUlf Hansson 	}
67*e2ad626fSUlf Hansson 	for (i = 8; i < 16; i++) {
68*e2ad626fSUlf Hansson 		regmap_update_bits(pd->regmap_hhi, HHI_MEM_PD_REG0,
69*e2ad626fSUlf Hansson 				   BIT(i), BIT(i));
70*e2ad626fSUlf Hansson 		udelay(5);
71*e2ad626fSUlf Hansson 	}
72*e2ad626fSUlf Hansson 	udelay(20);
73*e2ad626fSUlf Hansson 
74*e2ad626fSUlf Hansson 	regmap_update_bits(pd->regmap_ao, AO_RTI_GEN_PWR_SLEEP0,
75*e2ad626fSUlf Hansson 			   GEN_PWR_VPU_HDMI, GEN_PWR_VPU_HDMI);
76*e2ad626fSUlf Hansson 
77*e2ad626fSUlf Hansson 	msleep(20);
78*e2ad626fSUlf Hansson 
79*e2ad626fSUlf Hansson 	clk_disable_unprepare(pd->vpu_clk);
80*e2ad626fSUlf Hansson 	clk_disable_unprepare(pd->vapb_clk);
81*e2ad626fSUlf Hansson 
82*e2ad626fSUlf Hansson 	return 0;
83*e2ad626fSUlf Hansson }
84*e2ad626fSUlf Hansson 
meson_g12a_pwrc_vpu_power_off(struct generic_pm_domain * genpd)85*e2ad626fSUlf Hansson static int meson_g12a_pwrc_vpu_power_off(struct generic_pm_domain *genpd)
86*e2ad626fSUlf Hansson {
87*e2ad626fSUlf Hansson 	struct meson_gx_pwrc_vpu *pd = genpd_to_pd(genpd);
88*e2ad626fSUlf Hansson 	int i;
89*e2ad626fSUlf Hansson 
90*e2ad626fSUlf Hansson 	regmap_update_bits(pd->regmap_ao, AO_RTI_GEN_PWR_SLEEP0,
91*e2ad626fSUlf Hansson 			   GEN_PWR_VPU_HDMI_ISO, GEN_PWR_VPU_HDMI_ISO);
92*e2ad626fSUlf Hansson 	udelay(20);
93*e2ad626fSUlf Hansson 
94*e2ad626fSUlf Hansson 	/* Power Down Memories */
95*e2ad626fSUlf Hansson 	for (i = 0; i < 32; i += 2) {
96*e2ad626fSUlf Hansson 		regmap_update_bits(pd->regmap_hhi, HHI_VPU_MEM_PD_REG0,
97*e2ad626fSUlf Hansson 				   0x3 << i, 0x3 << i);
98*e2ad626fSUlf Hansson 		udelay(5);
99*e2ad626fSUlf Hansson 	}
100*e2ad626fSUlf Hansson 	for (i = 0; i < 32; i += 2) {
101*e2ad626fSUlf Hansson 		regmap_update_bits(pd->regmap_hhi, HHI_VPU_MEM_PD_REG1,
102*e2ad626fSUlf Hansson 				   0x3 << i, 0x3 << i);
103*e2ad626fSUlf Hansson 		udelay(5);
104*e2ad626fSUlf Hansson 	}
105*e2ad626fSUlf Hansson 	for (i = 0; i < 32; i += 2) {
106*e2ad626fSUlf Hansson 		regmap_update_bits(pd->regmap_hhi, HHI_VPU_MEM_PD_REG2,
107*e2ad626fSUlf Hansson 				   0x3 << i, 0x3 << i);
108*e2ad626fSUlf Hansson 		udelay(5);
109*e2ad626fSUlf Hansson 	}
110*e2ad626fSUlf Hansson 	for (i = 8; i < 16; i++) {
111*e2ad626fSUlf Hansson 		regmap_update_bits(pd->regmap_hhi, HHI_MEM_PD_REG0,
112*e2ad626fSUlf Hansson 				   BIT(i), BIT(i));
113*e2ad626fSUlf Hansson 		udelay(5);
114*e2ad626fSUlf Hansson 	}
115*e2ad626fSUlf Hansson 	udelay(20);
116*e2ad626fSUlf Hansson 
117*e2ad626fSUlf Hansson 	regmap_update_bits(pd->regmap_ao, AO_RTI_GEN_PWR_SLEEP0,
118*e2ad626fSUlf Hansson 			   GEN_PWR_VPU_HDMI, GEN_PWR_VPU_HDMI);
119*e2ad626fSUlf Hansson 
120*e2ad626fSUlf Hansson 	msleep(20);
121*e2ad626fSUlf Hansson 
122*e2ad626fSUlf Hansson 	clk_disable_unprepare(pd->vpu_clk);
123*e2ad626fSUlf Hansson 	clk_disable_unprepare(pd->vapb_clk);
124*e2ad626fSUlf Hansson 
125*e2ad626fSUlf Hansson 	return 0;
126*e2ad626fSUlf Hansson }
127*e2ad626fSUlf Hansson 
meson_gx_pwrc_vpu_setup_clk(struct meson_gx_pwrc_vpu * pd)128*e2ad626fSUlf Hansson static int meson_gx_pwrc_vpu_setup_clk(struct meson_gx_pwrc_vpu *pd)
129*e2ad626fSUlf Hansson {
130*e2ad626fSUlf Hansson 	int ret;
131*e2ad626fSUlf Hansson 
132*e2ad626fSUlf Hansson 	ret = clk_prepare_enable(pd->vpu_clk);
133*e2ad626fSUlf Hansson 	if (ret)
134*e2ad626fSUlf Hansson 		return ret;
135*e2ad626fSUlf Hansson 
136*e2ad626fSUlf Hansson 	ret = clk_prepare_enable(pd->vapb_clk);
137*e2ad626fSUlf Hansson 	if (ret)
138*e2ad626fSUlf Hansson 		clk_disable_unprepare(pd->vpu_clk);
139*e2ad626fSUlf Hansson 
140*e2ad626fSUlf Hansson 	return ret;
141*e2ad626fSUlf Hansson }
142*e2ad626fSUlf Hansson 
meson_gx_pwrc_vpu_power_on(struct generic_pm_domain * genpd)143*e2ad626fSUlf Hansson static int meson_gx_pwrc_vpu_power_on(struct generic_pm_domain *genpd)
144*e2ad626fSUlf Hansson {
145*e2ad626fSUlf Hansson 	struct meson_gx_pwrc_vpu *pd = genpd_to_pd(genpd);
146*e2ad626fSUlf Hansson 	int ret;
147*e2ad626fSUlf Hansson 	int i;
148*e2ad626fSUlf Hansson 
149*e2ad626fSUlf Hansson 	regmap_update_bits(pd->regmap_ao, AO_RTI_GEN_PWR_SLEEP0,
150*e2ad626fSUlf Hansson 			   GEN_PWR_VPU_HDMI, 0);
151*e2ad626fSUlf Hansson 	udelay(20);
152*e2ad626fSUlf Hansson 
153*e2ad626fSUlf Hansson 	/* Power Up Memories */
154*e2ad626fSUlf Hansson 	for (i = 0; i < 32; i += 2) {
155*e2ad626fSUlf Hansson 		regmap_update_bits(pd->regmap_hhi, HHI_VPU_MEM_PD_REG0,
156*e2ad626fSUlf Hansson 				   0x3 << i, 0);
157*e2ad626fSUlf Hansson 		udelay(5);
158*e2ad626fSUlf Hansson 	}
159*e2ad626fSUlf Hansson 
160*e2ad626fSUlf Hansson 	for (i = 0; i < 32; i += 2) {
161*e2ad626fSUlf Hansson 		regmap_update_bits(pd->regmap_hhi, HHI_VPU_MEM_PD_REG1,
162*e2ad626fSUlf Hansson 				   0x3 << i, 0);
163*e2ad626fSUlf Hansson 		udelay(5);
164*e2ad626fSUlf Hansson 	}
165*e2ad626fSUlf Hansson 
166*e2ad626fSUlf Hansson 	for (i = 8; i < 16; i++) {
167*e2ad626fSUlf Hansson 		regmap_update_bits(pd->regmap_hhi, HHI_MEM_PD_REG0,
168*e2ad626fSUlf Hansson 				   BIT(i), 0);
169*e2ad626fSUlf Hansson 		udelay(5);
170*e2ad626fSUlf Hansson 	}
171*e2ad626fSUlf Hansson 	udelay(20);
172*e2ad626fSUlf Hansson 
173*e2ad626fSUlf Hansson 	ret = reset_control_assert(pd->rstc);
174*e2ad626fSUlf Hansson 	if (ret)
175*e2ad626fSUlf Hansson 		return ret;
176*e2ad626fSUlf Hansson 
177*e2ad626fSUlf Hansson 	regmap_update_bits(pd->regmap_ao, AO_RTI_GEN_PWR_SLEEP0,
178*e2ad626fSUlf Hansson 			   GEN_PWR_VPU_HDMI_ISO, 0);
179*e2ad626fSUlf Hansson 
180*e2ad626fSUlf Hansson 	ret = reset_control_deassert(pd->rstc);
181*e2ad626fSUlf Hansson 	if (ret)
182*e2ad626fSUlf Hansson 		return ret;
183*e2ad626fSUlf Hansson 
184*e2ad626fSUlf Hansson 	ret = meson_gx_pwrc_vpu_setup_clk(pd);
185*e2ad626fSUlf Hansson 	if (ret)
186*e2ad626fSUlf Hansson 		return ret;
187*e2ad626fSUlf Hansson 
188*e2ad626fSUlf Hansson 	return 0;
189*e2ad626fSUlf Hansson }
190*e2ad626fSUlf Hansson 
meson_g12a_pwrc_vpu_power_on(struct generic_pm_domain * genpd)191*e2ad626fSUlf Hansson static int meson_g12a_pwrc_vpu_power_on(struct generic_pm_domain *genpd)
192*e2ad626fSUlf Hansson {
193*e2ad626fSUlf Hansson 	struct meson_gx_pwrc_vpu *pd = genpd_to_pd(genpd);
194*e2ad626fSUlf Hansson 	int ret;
195*e2ad626fSUlf Hansson 	int i;
196*e2ad626fSUlf Hansson 
197*e2ad626fSUlf Hansson 	regmap_update_bits(pd->regmap_ao, AO_RTI_GEN_PWR_SLEEP0,
198*e2ad626fSUlf Hansson 			   GEN_PWR_VPU_HDMI, 0);
199*e2ad626fSUlf Hansson 	udelay(20);
200*e2ad626fSUlf Hansson 
201*e2ad626fSUlf Hansson 	/* Power Up Memories */
202*e2ad626fSUlf Hansson 	for (i = 0; i < 32; i += 2) {
203*e2ad626fSUlf Hansson 		regmap_update_bits(pd->regmap_hhi, HHI_VPU_MEM_PD_REG0,
204*e2ad626fSUlf Hansson 				   0x3 << i, 0);
205*e2ad626fSUlf Hansson 		udelay(5);
206*e2ad626fSUlf Hansson 	}
207*e2ad626fSUlf Hansson 
208*e2ad626fSUlf Hansson 	for (i = 0; i < 32; i += 2) {
209*e2ad626fSUlf Hansson 		regmap_update_bits(pd->regmap_hhi, HHI_VPU_MEM_PD_REG1,
210*e2ad626fSUlf Hansson 				   0x3 << i, 0);
211*e2ad626fSUlf Hansson 		udelay(5);
212*e2ad626fSUlf Hansson 	}
213*e2ad626fSUlf Hansson 
214*e2ad626fSUlf Hansson 	for (i = 0; i < 32; i += 2) {
215*e2ad626fSUlf Hansson 		regmap_update_bits(pd->regmap_hhi, HHI_VPU_MEM_PD_REG2,
216*e2ad626fSUlf Hansson 				   0x3 << i, 0);
217*e2ad626fSUlf Hansson 		udelay(5);
218*e2ad626fSUlf Hansson 	}
219*e2ad626fSUlf Hansson 
220*e2ad626fSUlf Hansson 	for (i = 8; i < 16; i++) {
221*e2ad626fSUlf Hansson 		regmap_update_bits(pd->regmap_hhi, HHI_MEM_PD_REG0,
222*e2ad626fSUlf Hansson 				   BIT(i), 0);
223*e2ad626fSUlf Hansson 		udelay(5);
224*e2ad626fSUlf Hansson 	}
225*e2ad626fSUlf Hansson 	udelay(20);
226*e2ad626fSUlf Hansson 
227*e2ad626fSUlf Hansson 	ret = reset_control_assert(pd->rstc);
228*e2ad626fSUlf Hansson 	if (ret)
229*e2ad626fSUlf Hansson 		return ret;
230*e2ad626fSUlf Hansson 
231*e2ad626fSUlf Hansson 	regmap_update_bits(pd->regmap_ao, AO_RTI_GEN_PWR_SLEEP0,
232*e2ad626fSUlf Hansson 			   GEN_PWR_VPU_HDMI_ISO, 0);
233*e2ad626fSUlf Hansson 
234*e2ad626fSUlf Hansson 	ret = reset_control_deassert(pd->rstc);
235*e2ad626fSUlf Hansson 	if (ret)
236*e2ad626fSUlf Hansson 		return ret;
237*e2ad626fSUlf Hansson 
238*e2ad626fSUlf Hansson 	ret = meson_gx_pwrc_vpu_setup_clk(pd);
239*e2ad626fSUlf Hansson 	if (ret)
240*e2ad626fSUlf Hansson 		return ret;
241*e2ad626fSUlf Hansson 
242*e2ad626fSUlf Hansson 	return 0;
243*e2ad626fSUlf Hansson }
244*e2ad626fSUlf Hansson 
meson_gx_pwrc_vpu_get_power(struct meson_gx_pwrc_vpu * pd)245*e2ad626fSUlf Hansson static bool meson_gx_pwrc_vpu_get_power(struct meson_gx_pwrc_vpu *pd)
246*e2ad626fSUlf Hansson {
247*e2ad626fSUlf Hansson 	u32 reg;
248*e2ad626fSUlf Hansson 
249*e2ad626fSUlf Hansson 	regmap_read(pd->regmap_ao, AO_RTI_GEN_PWR_SLEEP0, &reg);
250*e2ad626fSUlf Hansson 
251*e2ad626fSUlf Hansson 	return (reg & GEN_PWR_VPU_HDMI);
252*e2ad626fSUlf Hansson }
253*e2ad626fSUlf Hansson 
254*e2ad626fSUlf Hansson static struct meson_gx_pwrc_vpu vpu_hdmi_pd = {
255*e2ad626fSUlf Hansson 	.genpd = {
256*e2ad626fSUlf Hansson 		.name = "vpu_hdmi",
257*e2ad626fSUlf Hansson 		.power_off = meson_gx_pwrc_vpu_power_off,
258*e2ad626fSUlf Hansson 		.power_on = meson_gx_pwrc_vpu_power_on,
259*e2ad626fSUlf Hansson 	},
260*e2ad626fSUlf Hansson };
261*e2ad626fSUlf Hansson 
262*e2ad626fSUlf Hansson static struct meson_gx_pwrc_vpu vpu_hdmi_pd_g12a = {
263*e2ad626fSUlf Hansson 	.genpd = {
264*e2ad626fSUlf Hansson 		.name = "vpu_hdmi",
265*e2ad626fSUlf Hansson 		.power_off = meson_g12a_pwrc_vpu_power_off,
266*e2ad626fSUlf Hansson 		.power_on = meson_g12a_pwrc_vpu_power_on,
267*e2ad626fSUlf Hansson 	},
268*e2ad626fSUlf Hansson };
269*e2ad626fSUlf Hansson 
meson_gx_pwrc_vpu_probe(struct platform_device * pdev)270*e2ad626fSUlf Hansson static int meson_gx_pwrc_vpu_probe(struct platform_device *pdev)
271*e2ad626fSUlf Hansson {
272*e2ad626fSUlf Hansson 	const struct meson_gx_pwrc_vpu *vpu_pd_match;
273*e2ad626fSUlf Hansson 	struct regmap *regmap_ao, *regmap_hhi;
274*e2ad626fSUlf Hansson 	struct meson_gx_pwrc_vpu *vpu_pd;
275*e2ad626fSUlf Hansson 	struct device_node *parent_np;
276*e2ad626fSUlf Hansson 	struct reset_control *rstc;
277*e2ad626fSUlf Hansson 	struct clk *vpu_clk;
278*e2ad626fSUlf Hansson 	struct clk *vapb_clk;
279*e2ad626fSUlf Hansson 	bool powered_off;
280*e2ad626fSUlf Hansson 	int ret;
281*e2ad626fSUlf Hansson 
282*e2ad626fSUlf Hansson 	vpu_pd_match = of_device_get_match_data(&pdev->dev);
283*e2ad626fSUlf Hansson 	if (!vpu_pd_match) {
284*e2ad626fSUlf Hansson 		dev_err(&pdev->dev, "failed to get match data\n");
285*e2ad626fSUlf Hansson 		return -ENODEV;
286*e2ad626fSUlf Hansson 	}
287*e2ad626fSUlf Hansson 
288*e2ad626fSUlf Hansson 	vpu_pd = devm_kzalloc(&pdev->dev, sizeof(*vpu_pd), GFP_KERNEL);
289*e2ad626fSUlf Hansson 	if (!vpu_pd)
290*e2ad626fSUlf Hansson 		return -ENOMEM;
291*e2ad626fSUlf Hansson 
292*e2ad626fSUlf Hansson 	memcpy(vpu_pd, vpu_pd_match, sizeof(*vpu_pd));
293*e2ad626fSUlf Hansson 
294*e2ad626fSUlf Hansson 	parent_np = of_get_parent(pdev->dev.of_node);
295*e2ad626fSUlf Hansson 	regmap_ao = syscon_node_to_regmap(parent_np);
296*e2ad626fSUlf Hansson 	of_node_put(parent_np);
297*e2ad626fSUlf Hansson 	if (IS_ERR(regmap_ao)) {
298*e2ad626fSUlf Hansson 		dev_err(&pdev->dev, "failed to get regmap\n");
299*e2ad626fSUlf Hansson 		return PTR_ERR(regmap_ao);
300*e2ad626fSUlf Hansson 	}
301*e2ad626fSUlf Hansson 
302*e2ad626fSUlf Hansson 	regmap_hhi = syscon_regmap_lookup_by_phandle(pdev->dev.of_node,
303*e2ad626fSUlf Hansson 						     "amlogic,hhi-sysctrl");
304*e2ad626fSUlf Hansson 	if (IS_ERR(regmap_hhi)) {
305*e2ad626fSUlf Hansson 		dev_err(&pdev->dev, "failed to get HHI regmap\n");
306*e2ad626fSUlf Hansson 		return PTR_ERR(regmap_hhi);
307*e2ad626fSUlf Hansson 	}
308*e2ad626fSUlf Hansson 
309*e2ad626fSUlf Hansson 	rstc = devm_reset_control_array_get_exclusive(&pdev->dev);
310*e2ad626fSUlf Hansson 	if (IS_ERR(rstc))
311*e2ad626fSUlf Hansson 		return dev_err_probe(&pdev->dev, PTR_ERR(rstc),
312*e2ad626fSUlf Hansson 				     "failed to get reset lines\n");
313*e2ad626fSUlf Hansson 
314*e2ad626fSUlf Hansson 	vpu_clk = devm_clk_get(&pdev->dev, "vpu");
315*e2ad626fSUlf Hansson 	if (IS_ERR(vpu_clk)) {
316*e2ad626fSUlf Hansson 		dev_err(&pdev->dev, "vpu clock request failed\n");
317*e2ad626fSUlf Hansson 		return PTR_ERR(vpu_clk);
318*e2ad626fSUlf Hansson 	}
319*e2ad626fSUlf Hansson 
320*e2ad626fSUlf Hansson 	vapb_clk = devm_clk_get(&pdev->dev, "vapb");
321*e2ad626fSUlf Hansson 	if (IS_ERR(vapb_clk)) {
322*e2ad626fSUlf Hansson 		dev_err(&pdev->dev, "vapb clock request failed\n");
323*e2ad626fSUlf Hansson 		return PTR_ERR(vapb_clk);
324*e2ad626fSUlf Hansson 	}
325*e2ad626fSUlf Hansson 
326*e2ad626fSUlf Hansson 	vpu_pd->regmap_ao = regmap_ao;
327*e2ad626fSUlf Hansson 	vpu_pd->regmap_hhi = regmap_hhi;
328*e2ad626fSUlf Hansson 	vpu_pd->rstc = rstc;
329*e2ad626fSUlf Hansson 	vpu_pd->vpu_clk = vpu_clk;
330*e2ad626fSUlf Hansson 	vpu_pd->vapb_clk = vapb_clk;
331*e2ad626fSUlf Hansson 
332*e2ad626fSUlf Hansson 	platform_set_drvdata(pdev, vpu_pd);
333*e2ad626fSUlf Hansson 
334*e2ad626fSUlf Hansson 	powered_off = meson_gx_pwrc_vpu_get_power(vpu_pd);
335*e2ad626fSUlf Hansson 
336*e2ad626fSUlf Hansson 	/* If already powered, sync the clock states */
337*e2ad626fSUlf Hansson 	if (!powered_off) {
338*e2ad626fSUlf Hansson 		ret = meson_gx_pwrc_vpu_setup_clk(vpu_pd);
339*e2ad626fSUlf Hansson 		if (ret)
340*e2ad626fSUlf Hansson 			return ret;
341*e2ad626fSUlf Hansson 	}
342*e2ad626fSUlf Hansson 
343*e2ad626fSUlf Hansson 	vpu_pd->genpd.flags = GENPD_FLAG_ALWAYS_ON;
344*e2ad626fSUlf Hansson 	pm_genpd_init(&vpu_pd->genpd, NULL, powered_off);
345*e2ad626fSUlf Hansson 
346*e2ad626fSUlf Hansson 	return of_genpd_add_provider_simple(pdev->dev.of_node,
347*e2ad626fSUlf Hansson 					    &vpu_pd->genpd);
348*e2ad626fSUlf Hansson }
349*e2ad626fSUlf Hansson 
meson_gx_pwrc_vpu_shutdown(struct platform_device * pdev)350*e2ad626fSUlf Hansson static void meson_gx_pwrc_vpu_shutdown(struct platform_device *pdev)
351*e2ad626fSUlf Hansson {
352*e2ad626fSUlf Hansson 	struct meson_gx_pwrc_vpu *vpu_pd = platform_get_drvdata(pdev);
353*e2ad626fSUlf Hansson 	bool powered_off;
354*e2ad626fSUlf Hansson 
355*e2ad626fSUlf Hansson 	powered_off = meson_gx_pwrc_vpu_get_power(vpu_pd);
356*e2ad626fSUlf Hansson 	if (!powered_off)
357*e2ad626fSUlf Hansson 		vpu_pd->genpd.power_off(&vpu_pd->genpd);
358*e2ad626fSUlf Hansson }
359*e2ad626fSUlf Hansson 
360*e2ad626fSUlf Hansson static const struct of_device_id meson_gx_pwrc_vpu_match_table[] = {
361*e2ad626fSUlf Hansson 	{ .compatible = "amlogic,meson-gx-pwrc-vpu", .data = &vpu_hdmi_pd },
362*e2ad626fSUlf Hansson 	{
363*e2ad626fSUlf Hansson 	  .compatible = "amlogic,meson-g12a-pwrc-vpu",
364*e2ad626fSUlf Hansson 	  .data = &vpu_hdmi_pd_g12a
365*e2ad626fSUlf Hansson 	},
366*e2ad626fSUlf Hansson 	{ /* sentinel */ }
367*e2ad626fSUlf Hansson };
368*e2ad626fSUlf Hansson MODULE_DEVICE_TABLE(of, meson_gx_pwrc_vpu_match_table);
369*e2ad626fSUlf Hansson 
370*e2ad626fSUlf Hansson static struct platform_driver meson_gx_pwrc_vpu_driver = {
371*e2ad626fSUlf Hansson 	.probe	= meson_gx_pwrc_vpu_probe,
372*e2ad626fSUlf Hansson 	.shutdown = meson_gx_pwrc_vpu_shutdown,
373*e2ad626fSUlf Hansson 	.driver = {
374*e2ad626fSUlf Hansson 		.name		= "meson_gx_pwrc_vpu",
375*e2ad626fSUlf Hansson 		.of_match_table	= meson_gx_pwrc_vpu_match_table,
376*e2ad626fSUlf Hansson 	},
377*e2ad626fSUlf Hansson };
378*e2ad626fSUlf Hansson module_platform_driver(meson_gx_pwrc_vpu_driver);
379*e2ad626fSUlf Hansson MODULE_LICENSE("GPL v2");
380