17164873eSVishnu Patekar /*
27164873eSVishnu Patekar  * Allwinner a33 SoCs pinctrl driver.
37164873eSVishnu Patekar  *
47164873eSVishnu Patekar  * Copyright (C) 2015 Vishnu Patekar <vishnupatekar0510@gmail.com>
57164873eSVishnu Patekar  *
67164873eSVishnu Patekar  * Based on pinctrl-sun8i-a23.c, which is:
77164873eSVishnu Patekar  * Copyright (C) 2014 Chen-Yu Tsai <wens@csie.org>
87164873eSVishnu Patekar  * Copyright (C) 2014 Maxime Ripard <maxime.ripard@free-electrons.com>
97164873eSVishnu Patekar  *
107164873eSVishnu Patekar  * This file is licensed under the terms of the GNU General Public
117164873eSVishnu Patekar  * License version 2.  This program is licensed "as is" without any
127164873eSVishnu Patekar  * warranty of any kind, whether express or implied.
137164873eSVishnu Patekar  */
147164873eSVishnu Patekar 
150c8c6ba0SPaul Gortmaker #include <linux/init.h>
167164873eSVishnu Patekar #include <linux/platform_device.h>
177164873eSVishnu Patekar #include <linux/of.h>
187164873eSVishnu Patekar #include <linux/pinctrl/pinctrl.h>
197164873eSVishnu Patekar 
207164873eSVishnu Patekar #include "pinctrl-sunxi.h"
217164873eSVishnu Patekar 
227164873eSVishnu Patekar static const struct sunxi_desc_pin sun8i_a33_pins[] = {
237164873eSVishnu Patekar 	/* Hole */
247164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 0),
257164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
267164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
277164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "uart2"),		/* TX */
287164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "uart0"),		/* TX */
297164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 0, 0)),	/* PB_EINT0 */
307164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 1),
317164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
327164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
337164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "uart2"),		/* RX */
347164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "uart0"),		/* RX */
357164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 0, 1)),	/* PB_EINT1 */
367164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 2),
377164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
387164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
397164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "uart2"),		/* RTS */
407164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 0, 2)),	/* PB_EINT2 */
417164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 3),
427164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
437164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
447164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "uart2"),		/* CTS */
457164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 0, 3)),	/* PB_EINT3 */
467164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 4),
477164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
487164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
497164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "i2s0"),		/* SYNC */
507164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "aif2"),		/* SYNC */
517164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 0, 4)),	/* PB_EINT4 */
527164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 5),
537164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
547164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
557164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "i2s0"),		/* BCLK */
567164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "aif2"),		/* BCLK */
577164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 0, 5)),	/* PB_EINT5 */
587164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 6),
597164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
607164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
617164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "i2s0"),		/* DOUT */
627164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "aif2"),		/* DOUT */
637164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 0, 6)),	/* PB_EINT6 */
647164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(B, 7),
657164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
667164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
677164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "i2s0"),		/* DIN */
687164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "aif2"),		/* DIN */
697164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 0, 7)),	/* PB_EINT7 */
707164873eSVishnu Patekar 	/* Hole */
717164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 0),
727164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
737164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
747164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "nand0"),		/* WE */
757164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "spi0")),		/* MOSI */
767164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 1),
777164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
787164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
797164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "nand0"),		/* ALE */
807164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "spi0")),		/* MISO */
817164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 2),
827164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
837164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
847164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "nand0"),		/* CLE */
857164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "spi0")),		/* CLK */
867164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 3),
877164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
887164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
897164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "nand0"),		/* CE1 */
907164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "spi0")),		/* CS */
917164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 4),
927164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
937164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
947164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "nand0")),	/* CE0 */
957164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 5),
967164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
977164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
987164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "nand0"),		/* RE */
997164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc2")),		/* CLK */
1007164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 6),
1017164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1027164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1037164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "nand0"),		/* RB0 */
1047164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc2")),		/* CMD */
1057164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 7),
1067164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1077164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1087164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "nand0")),	/* RB1 */
1097164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 8),
1107164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1117164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1127164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "nand0"),		/* DQ0 */
1137164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc2")),		/* D0 */
1147164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 9),
1157164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1167164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1177164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "nand0"),		/* DQ1 */
1187164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc2")),		/* D1 */
1197164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 10),
1207164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1217164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1227164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "nand0"),		/* DQ2 */
1237164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc2")),		/* D2 */
1247164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 11),
1257164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1267164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1277164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "nand0"),		/* DQ3 */
1287164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc2")),		/* D3 */
1297164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 12),
1307164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1317164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1327164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "nand0"),		/* DQ4 */
1337164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc2")),		/* D4 */
1347164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 13),
1357164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1367164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1377164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "nand0"),		/* DQ5 */
1387164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc2")),		/* D5 */
1397164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 14),
1407164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1417164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
142bc0f566aSIcenowy Zheng 		  SUNXI_FUNCTION(0x2, "nand0"),		/* DQ6 */
1437164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc2")),		/* D6 */
1447164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 15),
1457164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1467164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
147bc0f566aSIcenowy Zheng 		  SUNXI_FUNCTION(0x2, "nand0"),		/* DQ7 */
1487164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc2")),		/* D7 */
1497164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(C, 16),
1507164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1517164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
152bc0f566aSIcenowy Zheng 		  SUNXI_FUNCTION(0x2, "nand0"),		/* DQS */
1537164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc2")),		/* RST */
1547164873eSVishnu Patekar 	/* Hole */
1557164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 2),
1567164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1577164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1587164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D2 */
1597164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc1")),		/* CLK */
1607164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 3),
1617164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1627164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1637164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D3 */
1647164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc1")),		/* CMD */
1657164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 4),
1667164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1677164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1687164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D4 */
1697164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc1")),		/* D0 */
1707164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 5),
1717164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1727164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1737164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D5 */
1747164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc1")),		/* D1 */
1757164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 6),
1767164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1777164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1787164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D6 */
1797164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc1")),		/* D2 */
1807164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 7),
1817164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1827164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1837164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D7 */
1847164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "mmc1")),		/* D3 */
1857164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 10),
1867164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1877164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1887164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D10 */
1897164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "uart1")),	/* TX */
1907164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 11),
1917164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1927164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1937164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D11 */
1947164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "uart1")),	/* RX */
1957164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 12),
1967164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
1977164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
1987164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D12 */
1997164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "uart1")),	/* RTS */
2007164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 13),
2017164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2027164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2037164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D13 */
2047164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "uart1")),	/* CTS */
2057164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 14),
2067164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2077164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2087164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0")),		/* D14 */
2097164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 15),
2107164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2117164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2127164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0")),		/* D15 */
2137164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 18),
2147164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2157164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2167164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D18 */
2177164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "lvds0")),	/* VP0 */
2187164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 19),
2197164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2207164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2217164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D19 */
2227164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "lvds0")),	/* VN0 */
2237164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 20),
2247164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2257164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2267164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D20 */
2277164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "lvds0")),	/* VP1 */
2287164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 21),
2297164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2307164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2317164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D21 */
2327164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "lvds0")),	/* VN1 */
2337164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 22),
2347164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2357164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2367164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D22 */
2377164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "lvds0")),	/* VP2 */
2387164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 23),
2397164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2407164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2417164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* D23 */
2427164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "lvds0")),	/* VN2 */
2437164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 24),
2447164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2457164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2467164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* CLK */
2477164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "lvds0")),	/* VPC */
2487164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 25),
2497164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2507164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2517164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* DE */
2527164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "lvds0")),	/* VNC */
2537164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 26),
2547164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2557164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2567164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* HSYNC */
2577164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "lvds0")),	/* VP3 */
2587164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(D, 27),
2597164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2607164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2617164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "lcd0"),		/* VSYNC */
2627164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "lvds0")),	/* VN3 */
2637164873eSVishnu Patekar 	/* Hole */
2647164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 0),
2657164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2667164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2677164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "csi")),		/* PCLK */
2687164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 1),
2697164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2707164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2717164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "csi")),		/* MCLK */
2727164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 2),
2737164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2747164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2757164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "csi")),		/* HSYNC */
2767164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 3),
2777164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2787164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2797164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "csi")),		/* VSYNC */
2807164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 4),
2817164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2827164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2837164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "csi")),		/* D0 */
2847164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 5),
2857164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2867164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2877164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "csi")),		/* D1 */
2887164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 6),
2897164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2907164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2917164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "csi")),		/* D2 */
2927164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 7),
2937164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2947164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2957164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "csi")),		/* D3 */
2967164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 8),
2977164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
2987164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
2997164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "csi")),		/* D4 */
3007164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 9),
3017164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3027164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3037164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "csi")),		/* D5 */
3047164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 10),
3057164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3067164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3077164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "csi")),		/* D6 */
3087164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 11),
3097164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3107164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3117164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "csi")),		/* D7 */
3127164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 12),
3137164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3147164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3157164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "csi"),		/* SCK */
3167164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "i2c2")),		/* SCK */
3177164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 13),
3187164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3197164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3207164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "csi"),		/* SDA */
3217164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "i2c2")),		/* SDA */
3227164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 14),
3237164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3247164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out")),
3257164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 15),
3267164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3277164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out")),
3287164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 16),
3297164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3307164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out")),
3317164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(E, 17),
3327164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3337164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out")),
3347164873eSVishnu Patekar 	/* Hole */
3357164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 0),
3367164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3377164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3387164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "mmc0"),		/* D1 */
3397164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "jtag")),		/* MS1 */
3407164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 1),
3417164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3427164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3437164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "mmc0"),		/* D0 */
3447164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "jtag")),		/* DI1 */
3457164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 2),
3467164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3477164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3487164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "mmc0"),		/* CLK */
3497164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "uart0")),	/* TX */
3507164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 3),
3517164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3527164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3537164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "mmc0"),		/* CMD */
3547164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "jtag")),		/* DO1 */
3557164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 4),
3567164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3577164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3587164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "mmc0"),		/* D3 */
3597164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "uart0")),	/* RX */
3607164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(F, 5),
3617164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3627164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3637164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "mmc0"),		/* D2 */
3647164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "jtag")),		/* CK1 */
3657164873eSVishnu Patekar 	/* Hole */
3667164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 0),
3677164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3687164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3697164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "mmc1"),		/* CLK */
3707164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 1, 0)),	/* PG_EINT0 */
3717164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 1),
3727164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3737164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3747164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "mmc1"),		/* CMD */
3757164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 1, 1)),	/* PG_EINT1 */
3767164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 2),
3777164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3787164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3797164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "mmc1"),		/* D0 */
3807164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 1, 2)),	/* PG_EINT2 */
3817164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 3),
3827164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3837164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3847164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "mmc1"),		/* D1 */
3857164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 1, 3)),	/* PG_EINT3 */
3867164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 4),
3877164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3887164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3897164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "mmc1"),		/* D2 */
3907164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 1, 4)),	/* PG_EINT4 */
3917164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 5),
3927164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3937164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3947164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "mmc1"),		/* D3 */
3957164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 1, 5)),	/* PG_EINT5 */
3967164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 6),
3977164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
3987164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
3997164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "uart1"),		/* TX */
4007164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 1, 6)),	/* PG_EINT6 */
4017164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 7),
4027164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4037164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
4047164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "uart1"),		/* RX */
4057164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 1, 7)),	/* PG_EINT7 */
4067164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 8),
4077164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4087164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
409486095faSIcenowy Zheng 		  SUNXI_FUNCTION(0x2, "uart1"),		/* RTS */
4107164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 1, 8)),	/* PG_EINT8 */
4117164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 9),
4127164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4137164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
414486095faSIcenowy Zheng 		  SUNXI_FUNCTION(0x2, "uart1"),		/* CTS */
4157164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 1, 9)),	/* PG_EINT9 */
4167164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 10),
4177164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4187164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
4197164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "i2s1"),		/* SYNC */
4207164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 1, 10)),	/* PG_EINT10 */
4217164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 11),
4227164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4237164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
4247164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "i2s1"),		/* CLK */
4257164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 1, 11)),	/* PG_EINT11 */
4267164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 12),
4277164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4287164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
4297164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "i2s1"),		/* DOUT */
4307164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 1, 12)),	/* PG_EINT12 */
4317164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(G, 13),
4327164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4337164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
4347164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "i2s1"),		/* DIN */
4357164873eSVishnu Patekar 		  SUNXI_FUNCTION_IRQ_BANK(0x4, 1, 13)),	/* PG_EINT13 */
4367164873eSVishnu Patekar 	/* Hole */
4377164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 0),
4387164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4397164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
4407164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "pwm0")),
4417164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 1),
4427164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4437164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
4447164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "pwm1")),
4457164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 2),
4467164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4477164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
4487164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "i2c0")),		/* SCK */
4497164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 3),
4507164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4517164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
4527164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "i2c0")),		/* SDA */
4537164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 4),
4547164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4557164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
4567164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "i2c1")),		/* SCK */
4577164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 5),
4587164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4597164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
4607164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "i2c1")),		/* SDA */
4617164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 6),
4627164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4637164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
4647164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "spi0"),		/* CS */
4657164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "uart3")),	/* TX */
4667164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 7),
4677164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4687164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
4697164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "spi0"),		/* CLK */
4707164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "uart3")),	/* RX */
4717164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 8),
4727164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4737164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
4747164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "spi0"),		/* DOUT */
4757164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "uart3")),	/* RTS */
4767164873eSVishnu Patekar 	SUNXI_PIN(SUNXI_PINCTRL_PIN(H, 9),
4777164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x0, "gpio_in"),
4787164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x1, "gpio_out"),
4797164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x2, "spi0"),		/* DIN */
4807164873eSVishnu Patekar 		  SUNXI_FUNCTION(0x3, "uart3")),	/* CTS */
4817164873eSVishnu Patekar };
4827164873eSVishnu Patekar 
48335817d34SIcenowy Zheng static const unsigned int sun8i_a33_pinctrl_irq_bank_map[] = { 1, 2 };
48435817d34SIcenowy Zheng 
4857164873eSVishnu Patekar static const struct sunxi_pinctrl_desc sun8i_a33_pinctrl_data = {
4867164873eSVishnu Patekar 	.pins = sun8i_a33_pins,
4877164873eSVishnu Patekar 	.npins = ARRAY_SIZE(sun8i_a33_pins),
4887164873eSVishnu Patekar 	.irq_banks = 2,
48935817d34SIcenowy Zheng 	.irq_bank_map = sun8i_a33_pinctrl_irq_bank_map,
490cd70387fSMaxime Ripard 	.disable_strict_mode = true,
4917164873eSVishnu Patekar };
4927164873eSVishnu Patekar 
sun8i_a33_pinctrl_probe(struct platform_device * pdev)4937164873eSVishnu Patekar static int sun8i_a33_pinctrl_probe(struct platform_device *pdev)
4947164873eSVishnu Patekar {
4957164873eSVishnu Patekar 	return sunxi_pinctrl_init(pdev,
4967164873eSVishnu Patekar 				  &sun8i_a33_pinctrl_data);
4977164873eSVishnu Patekar }
4987164873eSVishnu Patekar 
4997164873eSVishnu Patekar static const struct of_device_id sun8i_a33_pinctrl_match[] = {
5007164873eSVishnu Patekar 	{ .compatible = "allwinner,sun8i-a33-pinctrl", },
5017164873eSVishnu Patekar 	{}
5027164873eSVishnu Patekar };
5037164873eSVishnu Patekar 
5047164873eSVishnu Patekar static struct platform_driver sun8i_a33_pinctrl_driver = {
5057164873eSVishnu Patekar 	.probe	= sun8i_a33_pinctrl_probe,
5067164873eSVishnu Patekar 	.driver	= {
5077164873eSVishnu Patekar 		.name		= "sun8i-a33-pinctrl",
5087164873eSVishnu Patekar 		.of_match_table	= sun8i_a33_pinctrl_match,
5097164873eSVishnu Patekar 	},
5107164873eSVishnu Patekar };
5110c8c6ba0SPaul Gortmaker builtin_platform_driver(sun8i_a33_pinctrl_driver);
512