1ba5554dcSIcenowy Zheng // SPDX-License-Identifier: GPL-2.0
2ba5554dcSIcenowy Zheng /*
3ba5554dcSIcenowy Zheng * Allwinner H6 R_PIO pin controller driver
4ba5554dcSIcenowy Zheng *
5ba5554dcSIcenowy Zheng * Copyright (C) 2017 Icenowy Zheng <icenowy@aosc.io>
6ba5554dcSIcenowy Zheng *
7ba5554dcSIcenowy Zheng * Based on pinctrl-sun6i-a31-r.c, which is:
8ba5554dcSIcenowy Zheng * Copyright (C) 2014 Boris Brezillon
9ba5554dcSIcenowy Zheng * Boris Brezillon <boris.brezillon@free-electrons.com>
10ba5554dcSIcenowy Zheng * Copyright (C) 2014 Maxime Ripard
11ba5554dcSIcenowy Zheng * Maxime Ripard <maxime.ripard@free-electrons.com>
12ba5554dcSIcenowy Zheng */
13ba5554dcSIcenowy Zheng
14ba5554dcSIcenowy Zheng #include <linux/init.h>
15ba5554dcSIcenowy Zheng #include <linux/platform_device.h>
16ba5554dcSIcenowy Zheng #include <linux/of.h>
17ba5554dcSIcenowy Zheng #include <linux/pinctrl/pinctrl.h>
18ba5554dcSIcenowy Zheng
19ba5554dcSIcenowy Zheng #include "pinctrl-sunxi.h"
20ba5554dcSIcenowy Zheng
21ba5554dcSIcenowy Zheng static const struct sunxi_desc_pin sun50i_h6_r_pins[] = {
22ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(L, 0),
23ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
24ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
25b071a124SSamuel Holland SUNXI_FUNCTION(0x2, "s_rsb"), /* SCK */
26ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x3, "s_i2c"), /* SCK */
27ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 0)), /* PL_EINT0 */
28ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(L, 1),
29ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
30ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
31b071a124SSamuel Holland SUNXI_FUNCTION(0x2, "s_rsb"), /* SDA */
32ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x3, "s_i2c"), /* SDA */
33ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 1)), /* PL_EINT1 */
34ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(L, 2),
35ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
36ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
37ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x2, "s_uart"), /* TX */
38ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 2)), /* PL_EINT2 */
39ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(L, 3),
40ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
41ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
42ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x2, "s_uart"), /* RX */
43ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 3)), /* PL_EINT3 */
44ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(L, 4),
45ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
46ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
47ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x2, "s_jtag"), /* MS */
48ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 4)), /* PL_EINT4 */
49ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(L, 5),
50ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
51ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
52ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x2, "s_jtag"), /* CK */
53ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 5)), /* PL_EINT5 */
54ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(L, 6),
55ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
56ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
57ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x2, "s_jtag"), /* DO */
58ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 6)), /* PL_EINT6 */
59ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(L, 7),
60ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
61ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
62ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x2, "s_jtag"), /* DI */
63ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 7)), /* PL_EINT7 */
64ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(L, 8),
65ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
66ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
67ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x2, "s_pwm"),
68ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 8)), /* PL_EINT8 */
69ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(L, 9),
70ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
71ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
72ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x2, "s_cir_rx"),
73ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 9)), /* PL_EINT9 */
74ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(L, 10),
75ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
76ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
77ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x2, "s_w1"),
78ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 0, 10)), /* PL_EINT10 */
79ba5554dcSIcenowy Zheng /* Hole */
80ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(M, 0),
81ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
82ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
83ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 0)), /* PM_EINT0 */
84ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(M, 1),
85ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
86ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
87ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 1)), /* PM_EINT1 */
88ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(M, 2),
89ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
90ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
91ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 2), /* PM_EINT2 */
92ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x3, "1wire")),
93ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(M, 3),
94ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
95ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
96ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 3)), /* PM_EINT3 */
97ba5554dcSIcenowy Zheng SUNXI_PIN(SUNXI_PINCTRL_PIN(M, 4),
98ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x0, "gpio_in"),
99ba5554dcSIcenowy Zheng SUNXI_FUNCTION(0x1, "gpio_out"),
100ba5554dcSIcenowy Zheng SUNXI_FUNCTION_IRQ_BANK(0x6, 1, 4)), /* PM_EINT4 */
101ba5554dcSIcenowy Zheng };
102ba5554dcSIcenowy Zheng
103ba5554dcSIcenowy Zheng static const struct sunxi_pinctrl_desc sun50i_h6_r_pinctrl_data = {
104ba5554dcSIcenowy Zheng .pins = sun50i_h6_r_pins,
105ba5554dcSIcenowy Zheng .npins = ARRAY_SIZE(sun50i_h6_r_pins),
106ba5554dcSIcenowy Zheng .pin_base = PL_BASE,
107ba5554dcSIcenowy Zheng .irq_banks = 2,
108*fc153c8fSSamuel Holland .io_bias_cfg_variant = BIAS_VOLTAGE_PIO_POW_MODE_SEL,
109ba5554dcSIcenowy Zheng };
110ba5554dcSIcenowy Zheng
sun50i_h6_r_pinctrl_probe(struct platform_device * pdev)111ba5554dcSIcenowy Zheng static int sun50i_h6_r_pinctrl_probe(struct platform_device *pdev)
112ba5554dcSIcenowy Zheng {
113ba5554dcSIcenowy Zheng return sunxi_pinctrl_init(pdev,
114ba5554dcSIcenowy Zheng &sun50i_h6_r_pinctrl_data);
115ba5554dcSIcenowy Zheng }
116ba5554dcSIcenowy Zheng
117ba5554dcSIcenowy Zheng static const struct of_device_id sun50i_h6_r_pinctrl_match[] = {
118ba5554dcSIcenowy Zheng { .compatible = "allwinner,sun50i-h6-r-pinctrl", },
119ba5554dcSIcenowy Zheng {}
120ba5554dcSIcenowy Zheng };
121ba5554dcSIcenowy Zheng
122ba5554dcSIcenowy Zheng static struct platform_driver sun50i_h6_r_pinctrl_driver = {
123ba5554dcSIcenowy Zheng .probe = sun50i_h6_r_pinctrl_probe,
124ba5554dcSIcenowy Zheng .driver = {
125ba5554dcSIcenowy Zheng .name = "sun50i-h6-r-pinctrl",
126ba5554dcSIcenowy Zheng .of_match_table = sun50i_h6_r_pinctrl_match,
127ba5554dcSIcenowy Zheng },
128ba5554dcSIcenowy Zheng };
129ba5554dcSIcenowy Zheng builtin_platform_driver(sun50i_h6_r_pinctrl_driver);
130