1a18f4b6eSLad Prabhakar // SPDX-License-Identifier: GPL-2.0
2a18f4b6eSLad Prabhakar /*
3a18f4b6eSLad Prabhakar  * PCIe driver for Renesas R-Car SoCs
478a0d7f2SLad Prabhakar  *  Copyright (C) 2014-2020 Renesas Electronics Europe Ltd
5a18f4b6eSLad Prabhakar  *
6a18f4b6eSLad Prabhakar  * Based on:
7a18f4b6eSLad Prabhakar  *  arch/sh/drivers/pci/pcie-sh7786.c
8a18f4b6eSLad Prabhakar  *  arch/sh/drivers/pci/ops-sh7786.c
9a18f4b6eSLad Prabhakar  *  Copyright (C) 2009 - 2011  Paul Mundt
10a18f4b6eSLad Prabhakar  *
11a18f4b6eSLad Prabhakar  * Author: Phil Edworthy <phil.edworthy@renesas.com>
12a18f4b6eSLad Prabhakar  */
13a18f4b6eSLad Prabhakar 
14a18f4b6eSLad Prabhakar #include <linux/bitops.h>
15a18f4b6eSLad Prabhakar #include <linux/clk.h>
16a115b1bdSMarek Vasut #include <linux/clk-provider.h>
17a18f4b6eSLad Prabhakar #include <linux/delay.h>
18a18f4b6eSLad Prabhakar #include <linux/interrupt.h>
19a18f4b6eSLad Prabhakar #include <linux/irq.h>
20a18f4b6eSLad Prabhakar #include <linux/irqdomain.h>
21a18f4b6eSLad Prabhakar #include <linux/kernel.h>
22a18f4b6eSLad Prabhakar #include <linux/init.h>
23a115b1bdSMarek Vasut #include <linux/iopoll.h>
24a18f4b6eSLad Prabhakar #include <linux/msi.h>
25a18f4b6eSLad Prabhakar #include <linux/of_address.h>
26a18f4b6eSLad Prabhakar #include <linux/of_irq.h>
27a18f4b6eSLad Prabhakar #include <linux/of_platform.h>
28a18f4b6eSLad Prabhakar #include <linux/pci.h>
29a18f4b6eSLad Prabhakar #include <linux/phy/phy.h>
30a18f4b6eSLad Prabhakar #include <linux/platform_device.h>
31a18f4b6eSLad Prabhakar #include <linux/pm_runtime.h>
32a18f4b6eSLad Prabhakar 
3378a0d7f2SLad Prabhakar #include "pcie-rcar.h"
34a18f4b6eSLad Prabhakar 
35a18f4b6eSLad Prabhakar struct rcar_msi {
36a18f4b6eSLad Prabhakar 	DECLARE_BITMAP(used, INT_PCI_MSI_NR);
37a18f4b6eSLad Prabhakar 	struct irq_domain *domain;
3883ed8d4fSMarc Zyngier 	struct mutex map_lock;
3983ed8d4fSMarc Zyngier 	spinlock_t mask_lock;
40a18f4b6eSLad Prabhakar 	int irq1;
41a18f4b6eSLad Prabhakar 	int irq2;
42a18f4b6eSLad Prabhakar };
43a18f4b6eSLad Prabhakar 
44a18f4b6eSLad Prabhakar /* Structure representing the PCIe interface */
4578a0d7f2SLad Prabhakar struct rcar_pcie_host {
4678a0d7f2SLad Prabhakar 	struct rcar_pcie	pcie;
47a18f4b6eSLad Prabhakar 	struct phy		*phy;
48a18f4b6eSLad Prabhakar 	struct clk		*bus_clk;
49a18f4b6eSLad Prabhakar 	struct			rcar_msi msi;
5078a0d7f2SLad Prabhakar 	int			(*phy_init_fn)(struct rcar_pcie_host *host);
51a18f4b6eSLad Prabhakar };
52a18f4b6eSLad Prabhakar 
5384b57614SMarek Vasut static DEFINE_SPINLOCK(pmsr_lock);
5484b57614SMarek Vasut 
rcar_pcie_wakeup(struct device * pcie_dev,void __iomem * pcie_base)5584b57614SMarek Vasut static int rcar_pcie_wakeup(struct device *pcie_dev, void __iomem *pcie_base)
5684b57614SMarek Vasut {
5784b57614SMarek Vasut 	unsigned long flags;
5884b57614SMarek Vasut 	u32 pmsr, val;
5984b57614SMarek Vasut 	int ret = 0;
6084b57614SMarek Vasut 
6184b57614SMarek Vasut 	spin_lock_irqsave(&pmsr_lock, flags);
6284b57614SMarek Vasut 
6384b57614SMarek Vasut 	if (!pcie_base || pm_runtime_suspended(pcie_dev)) {
6484b57614SMarek Vasut 		ret = -EINVAL;
6584b57614SMarek Vasut 		goto unlock_exit;
6684b57614SMarek Vasut 	}
6784b57614SMarek Vasut 
6884b57614SMarek Vasut 	pmsr = readl(pcie_base + PMSR);
6984b57614SMarek Vasut 
7084b57614SMarek Vasut 	/*
7184b57614SMarek Vasut 	 * Test if the PCIe controller received PM_ENTER_L1 DLLP and
7284b57614SMarek Vasut 	 * the PCIe controller is not in L1 link state. If true, apply
7384b57614SMarek Vasut 	 * fix, which will put the controller into L1 link state, from
7484b57614SMarek Vasut 	 * which it can return to L0s/L0 on its own.
7584b57614SMarek Vasut 	 */
7684b57614SMarek Vasut 	if ((pmsr & PMEL1RX) && ((pmsr & PMSTATE) != PMSTATE_L1)) {
7784b57614SMarek Vasut 		writel(L1IATN, pcie_base + PMCTLR);
7884b57614SMarek Vasut 		ret = readl_poll_timeout_atomic(pcie_base + PMSR, val,
7984b57614SMarek Vasut 						val & L1FAEG, 10, 1000);
8084b57614SMarek Vasut 		WARN(ret, "Timeout waiting for L1 link state, ret=%d\n", ret);
8184b57614SMarek Vasut 		writel(L1FAEG | PMEL1RX, pcie_base + PMSR);
8284b57614SMarek Vasut 	}
8384b57614SMarek Vasut 
8484b57614SMarek Vasut unlock_exit:
8584b57614SMarek Vasut 	spin_unlock_irqrestore(&pmsr_lock, flags);
8684b57614SMarek Vasut 	return ret;
8784b57614SMarek Vasut }
8884b57614SMarek Vasut 
msi_to_host(struct rcar_msi * msi)8983ed8d4fSMarc Zyngier static struct rcar_pcie_host *msi_to_host(struct rcar_msi *msi)
9083ed8d4fSMarc Zyngier {
9183ed8d4fSMarc Zyngier 	return container_of(msi, struct rcar_pcie_host, msi);
9283ed8d4fSMarc Zyngier }
9383ed8d4fSMarc Zyngier 
rcar_read_conf(struct rcar_pcie * pcie,int where)94a18f4b6eSLad Prabhakar static u32 rcar_read_conf(struct rcar_pcie *pcie, int where)
95a18f4b6eSLad Prabhakar {
96a18f4b6eSLad Prabhakar 	unsigned int shift = BITS_PER_BYTE * (where & 3);
97a18f4b6eSLad Prabhakar 	u32 val = rcar_pci_read_reg(pcie, where & ~3);
98a18f4b6eSLad Prabhakar 
99a18f4b6eSLad Prabhakar 	return val >> shift;
100a18f4b6eSLad Prabhakar }
101a18f4b6eSLad Prabhakar 
1026e36203bSMarek Vasut #ifdef CONFIG_ARM
1036e36203bSMarek Vasut #define __rcar_pci_rw_reg_workaround(instr)				\
1046e36203bSMarek Vasut 		"	.arch armv7-a\n"				\
1056e36203bSMarek Vasut 		"1:	" instr " %1, [%2]\n"				\
1066e36203bSMarek Vasut 		"2:	isb\n"						\
1076e36203bSMarek Vasut 		"3:	.pushsection .text.fixup,\"ax\"\n"		\
1086e36203bSMarek Vasut 		"	.align	2\n"					\
1096e36203bSMarek Vasut 		"4:	mov	%0, #" __stringify(PCIBIOS_SET_FAILED) "\n" \
1106e36203bSMarek Vasut 		"	b	3b\n"					\
1116e36203bSMarek Vasut 		"	.popsection\n"					\
1126e36203bSMarek Vasut 		"	.pushsection __ex_table,\"a\"\n"		\
1136e36203bSMarek Vasut 		"	.align	3\n"					\
1146e36203bSMarek Vasut 		"	.long	1b, 4b\n"				\
1156e36203bSMarek Vasut 		"	.long	2b, 4b\n"				\
1166e36203bSMarek Vasut 		"	.popsection\n"
1176e36203bSMarek Vasut #endif
1186e36203bSMarek Vasut 
rcar_pci_write_reg_workaround(struct rcar_pcie * pcie,u32 val,unsigned int reg)1196e36203bSMarek Vasut static int rcar_pci_write_reg_workaround(struct rcar_pcie *pcie, u32 val,
1206e36203bSMarek Vasut 					 unsigned int reg)
1216e36203bSMarek Vasut {
1226e36203bSMarek Vasut 	int error = PCIBIOS_SUCCESSFUL;
1236e36203bSMarek Vasut #ifdef CONFIG_ARM
1246e36203bSMarek Vasut 	asm volatile(
1256e36203bSMarek Vasut 		__rcar_pci_rw_reg_workaround("str")
1266e36203bSMarek Vasut 	: "+r"(error):"r"(val), "r"(pcie->base + reg) : "memory");
1276e36203bSMarek Vasut #else
1286e36203bSMarek Vasut 	rcar_pci_write_reg(pcie, val, reg);
1296e36203bSMarek Vasut #endif
1306e36203bSMarek Vasut 	return error;
1316e36203bSMarek Vasut }
1326e36203bSMarek Vasut 
rcar_pci_read_reg_workaround(struct rcar_pcie * pcie,u32 * val,unsigned int reg)1336e36203bSMarek Vasut static int rcar_pci_read_reg_workaround(struct rcar_pcie *pcie, u32 *val,
1346e36203bSMarek Vasut 					unsigned int reg)
1356e36203bSMarek Vasut {
1366e36203bSMarek Vasut 	int error = PCIBIOS_SUCCESSFUL;
1376e36203bSMarek Vasut #ifdef CONFIG_ARM
1386e36203bSMarek Vasut 	asm volatile(
1396e36203bSMarek Vasut 		__rcar_pci_rw_reg_workaround("ldr")
1406e36203bSMarek Vasut 	: "+r"(error), "=r"(*val) : "r"(pcie->base + reg) : "memory");
1416e36203bSMarek Vasut 
1426e36203bSMarek Vasut 	if (error != PCIBIOS_SUCCESSFUL)
1436e36203bSMarek Vasut 		PCI_SET_ERROR_RESPONSE(val);
1446e36203bSMarek Vasut #else
1456e36203bSMarek Vasut 	*val = rcar_pci_read_reg(pcie, reg);
1466e36203bSMarek Vasut #endif
1476e36203bSMarek Vasut 	return error;
1486e36203bSMarek Vasut }
1496e36203bSMarek Vasut 
150a18f4b6eSLad Prabhakar /* Serialization is provided by 'pci_lock' in drivers/pci/access.c */
rcar_pcie_config_access(struct rcar_pcie_host * host,unsigned char access_type,struct pci_bus * bus,unsigned int devfn,int where,u32 * data)15178a0d7f2SLad Prabhakar static int rcar_pcie_config_access(struct rcar_pcie_host *host,
152a18f4b6eSLad Prabhakar 		unsigned char access_type, struct pci_bus *bus,
153a18f4b6eSLad Prabhakar 		unsigned int devfn, int where, u32 *data)
154a18f4b6eSLad Prabhakar {
15578a0d7f2SLad Prabhakar 	struct rcar_pcie *pcie = &host->pcie;
156a18f4b6eSLad Prabhakar 	unsigned int dev, func, reg, index;
15784b57614SMarek Vasut 	int ret;
15884b57614SMarek Vasut 
15984b57614SMarek Vasut 	/* Wake the bus up in case it is in L1 state. */
16084b57614SMarek Vasut 	ret = rcar_pcie_wakeup(pcie->dev, pcie->base);
16184b57614SMarek Vasut 	if (ret) {
16284b57614SMarek Vasut 		PCI_SET_ERROR_RESPONSE(data);
16384b57614SMarek Vasut 		return PCIBIOS_SET_FAILED;
16484b57614SMarek Vasut 	}
165a18f4b6eSLad Prabhakar 
166a18f4b6eSLad Prabhakar 	dev = PCI_SLOT(devfn);
167a18f4b6eSLad Prabhakar 	func = PCI_FUNC(devfn);
168a18f4b6eSLad Prabhakar 	reg = where & ~3;
169a18f4b6eSLad Prabhakar 	index = reg / 4;
170a18f4b6eSLad Prabhakar 
171a18f4b6eSLad Prabhakar 	/*
172a18f4b6eSLad Prabhakar 	 * While each channel has its own memory-mapped extended config
173a18f4b6eSLad Prabhakar 	 * space, it's generally only accessible when in endpoint mode.
174a18f4b6eSLad Prabhakar 	 * When in root complex mode, the controller is unable to target
175a18f4b6eSLad Prabhakar 	 * itself with either type 0 or type 1 accesses, and indeed, any
176a18f4b6eSLad Prabhakar 	 * controller initiated target transfer to its own config space
177a18f4b6eSLad Prabhakar 	 * result in a completer abort.
178a18f4b6eSLad Prabhakar 	 *
179a18f4b6eSLad Prabhakar 	 * Each channel effectively only supports a single device, but as
180a18f4b6eSLad Prabhakar 	 * the same channel <-> device access works for any PCI_SLOT()
181a18f4b6eSLad Prabhakar 	 * value, we cheat a bit here and bind the controller's config
182a18f4b6eSLad Prabhakar 	 * space to devfn 0 in order to enable self-enumeration. In this
183a18f4b6eSLad Prabhakar 	 * case the regular ECAR/ECDR path is sidelined and the mangled
184a18f4b6eSLad Prabhakar 	 * config access itself is initiated as an internal bus transaction.
185a18f4b6eSLad Prabhakar 	 */
186a18f4b6eSLad Prabhakar 	if (pci_is_root_bus(bus)) {
187a18f4b6eSLad Prabhakar 		if (dev != 0)
188a18f4b6eSLad Prabhakar 			return PCIBIOS_DEVICE_NOT_FOUND;
189a18f4b6eSLad Prabhakar 
1906176a5f3SRob Herring 		if (access_type == RCAR_PCI_ACCESS_READ)
191a18f4b6eSLad Prabhakar 			*data = rcar_pci_read_reg(pcie, PCICONF(index));
1926176a5f3SRob Herring 		else
193a18f4b6eSLad Prabhakar 			rcar_pci_write_reg(pcie, *data, PCICONF(index));
194a18f4b6eSLad Prabhakar 
195a18f4b6eSLad Prabhakar 		return PCIBIOS_SUCCESSFUL;
196a18f4b6eSLad Prabhakar 	}
197a18f4b6eSLad Prabhakar 
198a18f4b6eSLad Prabhakar 	/* Clear errors */
199a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, rcar_pci_read_reg(pcie, PCIEERRFR), PCIEERRFR);
200a18f4b6eSLad Prabhakar 
201a18f4b6eSLad Prabhakar 	/* Set the PIO address */
202a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, PCIE_CONF_BUS(bus->number) |
203a18f4b6eSLad Prabhakar 		PCIE_CONF_DEV(dev) | PCIE_CONF_FUNC(func) | reg, PCIECAR);
204a18f4b6eSLad Prabhakar 
205a18f4b6eSLad Prabhakar 	/* Enable the configuration access */
2066176a5f3SRob Herring 	if (pci_is_root_bus(bus->parent))
207727de4c0SLukas Bulwahn 		rcar_pci_write_reg(pcie, PCIECCTLR_CCIE | TYPE0, PCIECCTLR);
208a18f4b6eSLad Prabhakar 	else
209727de4c0SLukas Bulwahn 		rcar_pci_write_reg(pcie, PCIECCTLR_CCIE | TYPE1, PCIECCTLR);
210a18f4b6eSLad Prabhakar 
211a18f4b6eSLad Prabhakar 	/* Check for errors */
212a18f4b6eSLad Prabhakar 	if (rcar_pci_read_reg(pcie, PCIEERRFR) & UNSUPPORTED_REQUEST)
213a18f4b6eSLad Prabhakar 		return PCIBIOS_DEVICE_NOT_FOUND;
214a18f4b6eSLad Prabhakar 
215a18f4b6eSLad Prabhakar 	/* Check for master and target aborts */
216a18f4b6eSLad Prabhakar 	if (rcar_read_conf(pcie, RCONF(PCI_STATUS)) &
217a18f4b6eSLad Prabhakar 		(PCI_STATUS_REC_MASTER_ABORT | PCI_STATUS_REC_TARGET_ABORT))
218a18f4b6eSLad Prabhakar 		return PCIBIOS_DEVICE_NOT_FOUND;
219a18f4b6eSLad Prabhakar 
220a18f4b6eSLad Prabhakar 	if (access_type == RCAR_PCI_ACCESS_READ)
2216e36203bSMarek Vasut 		ret = rcar_pci_read_reg_workaround(pcie, data, PCIECDR);
222a18f4b6eSLad Prabhakar 	else
2236e36203bSMarek Vasut 		ret = rcar_pci_write_reg_workaround(pcie, *data, PCIECDR);
224a18f4b6eSLad Prabhakar 
225a18f4b6eSLad Prabhakar 	/* Disable the configuration access */
226a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, 0, PCIECCTLR);
227a18f4b6eSLad Prabhakar 
2286e36203bSMarek Vasut 	return ret;
229a18f4b6eSLad Prabhakar }
230a18f4b6eSLad Prabhakar 
rcar_pcie_read_conf(struct pci_bus * bus,unsigned int devfn,int where,int size,u32 * val)231a18f4b6eSLad Prabhakar static int rcar_pcie_read_conf(struct pci_bus *bus, unsigned int devfn,
232a18f4b6eSLad Prabhakar 			       int where, int size, u32 *val)
233a18f4b6eSLad Prabhakar {
23478a0d7f2SLad Prabhakar 	struct rcar_pcie_host *host = bus->sysdata;
235a18f4b6eSLad Prabhakar 	int ret;
236a18f4b6eSLad Prabhakar 
23778a0d7f2SLad Prabhakar 	ret = rcar_pcie_config_access(host, RCAR_PCI_ACCESS_READ,
238a18f4b6eSLad Prabhakar 				      bus, devfn, where, val);
2393741f5f4SNaveen Naidu 	if (ret != PCIBIOS_SUCCESSFUL)
240a18f4b6eSLad Prabhakar 		return ret;
241a18f4b6eSLad Prabhakar 
242a18f4b6eSLad Prabhakar 	if (size == 1)
243a18f4b6eSLad Prabhakar 		*val = (*val >> (BITS_PER_BYTE * (where & 3))) & 0xff;
244a18f4b6eSLad Prabhakar 	else if (size == 2)
245a18f4b6eSLad Prabhakar 		*val = (*val >> (BITS_PER_BYTE * (where & 2))) & 0xffff;
246a18f4b6eSLad Prabhakar 
247a18f4b6eSLad Prabhakar 	dev_dbg(&bus->dev, "pcie-config-read: bus=%3d devfn=0x%04x where=0x%04x size=%d val=0x%08x\n",
248a18f4b6eSLad Prabhakar 		bus->number, devfn, where, size, *val);
249a18f4b6eSLad Prabhakar 
250a18f4b6eSLad Prabhakar 	return ret;
251a18f4b6eSLad Prabhakar }
252a18f4b6eSLad Prabhakar 
253a18f4b6eSLad Prabhakar /* Serialization is provided by 'pci_lock' in drivers/pci/access.c */
rcar_pcie_write_conf(struct pci_bus * bus,unsigned int devfn,int where,int size,u32 val)254a18f4b6eSLad Prabhakar static int rcar_pcie_write_conf(struct pci_bus *bus, unsigned int devfn,
255a18f4b6eSLad Prabhakar 				int where, int size, u32 val)
256a18f4b6eSLad Prabhakar {
25778a0d7f2SLad Prabhakar 	struct rcar_pcie_host *host = bus->sysdata;
258a18f4b6eSLad Prabhakar 	unsigned int shift;
259a18f4b6eSLad Prabhakar 	u32 data;
260a18f4b6eSLad Prabhakar 	int ret;
261a18f4b6eSLad Prabhakar 
26278a0d7f2SLad Prabhakar 	ret = rcar_pcie_config_access(host, RCAR_PCI_ACCESS_READ,
263a18f4b6eSLad Prabhakar 				      bus, devfn, where, &data);
264a18f4b6eSLad Prabhakar 	if (ret != PCIBIOS_SUCCESSFUL)
265a18f4b6eSLad Prabhakar 		return ret;
266a18f4b6eSLad Prabhakar 
267a18f4b6eSLad Prabhakar 	dev_dbg(&bus->dev, "pcie-config-write: bus=%3d devfn=0x%04x where=0x%04x size=%d val=0x%08x\n",
268a18f4b6eSLad Prabhakar 		bus->number, devfn, where, size, val);
269a18f4b6eSLad Prabhakar 
270a18f4b6eSLad Prabhakar 	if (size == 1) {
271a18f4b6eSLad Prabhakar 		shift = BITS_PER_BYTE * (where & 3);
272a18f4b6eSLad Prabhakar 		data &= ~(0xff << shift);
273a18f4b6eSLad Prabhakar 		data |= ((val & 0xff) << shift);
274a18f4b6eSLad Prabhakar 	} else if (size == 2) {
275a18f4b6eSLad Prabhakar 		shift = BITS_PER_BYTE * (where & 2);
276a18f4b6eSLad Prabhakar 		data &= ~(0xffff << shift);
277a18f4b6eSLad Prabhakar 		data |= ((val & 0xffff) << shift);
278a18f4b6eSLad Prabhakar 	} else
279a18f4b6eSLad Prabhakar 		data = val;
280a18f4b6eSLad Prabhakar 
28178a0d7f2SLad Prabhakar 	ret = rcar_pcie_config_access(host, RCAR_PCI_ACCESS_WRITE,
282a18f4b6eSLad Prabhakar 				      bus, devfn, where, &data);
283a18f4b6eSLad Prabhakar 
284a18f4b6eSLad Prabhakar 	return ret;
285a18f4b6eSLad Prabhakar }
286a18f4b6eSLad Prabhakar 
287a18f4b6eSLad Prabhakar static struct pci_ops rcar_pcie_ops = {
288a18f4b6eSLad Prabhakar 	.read	= rcar_pcie_read_conf,
289a18f4b6eSLad Prabhakar 	.write	= rcar_pcie_write_conf,
290a18f4b6eSLad Prabhakar };
291a18f4b6eSLad Prabhakar 
rcar_pcie_force_speedup(struct rcar_pcie * pcie)292a18f4b6eSLad Prabhakar static void rcar_pcie_force_speedup(struct rcar_pcie *pcie)
293a18f4b6eSLad Prabhakar {
294a18f4b6eSLad Prabhakar 	struct device *dev = pcie->dev;
295a18f4b6eSLad Prabhakar 	unsigned int timeout = 1000;
296a18f4b6eSLad Prabhakar 	u32 macsr;
297a18f4b6eSLad Prabhakar 
298a18f4b6eSLad Prabhakar 	if ((rcar_pci_read_reg(pcie, MACS2R) & LINK_SPEED) != LINK_SPEED_5_0GTS)
299a18f4b6eSLad Prabhakar 		return;
300a18f4b6eSLad Prabhakar 
301a18f4b6eSLad Prabhakar 	if (rcar_pci_read_reg(pcie, MACCTLR) & SPEED_CHANGE) {
302a18f4b6eSLad Prabhakar 		dev_err(dev, "Speed change already in progress\n");
303a18f4b6eSLad Prabhakar 		return;
304a18f4b6eSLad Prabhakar 	}
305a18f4b6eSLad Prabhakar 
306a18f4b6eSLad Prabhakar 	macsr = rcar_pci_read_reg(pcie, MACSR);
307a18f4b6eSLad Prabhakar 	if ((macsr & LINK_SPEED) == LINK_SPEED_5_0GTS)
308a18f4b6eSLad Prabhakar 		goto done;
309a18f4b6eSLad Prabhakar 
310a18f4b6eSLad Prabhakar 	/* Set target link speed to 5.0 GT/s */
311a18f4b6eSLad Prabhakar 	rcar_rmw32(pcie, EXPCAP(12), PCI_EXP_LNKSTA_CLS,
312a18f4b6eSLad Prabhakar 		   PCI_EXP_LNKSTA_CLS_5_0GB);
313a18f4b6eSLad Prabhakar 
314a18f4b6eSLad Prabhakar 	/* Set speed change reason as intentional factor */
315a18f4b6eSLad Prabhakar 	rcar_rmw32(pcie, MACCGSPSETR, SPCNGRSN, 0);
316a18f4b6eSLad Prabhakar 
317a18f4b6eSLad Prabhakar 	/* Clear SPCHGFIN, SPCHGSUC, and SPCHGFAIL */
318a18f4b6eSLad Prabhakar 	if (macsr & (SPCHGFIN | SPCHGSUC | SPCHGFAIL))
319a18f4b6eSLad Prabhakar 		rcar_pci_write_reg(pcie, macsr, MACSR);
320a18f4b6eSLad Prabhakar 
321a18f4b6eSLad Prabhakar 	/* Start link speed change */
322a18f4b6eSLad Prabhakar 	rcar_rmw32(pcie, MACCTLR, SPEED_CHANGE, SPEED_CHANGE);
323a18f4b6eSLad Prabhakar 
324a18f4b6eSLad Prabhakar 	while (timeout--) {
325a18f4b6eSLad Prabhakar 		macsr = rcar_pci_read_reg(pcie, MACSR);
326a18f4b6eSLad Prabhakar 		if (macsr & SPCHGFIN) {
327a18f4b6eSLad Prabhakar 			/* Clear the interrupt bits */
328a18f4b6eSLad Prabhakar 			rcar_pci_write_reg(pcie, macsr, MACSR);
329a18f4b6eSLad Prabhakar 
330a18f4b6eSLad Prabhakar 			if (macsr & SPCHGFAIL)
331a18f4b6eSLad Prabhakar 				dev_err(dev, "Speed change failed\n");
332a18f4b6eSLad Prabhakar 
333a18f4b6eSLad Prabhakar 			goto done;
334a18f4b6eSLad Prabhakar 		}
335a18f4b6eSLad Prabhakar 
336a18f4b6eSLad Prabhakar 		msleep(1);
337a18f4b6eSLad Prabhakar 	}
338a18f4b6eSLad Prabhakar 
339a18f4b6eSLad Prabhakar 	dev_err(dev, "Speed change timed out\n");
340a18f4b6eSLad Prabhakar 
341a18f4b6eSLad Prabhakar done:
342a18f4b6eSLad Prabhakar 	dev_info(dev, "Current link speed is %s GT/s\n",
343a18f4b6eSLad Prabhakar 		 (macsr & LINK_SPEED) == LINK_SPEED_5_0GTS ? "5" : "2.5");
344a18f4b6eSLad Prabhakar }
345a18f4b6eSLad Prabhakar 
rcar_pcie_hw_enable(struct rcar_pcie_host * host)34678a0d7f2SLad Prabhakar static void rcar_pcie_hw_enable(struct rcar_pcie_host *host)
347a18f4b6eSLad Prabhakar {
34878a0d7f2SLad Prabhakar 	struct rcar_pcie *pcie = &host->pcie;
349b411b2e1SRob Herring 	struct pci_host_bridge *bridge = pci_host_bridge_from_priv(host);
350a18f4b6eSLad Prabhakar 	struct resource_entry *win;
351a18f4b6eSLad Prabhakar 	LIST_HEAD(res);
352a18f4b6eSLad Prabhakar 	int i = 0;
353a18f4b6eSLad Prabhakar 
354a18f4b6eSLad Prabhakar 	/* Try setting 5 GT/s link speed */
35578a0d7f2SLad Prabhakar 	rcar_pcie_force_speedup(pcie);
356a18f4b6eSLad Prabhakar 
357a18f4b6eSLad Prabhakar 	/* Setup PCI resources */
358b411b2e1SRob Herring 	resource_list_for_each_entry(win, &bridge->windows) {
359a18f4b6eSLad Prabhakar 		struct resource *res = win->res;
360a18f4b6eSLad Prabhakar 
361a18f4b6eSLad Prabhakar 		if (!res->flags)
362a18f4b6eSLad Prabhakar 			continue;
363a18f4b6eSLad Prabhakar 
364a18f4b6eSLad Prabhakar 		switch (resource_type(res)) {
365a18f4b6eSLad Prabhakar 		case IORESOURCE_IO:
366a18f4b6eSLad Prabhakar 		case IORESOURCE_MEM:
36778a0d7f2SLad Prabhakar 			rcar_pcie_set_outbound(pcie, i, win);
368a18f4b6eSLad Prabhakar 			i++;
369a18f4b6eSLad Prabhakar 			break;
370a18f4b6eSLad Prabhakar 		}
371a18f4b6eSLad Prabhakar 	}
372a18f4b6eSLad Prabhakar }
373a18f4b6eSLad Prabhakar 
rcar_pcie_enable(struct rcar_pcie_host * host)37478a0d7f2SLad Prabhakar static int rcar_pcie_enable(struct rcar_pcie_host *host)
375a18f4b6eSLad Prabhakar {
37678a0d7f2SLad Prabhakar 	struct pci_host_bridge *bridge = pci_host_bridge_from_priv(host);
377a18f4b6eSLad Prabhakar 
378b411b2e1SRob Herring 	rcar_pcie_hw_enable(host);
379a18f4b6eSLad Prabhakar 
380a18f4b6eSLad Prabhakar 	pci_add_flags(PCI_REASSIGN_ALL_BUS);
381a18f4b6eSLad Prabhakar 
38278a0d7f2SLad Prabhakar 	bridge->sysdata = host;
383a18f4b6eSLad Prabhakar 	bridge->ops = &rcar_pcie_ops;
384a18f4b6eSLad Prabhakar 
38556d29234SRob Herring 	return pci_host_probe(bridge);
386a18f4b6eSLad Prabhakar }
387a18f4b6eSLad Prabhakar 
phy_wait_for_ack(struct rcar_pcie * pcie)388a18f4b6eSLad Prabhakar static int phy_wait_for_ack(struct rcar_pcie *pcie)
389a18f4b6eSLad Prabhakar {
390a18f4b6eSLad Prabhakar 	struct device *dev = pcie->dev;
391a18f4b6eSLad Prabhakar 	unsigned int timeout = 100;
392a18f4b6eSLad Prabhakar 
393a18f4b6eSLad Prabhakar 	while (timeout--) {
394a18f4b6eSLad Prabhakar 		if (rcar_pci_read_reg(pcie, H1_PCIEPHYADRR) & PHY_ACK)
395a18f4b6eSLad Prabhakar 			return 0;
396a18f4b6eSLad Prabhakar 
397a18f4b6eSLad Prabhakar 		udelay(100);
398a18f4b6eSLad Prabhakar 	}
399a18f4b6eSLad Prabhakar 
400a18f4b6eSLad Prabhakar 	dev_err(dev, "Access to PCIe phy timed out\n");
401a18f4b6eSLad Prabhakar 
402a18f4b6eSLad Prabhakar 	return -ETIMEDOUT;
403a18f4b6eSLad Prabhakar }
404a18f4b6eSLad Prabhakar 
phy_write_reg(struct rcar_pcie * pcie,unsigned int rate,u32 addr,unsigned int lane,u32 data)405a18f4b6eSLad Prabhakar static void phy_write_reg(struct rcar_pcie *pcie,
406a18f4b6eSLad Prabhakar 			  unsigned int rate, u32 addr,
407a18f4b6eSLad Prabhakar 			  unsigned int lane, u32 data)
408a18f4b6eSLad Prabhakar {
409a18f4b6eSLad Prabhakar 	u32 phyaddr;
410a18f4b6eSLad Prabhakar 
411a18f4b6eSLad Prabhakar 	phyaddr = WRITE_CMD |
412a18f4b6eSLad Prabhakar 		((rate & 1) << RATE_POS) |
413a18f4b6eSLad Prabhakar 		((lane & 0xf) << LANE_POS) |
414a18f4b6eSLad Prabhakar 		((addr & 0xff) << ADR_POS);
415a18f4b6eSLad Prabhakar 
416a18f4b6eSLad Prabhakar 	/* Set write data */
417a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, data, H1_PCIEPHYDOUTR);
418a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, phyaddr, H1_PCIEPHYADRR);
419a18f4b6eSLad Prabhakar 
420a18f4b6eSLad Prabhakar 	/* Ignore errors as they will be dealt with if the data link is down */
421a18f4b6eSLad Prabhakar 	phy_wait_for_ack(pcie);
422a18f4b6eSLad Prabhakar 
423a18f4b6eSLad Prabhakar 	/* Clear command */
424a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, 0, H1_PCIEPHYDOUTR);
425a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, 0, H1_PCIEPHYADRR);
426a18f4b6eSLad Prabhakar 
427a18f4b6eSLad Prabhakar 	/* Ignore errors as they will be dealt with if the data link is down */
428a18f4b6eSLad Prabhakar 	phy_wait_for_ack(pcie);
429a18f4b6eSLad Prabhakar }
430a18f4b6eSLad Prabhakar 
rcar_pcie_hw_init(struct rcar_pcie * pcie)431a18f4b6eSLad Prabhakar static int rcar_pcie_hw_init(struct rcar_pcie *pcie)
432a18f4b6eSLad Prabhakar {
433a18f4b6eSLad Prabhakar 	int err;
434a18f4b6eSLad Prabhakar 
435a18f4b6eSLad Prabhakar 	/* Begin initialization */
436a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, 0, PCIETCTLR);
437a18f4b6eSLad Prabhakar 
438a18f4b6eSLad Prabhakar 	/* Set mode */
439a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, 1, PCIEMSR);
440a18f4b6eSLad Prabhakar 
441a18f4b6eSLad Prabhakar 	err = rcar_pcie_wait_for_phyrdy(pcie);
442a18f4b6eSLad Prabhakar 	if (err)
443a18f4b6eSLad Prabhakar 		return err;
444a18f4b6eSLad Prabhakar 
445a18f4b6eSLad Prabhakar 	/*
446a18f4b6eSLad Prabhakar 	 * Initial header for port config space is type 1, set the device
447a18f4b6eSLad Prabhakar 	 * class to match. Hardware takes care of propagating the IDSETR
448a18f4b6eSLad Prabhakar 	 * settings, so there is no need to bother with a quirk.
449a18f4b6eSLad Prabhakar 	 */
450904b10fbSPali Rohár 	rcar_pci_write_reg(pcie, PCI_CLASS_BRIDGE_PCI_NORMAL << 8, IDSETR1);
451a18f4b6eSLad Prabhakar 
452a18f4b6eSLad Prabhakar 	/*
453a18f4b6eSLad Prabhakar 	 * Setup Secondary Bus Number & Subordinate Bus Number, even though
454a18f4b6eSLad Prabhakar 	 * they aren't used, to avoid bridge being detected as broken.
455a18f4b6eSLad Prabhakar 	 */
456a18f4b6eSLad Prabhakar 	rcar_rmw32(pcie, RCONF(PCI_SECONDARY_BUS), 0xff, 1);
457a18f4b6eSLad Prabhakar 	rcar_rmw32(pcie, RCONF(PCI_SUBORDINATE_BUS), 0xff, 1);
458a18f4b6eSLad Prabhakar 
459a18f4b6eSLad Prabhakar 	/* Initialize default capabilities. */
460a18f4b6eSLad Prabhakar 	rcar_rmw32(pcie, REXPCAP(0), 0xff, PCI_CAP_ID_EXP);
461a18f4b6eSLad Prabhakar 	rcar_rmw32(pcie, REXPCAP(PCI_EXP_FLAGS),
462a18f4b6eSLad Prabhakar 		PCI_EXP_FLAGS_TYPE, PCI_EXP_TYPE_ROOT_PORT << 4);
463a18f4b6eSLad Prabhakar 	rcar_rmw32(pcie, RCONF(PCI_HEADER_TYPE), 0x7f,
464a18f4b6eSLad Prabhakar 		PCI_HEADER_TYPE_BRIDGE);
465a18f4b6eSLad Prabhakar 
466a18f4b6eSLad Prabhakar 	/* Enable data link layer active state reporting */
467a18f4b6eSLad Prabhakar 	rcar_rmw32(pcie, REXPCAP(PCI_EXP_LNKCAP), PCI_EXP_LNKCAP_DLLLARC,
468a18f4b6eSLad Prabhakar 		PCI_EXP_LNKCAP_DLLLARC);
469a18f4b6eSLad Prabhakar 
470a18f4b6eSLad Prabhakar 	/* Write out the physical slot number = 0 */
471a18f4b6eSLad Prabhakar 	rcar_rmw32(pcie, REXPCAP(PCI_EXP_SLTCAP), PCI_EXP_SLTCAP_PSN, 0);
472a18f4b6eSLad Prabhakar 
473a18f4b6eSLad Prabhakar 	/* Set the completion timer timeout to the maximum 50ms. */
474a18f4b6eSLad Prabhakar 	rcar_rmw32(pcie, TLCTLR + 1, 0x3f, 50);
475a18f4b6eSLad Prabhakar 
476a18f4b6eSLad Prabhakar 	/* Terminate list of capabilities (Next Capability Offset=0) */
477a18f4b6eSLad Prabhakar 	rcar_rmw32(pcie, RVCCAP(0), 0xfff00000, 0);
478a18f4b6eSLad Prabhakar 
479a18f4b6eSLad Prabhakar 	/* Enable MSI */
480a18f4b6eSLad Prabhakar 	if (IS_ENABLED(CONFIG_PCI_MSI))
481a18f4b6eSLad Prabhakar 		rcar_pci_write_reg(pcie, 0x801f0000, PCIEMSITXR);
482a18f4b6eSLad Prabhakar 
483a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, MACCTLR_INIT_VAL, MACCTLR);
484a18f4b6eSLad Prabhakar 
485a18f4b6eSLad Prabhakar 	/* Finish initialization - establish a PCI Express link */
486a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, CFINIT, PCIETCTLR);
487a18f4b6eSLad Prabhakar 
488a18f4b6eSLad Prabhakar 	/* This will timeout if we don't have a link. */
489a18f4b6eSLad Prabhakar 	err = rcar_pcie_wait_for_dl(pcie);
490a18f4b6eSLad Prabhakar 	if (err)
491a18f4b6eSLad Prabhakar 		return err;
492a18f4b6eSLad Prabhakar 
493a18f4b6eSLad Prabhakar 	/* Enable INTx interrupts */
494a18f4b6eSLad Prabhakar 	rcar_rmw32(pcie, PCIEINTXR, 0, 0xF << 8);
495a18f4b6eSLad Prabhakar 
496a18f4b6eSLad Prabhakar 	wmb();
497a18f4b6eSLad Prabhakar 
498a18f4b6eSLad Prabhakar 	return 0;
499a18f4b6eSLad Prabhakar }
500a18f4b6eSLad Prabhakar 
rcar_pcie_phy_init_h1(struct rcar_pcie_host * host)50178a0d7f2SLad Prabhakar static int rcar_pcie_phy_init_h1(struct rcar_pcie_host *host)
502a18f4b6eSLad Prabhakar {
50378a0d7f2SLad Prabhakar 	struct rcar_pcie *pcie = &host->pcie;
50478a0d7f2SLad Prabhakar 
505a18f4b6eSLad Prabhakar 	/* Initialize the phy */
506a18f4b6eSLad Prabhakar 	phy_write_reg(pcie, 0, 0x42, 0x1, 0x0EC34191);
507a18f4b6eSLad Prabhakar 	phy_write_reg(pcie, 1, 0x42, 0x1, 0x0EC34180);
508a18f4b6eSLad Prabhakar 	phy_write_reg(pcie, 0, 0x43, 0x1, 0x00210188);
509a18f4b6eSLad Prabhakar 	phy_write_reg(pcie, 1, 0x43, 0x1, 0x00210188);
510a18f4b6eSLad Prabhakar 	phy_write_reg(pcie, 0, 0x44, 0x1, 0x015C0014);
511a18f4b6eSLad Prabhakar 	phy_write_reg(pcie, 1, 0x44, 0x1, 0x015C0014);
512a18f4b6eSLad Prabhakar 	phy_write_reg(pcie, 1, 0x4C, 0x1, 0x786174A0);
513a18f4b6eSLad Prabhakar 	phy_write_reg(pcie, 1, 0x4D, 0x1, 0x048000BB);
514a18f4b6eSLad Prabhakar 	phy_write_reg(pcie, 0, 0x51, 0x1, 0x079EC062);
515a18f4b6eSLad Prabhakar 	phy_write_reg(pcie, 0, 0x52, 0x1, 0x20000000);
516a18f4b6eSLad Prabhakar 	phy_write_reg(pcie, 1, 0x52, 0x1, 0x20000000);
517a18f4b6eSLad Prabhakar 	phy_write_reg(pcie, 1, 0x56, 0x1, 0x00003806);
518a18f4b6eSLad Prabhakar 
519a18f4b6eSLad Prabhakar 	phy_write_reg(pcie, 0, 0x60, 0x1, 0x004B03A5);
520a18f4b6eSLad Prabhakar 	phy_write_reg(pcie, 0, 0x64, 0x1, 0x3F0F1F0F);
521a18f4b6eSLad Prabhakar 	phy_write_reg(pcie, 0, 0x66, 0x1, 0x00008000);
522a18f4b6eSLad Prabhakar 
523a18f4b6eSLad Prabhakar 	return 0;
524a18f4b6eSLad Prabhakar }
525a18f4b6eSLad Prabhakar 
rcar_pcie_phy_init_gen2(struct rcar_pcie_host * host)52678a0d7f2SLad Prabhakar static int rcar_pcie_phy_init_gen2(struct rcar_pcie_host *host)
527a18f4b6eSLad Prabhakar {
52878a0d7f2SLad Prabhakar 	struct rcar_pcie *pcie = &host->pcie;
52978a0d7f2SLad Prabhakar 
530a18f4b6eSLad Prabhakar 	/*
531a18f4b6eSLad Prabhakar 	 * These settings come from the R-Car Series, 2nd Generation User's
532a18f4b6eSLad Prabhakar 	 * Manual, section 50.3.1 (2) Initialization of the physical layer.
533a18f4b6eSLad Prabhakar 	 */
534a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, 0x000f0030, GEN2_PCIEPHYADDR);
535a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, 0x00381203, GEN2_PCIEPHYDATA);
536a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, 0x00000001, GEN2_PCIEPHYCTRL);
537a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, 0x00000006, GEN2_PCIEPHYCTRL);
538a18f4b6eSLad Prabhakar 
539a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, 0x000f0054, GEN2_PCIEPHYADDR);
540a18f4b6eSLad Prabhakar 	/* The following value is for DC connection, no termination resistor */
541a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, 0x13802007, GEN2_PCIEPHYDATA);
542a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, 0x00000001, GEN2_PCIEPHYCTRL);
543a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, 0x00000006, GEN2_PCIEPHYCTRL);
544a18f4b6eSLad Prabhakar 
545a18f4b6eSLad Prabhakar 	return 0;
546a18f4b6eSLad Prabhakar }
547a18f4b6eSLad Prabhakar 
rcar_pcie_phy_init_gen3(struct rcar_pcie_host * host)54878a0d7f2SLad Prabhakar static int rcar_pcie_phy_init_gen3(struct rcar_pcie_host *host)
549a18f4b6eSLad Prabhakar {
550a18f4b6eSLad Prabhakar 	int err;
551a18f4b6eSLad Prabhakar 
55278a0d7f2SLad Prabhakar 	err = phy_init(host->phy);
553a18f4b6eSLad Prabhakar 	if (err)
554a18f4b6eSLad Prabhakar 		return err;
555a18f4b6eSLad Prabhakar 
55678a0d7f2SLad Prabhakar 	err = phy_power_on(host->phy);
557a18f4b6eSLad Prabhakar 	if (err)
55878a0d7f2SLad Prabhakar 		phy_exit(host->phy);
559a18f4b6eSLad Prabhakar 
560a18f4b6eSLad Prabhakar 	return err;
561a18f4b6eSLad Prabhakar }
562a18f4b6eSLad Prabhakar 
rcar_pcie_msi_irq(int irq,void * data)563a18f4b6eSLad Prabhakar static irqreturn_t rcar_pcie_msi_irq(int irq, void *data)
564a18f4b6eSLad Prabhakar {
56578a0d7f2SLad Prabhakar 	struct rcar_pcie_host *host = data;
56678a0d7f2SLad Prabhakar 	struct rcar_pcie *pcie = &host->pcie;
56778a0d7f2SLad Prabhakar 	struct rcar_msi *msi = &host->msi;
568a18f4b6eSLad Prabhakar 	struct device *dev = pcie->dev;
569a18f4b6eSLad Prabhakar 	unsigned long reg;
570a18f4b6eSLad Prabhakar 
571a18f4b6eSLad Prabhakar 	reg = rcar_pci_read_reg(pcie, PCIEMSIFR);
572a18f4b6eSLad Prabhakar 
573a18f4b6eSLad Prabhakar 	/* MSI & INTx share an interrupt - we only handle MSI here */
574a18f4b6eSLad Prabhakar 	if (!reg)
575a18f4b6eSLad Prabhakar 		return IRQ_NONE;
576a18f4b6eSLad Prabhakar 
577a18f4b6eSLad Prabhakar 	while (reg) {
578a18f4b6eSLad Prabhakar 		unsigned int index = find_first_bit(&reg, 32);
579d21faba1SMarc Zyngier 		int ret;
580a18f4b6eSLad Prabhakar 
581d21faba1SMarc Zyngier 		ret = generic_handle_domain_irq(msi->domain->parent, index);
582d21faba1SMarc Zyngier 		if (ret) {
583a18f4b6eSLad Prabhakar 			/* Unknown MSI, just clear it */
584a18f4b6eSLad Prabhakar 			dev_dbg(dev, "unexpected MSI\n");
58583ed8d4fSMarc Zyngier 			rcar_pci_write_reg(pcie, BIT(index), PCIEMSIFR);
586a18f4b6eSLad Prabhakar 		}
587a18f4b6eSLad Prabhakar 
588a18f4b6eSLad Prabhakar 		/* see if there's any more pending in this vector */
589a18f4b6eSLad Prabhakar 		reg = rcar_pci_read_reg(pcie, PCIEMSIFR);
590a18f4b6eSLad Prabhakar 	}
591a18f4b6eSLad Prabhakar 
592a18f4b6eSLad Prabhakar 	return IRQ_HANDLED;
593a18f4b6eSLad Prabhakar }
594a18f4b6eSLad Prabhakar 
rcar_msi_top_irq_ack(struct irq_data * d)59583ed8d4fSMarc Zyngier static void rcar_msi_top_irq_ack(struct irq_data *d)
596a18f4b6eSLad Prabhakar {
59783ed8d4fSMarc Zyngier 	irq_chip_ack_parent(d);
59883ed8d4fSMarc Zyngier }
599a18f4b6eSLad Prabhakar 
rcar_msi_top_irq_mask(struct irq_data * d)60083ed8d4fSMarc Zyngier static void rcar_msi_top_irq_mask(struct irq_data *d)
60183ed8d4fSMarc Zyngier {
60283ed8d4fSMarc Zyngier 	pci_msi_mask_irq(d);
60383ed8d4fSMarc Zyngier 	irq_chip_mask_parent(d);
60483ed8d4fSMarc Zyngier }
605a18f4b6eSLad Prabhakar 
rcar_msi_top_irq_unmask(struct irq_data * d)60683ed8d4fSMarc Zyngier static void rcar_msi_top_irq_unmask(struct irq_data *d)
60783ed8d4fSMarc Zyngier {
60883ed8d4fSMarc Zyngier 	pci_msi_unmask_irq(d);
60983ed8d4fSMarc Zyngier 	irq_chip_unmask_parent(d);
61083ed8d4fSMarc Zyngier }
61183ed8d4fSMarc Zyngier 
61283ed8d4fSMarc Zyngier static struct irq_chip rcar_msi_top_chip = {
61383ed8d4fSMarc Zyngier 	.name		= "PCIe MSI",
61483ed8d4fSMarc Zyngier 	.irq_ack	= rcar_msi_top_irq_ack,
61583ed8d4fSMarc Zyngier 	.irq_mask	= rcar_msi_top_irq_mask,
61683ed8d4fSMarc Zyngier 	.irq_unmask	= rcar_msi_top_irq_unmask,
61783ed8d4fSMarc Zyngier };
61883ed8d4fSMarc Zyngier 
rcar_msi_irq_ack(struct irq_data * d)61983ed8d4fSMarc Zyngier static void rcar_msi_irq_ack(struct irq_data *d)
62083ed8d4fSMarc Zyngier {
62183ed8d4fSMarc Zyngier 	struct rcar_msi *msi = irq_data_get_irq_chip_data(d);
62283ed8d4fSMarc Zyngier 	struct rcar_pcie *pcie = &msi_to_host(msi)->pcie;
62383ed8d4fSMarc Zyngier 
62483ed8d4fSMarc Zyngier 	/* clear the interrupt */
62583ed8d4fSMarc Zyngier 	rcar_pci_write_reg(pcie, BIT(d->hwirq), PCIEMSIFR);
62683ed8d4fSMarc Zyngier }
62783ed8d4fSMarc Zyngier 
rcar_msi_irq_mask(struct irq_data * d)62883ed8d4fSMarc Zyngier static void rcar_msi_irq_mask(struct irq_data *d)
62983ed8d4fSMarc Zyngier {
63083ed8d4fSMarc Zyngier 	struct rcar_msi *msi = irq_data_get_irq_chip_data(d);
63183ed8d4fSMarc Zyngier 	struct rcar_pcie *pcie = &msi_to_host(msi)->pcie;
63283ed8d4fSMarc Zyngier 	unsigned long flags;
63383ed8d4fSMarc Zyngier 	u32 value;
63483ed8d4fSMarc Zyngier 
63583ed8d4fSMarc Zyngier 	spin_lock_irqsave(&msi->mask_lock, flags);
63683ed8d4fSMarc Zyngier 	value = rcar_pci_read_reg(pcie, PCIEMSIIER);
63783ed8d4fSMarc Zyngier 	value &= ~BIT(d->hwirq);
63883ed8d4fSMarc Zyngier 	rcar_pci_write_reg(pcie, value, PCIEMSIIER);
63983ed8d4fSMarc Zyngier 	spin_unlock_irqrestore(&msi->mask_lock, flags);
64083ed8d4fSMarc Zyngier }
64183ed8d4fSMarc Zyngier 
rcar_msi_irq_unmask(struct irq_data * d)64283ed8d4fSMarc Zyngier static void rcar_msi_irq_unmask(struct irq_data *d)
64383ed8d4fSMarc Zyngier {
64483ed8d4fSMarc Zyngier 	struct rcar_msi *msi = irq_data_get_irq_chip_data(d);
64583ed8d4fSMarc Zyngier 	struct rcar_pcie *pcie = &msi_to_host(msi)->pcie;
64683ed8d4fSMarc Zyngier 	unsigned long flags;
64783ed8d4fSMarc Zyngier 	u32 value;
64883ed8d4fSMarc Zyngier 
64983ed8d4fSMarc Zyngier 	spin_lock_irqsave(&msi->mask_lock, flags);
65083ed8d4fSMarc Zyngier 	value = rcar_pci_read_reg(pcie, PCIEMSIIER);
65183ed8d4fSMarc Zyngier 	value |= BIT(d->hwirq);
65283ed8d4fSMarc Zyngier 	rcar_pci_write_reg(pcie, value, PCIEMSIIER);
65383ed8d4fSMarc Zyngier 	spin_unlock_irqrestore(&msi->mask_lock, flags);
65483ed8d4fSMarc Zyngier }
65583ed8d4fSMarc Zyngier 
rcar_msi_set_affinity(struct irq_data * d,const struct cpumask * mask,bool force)65683ed8d4fSMarc Zyngier static int rcar_msi_set_affinity(struct irq_data *d, const struct cpumask *mask, bool force)
65783ed8d4fSMarc Zyngier {
658a18f4b6eSLad Prabhakar 	return -EINVAL;
659a18f4b6eSLad Prabhakar }
660a18f4b6eSLad Prabhakar 
rcar_compose_msi_msg(struct irq_data * data,struct msi_msg * msg)66183ed8d4fSMarc Zyngier static void rcar_compose_msi_msg(struct irq_data *data, struct msi_msg *msg)
66283ed8d4fSMarc Zyngier {
66383ed8d4fSMarc Zyngier 	struct rcar_msi *msi = irq_data_get_irq_chip_data(data);
66483ed8d4fSMarc Zyngier 	struct rcar_pcie *pcie = &msi_to_host(msi)->pcie;
665a18f4b6eSLad Prabhakar 
66683ed8d4fSMarc Zyngier 	msg->address_lo = rcar_pci_read_reg(pcie, PCIEMSIALR) & ~MSIFE;
66783ed8d4fSMarc Zyngier 	msg->address_hi = rcar_pci_read_reg(pcie, PCIEMSIAUR);
66883ed8d4fSMarc Zyngier 	msg->data = data->hwirq;
669a18f4b6eSLad Prabhakar }
670a18f4b6eSLad Prabhakar 
67183ed8d4fSMarc Zyngier static struct irq_chip rcar_msi_bottom_chip = {
672*e28e75e9SWolfram Sang 	.name			= "R-Car MSI",
67383ed8d4fSMarc Zyngier 	.irq_ack		= rcar_msi_irq_ack,
67483ed8d4fSMarc Zyngier 	.irq_mask		= rcar_msi_irq_mask,
67583ed8d4fSMarc Zyngier 	.irq_unmask		= rcar_msi_irq_unmask,
67683ed8d4fSMarc Zyngier 	.irq_set_affinity 	= rcar_msi_set_affinity,
67783ed8d4fSMarc Zyngier 	.irq_compose_msi_msg	= rcar_compose_msi_msg,
67883ed8d4fSMarc Zyngier };
67983ed8d4fSMarc Zyngier 
rcar_msi_domain_alloc(struct irq_domain * domain,unsigned int virq,unsigned int nr_irqs,void * args)68083ed8d4fSMarc Zyngier static int rcar_msi_domain_alloc(struct irq_domain *domain, unsigned int virq,
68183ed8d4fSMarc Zyngier 				  unsigned int nr_irqs, void *args)
682a18f4b6eSLad Prabhakar {
68383ed8d4fSMarc Zyngier 	struct rcar_msi *msi = domain->host_data;
68483ed8d4fSMarc Zyngier 	unsigned int i;
685a18f4b6eSLad Prabhakar 	int hwirq;
686a18f4b6eSLad Prabhakar 
68783ed8d4fSMarc Zyngier 	mutex_lock(&msi->map_lock);
688a18f4b6eSLad Prabhakar 
68983ed8d4fSMarc Zyngier 	hwirq = bitmap_find_free_region(msi->used, INT_PCI_MSI_NR, order_base_2(nr_irqs));
690a18f4b6eSLad Prabhakar 
69183ed8d4fSMarc Zyngier 	mutex_unlock(&msi->map_lock);
69283ed8d4fSMarc Zyngier 
693a18f4b6eSLad Prabhakar 	if (hwirq < 0)
694a18f4b6eSLad Prabhakar 		return -ENOSPC;
695a18f4b6eSLad Prabhakar 
69683ed8d4fSMarc Zyngier 	for (i = 0; i < nr_irqs; i++)
69783ed8d4fSMarc Zyngier 		irq_domain_set_info(domain, virq + i, hwirq + i,
69883ed8d4fSMarc Zyngier 				    &rcar_msi_bottom_chip, domain->host_data,
69983ed8d4fSMarc Zyngier 				    handle_edge_irq, NULL, NULL);
700a18f4b6eSLad Prabhakar 
701a18f4b6eSLad Prabhakar 	return 0;
702a18f4b6eSLad Prabhakar }
703a18f4b6eSLad Prabhakar 
rcar_msi_domain_free(struct irq_domain * domain,unsigned int virq,unsigned int nr_irqs)70483ed8d4fSMarc Zyngier static void rcar_msi_domain_free(struct irq_domain *domain, unsigned int virq,
70583ed8d4fSMarc Zyngier 				  unsigned int nr_irqs)
706a18f4b6eSLad Prabhakar {
70783ed8d4fSMarc Zyngier 	struct irq_data *d = irq_domain_get_irq_data(domain, virq);
70883ed8d4fSMarc Zyngier 	struct rcar_msi *msi = domain->host_data;
709a18f4b6eSLad Prabhakar 
71083ed8d4fSMarc Zyngier 	mutex_lock(&msi->map_lock);
71183ed8d4fSMarc Zyngier 
71283ed8d4fSMarc Zyngier 	bitmap_release_region(msi->used, d->hwirq, order_base_2(nr_irqs));
71383ed8d4fSMarc Zyngier 
71483ed8d4fSMarc Zyngier 	mutex_unlock(&msi->map_lock);
715a18f4b6eSLad Prabhakar }
716a18f4b6eSLad Prabhakar 
71783ed8d4fSMarc Zyngier static const struct irq_domain_ops rcar_msi_domain_ops = {
71883ed8d4fSMarc Zyngier 	.alloc	= rcar_msi_domain_alloc,
71983ed8d4fSMarc Zyngier 	.free	= rcar_msi_domain_free,
720a18f4b6eSLad Prabhakar };
721a18f4b6eSLad Prabhakar 
72283ed8d4fSMarc Zyngier static struct msi_domain_info rcar_msi_info = {
72383ed8d4fSMarc Zyngier 	.flags	= (MSI_FLAG_USE_DEF_DOM_OPS | MSI_FLAG_USE_DEF_CHIP_OPS |
72483ed8d4fSMarc Zyngier 		   MSI_FLAG_MULTI_PCI_MSI),
72583ed8d4fSMarc Zyngier 	.chip	= &rcar_msi_top_chip,
72683ed8d4fSMarc Zyngier };
72783ed8d4fSMarc Zyngier 
rcar_allocate_domains(struct rcar_msi * msi)72883ed8d4fSMarc Zyngier static int rcar_allocate_domains(struct rcar_msi *msi)
729a18f4b6eSLad Prabhakar {
73083ed8d4fSMarc Zyngier 	struct rcar_pcie *pcie = &msi_to_host(msi)->pcie;
73183ed8d4fSMarc Zyngier 	struct fwnode_handle *fwnode = dev_fwnode(pcie->dev);
73283ed8d4fSMarc Zyngier 	struct irq_domain *parent;
73383ed8d4fSMarc Zyngier 
73483ed8d4fSMarc Zyngier 	parent = irq_domain_create_linear(fwnode, INT_PCI_MSI_NR,
73583ed8d4fSMarc Zyngier 					  &rcar_msi_domain_ops, msi);
73683ed8d4fSMarc Zyngier 	if (!parent) {
73783ed8d4fSMarc Zyngier 		dev_err(pcie->dev, "failed to create IRQ domain\n");
73883ed8d4fSMarc Zyngier 		return -ENOMEM;
73983ed8d4fSMarc Zyngier 	}
74083ed8d4fSMarc Zyngier 	irq_domain_update_bus_token(parent, DOMAIN_BUS_NEXUS);
74183ed8d4fSMarc Zyngier 
74283ed8d4fSMarc Zyngier 	msi->domain = pci_msi_create_irq_domain(fwnode, &rcar_msi_info, parent);
74383ed8d4fSMarc Zyngier 	if (!msi->domain) {
74483ed8d4fSMarc Zyngier 		dev_err(pcie->dev, "failed to create MSI domain\n");
74583ed8d4fSMarc Zyngier 		irq_domain_remove(parent);
74683ed8d4fSMarc Zyngier 		return -ENOMEM;
74783ed8d4fSMarc Zyngier 	}
748a18f4b6eSLad Prabhakar 
749a18f4b6eSLad Prabhakar 	return 0;
750a18f4b6eSLad Prabhakar }
751a18f4b6eSLad Prabhakar 
rcar_free_domains(struct rcar_msi * msi)75283ed8d4fSMarc Zyngier static void rcar_free_domains(struct rcar_msi *msi)
753a18f4b6eSLad Prabhakar {
75483ed8d4fSMarc Zyngier 	struct irq_domain *parent = msi->domain->parent;
755a18f4b6eSLad Prabhakar 
756a18f4b6eSLad Prabhakar 	irq_domain_remove(msi->domain);
75783ed8d4fSMarc Zyngier 	irq_domain_remove(parent);
758a18f4b6eSLad Prabhakar }
759a18f4b6eSLad Prabhakar 
rcar_pcie_enable_msi(struct rcar_pcie_host * host)76078a0d7f2SLad Prabhakar static int rcar_pcie_enable_msi(struct rcar_pcie_host *host)
761a18f4b6eSLad Prabhakar {
76278a0d7f2SLad Prabhakar 	struct rcar_pcie *pcie = &host->pcie;
763a18f4b6eSLad Prabhakar 	struct device *dev = pcie->dev;
76478a0d7f2SLad Prabhakar 	struct rcar_msi *msi = &host->msi;
76583ed8d4fSMarc Zyngier 	struct resource res;
76683ed8d4fSMarc Zyngier 	int err;
767a18f4b6eSLad Prabhakar 
76883ed8d4fSMarc Zyngier 	mutex_init(&msi->map_lock);
76983ed8d4fSMarc Zyngier 	spin_lock_init(&msi->mask_lock);
770a18f4b6eSLad Prabhakar 
77183ed8d4fSMarc Zyngier 	err = of_address_to_resource(dev->of_node, 0, &res);
77283ed8d4fSMarc Zyngier 	if (err)
77383ed8d4fSMarc Zyngier 		return err;
774a18f4b6eSLad Prabhakar 
77583ed8d4fSMarc Zyngier 	err = rcar_allocate_domains(msi);
77683ed8d4fSMarc Zyngier 	if (err)
77783ed8d4fSMarc Zyngier 		return err;
778a18f4b6eSLad Prabhakar 
779a18f4b6eSLad Prabhakar 	/* Two irqs are for MSI, but they are also used for non-MSI irqs */
780a18f4b6eSLad Prabhakar 	err = devm_request_irq(dev, msi->irq1, rcar_pcie_msi_irq,
781a18f4b6eSLad Prabhakar 			       IRQF_SHARED | IRQF_NO_THREAD,
78283ed8d4fSMarc Zyngier 			       rcar_msi_bottom_chip.name, host);
783a18f4b6eSLad Prabhakar 	if (err < 0) {
784a18f4b6eSLad Prabhakar 		dev_err(dev, "failed to request IRQ: %d\n", err);
785a18f4b6eSLad Prabhakar 		goto err;
786a18f4b6eSLad Prabhakar 	}
787a18f4b6eSLad Prabhakar 
788a18f4b6eSLad Prabhakar 	err = devm_request_irq(dev, msi->irq2, rcar_pcie_msi_irq,
789a18f4b6eSLad Prabhakar 			       IRQF_SHARED | IRQF_NO_THREAD,
79083ed8d4fSMarc Zyngier 			       rcar_msi_bottom_chip.name, host);
791a18f4b6eSLad Prabhakar 	if (err < 0) {
792a18f4b6eSLad Prabhakar 		dev_err(dev, "failed to request IRQ: %d\n", err);
793a18f4b6eSLad Prabhakar 		goto err;
794a18f4b6eSLad Prabhakar 	}
795a18f4b6eSLad Prabhakar 
79683ed8d4fSMarc Zyngier 	/* disable all MSIs */
79783ed8d4fSMarc Zyngier 	rcar_pci_write_reg(pcie, 0, PCIEMSIIER);
79883ed8d4fSMarc Zyngier 
79983ed8d4fSMarc Zyngier 	/*
80083ed8d4fSMarc Zyngier 	 * Setup MSI data target using RC base address address, which
801*e28e75e9SWolfram Sang 	 * is guaranteed to be in the low 32bit range on any R-Car HW.
80283ed8d4fSMarc Zyngier 	 */
80383ed8d4fSMarc Zyngier 	rcar_pci_write_reg(pcie, lower_32_bits(res.start) | MSIFE, PCIEMSIALR);
80483ed8d4fSMarc Zyngier 	rcar_pci_write_reg(pcie, upper_32_bits(res.start), PCIEMSIAUR);
805a18f4b6eSLad Prabhakar 
806a18f4b6eSLad Prabhakar 	return 0;
807a18f4b6eSLad Prabhakar 
808a18f4b6eSLad Prabhakar err:
80983ed8d4fSMarc Zyngier 	rcar_free_domains(msi);
810a18f4b6eSLad Prabhakar 	return err;
811a18f4b6eSLad Prabhakar }
812a18f4b6eSLad Prabhakar 
rcar_pcie_teardown_msi(struct rcar_pcie_host * host)81378a0d7f2SLad Prabhakar static void rcar_pcie_teardown_msi(struct rcar_pcie_host *host)
814a18f4b6eSLad Prabhakar {
81578a0d7f2SLad Prabhakar 	struct rcar_pcie *pcie = &host->pcie;
816a18f4b6eSLad Prabhakar 
817a18f4b6eSLad Prabhakar 	/* Disable all MSI interrupts */
818a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, 0, PCIEMSIIER);
819a18f4b6eSLad Prabhakar 
820a18f4b6eSLad Prabhakar 	/* Disable address decoding of the MSI interrupt, MSIFE */
821a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, 0, PCIEMSIALR);
822a18f4b6eSLad Prabhakar 
82383ed8d4fSMarc Zyngier 	rcar_free_domains(&host->msi);
824a18f4b6eSLad Prabhakar }
825a18f4b6eSLad Prabhakar 
rcar_pcie_get_resources(struct rcar_pcie_host * host)82678a0d7f2SLad Prabhakar static int rcar_pcie_get_resources(struct rcar_pcie_host *host)
827a18f4b6eSLad Prabhakar {
82878a0d7f2SLad Prabhakar 	struct rcar_pcie *pcie = &host->pcie;
829a18f4b6eSLad Prabhakar 	struct device *dev = pcie->dev;
830a18f4b6eSLad Prabhakar 	struct resource res;
831a18f4b6eSLad Prabhakar 	int err, i;
832a18f4b6eSLad Prabhakar 
83378a0d7f2SLad Prabhakar 	host->phy = devm_phy_optional_get(dev, "pcie");
83478a0d7f2SLad Prabhakar 	if (IS_ERR(host->phy))
83578a0d7f2SLad Prabhakar 		return PTR_ERR(host->phy);
836a18f4b6eSLad Prabhakar 
837a18f4b6eSLad Prabhakar 	err = of_address_to_resource(dev->of_node, 0, &res);
838a18f4b6eSLad Prabhakar 	if (err)
839a18f4b6eSLad Prabhakar 		return err;
840a18f4b6eSLad Prabhakar 
841a18f4b6eSLad Prabhakar 	pcie->base = devm_ioremap_resource(dev, &res);
842a18f4b6eSLad Prabhakar 	if (IS_ERR(pcie->base))
843a18f4b6eSLad Prabhakar 		return PTR_ERR(pcie->base);
844a18f4b6eSLad Prabhakar 
84578a0d7f2SLad Prabhakar 	host->bus_clk = devm_clk_get(dev, "pcie_bus");
84678a0d7f2SLad Prabhakar 	if (IS_ERR(host->bus_clk)) {
847a18f4b6eSLad Prabhakar 		dev_err(dev, "cannot get pcie bus clock\n");
84878a0d7f2SLad Prabhakar 		return PTR_ERR(host->bus_clk);
849a18f4b6eSLad Prabhakar 	}
850a18f4b6eSLad Prabhakar 
851a18f4b6eSLad Prabhakar 	i = irq_of_parse_and_map(dev->of_node, 0);
852a18f4b6eSLad Prabhakar 	if (!i) {
853a18f4b6eSLad Prabhakar 		dev_err(dev, "cannot get platform resources for msi interrupt\n");
854a18f4b6eSLad Prabhakar 		err = -ENOENT;
855a18f4b6eSLad Prabhakar 		goto err_irq1;
856a18f4b6eSLad Prabhakar 	}
85778a0d7f2SLad Prabhakar 	host->msi.irq1 = i;
858a18f4b6eSLad Prabhakar 
859a18f4b6eSLad Prabhakar 	i = irq_of_parse_and_map(dev->of_node, 1);
860a18f4b6eSLad Prabhakar 	if (!i) {
861a18f4b6eSLad Prabhakar 		dev_err(dev, "cannot get platform resources for msi interrupt\n");
862a18f4b6eSLad Prabhakar 		err = -ENOENT;
863a18f4b6eSLad Prabhakar 		goto err_irq2;
864a18f4b6eSLad Prabhakar 	}
86578a0d7f2SLad Prabhakar 	host->msi.irq2 = i;
866a18f4b6eSLad Prabhakar 
867a18f4b6eSLad Prabhakar 	return 0;
868a18f4b6eSLad Prabhakar 
869a18f4b6eSLad Prabhakar err_irq2:
87078a0d7f2SLad Prabhakar 	irq_dispose_mapping(host->msi.irq1);
871a18f4b6eSLad Prabhakar err_irq1:
872a18f4b6eSLad Prabhakar 	return err;
873a18f4b6eSLad Prabhakar }
874a18f4b6eSLad Prabhakar 
rcar_pcie_inbound_ranges(struct rcar_pcie * pcie,struct resource_entry * entry,int * index)875a18f4b6eSLad Prabhakar static int rcar_pcie_inbound_ranges(struct rcar_pcie *pcie,
876a18f4b6eSLad Prabhakar 				    struct resource_entry *entry,
877a18f4b6eSLad Prabhakar 				    int *index)
878a18f4b6eSLad Prabhakar {
879a18f4b6eSLad Prabhakar 	u64 restype = entry->res->flags;
880a18f4b6eSLad Prabhakar 	u64 cpu_addr = entry->res->start;
881a18f4b6eSLad Prabhakar 	u64 cpu_end = entry->res->end;
882a18f4b6eSLad Prabhakar 	u64 pci_addr = entry->res->start - entry->offset;
883a18f4b6eSLad Prabhakar 	u32 flags = LAM_64BIT | LAR_ENABLE;
884a18f4b6eSLad Prabhakar 	u64 mask;
885a18f4b6eSLad Prabhakar 	u64 size = resource_size(entry->res);
886a18f4b6eSLad Prabhakar 	int idx = *index;
887a18f4b6eSLad Prabhakar 
888a18f4b6eSLad Prabhakar 	if (restype & IORESOURCE_PREFETCH)
889a18f4b6eSLad Prabhakar 		flags |= LAM_PREFETCH;
890a18f4b6eSLad Prabhakar 
891a18f4b6eSLad Prabhakar 	while (cpu_addr < cpu_end) {
892a18f4b6eSLad Prabhakar 		if (idx >= MAX_NR_INBOUND_MAPS - 1) {
893a18f4b6eSLad Prabhakar 			dev_err(pcie->dev, "Failed to map inbound regions!\n");
894a18f4b6eSLad Prabhakar 			return -EINVAL;
895a18f4b6eSLad Prabhakar 		}
896a18f4b6eSLad Prabhakar 		/*
897a18f4b6eSLad Prabhakar 		 * If the size of the range is larger than the alignment of
898a18f4b6eSLad Prabhakar 		 * the start address, we have to use multiple entries to
899a18f4b6eSLad Prabhakar 		 * perform the mapping.
900a18f4b6eSLad Prabhakar 		 */
901a18f4b6eSLad Prabhakar 		if (cpu_addr > 0) {
902a18f4b6eSLad Prabhakar 			unsigned long nr_zeros = __ffs64(cpu_addr);
903a18f4b6eSLad Prabhakar 			u64 alignment = 1ULL << nr_zeros;
904a18f4b6eSLad Prabhakar 
905a18f4b6eSLad Prabhakar 			size = min(size, alignment);
906a18f4b6eSLad Prabhakar 		}
907a18f4b6eSLad Prabhakar 		/* Hardware supports max 4GiB inbound region */
908a18f4b6eSLad Prabhakar 		size = min(size, 1ULL << 32);
909a18f4b6eSLad Prabhakar 
910a18f4b6eSLad Prabhakar 		mask = roundup_pow_of_two(size) - 1;
911a18f4b6eSLad Prabhakar 		mask &= ~0xf;
912a18f4b6eSLad Prabhakar 
91378a0d7f2SLad Prabhakar 		rcar_pcie_set_inbound(pcie, cpu_addr, pci_addr,
91478a0d7f2SLad Prabhakar 				      lower_32_bits(mask) | flags, idx, true);
915a18f4b6eSLad Prabhakar 
916a18f4b6eSLad Prabhakar 		pci_addr += size;
917a18f4b6eSLad Prabhakar 		cpu_addr += size;
918a18f4b6eSLad Prabhakar 		idx += 2;
919a18f4b6eSLad Prabhakar 	}
920a18f4b6eSLad Prabhakar 	*index = idx;
921a18f4b6eSLad Prabhakar 
922a18f4b6eSLad Prabhakar 	return 0;
923a18f4b6eSLad Prabhakar }
924a18f4b6eSLad Prabhakar 
rcar_pcie_parse_map_dma_ranges(struct rcar_pcie_host * host)92578a0d7f2SLad Prabhakar static int rcar_pcie_parse_map_dma_ranges(struct rcar_pcie_host *host)
926a18f4b6eSLad Prabhakar {
92778a0d7f2SLad Prabhakar 	struct pci_host_bridge *bridge = pci_host_bridge_from_priv(host);
928a18f4b6eSLad Prabhakar 	struct resource_entry *entry;
929a18f4b6eSLad Prabhakar 	int index = 0, err = 0;
930a18f4b6eSLad Prabhakar 
931a18f4b6eSLad Prabhakar 	resource_list_for_each_entry(entry, &bridge->dma_ranges) {
93278a0d7f2SLad Prabhakar 		err = rcar_pcie_inbound_ranges(&host->pcie, entry, &index);
933a18f4b6eSLad Prabhakar 		if (err)
934a18f4b6eSLad Prabhakar 			break;
935a18f4b6eSLad Prabhakar 	}
936a18f4b6eSLad Prabhakar 
937a18f4b6eSLad Prabhakar 	return err;
938a18f4b6eSLad Prabhakar }
939a18f4b6eSLad Prabhakar 
940a18f4b6eSLad Prabhakar static const struct of_device_id rcar_pcie_of_match[] = {
941a18f4b6eSLad Prabhakar 	{ .compatible = "renesas,pcie-r8a7779",
942a18f4b6eSLad Prabhakar 	  .data = rcar_pcie_phy_init_h1 },
943a18f4b6eSLad Prabhakar 	{ .compatible = "renesas,pcie-r8a7790",
944a18f4b6eSLad Prabhakar 	  .data = rcar_pcie_phy_init_gen2 },
945a18f4b6eSLad Prabhakar 	{ .compatible = "renesas,pcie-r8a7791",
946a18f4b6eSLad Prabhakar 	  .data = rcar_pcie_phy_init_gen2 },
947a18f4b6eSLad Prabhakar 	{ .compatible = "renesas,pcie-rcar-gen2",
948a18f4b6eSLad Prabhakar 	  .data = rcar_pcie_phy_init_gen2 },
949a18f4b6eSLad Prabhakar 	{ .compatible = "renesas,pcie-r8a7795",
950a18f4b6eSLad Prabhakar 	  .data = rcar_pcie_phy_init_gen3 },
951a18f4b6eSLad Prabhakar 	{ .compatible = "renesas,pcie-rcar-gen3",
952a18f4b6eSLad Prabhakar 	  .data = rcar_pcie_phy_init_gen3 },
953a18f4b6eSLad Prabhakar 	{},
954a18f4b6eSLad Prabhakar };
955a18f4b6eSLad Prabhakar 
rcar_pcie_probe(struct platform_device * pdev)956a18f4b6eSLad Prabhakar static int rcar_pcie_probe(struct platform_device *pdev)
957a18f4b6eSLad Prabhakar {
958a18f4b6eSLad Prabhakar 	struct device *dev = &pdev->dev;
95978a0d7f2SLad Prabhakar 	struct rcar_pcie_host *host;
960a18f4b6eSLad Prabhakar 	struct rcar_pcie *pcie;
961a18f4b6eSLad Prabhakar 	u32 data;
962a18f4b6eSLad Prabhakar 	int err;
963a18f4b6eSLad Prabhakar 	struct pci_host_bridge *bridge;
964a18f4b6eSLad Prabhakar 
96561f11f82SRob Herring 	bridge = devm_pci_alloc_host_bridge(dev, sizeof(*host));
966a18f4b6eSLad Prabhakar 	if (!bridge)
967a18f4b6eSLad Prabhakar 		return -ENOMEM;
968a18f4b6eSLad Prabhakar 
96978a0d7f2SLad Prabhakar 	host = pci_host_bridge_priv(bridge);
97078a0d7f2SLad Prabhakar 	pcie = &host->pcie;
971a18f4b6eSLad Prabhakar 	pcie->dev = dev;
97278a0d7f2SLad Prabhakar 	platform_set_drvdata(pdev, host);
973a18f4b6eSLad Prabhakar 
974a18f4b6eSLad Prabhakar 	pm_runtime_enable(pcie->dev);
975a18f4b6eSLad Prabhakar 	err = pm_runtime_get_sync(pcie->dev);
976a18f4b6eSLad Prabhakar 	if (err < 0) {
977a18f4b6eSLad Prabhakar 		dev_err(pcie->dev, "pm_runtime_get_sync failed\n");
978a68e06e7SDinghao Liu 		goto err_pm_put;
979a18f4b6eSLad Prabhakar 	}
980a18f4b6eSLad Prabhakar 
98178a0d7f2SLad Prabhakar 	err = rcar_pcie_get_resources(host);
982a18f4b6eSLad Prabhakar 	if (err < 0) {
983a18f4b6eSLad Prabhakar 		dev_err(dev, "failed to request resources: %d\n", err);
984a18f4b6eSLad Prabhakar 		goto err_pm_put;
985a18f4b6eSLad Prabhakar 	}
986a18f4b6eSLad Prabhakar 
98778a0d7f2SLad Prabhakar 	err = clk_prepare_enable(host->bus_clk);
988a18f4b6eSLad Prabhakar 	if (err) {
989a18f4b6eSLad Prabhakar 		dev_err(dev, "failed to enable bus clock: %d\n", err);
990a18f4b6eSLad Prabhakar 		goto err_unmap_msi_irqs;
991a18f4b6eSLad Prabhakar 	}
992a18f4b6eSLad Prabhakar 
99378a0d7f2SLad Prabhakar 	err = rcar_pcie_parse_map_dma_ranges(host);
994a18f4b6eSLad Prabhakar 	if (err)
995a18f4b6eSLad Prabhakar 		goto err_clk_disable;
996a18f4b6eSLad Prabhakar 
99778a0d7f2SLad Prabhakar 	host->phy_init_fn = of_device_get_match_data(dev);
99878a0d7f2SLad Prabhakar 	err = host->phy_init_fn(host);
999a18f4b6eSLad Prabhakar 	if (err) {
1000a18f4b6eSLad Prabhakar 		dev_err(dev, "failed to init PCIe PHY\n");
1001a18f4b6eSLad Prabhakar 		goto err_clk_disable;
1002a18f4b6eSLad Prabhakar 	}
1003a18f4b6eSLad Prabhakar 
1004a18f4b6eSLad Prabhakar 	/* Failure to get a link might just be that no cards are inserted */
1005a18f4b6eSLad Prabhakar 	if (rcar_pcie_hw_init(pcie)) {
1006a18f4b6eSLad Prabhakar 		dev_info(dev, "PCIe link down\n");
1007a18f4b6eSLad Prabhakar 		err = -ENODEV;
1008a18f4b6eSLad Prabhakar 		goto err_phy_shutdown;
1009a18f4b6eSLad Prabhakar 	}
1010a18f4b6eSLad Prabhakar 
1011a18f4b6eSLad Prabhakar 	data = rcar_pci_read_reg(pcie, MACSR);
1012a18f4b6eSLad Prabhakar 	dev_info(dev, "PCIe x%d: link up\n", (data >> 20) & 0x3f);
1013a18f4b6eSLad Prabhakar 
1014a18f4b6eSLad Prabhakar 	if (IS_ENABLED(CONFIG_PCI_MSI)) {
101578a0d7f2SLad Prabhakar 		err = rcar_pcie_enable_msi(host);
1016a18f4b6eSLad Prabhakar 		if (err < 0) {
1017a18f4b6eSLad Prabhakar 			dev_err(dev,
1018a18f4b6eSLad Prabhakar 				"failed to enable MSI support: %d\n",
1019a18f4b6eSLad Prabhakar 				err);
1020a18f4b6eSLad Prabhakar 			goto err_phy_shutdown;
1021a18f4b6eSLad Prabhakar 		}
1022a18f4b6eSLad Prabhakar 	}
1023a18f4b6eSLad Prabhakar 
102478a0d7f2SLad Prabhakar 	err = rcar_pcie_enable(host);
1025a18f4b6eSLad Prabhakar 	if (err)
1026a18f4b6eSLad Prabhakar 		goto err_msi_teardown;
1027a18f4b6eSLad Prabhakar 
1028a18f4b6eSLad Prabhakar 	return 0;
1029a18f4b6eSLad Prabhakar 
1030a18f4b6eSLad Prabhakar err_msi_teardown:
1031a18f4b6eSLad Prabhakar 	if (IS_ENABLED(CONFIG_PCI_MSI))
103278a0d7f2SLad Prabhakar 		rcar_pcie_teardown_msi(host);
1033a18f4b6eSLad Prabhakar 
1034a18f4b6eSLad Prabhakar err_phy_shutdown:
103578a0d7f2SLad Prabhakar 	if (host->phy) {
103678a0d7f2SLad Prabhakar 		phy_power_off(host->phy);
103778a0d7f2SLad Prabhakar 		phy_exit(host->phy);
1038a18f4b6eSLad Prabhakar 	}
1039a18f4b6eSLad Prabhakar 
1040a18f4b6eSLad Prabhakar err_clk_disable:
104178a0d7f2SLad Prabhakar 	clk_disable_unprepare(host->bus_clk);
1042a18f4b6eSLad Prabhakar 
1043a18f4b6eSLad Prabhakar err_unmap_msi_irqs:
104478a0d7f2SLad Prabhakar 	irq_dispose_mapping(host->msi.irq2);
104578a0d7f2SLad Prabhakar 	irq_dispose_mapping(host->msi.irq1);
1046a18f4b6eSLad Prabhakar 
1047a18f4b6eSLad Prabhakar err_pm_put:
1048a18f4b6eSLad Prabhakar 	pm_runtime_put(dev);
1049a18f4b6eSLad Prabhakar 	pm_runtime_disable(dev);
1050a18f4b6eSLad Prabhakar 
1051a18f4b6eSLad Prabhakar 	return err;
1052a18f4b6eSLad Prabhakar }
1053a18f4b6eSLad Prabhakar 
rcar_pcie_resume(struct device * dev)105419b7858cSBjorn Helgaas static int rcar_pcie_resume(struct device *dev)
1055a18f4b6eSLad Prabhakar {
105678a0d7f2SLad Prabhakar 	struct rcar_pcie_host *host = dev_get_drvdata(dev);
105778a0d7f2SLad Prabhakar 	struct rcar_pcie *pcie = &host->pcie;
1058a18f4b6eSLad Prabhakar 	unsigned int data;
1059a18f4b6eSLad Prabhakar 	int err;
1060a18f4b6eSLad Prabhakar 
106178a0d7f2SLad Prabhakar 	err = rcar_pcie_parse_map_dma_ranges(host);
1062a18f4b6eSLad Prabhakar 	if (err)
1063a18f4b6eSLad Prabhakar 		return 0;
1064a18f4b6eSLad Prabhakar 
1065a18f4b6eSLad Prabhakar 	/* Failure to get a link might just be that no cards are inserted */
106678a0d7f2SLad Prabhakar 	err = host->phy_init_fn(host);
1067a18f4b6eSLad Prabhakar 	if (err) {
1068a18f4b6eSLad Prabhakar 		dev_info(dev, "PCIe link down\n");
1069a18f4b6eSLad Prabhakar 		return 0;
1070a18f4b6eSLad Prabhakar 	}
1071a18f4b6eSLad Prabhakar 
1072a18f4b6eSLad Prabhakar 	data = rcar_pci_read_reg(pcie, MACSR);
1073a18f4b6eSLad Prabhakar 	dev_info(dev, "PCIe x%d: link up\n", (data >> 20) & 0x3f);
1074a18f4b6eSLad Prabhakar 
1075a18f4b6eSLad Prabhakar 	/* Enable MSI */
107683ed8d4fSMarc Zyngier 	if (IS_ENABLED(CONFIG_PCI_MSI)) {
107783ed8d4fSMarc Zyngier 		struct resource res;
107883ed8d4fSMarc Zyngier 		u32 val;
107983ed8d4fSMarc Zyngier 
108083ed8d4fSMarc Zyngier 		of_address_to_resource(dev->of_node, 0, &res);
108183ed8d4fSMarc Zyngier 		rcar_pci_write_reg(pcie, upper_32_bits(res.start), PCIEMSIAUR);
108283ed8d4fSMarc Zyngier 		rcar_pci_write_reg(pcie, lower_32_bits(res.start) | MSIFE, PCIEMSIALR);
108383ed8d4fSMarc Zyngier 
108483ed8d4fSMarc Zyngier 		bitmap_to_arr32(&val, host->msi.used, INT_PCI_MSI_NR);
108583ed8d4fSMarc Zyngier 		rcar_pci_write_reg(pcie, val, PCIEMSIIER);
108683ed8d4fSMarc Zyngier 	}
1087a18f4b6eSLad Prabhakar 
108878a0d7f2SLad Prabhakar 	rcar_pcie_hw_enable(host);
1089a18f4b6eSLad Prabhakar 
1090a18f4b6eSLad Prabhakar 	return 0;
1091a18f4b6eSLad Prabhakar }
1092a18f4b6eSLad Prabhakar 
rcar_pcie_resume_noirq(struct device * dev)1093a18f4b6eSLad Prabhakar static int rcar_pcie_resume_noirq(struct device *dev)
1094a18f4b6eSLad Prabhakar {
109578a0d7f2SLad Prabhakar 	struct rcar_pcie_host *host = dev_get_drvdata(dev);
109678a0d7f2SLad Prabhakar 	struct rcar_pcie *pcie = &host->pcie;
1097a18f4b6eSLad Prabhakar 
1098a18f4b6eSLad Prabhakar 	if (rcar_pci_read_reg(pcie, PMSR) &&
1099a18f4b6eSLad Prabhakar 	    !(rcar_pci_read_reg(pcie, PCIETCTLR) & DL_DOWN))
1100a18f4b6eSLad Prabhakar 		return 0;
1101a18f4b6eSLad Prabhakar 
1102a18f4b6eSLad Prabhakar 	/* Re-establish the PCIe link */
1103a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, MACCTLR_INIT_VAL, MACCTLR);
1104a18f4b6eSLad Prabhakar 	rcar_pci_write_reg(pcie, CFINIT, PCIETCTLR);
1105a18f4b6eSLad Prabhakar 	return rcar_pcie_wait_for_dl(pcie);
1106a18f4b6eSLad Prabhakar }
1107a18f4b6eSLad Prabhakar 
1108a18f4b6eSLad Prabhakar static const struct dev_pm_ops rcar_pcie_pm_ops = {
110919b7858cSBjorn Helgaas 	SYSTEM_SLEEP_PM_OPS(NULL, rcar_pcie_resume)
1110a18f4b6eSLad Prabhakar 	.resume_noirq = rcar_pcie_resume_noirq,
1111a18f4b6eSLad Prabhakar };
1112a18f4b6eSLad Prabhakar 
1113a18f4b6eSLad Prabhakar static struct platform_driver rcar_pcie_driver = {
1114a18f4b6eSLad Prabhakar 	.driver = {
1115a18f4b6eSLad Prabhakar 		.name = "rcar-pcie",
1116a18f4b6eSLad Prabhakar 		.of_match_table = rcar_pcie_of_match,
1117a18f4b6eSLad Prabhakar 		.pm = &rcar_pcie_pm_ops,
1118a18f4b6eSLad Prabhakar 		.suppress_bind_attrs = true,
1119a18f4b6eSLad Prabhakar 	},
1120a18f4b6eSLad Prabhakar 	.probe = rcar_pcie_probe,
1121a18f4b6eSLad Prabhakar };
1122a115b1bdSMarek Vasut 
1123a115b1bdSMarek Vasut #ifdef CONFIG_ARM
rcar_pcie_aarch32_abort_handler(unsigned long addr,unsigned int fsr,struct pt_regs * regs)1124a115b1bdSMarek Vasut static int rcar_pcie_aarch32_abort_handler(unsigned long addr,
1125a115b1bdSMarek Vasut 		unsigned int fsr, struct pt_regs *regs)
1126a115b1bdSMarek Vasut {
11276e36203bSMarek Vasut 	return !fixup_exception(regs);
1128a115b1bdSMarek Vasut }
1129a115b1bdSMarek Vasut 
1130a115b1bdSMarek Vasut static const struct of_device_id rcar_pcie_abort_handler_of_match[] __initconst = {
1131a115b1bdSMarek Vasut 	{ .compatible = "renesas,pcie-r8a7779" },
1132a115b1bdSMarek Vasut 	{ .compatible = "renesas,pcie-r8a7790" },
1133a115b1bdSMarek Vasut 	{ .compatible = "renesas,pcie-r8a7791" },
1134a115b1bdSMarek Vasut 	{ .compatible = "renesas,pcie-rcar-gen2" },
1135a115b1bdSMarek Vasut 	{},
1136a115b1bdSMarek Vasut };
1137a115b1bdSMarek Vasut 
rcar_pcie_init(void)1138a115b1bdSMarek Vasut static int __init rcar_pcie_init(void)
1139a115b1bdSMarek Vasut {
1140a115b1bdSMarek Vasut 	if (of_find_matching_node(NULL, rcar_pcie_abort_handler_of_match)) {
1141a115b1bdSMarek Vasut #ifdef CONFIG_ARM_LPAE
1142a115b1bdSMarek Vasut 		hook_fault_code(17, rcar_pcie_aarch32_abort_handler, SIGBUS, 0,
1143a115b1bdSMarek Vasut 				"asynchronous external abort");
1144a115b1bdSMarek Vasut #else
1145a115b1bdSMarek Vasut 		hook_fault_code(22, rcar_pcie_aarch32_abort_handler, SIGBUS, 0,
1146a115b1bdSMarek Vasut 				"imprecise external abort");
1147a115b1bdSMarek Vasut #endif
1148a115b1bdSMarek Vasut 	}
1149a115b1bdSMarek Vasut 
1150a115b1bdSMarek Vasut 	return platform_driver_register(&rcar_pcie_driver);
1151a115b1bdSMarek Vasut }
1152a115b1bdSMarek Vasut device_initcall(rcar_pcie_init);
1153a115b1bdSMarek Vasut #else
1154a18f4b6eSLad Prabhakar builtin_platform_driver(rcar_pcie_driver);
1155a115b1bdSMarek Vasut #endif
1156