16e0832faSShawn Lin // SPDX-License-Identifier: GPL-2.0 26e0832faSShawn Lin /* 36e0832faSShawn Lin * Qualcomm PCIe root complex driver 46e0832faSShawn Lin * 56e0832faSShawn Lin * Copyright (c) 2014-2015, The Linux Foundation. All rights reserved. 66e0832faSShawn Lin * Copyright 2015 Linaro Limited. 76e0832faSShawn Lin * 86e0832faSShawn Lin * Author: Stanimir Varbanov <svarbanov@mm-sol.com> 96e0832faSShawn Lin */ 106e0832faSShawn Lin 116e0832faSShawn Lin #include <linux/clk.h> 126e0832faSShawn Lin #include <linux/delay.h> 136e0832faSShawn Lin #include <linux/gpio/consumer.h> 146e0832faSShawn Lin #include <linux/interrupt.h> 156e0832faSShawn Lin #include <linux/io.h> 166e0832faSShawn Lin #include <linux/iopoll.h> 176e0832faSShawn Lin #include <linux/kernel.h> 186e0832faSShawn Lin #include <linux/init.h> 196e0832faSShawn Lin #include <linux/of_device.h> 206e0832faSShawn Lin #include <linux/of_gpio.h> 216e0832faSShawn Lin #include <linux/pci.h> 226e0832faSShawn Lin #include <linux/pm_runtime.h> 236e0832faSShawn Lin #include <linux/platform_device.h> 246e0832faSShawn Lin #include <linux/phy/phy.h> 256e0832faSShawn Lin #include <linux/regulator/consumer.h> 266e0832faSShawn Lin #include <linux/reset.h> 276e0832faSShawn Lin #include <linux/slab.h> 286e0832faSShawn Lin #include <linux/types.h> 296e0832faSShawn Lin 306e0832faSShawn Lin #include "pcie-designware.h" 316e0832faSShawn Lin 326e0832faSShawn Lin #define PCIE20_PARF_SYS_CTRL 0x00 336e0832faSShawn Lin #define MST_WAKEUP_EN BIT(13) 346e0832faSShawn Lin #define SLV_WAKEUP_EN BIT(12) 356e0832faSShawn Lin #define MSTR_ACLK_CGC_DIS BIT(10) 366e0832faSShawn Lin #define SLV_ACLK_CGC_DIS BIT(9) 376e0832faSShawn Lin #define CORE_CLK_CGC_DIS BIT(6) 386e0832faSShawn Lin #define AUX_PWR_DET BIT(4) 396e0832faSShawn Lin #define L23_CLK_RMV_DIS BIT(2) 406e0832faSShawn Lin #define L1_CLK_RMV_DIS BIT(1) 416e0832faSShawn Lin 426e0832faSShawn Lin #define PCIE20_COMMAND_STATUS 0x04 436e0832faSShawn Lin #define CMD_BME_VAL 0x4 446e0832faSShawn Lin #define PCIE20_DEVICE_CONTROL2_STATUS2 0x98 456e0832faSShawn Lin #define PCIE_CAP_CPL_TIMEOUT_DISABLE 0x10 466e0832faSShawn Lin 476e0832faSShawn Lin #define PCIE20_PARF_PHY_CTRL 0x40 486e0832faSShawn Lin #define PCIE20_PARF_PHY_REFCLK 0x4C 496e0832faSShawn Lin #define PCIE20_PARF_DBI_BASE_ADDR 0x168 506e0832faSShawn Lin #define PCIE20_PARF_SLV_ADDR_SPACE_SIZE 0x16C 516e0832faSShawn Lin #define PCIE20_PARF_MHI_CLOCK_RESET_CTRL 0x174 526e0832faSShawn Lin #define PCIE20_PARF_AXI_MSTR_WR_ADDR_HALT 0x178 536e0832faSShawn Lin #define PCIE20_PARF_AXI_MSTR_WR_ADDR_HALT_V2 0x1A8 546e0832faSShawn Lin #define PCIE20_PARF_LTSSM 0x1B0 556e0832faSShawn Lin #define PCIE20_PARF_SID_OFFSET 0x234 566e0832faSShawn Lin #define PCIE20_PARF_BDF_TRANSLATE_CFG 0x24C 57ed8cc3b1SBjorn Andersson #define PCIE20_PARF_DEVICE_TYPE 0x1000 586e0832faSShawn Lin 596e0832faSShawn Lin #define PCIE20_ELBI_SYS_CTRL 0x04 606e0832faSShawn Lin #define PCIE20_ELBI_SYS_CTRL_LT_ENABLE BIT(0) 616e0832faSShawn Lin 626e0832faSShawn Lin #define PCIE20_AXI_MSTR_RESP_COMP_CTRL0 0x818 636e0832faSShawn Lin #define CFG_REMOTE_RD_REQ_BRIDGE_SIZE_2K 0x4 646e0832faSShawn Lin #define CFG_REMOTE_RD_REQ_BRIDGE_SIZE_4K 0x5 656e0832faSShawn Lin #define PCIE20_AXI_MSTR_RESP_COMP_CTRL1 0x81c 666e0832faSShawn Lin #define CFG_BRIDGE_SB_INIT BIT(0) 676e0832faSShawn Lin 686e0832faSShawn Lin #define PCIE20_CAP 0x70 696e0832faSShawn Lin #define PCIE20_CAP_LINK_CAPABILITIES (PCIE20_CAP + 0xC) 706e0832faSShawn Lin #define PCIE20_CAP_ACTIVE_STATE_LINK_PM_SUPPORT (BIT(10) | BIT(11)) 716e0832faSShawn Lin #define PCIE20_CAP_LINK_1 (PCIE20_CAP + 0x14) 726e0832faSShawn Lin #define PCIE_CAP_LINK1_VAL 0x2FD7F 736e0832faSShawn Lin 746e0832faSShawn Lin #define PCIE20_PARF_Q2A_FLUSH 0x1AC 756e0832faSShawn Lin 766e0832faSShawn Lin #define PCIE20_MISC_CONTROL_1_REG 0x8BC 776e0832faSShawn Lin #define DBI_RO_WR_EN 1 786e0832faSShawn Lin 796e0832faSShawn Lin #define PERST_DELAY_US 1000 806e0832faSShawn Lin 816e0832faSShawn Lin #define PCIE20_v3_PARF_SLV_ADDR_SPACE_SIZE 0x358 826e0832faSShawn Lin #define SLV_ADDR_SPACE_SZ 0x10000000 836e0832faSShawn Lin 84ed8cc3b1SBjorn Andersson #define DEVICE_TYPE_RC 0x4 85ed8cc3b1SBjorn Andersson 866e0832faSShawn Lin #define QCOM_PCIE_2_1_0_MAX_SUPPLY 3 876e0832faSShawn Lin struct qcom_pcie_resources_2_1_0 { 886e0832faSShawn Lin struct clk *iface_clk; 896e0832faSShawn Lin struct clk *core_clk; 906e0832faSShawn Lin struct clk *phy_clk; 918b6f0330SAnsuel Smith struct clk *aux_clk; 928b6f0330SAnsuel Smith struct clk *ref_clk; 936e0832faSShawn Lin struct reset_control *pci_reset; 946e0832faSShawn Lin struct reset_control *axi_reset; 956e0832faSShawn Lin struct reset_control *ahb_reset; 966e0832faSShawn Lin struct reset_control *por_reset; 976e0832faSShawn Lin struct reset_control *phy_reset; 98ee367e2cSAnsuel Smith struct reset_control *ext_reset; 996e0832faSShawn Lin struct regulator_bulk_data supplies[QCOM_PCIE_2_1_0_MAX_SUPPLY]; 1006e0832faSShawn Lin }; 1016e0832faSShawn Lin 1026e0832faSShawn Lin struct qcom_pcie_resources_1_0_0 { 1036e0832faSShawn Lin struct clk *iface; 1046e0832faSShawn Lin struct clk *aux; 1056e0832faSShawn Lin struct clk *master_bus; 1066e0832faSShawn Lin struct clk *slave_bus; 1076e0832faSShawn Lin struct reset_control *core; 1086e0832faSShawn Lin struct regulator *vdda; 1096e0832faSShawn Lin }; 1106e0832faSShawn Lin 1116e0832faSShawn Lin #define QCOM_PCIE_2_3_2_MAX_SUPPLY 2 1126e0832faSShawn Lin struct qcom_pcie_resources_2_3_2 { 1136e0832faSShawn Lin struct clk *aux_clk; 1146e0832faSShawn Lin struct clk *master_clk; 1156e0832faSShawn Lin struct clk *slave_clk; 1166e0832faSShawn Lin struct clk *cfg_clk; 1176e0832faSShawn Lin struct clk *pipe_clk; 1186e0832faSShawn Lin struct regulator_bulk_data supplies[QCOM_PCIE_2_3_2_MAX_SUPPLY]; 1196e0832faSShawn Lin }; 1206e0832faSShawn Lin 12167021ae0SBjorn Andersson #define QCOM_PCIE_2_4_0_MAX_CLOCKS 4 1226e0832faSShawn Lin struct qcom_pcie_resources_2_4_0 { 1235aa18097SBjorn Andersson struct clk_bulk_data clks[QCOM_PCIE_2_4_0_MAX_CLOCKS]; 1245aa18097SBjorn Andersson int num_clks; 1256e0832faSShawn Lin struct reset_control *axi_m_reset; 1266e0832faSShawn Lin struct reset_control *axi_s_reset; 1276e0832faSShawn Lin struct reset_control *pipe_reset; 1286e0832faSShawn Lin struct reset_control *axi_m_vmid_reset; 1296e0832faSShawn Lin struct reset_control *axi_s_xpu_reset; 1306e0832faSShawn Lin struct reset_control *parf_reset; 1316e0832faSShawn Lin struct reset_control *phy_reset; 1326e0832faSShawn Lin struct reset_control *axi_m_sticky_reset; 1336e0832faSShawn Lin struct reset_control *pipe_sticky_reset; 1346e0832faSShawn Lin struct reset_control *pwr_reset; 1356e0832faSShawn Lin struct reset_control *ahb_reset; 1366e0832faSShawn Lin struct reset_control *phy_ahb_reset; 1376e0832faSShawn Lin }; 1386e0832faSShawn Lin 1396e0832faSShawn Lin struct qcom_pcie_resources_2_3_3 { 1406e0832faSShawn Lin struct clk *iface; 1416e0832faSShawn Lin struct clk *axi_m_clk; 1426e0832faSShawn Lin struct clk *axi_s_clk; 1436e0832faSShawn Lin struct clk *ahb_clk; 1446e0832faSShawn Lin struct clk *aux_clk; 1456e0832faSShawn Lin struct reset_control *rst[7]; 1466e0832faSShawn Lin }; 1476e0832faSShawn Lin 148ed8cc3b1SBjorn Andersson struct qcom_pcie_resources_2_7_0 { 149ed8cc3b1SBjorn Andersson struct clk_bulk_data clks[6]; 150ed8cc3b1SBjorn Andersson struct regulator_bulk_data supplies[2]; 151ed8cc3b1SBjorn Andersson struct reset_control *pci_reset; 152ed8cc3b1SBjorn Andersson struct clk *pipe_clk; 153ed8cc3b1SBjorn Andersson }; 154ed8cc3b1SBjorn Andersson 1556e0832faSShawn Lin union qcom_pcie_resources { 1566e0832faSShawn Lin struct qcom_pcie_resources_1_0_0 v1_0_0; 1576e0832faSShawn Lin struct qcom_pcie_resources_2_1_0 v2_1_0; 1586e0832faSShawn Lin struct qcom_pcie_resources_2_3_2 v2_3_2; 1596e0832faSShawn Lin struct qcom_pcie_resources_2_3_3 v2_3_3; 1606e0832faSShawn Lin struct qcom_pcie_resources_2_4_0 v2_4_0; 161ed8cc3b1SBjorn Andersson struct qcom_pcie_resources_2_7_0 v2_7_0; 1626e0832faSShawn Lin }; 1636e0832faSShawn Lin 1646e0832faSShawn Lin struct qcom_pcie; 1656e0832faSShawn Lin 1666e0832faSShawn Lin struct qcom_pcie_ops { 1676e0832faSShawn Lin int (*get_resources)(struct qcom_pcie *pcie); 1686e0832faSShawn Lin int (*init)(struct qcom_pcie *pcie); 1696e0832faSShawn Lin int (*post_init)(struct qcom_pcie *pcie); 1706e0832faSShawn Lin void (*deinit)(struct qcom_pcie *pcie); 1716e0832faSShawn Lin void (*post_deinit)(struct qcom_pcie *pcie); 1726e0832faSShawn Lin void (*ltssm_enable)(struct qcom_pcie *pcie); 1736e0832faSShawn Lin }; 1746e0832faSShawn Lin 1756e0832faSShawn Lin struct qcom_pcie { 1766e0832faSShawn Lin struct dw_pcie *pci; 1776e0832faSShawn Lin void __iomem *parf; /* DT parf */ 1786e0832faSShawn Lin void __iomem *elbi; /* DT elbi */ 1796e0832faSShawn Lin union qcom_pcie_resources res; 1806e0832faSShawn Lin struct phy *phy; 1816e0832faSShawn Lin struct gpio_desc *reset; 1826e0832faSShawn Lin const struct qcom_pcie_ops *ops; 1836e0832faSShawn Lin }; 1846e0832faSShawn Lin 1856e0832faSShawn Lin #define to_qcom_pcie(x) dev_get_drvdata((x)->dev) 1866e0832faSShawn Lin 1876e0832faSShawn Lin static void qcom_ep_reset_assert(struct qcom_pcie *pcie) 1886e0832faSShawn Lin { 1896e0832faSShawn Lin gpiod_set_value_cansleep(pcie->reset, 1); 1906e0832faSShawn Lin usleep_range(PERST_DELAY_US, PERST_DELAY_US + 500); 1916e0832faSShawn Lin } 1926e0832faSShawn Lin 1936e0832faSShawn Lin static void qcom_ep_reset_deassert(struct qcom_pcie *pcie) 1946e0832faSShawn Lin { 19564adde31SNiklas Cassel /* Ensure that PERST has been asserted for at least 100 ms */ 19664adde31SNiklas Cassel msleep(100); 1976e0832faSShawn Lin gpiod_set_value_cansleep(pcie->reset, 0); 1986e0832faSShawn Lin usleep_range(PERST_DELAY_US, PERST_DELAY_US + 500); 1996e0832faSShawn Lin } 2006e0832faSShawn Lin 2016e0832faSShawn Lin static int qcom_pcie_establish_link(struct qcom_pcie *pcie) 2026e0832faSShawn Lin { 2036e0832faSShawn Lin struct dw_pcie *pci = pcie->pci; 2046e0832faSShawn Lin 2056e0832faSShawn Lin if (dw_pcie_link_up(pci)) 2066e0832faSShawn Lin return 0; 2076e0832faSShawn Lin 2086e0832faSShawn Lin /* Enable Link Training state machine */ 2096e0832faSShawn Lin if (pcie->ops->ltssm_enable) 2106e0832faSShawn Lin pcie->ops->ltssm_enable(pcie); 2116e0832faSShawn Lin 2126e0832faSShawn Lin return dw_pcie_wait_for_link(pci); 2136e0832faSShawn Lin } 2146e0832faSShawn Lin 2156e0832faSShawn Lin static void qcom_pcie_2_1_0_ltssm_enable(struct qcom_pcie *pcie) 2166e0832faSShawn Lin { 2176e0832faSShawn Lin u32 val; 2186e0832faSShawn Lin 2196e0832faSShawn Lin /* enable link training */ 2206e0832faSShawn Lin val = readl(pcie->elbi + PCIE20_ELBI_SYS_CTRL); 2216e0832faSShawn Lin val |= PCIE20_ELBI_SYS_CTRL_LT_ENABLE; 2226e0832faSShawn Lin writel(val, pcie->elbi + PCIE20_ELBI_SYS_CTRL); 2236e0832faSShawn Lin } 2246e0832faSShawn Lin 2256e0832faSShawn Lin static int qcom_pcie_get_resources_2_1_0(struct qcom_pcie *pcie) 2266e0832faSShawn Lin { 2276e0832faSShawn Lin struct qcom_pcie_resources_2_1_0 *res = &pcie->res.v2_1_0; 2286e0832faSShawn Lin struct dw_pcie *pci = pcie->pci; 2296e0832faSShawn Lin struct device *dev = pci->dev; 2306e0832faSShawn Lin int ret; 2316e0832faSShawn Lin 2326e0832faSShawn Lin res->supplies[0].supply = "vdda"; 2336e0832faSShawn Lin res->supplies[1].supply = "vdda_phy"; 2346e0832faSShawn Lin res->supplies[2].supply = "vdda_refclk"; 2356e0832faSShawn Lin ret = devm_regulator_bulk_get(dev, ARRAY_SIZE(res->supplies), 2366e0832faSShawn Lin res->supplies); 2376e0832faSShawn Lin if (ret) 2386e0832faSShawn Lin return ret; 2396e0832faSShawn Lin 2406e0832faSShawn Lin res->iface_clk = devm_clk_get(dev, "iface"); 2416e0832faSShawn Lin if (IS_ERR(res->iface_clk)) 2426e0832faSShawn Lin return PTR_ERR(res->iface_clk); 2436e0832faSShawn Lin 2446e0832faSShawn Lin res->core_clk = devm_clk_get(dev, "core"); 2456e0832faSShawn Lin if (IS_ERR(res->core_clk)) 2466e0832faSShawn Lin return PTR_ERR(res->core_clk); 2476e0832faSShawn Lin 2486e0832faSShawn Lin res->phy_clk = devm_clk_get(dev, "phy"); 2496e0832faSShawn Lin if (IS_ERR(res->phy_clk)) 2506e0832faSShawn Lin return PTR_ERR(res->phy_clk); 2516e0832faSShawn Lin 2528b6f0330SAnsuel Smith res->aux_clk = devm_clk_get_optional(dev, "aux"); 2538b6f0330SAnsuel Smith if (IS_ERR(res->aux_clk)) 2548b6f0330SAnsuel Smith return PTR_ERR(res->aux_clk); 2558b6f0330SAnsuel Smith 2568b6f0330SAnsuel Smith res->ref_clk = devm_clk_get_optional(dev, "ref"); 2578b6f0330SAnsuel Smith if (IS_ERR(res->ref_clk)) 2588b6f0330SAnsuel Smith return PTR_ERR(res->ref_clk); 2598b6f0330SAnsuel Smith 2606e0832faSShawn Lin res->pci_reset = devm_reset_control_get_exclusive(dev, "pci"); 2616e0832faSShawn Lin if (IS_ERR(res->pci_reset)) 2626e0832faSShawn Lin return PTR_ERR(res->pci_reset); 2636e0832faSShawn Lin 2646e0832faSShawn Lin res->axi_reset = devm_reset_control_get_exclusive(dev, "axi"); 2656e0832faSShawn Lin if (IS_ERR(res->axi_reset)) 2666e0832faSShawn Lin return PTR_ERR(res->axi_reset); 2676e0832faSShawn Lin 2686e0832faSShawn Lin res->ahb_reset = devm_reset_control_get_exclusive(dev, "ahb"); 2696e0832faSShawn Lin if (IS_ERR(res->ahb_reset)) 2706e0832faSShawn Lin return PTR_ERR(res->ahb_reset); 2716e0832faSShawn Lin 2726e0832faSShawn Lin res->por_reset = devm_reset_control_get_exclusive(dev, "por"); 2736e0832faSShawn Lin if (IS_ERR(res->por_reset)) 2746e0832faSShawn Lin return PTR_ERR(res->por_reset); 2756e0832faSShawn Lin 276ee367e2cSAnsuel Smith res->ext_reset = devm_reset_control_get_optional_exclusive(dev, "ext"); 277ee367e2cSAnsuel Smith if (IS_ERR(res->ext_reset)) 278ee367e2cSAnsuel Smith return PTR_ERR(res->ext_reset); 279ee367e2cSAnsuel Smith 2806e0832faSShawn Lin res->phy_reset = devm_reset_control_get_exclusive(dev, "phy"); 2816e0832faSShawn Lin return PTR_ERR_OR_ZERO(res->phy_reset); 2826e0832faSShawn Lin } 2836e0832faSShawn Lin 2846e0832faSShawn Lin static void qcom_pcie_deinit_2_1_0(struct qcom_pcie *pcie) 2856e0832faSShawn Lin { 2866e0832faSShawn Lin struct qcom_pcie_resources_2_1_0 *res = &pcie->res.v2_1_0; 2876e0832faSShawn Lin 288dd58318cSAbhishek Sahu clk_disable_unprepare(res->phy_clk); 2896e0832faSShawn Lin reset_control_assert(res->pci_reset); 2906e0832faSShawn Lin reset_control_assert(res->axi_reset); 2916e0832faSShawn Lin reset_control_assert(res->ahb_reset); 2926e0832faSShawn Lin reset_control_assert(res->por_reset); 293ee367e2cSAnsuel Smith reset_control_assert(res->ext_reset); 294dd58318cSAbhishek Sahu reset_control_assert(res->phy_reset); 2956e0832faSShawn Lin clk_disable_unprepare(res->iface_clk); 2966e0832faSShawn Lin clk_disable_unprepare(res->core_clk); 2978b6f0330SAnsuel Smith clk_disable_unprepare(res->aux_clk); 2988b6f0330SAnsuel Smith clk_disable_unprepare(res->ref_clk); 2996e0832faSShawn Lin regulator_bulk_disable(ARRAY_SIZE(res->supplies), res->supplies); 3006e0832faSShawn Lin } 3016e0832faSShawn Lin 3026e0832faSShawn Lin static int qcom_pcie_init_2_1_0(struct qcom_pcie *pcie) 3036e0832faSShawn Lin { 3046e0832faSShawn Lin struct qcom_pcie_resources_2_1_0 *res = &pcie->res.v2_1_0; 3056e0832faSShawn Lin struct dw_pcie *pci = pcie->pci; 3066e0832faSShawn Lin struct device *dev = pci->dev; 3076e0832faSShawn Lin u32 val; 3086e0832faSShawn Lin int ret; 3096e0832faSShawn Lin 3106e0832faSShawn Lin ret = regulator_bulk_enable(ARRAY_SIZE(res->supplies), res->supplies); 3116e0832faSShawn Lin if (ret < 0) { 3126e0832faSShawn Lin dev_err(dev, "cannot enable regulators\n"); 3136e0832faSShawn Lin return ret; 3146e0832faSShawn Lin } 3156e0832faSShawn Lin 3166e0832faSShawn Lin ret = reset_control_assert(res->ahb_reset); 3176e0832faSShawn Lin if (ret) { 3186e0832faSShawn Lin dev_err(dev, "cannot assert ahb reset\n"); 3196e0832faSShawn Lin goto err_assert_ahb; 3206e0832faSShawn Lin } 3216e0832faSShawn Lin 3226e0832faSShawn Lin ret = clk_prepare_enable(res->iface_clk); 3236e0832faSShawn Lin if (ret) { 3246e0832faSShawn Lin dev_err(dev, "cannot prepare/enable iface clock\n"); 3256e0832faSShawn Lin goto err_assert_ahb; 3266e0832faSShawn Lin } 3276e0832faSShawn Lin 3288b6f0330SAnsuel Smith ret = clk_prepare_enable(res->core_clk); 3298b6f0330SAnsuel Smith if (ret) { 3308b6f0330SAnsuel Smith dev_err(dev, "cannot prepare/enable core clock\n"); 3318b6f0330SAnsuel Smith goto err_clk_core; 3328b6f0330SAnsuel Smith } 3338b6f0330SAnsuel Smith 3348b6f0330SAnsuel Smith ret = clk_prepare_enable(res->aux_clk); 3356e0832faSShawn Lin if (ret) { 3368b6f0330SAnsuel Smith dev_err(dev, "cannot prepare/enable aux clock\n"); 3378b6f0330SAnsuel Smith goto err_clk_aux; 3388b6f0330SAnsuel Smith } 3398b6f0330SAnsuel Smith 3408b6f0330SAnsuel Smith ret = clk_prepare_enable(res->ref_clk); 3418b6f0330SAnsuel Smith if (ret) { 3428b6f0330SAnsuel Smith dev_err(dev, "cannot prepare/enable ref clock\n"); 3438b6f0330SAnsuel Smith goto err_clk_ref; 3446e0832faSShawn Lin } 3456e0832faSShawn Lin 3466e0832faSShawn Lin ret = reset_control_deassert(res->ahb_reset); 3476e0832faSShawn Lin if (ret) { 3486e0832faSShawn Lin dev_err(dev, "cannot deassert ahb reset\n"); 3496e0832faSShawn Lin goto err_deassert_ahb; 3506e0832faSShawn Lin } 3516e0832faSShawn Lin 352ee367e2cSAnsuel Smith ret = reset_control_deassert(res->ext_reset); 353ee367e2cSAnsuel Smith if (ret) { 354ee367e2cSAnsuel Smith dev_err(dev, "cannot deassert ext reset\n"); 355ee367e2cSAnsuel Smith goto err_deassert_ahb; 356ee367e2cSAnsuel Smith } 357ee367e2cSAnsuel Smith 3586e0832faSShawn Lin /* enable PCIe clocks and resets */ 3596e0832faSShawn Lin val = readl(pcie->parf + PCIE20_PARF_PHY_CTRL); 3606e0832faSShawn Lin val &= ~BIT(0); 3616e0832faSShawn Lin writel(val, pcie->parf + PCIE20_PARF_PHY_CTRL); 3626e0832faSShawn Lin 3636e0832faSShawn Lin /* enable external reference clock */ 3646e0832faSShawn Lin val = readl(pcie->parf + PCIE20_PARF_PHY_REFCLK); 3656e0832faSShawn Lin val |= BIT(16); 3666e0832faSShawn Lin writel(val, pcie->parf + PCIE20_PARF_PHY_REFCLK); 3676e0832faSShawn Lin 3686e0832faSShawn Lin ret = reset_control_deassert(res->phy_reset); 3696e0832faSShawn Lin if (ret) { 3706e0832faSShawn Lin dev_err(dev, "cannot deassert phy reset\n"); 3716e0832faSShawn Lin return ret; 3726e0832faSShawn Lin } 3736e0832faSShawn Lin 3746e0832faSShawn Lin ret = reset_control_deassert(res->pci_reset); 3756e0832faSShawn Lin if (ret) { 3766e0832faSShawn Lin dev_err(dev, "cannot deassert pci reset\n"); 3776e0832faSShawn Lin return ret; 3786e0832faSShawn Lin } 3796e0832faSShawn Lin 3806e0832faSShawn Lin ret = reset_control_deassert(res->por_reset); 3816e0832faSShawn Lin if (ret) { 3826e0832faSShawn Lin dev_err(dev, "cannot deassert por reset\n"); 3836e0832faSShawn Lin return ret; 3846e0832faSShawn Lin } 3856e0832faSShawn Lin 3866e0832faSShawn Lin ret = reset_control_deassert(res->axi_reset); 3876e0832faSShawn Lin if (ret) { 3886e0832faSShawn Lin dev_err(dev, "cannot deassert axi reset\n"); 3896e0832faSShawn Lin return ret; 3906e0832faSShawn Lin } 3916e0832faSShawn Lin 392dd58318cSAbhishek Sahu ret = clk_prepare_enable(res->phy_clk); 393dd58318cSAbhishek Sahu if (ret) { 394dd58318cSAbhishek Sahu dev_err(dev, "cannot prepare/enable phy clock\n"); 395dd58318cSAbhishek Sahu goto err_deassert_ahb; 396dd58318cSAbhishek Sahu } 397dd58318cSAbhishek Sahu 3986e0832faSShawn Lin /* wait for clock acquisition */ 3996e0832faSShawn Lin usleep_range(1000, 1500); 4006e0832faSShawn Lin 4016e0832faSShawn Lin 4026e0832faSShawn Lin /* Set the Max TLP size to 2K, instead of using default of 4K */ 4036e0832faSShawn Lin writel(CFG_REMOTE_RD_REQ_BRIDGE_SIZE_2K, 4046e0832faSShawn Lin pci->dbi_base + PCIE20_AXI_MSTR_RESP_COMP_CTRL0); 4056e0832faSShawn Lin writel(CFG_BRIDGE_SB_INIT, 4066e0832faSShawn Lin pci->dbi_base + PCIE20_AXI_MSTR_RESP_COMP_CTRL1); 4076e0832faSShawn Lin 4086e0832faSShawn Lin return 0; 4096e0832faSShawn Lin 4106e0832faSShawn Lin err_deassert_ahb: 4118b6f0330SAnsuel Smith clk_disable_unprepare(res->ref_clk); 4128b6f0330SAnsuel Smith err_clk_ref: 4138b6f0330SAnsuel Smith clk_disable_unprepare(res->aux_clk); 4148b6f0330SAnsuel Smith err_clk_aux: 4158b6f0330SAnsuel Smith clk_disable_unprepare(res->core_clk); 4168b6f0330SAnsuel Smith err_clk_core: 4176e0832faSShawn Lin clk_disable_unprepare(res->iface_clk); 4186e0832faSShawn Lin err_assert_ahb: 4196e0832faSShawn Lin regulator_bulk_disable(ARRAY_SIZE(res->supplies), res->supplies); 4206e0832faSShawn Lin 4216e0832faSShawn Lin return ret; 4226e0832faSShawn Lin } 4236e0832faSShawn Lin 4246e0832faSShawn Lin static int qcom_pcie_get_resources_1_0_0(struct qcom_pcie *pcie) 4256e0832faSShawn Lin { 4266e0832faSShawn Lin struct qcom_pcie_resources_1_0_0 *res = &pcie->res.v1_0_0; 4276e0832faSShawn Lin struct dw_pcie *pci = pcie->pci; 4286e0832faSShawn Lin struct device *dev = pci->dev; 4296e0832faSShawn Lin 4306e0832faSShawn Lin res->vdda = devm_regulator_get(dev, "vdda"); 4316e0832faSShawn Lin if (IS_ERR(res->vdda)) 4326e0832faSShawn Lin return PTR_ERR(res->vdda); 4336e0832faSShawn Lin 4346e0832faSShawn Lin res->iface = devm_clk_get(dev, "iface"); 4356e0832faSShawn Lin if (IS_ERR(res->iface)) 4366e0832faSShawn Lin return PTR_ERR(res->iface); 4376e0832faSShawn Lin 4386e0832faSShawn Lin res->aux = devm_clk_get(dev, "aux"); 4396e0832faSShawn Lin if (IS_ERR(res->aux)) 4406e0832faSShawn Lin return PTR_ERR(res->aux); 4416e0832faSShawn Lin 4426e0832faSShawn Lin res->master_bus = devm_clk_get(dev, "master_bus"); 4436e0832faSShawn Lin if (IS_ERR(res->master_bus)) 4446e0832faSShawn Lin return PTR_ERR(res->master_bus); 4456e0832faSShawn Lin 4466e0832faSShawn Lin res->slave_bus = devm_clk_get(dev, "slave_bus"); 4476e0832faSShawn Lin if (IS_ERR(res->slave_bus)) 4486e0832faSShawn Lin return PTR_ERR(res->slave_bus); 4496e0832faSShawn Lin 4506e0832faSShawn Lin res->core = devm_reset_control_get_exclusive(dev, "core"); 4516e0832faSShawn Lin return PTR_ERR_OR_ZERO(res->core); 4526e0832faSShawn Lin } 4536e0832faSShawn Lin 4546e0832faSShawn Lin static void qcom_pcie_deinit_1_0_0(struct qcom_pcie *pcie) 4556e0832faSShawn Lin { 4566e0832faSShawn Lin struct qcom_pcie_resources_1_0_0 *res = &pcie->res.v1_0_0; 4576e0832faSShawn Lin 4586e0832faSShawn Lin reset_control_assert(res->core); 4596e0832faSShawn Lin clk_disable_unprepare(res->slave_bus); 4606e0832faSShawn Lin clk_disable_unprepare(res->master_bus); 4616e0832faSShawn Lin clk_disable_unprepare(res->iface); 4626e0832faSShawn Lin clk_disable_unprepare(res->aux); 4636e0832faSShawn Lin regulator_disable(res->vdda); 4646e0832faSShawn Lin } 4656e0832faSShawn Lin 4666e0832faSShawn Lin static int qcom_pcie_init_1_0_0(struct qcom_pcie *pcie) 4676e0832faSShawn Lin { 4686e0832faSShawn Lin struct qcom_pcie_resources_1_0_0 *res = &pcie->res.v1_0_0; 4696e0832faSShawn Lin struct dw_pcie *pci = pcie->pci; 4706e0832faSShawn Lin struct device *dev = pci->dev; 4716e0832faSShawn Lin int ret; 4726e0832faSShawn Lin 4736e0832faSShawn Lin ret = reset_control_deassert(res->core); 4746e0832faSShawn Lin if (ret) { 4756e0832faSShawn Lin dev_err(dev, "cannot deassert core reset\n"); 4766e0832faSShawn Lin return ret; 4776e0832faSShawn Lin } 4786e0832faSShawn Lin 4796e0832faSShawn Lin ret = clk_prepare_enable(res->aux); 4806e0832faSShawn Lin if (ret) { 4816e0832faSShawn Lin dev_err(dev, "cannot prepare/enable aux clock\n"); 4826e0832faSShawn Lin goto err_res; 4836e0832faSShawn Lin } 4846e0832faSShawn Lin 4856e0832faSShawn Lin ret = clk_prepare_enable(res->iface); 4866e0832faSShawn Lin if (ret) { 4876e0832faSShawn Lin dev_err(dev, "cannot prepare/enable iface clock\n"); 4886e0832faSShawn Lin goto err_aux; 4896e0832faSShawn Lin } 4906e0832faSShawn Lin 4916e0832faSShawn Lin ret = clk_prepare_enable(res->master_bus); 4926e0832faSShawn Lin if (ret) { 4936e0832faSShawn Lin dev_err(dev, "cannot prepare/enable master_bus clock\n"); 4946e0832faSShawn Lin goto err_iface; 4956e0832faSShawn Lin } 4966e0832faSShawn Lin 4976e0832faSShawn Lin ret = clk_prepare_enable(res->slave_bus); 4986e0832faSShawn Lin if (ret) { 4996e0832faSShawn Lin dev_err(dev, "cannot prepare/enable slave_bus clock\n"); 5006e0832faSShawn Lin goto err_master; 5016e0832faSShawn Lin } 5026e0832faSShawn Lin 5036e0832faSShawn Lin ret = regulator_enable(res->vdda); 5046e0832faSShawn Lin if (ret) { 5056e0832faSShawn Lin dev_err(dev, "cannot enable vdda regulator\n"); 5066e0832faSShawn Lin goto err_slave; 5076e0832faSShawn Lin } 5086e0832faSShawn Lin 5096e0832faSShawn Lin /* change DBI base address */ 5106e0832faSShawn Lin writel(0, pcie->parf + PCIE20_PARF_DBI_BASE_ADDR); 5116e0832faSShawn Lin 5126e0832faSShawn Lin if (IS_ENABLED(CONFIG_PCI_MSI)) { 5136e0832faSShawn Lin u32 val = readl(pcie->parf + PCIE20_PARF_AXI_MSTR_WR_ADDR_HALT); 5146e0832faSShawn Lin 5156e0832faSShawn Lin val |= BIT(31); 5166e0832faSShawn Lin writel(val, pcie->parf + PCIE20_PARF_AXI_MSTR_WR_ADDR_HALT); 5176e0832faSShawn Lin } 5186e0832faSShawn Lin 5196e0832faSShawn Lin return 0; 5206e0832faSShawn Lin err_slave: 5216e0832faSShawn Lin clk_disable_unprepare(res->slave_bus); 5226e0832faSShawn Lin err_master: 5236e0832faSShawn Lin clk_disable_unprepare(res->master_bus); 5246e0832faSShawn Lin err_iface: 5256e0832faSShawn Lin clk_disable_unprepare(res->iface); 5266e0832faSShawn Lin err_aux: 5276e0832faSShawn Lin clk_disable_unprepare(res->aux); 5286e0832faSShawn Lin err_res: 5296e0832faSShawn Lin reset_control_assert(res->core); 5306e0832faSShawn Lin 5316e0832faSShawn Lin return ret; 5326e0832faSShawn Lin } 5336e0832faSShawn Lin 5346e0832faSShawn Lin static void qcom_pcie_2_3_2_ltssm_enable(struct qcom_pcie *pcie) 5356e0832faSShawn Lin { 5366e0832faSShawn Lin u32 val; 5376e0832faSShawn Lin 5386e0832faSShawn Lin /* enable link training */ 5396e0832faSShawn Lin val = readl(pcie->parf + PCIE20_PARF_LTSSM); 5406e0832faSShawn Lin val |= BIT(8); 5416e0832faSShawn Lin writel(val, pcie->parf + PCIE20_PARF_LTSSM); 5426e0832faSShawn Lin } 5436e0832faSShawn Lin 5446e0832faSShawn Lin static int qcom_pcie_get_resources_2_3_2(struct qcom_pcie *pcie) 5456e0832faSShawn Lin { 5466e0832faSShawn Lin struct qcom_pcie_resources_2_3_2 *res = &pcie->res.v2_3_2; 5476e0832faSShawn Lin struct dw_pcie *pci = pcie->pci; 5486e0832faSShawn Lin struct device *dev = pci->dev; 5496e0832faSShawn Lin int ret; 5506e0832faSShawn Lin 5516e0832faSShawn Lin res->supplies[0].supply = "vdda"; 5526e0832faSShawn Lin res->supplies[1].supply = "vddpe-3v3"; 5536e0832faSShawn Lin ret = devm_regulator_bulk_get(dev, ARRAY_SIZE(res->supplies), 5546e0832faSShawn Lin res->supplies); 5556e0832faSShawn Lin if (ret) 5566e0832faSShawn Lin return ret; 5576e0832faSShawn Lin 5586e0832faSShawn Lin res->aux_clk = devm_clk_get(dev, "aux"); 5596e0832faSShawn Lin if (IS_ERR(res->aux_clk)) 5606e0832faSShawn Lin return PTR_ERR(res->aux_clk); 5616e0832faSShawn Lin 5626e0832faSShawn Lin res->cfg_clk = devm_clk_get(dev, "cfg"); 5636e0832faSShawn Lin if (IS_ERR(res->cfg_clk)) 5646e0832faSShawn Lin return PTR_ERR(res->cfg_clk); 5656e0832faSShawn Lin 5666e0832faSShawn Lin res->master_clk = devm_clk_get(dev, "bus_master"); 5676e0832faSShawn Lin if (IS_ERR(res->master_clk)) 5686e0832faSShawn Lin return PTR_ERR(res->master_clk); 5696e0832faSShawn Lin 5706e0832faSShawn Lin res->slave_clk = devm_clk_get(dev, "bus_slave"); 5716e0832faSShawn Lin if (IS_ERR(res->slave_clk)) 5726e0832faSShawn Lin return PTR_ERR(res->slave_clk); 5736e0832faSShawn Lin 5746e0832faSShawn Lin res->pipe_clk = devm_clk_get(dev, "pipe"); 5756e0832faSShawn Lin return PTR_ERR_OR_ZERO(res->pipe_clk); 5766e0832faSShawn Lin } 5776e0832faSShawn Lin 5786e0832faSShawn Lin static void qcom_pcie_deinit_2_3_2(struct qcom_pcie *pcie) 5796e0832faSShawn Lin { 5806e0832faSShawn Lin struct qcom_pcie_resources_2_3_2 *res = &pcie->res.v2_3_2; 5816e0832faSShawn Lin 5826e0832faSShawn Lin clk_disable_unprepare(res->slave_clk); 5836e0832faSShawn Lin clk_disable_unprepare(res->master_clk); 5846e0832faSShawn Lin clk_disable_unprepare(res->cfg_clk); 5856e0832faSShawn Lin clk_disable_unprepare(res->aux_clk); 5866e0832faSShawn Lin 5876e0832faSShawn Lin regulator_bulk_disable(ARRAY_SIZE(res->supplies), res->supplies); 5886e0832faSShawn Lin } 5896e0832faSShawn Lin 5906e0832faSShawn Lin static void qcom_pcie_post_deinit_2_3_2(struct qcom_pcie *pcie) 5916e0832faSShawn Lin { 5926e0832faSShawn Lin struct qcom_pcie_resources_2_3_2 *res = &pcie->res.v2_3_2; 5936e0832faSShawn Lin 5946e0832faSShawn Lin clk_disable_unprepare(res->pipe_clk); 5956e0832faSShawn Lin } 5966e0832faSShawn Lin 5976e0832faSShawn Lin static int qcom_pcie_init_2_3_2(struct qcom_pcie *pcie) 5986e0832faSShawn Lin { 5996e0832faSShawn Lin struct qcom_pcie_resources_2_3_2 *res = &pcie->res.v2_3_2; 6006e0832faSShawn Lin struct dw_pcie *pci = pcie->pci; 6016e0832faSShawn Lin struct device *dev = pci->dev; 6026e0832faSShawn Lin u32 val; 6036e0832faSShawn Lin int ret; 6046e0832faSShawn Lin 6056e0832faSShawn Lin ret = regulator_bulk_enable(ARRAY_SIZE(res->supplies), res->supplies); 6066e0832faSShawn Lin if (ret < 0) { 6076e0832faSShawn Lin dev_err(dev, "cannot enable regulators\n"); 6086e0832faSShawn Lin return ret; 6096e0832faSShawn Lin } 6106e0832faSShawn Lin 6116e0832faSShawn Lin ret = clk_prepare_enable(res->aux_clk); 6126e0832faSShawn Lin if (ret) { 6136e0832faSShawn Lin dev_err(dev, "cannot prepare/enable aux clock\n"); 6146e0832faSShawn Lin goto err_aux_clk; 6156e0832faSShawn Lin } 6166e0832faSShawn Lin 6176e0832faSShawn Lin ret = clk_prepare_enable(res->cfg_clk); 6186e0832faSShawn Lin if (ret) { 6196e0832faSShawn Lin dev_err(dev, "cannot prepare/enable cfg clock\n"); 6206e0832faSShawn Lin goto err_cfg_clk; 6216e0832faSShawn Lin } 6226e0832faSShawn Lin 6236e0832faSShawn Lin ret = clk_prepare_enable(res->master_clk); 6246e0832faSShawn Lin if (ret) { 6256e0832faSShawn Lin dev_err(dev, "cannot prepare/enable master clock\n"); 6266e0832faSShawn Lin goto err_master_clk; 6276e0832faSShawn Lin } 6286e0832faSShawn Lin 6296e0832faSShawn Lin ret = clk_prepare_enable(res->slave_clk); 6306e0832faSShawn Lin if (ret) { 6316e0832faSShawn Lin dev_err(dev, "cannot prepare/enable slave clock\n"); 6326e0832faSShawn Lin goto err_slave_clk; 6336e0832faSShawn Lin } 6346e0832faSShawn Lin 6356e0832faSShawn Lin /* enable PCIe clocks and resets */ 6366e0832faSShawn Lin val = readl(pcie->parf + PCIE20_PARF_PHY_CTRL); 6376e0832faSShawn Lin val &= ~BIT(0); 6386e0832faSShawn Lin writel(val, pcie->parf + PCIE20_PARF_PHY_CTRL); 6396e0832faSShawn Lin 6406e0832faSShawn Lin /* change DBI base address */ 6416e0832faSShawn Lin writel(0, pcie->parf + PCIE20_PARF_DBI_BASE_ADDR); 6426e0832faSShawn Lin 6436e0832faSShawn Lin /* MAC PHY_POWERDOWN MUX DISABLE */ 6446e0832faSShawn Lin val = readl(pcie->parf + PCIE20_PARF_SYS_CTRL); 6456e0832faSShawn Lin val &= ~BIT(29); 6466e0832faSShawn Lin writel(val, pcie->parf + PCIE20_PARF_SYS_CTRL); 6476e0832faSShawn Lin 6486e0832faSShawn Lin val = readl(pcie->parf + PCIE20_PARF_MHI_CLOCK_RESET_CTRL); 6496e0832faSShawn Lin val |= BIT(4); 6506e0832faSShawn Lin writel(val, pcie->parf + PCIE20_PARF_MHI_CLOCK_RESET_CTRL); 6516e0832faSShawn Lin 6526e0832faSShawn Lin val = readl(pcie->parf + PCIE20_PARF_AXI_MSTR_WR_ADDR_HALT_V2); 6536e0832faSShawn Lin val |= BIT(31); 6546e0832faSShawn Lin writel(val, pcie->parf + PCIE20_PARF_AXI_MSTR_WR_ADDR_HALT_V2); 6556e0832faSShawn Lin 6566e0832faSShawn Lin return 0; 6576e0832faSShawn Lin 6586e0832faSShawn Lin err_slave_clk: 6596e0832faSShawn Lin clk_disable_unprepare(res->master_clk); 6606e0832faSShawn Lin err_master_clk: 6616e0832faSShawn Lin clk_disable_unprepare(res->cfg_clk); 6626e0832faSShawn Lin err_cfg_clk: 6636e0832faSShawn Lin clk_disable_unprepare(res->aux_clk); 6646e0832faSShawn Lin 6656e0832faSShawn Lin err_aux_clk: 6666e0832faSShawn Lin regulator_bulk_disable(ARRAY_SIZE(res->supplies), res->supplies); 6676e0832faSShawn Lin 6686e0832faSShawn Lin return ret; 6696e0832faSShawn Lin } 6706e0832faSShawn Lin 6716e0832faSShawn Lin static int qcom_pcie_post_init_2_3_2(struct qcom_pcie *pcie) 6726e0832faSShawn Lin { 6736e0832faSShawn Lin struct qcom_pcie_resources_2_3_2 *res = &pcie->res.v2_3_2; 6746e0832faSShawn Lin struct dw_pcie *pci = pcie->pci; 6756e0832faSShawn Lin struct device *dev = pci->dev; 6766e0832faSShawn Lin int ret; 6776e0832faSShawn Lin 6786e0832faSShawn Lin ret = clk_prepare_enable(res->pipe_clk); 6796e0832faSShawn Lin if (ret) { 6806e0832faSShawn Lin dev_err(dev, "cannot prepare/enable pipe clock\n"); 6816e0832faSShawn Lin return ret; 6826e0832faSShawn Lin } 6836e0832faSShawn Lin 6846e0832faSShawn Lin return 0; 6856e0832faSShawn Lin } 6866e0832faSShawn Lin 6876e0832faSShawn Lin static int qcom_pcie_get_resources_2_4_0(struct qcom_pcie *pcie) 6886e0832faSShawn Lin { 6896e0832faSShawn Lin struct qcom_pcie_resources_2_4_0 *res = &pcie->res.v2_4_0; 6906e0832faSShawn Lin struct dw_pcie *pci = pcie->pci; 6916e0832faSShawn Lin struct device *dev = pci->dev; 69267021ae0SBjorn Andersson bool is_ipq = of_device_is_compatible(dev->of_node, "qcom,pcie-ipq4019"); 6935aa18097SBjorn Andersson int ret; 6946e0832faSShawn Lin 6955aa18097SBjorn Andersson res->clks[0].id = "aux"; 6965aa18097SBjorn Andersson res->clks[1].id = "master_bus"; 6975aa18097SBjorn Andersson res->clks[2].id = "slave_bus"; 69867021ae0SBjorn Andersson res->clks[3].id = "iface"; 6996e0832faSShawn Lin 70067021ae0SBjorn Andersson /* qcom,pcie-ipq4019 is defined without "iface" */ 70167021ae0SBjorn Andersson res->num_clks = is_ipq ? 3 : 4; 7026e0832faSShawn Lin 7035aa18097SBjorn Andersson ret = devm_clk_bulk_get(dev, res->num_clks, res->clks); 7045aa18097SBjorn Andersson if (ret < 0) 7055aa18097SBjorn Andersson return ret; 7066e0832faSShawn Lin 7076e0832faSShawn Lin res->axi_m_reset = devm_reset_control_get_exclusive(dev, "axi_m"); 7086e0832faSShawn Lin if (IS_ERR(res->axi_m_reset)) 7096e0832faSShawn Lin return PTR_ERR(res->axi_m_reset); 7106e0832faSShawn Lin 7116e0832faSShawn Lin res->axi_s_reset = devm_reset_control_get_exclusive(dev, "axi_s"); 7126e0832faSShawn Lin if (IS_ERR(res->axi_s_reset)) 7136e0832faSShawn Lin return PTR_ERR(res->axi_s_reset); 7146e0832faSShawn Lin 71567021ae0SBjorn Andersson if (is_ipq) { 71667021ae0SBjorn Andersson /* 71767021ae0SBjorn Andersson * These resources relates to the PHY or are secure clocks, but 71867021ae0SBjorn Andersson * are controlled here for IPQ4019 71967021ae0SBjorn Andersson */ 7206e0832faSShawn Lin res->pipe_reset = devm_reset_control_get_exclusive(dev, "pipe"); 7216e0832faSShawn Lin if (IS_ERR(res->pipe_reset)) 7226e0832faSShawn Lin return PTR_ERR(res->pipe_reset); 7236e0832faSShawn Lin 7246e0832faSShawn Lin res->axi_m_vmid_reset = devm_reset_control_get_exclusive(dev, 7256e0832faSShawn Lin "axi_m_vmid"); 7266e0832faSShawn Lin if (IS_ERR(res->axi_m_vmid_reset)) 7276e0832faSShawn Lin return PTR_ERR(res->axi_m_vmid_reset); 7286e0832faSShawn Lin 7296e0832faSShawn Lin res->axi_s_xpu_reset = devm_reset_control_get_exclusive(dev, 7306e0832faSShawn Lin "axi_s_xpu"); 7316e0832faSShawn Lin if (IS_ERR(res->axi_s_xpu_reset)) 7326e0832faSShawn Lin return PTR_ERR(res->axi_s_xpu_reset); 7336e0832faSShawn Lin 7346e0832faSShawn Lin res->parf_reset = devm_reset_control_get_exclusive(dev, "parf"); 7356e0832faSShawn Lin if (IS_ERR(res->parf_reset)) 7366e0832faSShawn Lin return PTR_ERR(res->parf_reset); 7376e0832faSShawn Lin 7386e0832faSShawn Lin res->phy_reset = devm_reset_control_get_exclusive(dev, "phy"); 7396e0832faSShawn Lin if (IS_ERR(res->phy_reset)) 7406e0832faSShawn Lin return PTR_ERR(res->phy_reset); 74167021ae0SBjorn Andersson } 7426e0832faSShawn Lin 7436e0832faSShawn Lin res->axi_m_sticky_reset = devm_reset_control_get_exclusive(dev, 7446e0832faSShawn Lin "axi_m_sticky"); 7456e0832faSShawn Lin if (IS_ERR(res->axi_m_sticky_reset)) 7466e0832faSShawn Lin return PTR_ERR(res->axi_m_sticky_reset); 7476e0832faSShawn Lin 7486e0832faSShawn Lin res->pipe_sticky_reset = devm_reset_control_get_exclusive(dev, 7496e0832faSShawn Lin "pipe_sticky"); 7506e0832faSShawn Lin if (IS_ERR(res->pipe_sticky_reset)) 7516e0832faSShawn Lin return PTR_ERR(res->pipe_sticky_reset); 7526e0832faSShawn Lin 7536e0832faSShawn Lin res->pwr_reset = devm_reset_control_get_exclusive(dev, "pwr"); 7546e0832faSShawn Lin if (IS_ERR(res->pwr_reset)) 7556e0832faSShawn Lin return PTR_ERR(res->pwr_reset); 7566e0832faSShawn Lin 7576e0832faSShawn Lin res->ahb_reset = devm_reset_control_get_exclusive(dev, "ahb"); 7586e0832faSShawn Lin if (IS_ERR(res->ahb_reset)) 7596e0832faSShawn Lin return PTR_ERR(res->ahb_reset); 7606e0832faSShawn Lin 76167021ae0SBjorn Andersson if (is_ipq) { 7626e0832faSShawn Lin res->phy_ahb_reset = devm_reset_control_get_exclusive(dev, "phy_ahb"); 7636e0832faSShawn Lin if (IS_ERR(res->phy_ahb_reset)) 7646e0832faSShawn Lin return PTR_ERR(res->phy_ahb_reset); 76567021ae0SBjorn Andersson } 7666e0832faSShawn Lin 7676e0832faSShawn Lin return 0; 7686e0832faSShawn Lin } 7696e0832faSShawn Lin 7706e0832faSShawn Lin static void qcom_pcie_deinit_2_4_0(struct qcom_pcie *pcie) 7716e0832faSShawn Lin { 7726e0832faSShawn Lin struct qcom_pcie_resources_2_4_0 *res = &pcie->res.v2_4_0; 7736e0832faSShawn Lin 7746e0832faSShawn Lin reset_control_assert(res->axi_m_reset); 7756e0832faSShawn Lin reset_control_assert(res->axi_s_reset); 7766e0832faSShawn Lin reset_control_assert(res->pipe_reset); 7776e0832faSShawn Lin reset_control_assert(res->pipe_sticky_reset); 7786e0832faSShawn Lin reset_control_assert(res->phy_reset); 7796e0832faSShawn Lin reset_control_assert(res->phy_ahb_reset); 7806e0832faSShawn Lin reset_control_assert(res->axi_m_sticky_reset); 7816e0832faSShawn Lin reset_control_assert(res->pwr_reset); 7826e0832faSShawn Lin reset_control_assert(res->ahb_reset); 7835aa18097SBjorn Andersson clk_bulk_disable_unprepare(res->num_clks, res->clks); 7846e0832faSShawn Lin } 7856e0832faSShawn Lin 7866e0832faSShawn Lin static int qcom_pcie_init_2_4_0(struct qcom_pcie *pcie) 7876e0832faSShawn Lin { 7886e0832faSShawn Lin struct qcom_pcie_resources_2_4_0 *res = &pcie->res.v2_4_0; 7896e0832faSShawn Lin struct dw_pcie *pci = pcie->pci; 7906e0832faSShawn Lin struct device *dev = pci->dev; 7916e0832faSShawn Lin u32 val; 7926e0832faSShawn Lin int ret; 7936e0832faSShawn Lin 7946e0832faSShawn Lin ret = reset_control_assert(res->axi_m_reset); 7956e0832faSShawn Lin if (ret) { 7966e0832faSShawn Lin dev_err(dev, "cannot assert axi master reset\n"); 7976e0832faSShawn Lin return ret; 7986e0832faSShawn Lin } 7996e0832faSShawn Lin 8006e0832faSShawn Lin ret = reset_control_assert(res->axi_s_reset); 8016e0832faSShawn Lin if (ret) { 8026e0832faSShawn Lin dev_err(dev, "cannot assert axi slave reset\n"); 8036e0832faSShawn Lin return ret; 8046e0832faSShawn Lin } 8056e0832faSShawn Lin 8066e0832faSShawn Lin usleep_range(10000, 12000); 8076e0832faSShawn Lin 8086e0832faSShawn Lin ret = reset_control_assert(res->pipe_reset); 8096e0832faSShawn Lin if (ret) { 8106e0832faSShawn Lin dev_err(dev, "cannot assert pipe reset\n"); 8116e0832faSShawn Lin return ret; 8126e0832faSShawn Lin } 8136e0832faSShawn Lin 8146e0832faSShawn Lin ret = reset_control_assert(res->pipe_sticky_reset); 8156e0832faSShawn Lin if (ret) { 8166e0832faSShawn Lin dev_err(dev, "cannot assert pipe sticky reset\n"); 8176e0832faSShawn Lin return ret; 8186e0832faSShawn Lin } 8196e0832faSShawn Lin 8206e0832faSShawn Lin ret = reset_control_assert(res->phy_reset); 8216e0832faSShawn Lin if (ret) { 8226e0832faSShawn Lin dev_err(dev, "cannot assert phy reset\n"); 8236e0832faSShawn Lin return ret; 8246e0832faSShawn Lin } 8256e0832faSShawn Lin 8266e0832faSShawn Lin ret = reset_control_assert(res->phy_ahb_reset); 8276e0832faSShawn Lin if (ret) { 8286e0832faSShawn Lin dev_err(dev, "cannot assert phy ahb reset\n"); 8296e0832faSShawn Lin return ret; 8306e0832faSShawn Lin } 8316e0832faSShawn Lin 8326e0832faSShawn Lin usleep_range(10000, 12000); 8336e0832faSShawn Lin 8346e0832faSShawn Lin ret = reset_control_assert(res->axi_m_sticky_reset); 8356e0832faSShawn Lin if (ret) { 8366e0832faSShawn Lin dev_err(dev, "cannot assert axi master sticky reset\n"); 8376e0832faSShawn Lin return ret; 8386e0832faSShawn Lin } 8396e0832faSShawn Lin 8406e0832faSShawn Lin ret = reset_control_assert(res->pwr_reset); 8416e0832faSShawn Lin if (ret) { 8426e0832faSShawn Lin dev_err(dev, "cannot assert power reset\n"); 8436e0832faSShawn Lin return ret; 8446e0832faSShawn Lin } 8456e0832faSShawn Lin 8466e0832faSShawn Lin ret = reset_control_assert(res->ahb_reset); 8476e0832faSShawn Lin if (ret) { 8486e0832faSShawn Lin dev_err(dev, "cannot assert ahb reset\n"); 8496e0832faSShawn Lin return ret; 8506e0832faSShawn Lin } 8516e0832faSShawn Lin 8526e0832faSShawn Lin usleep_range(10000, 12000); 8536e0832faSShawn Lin 8546e0832faSShawn Lin ret = reset_control_deassert(res->phy_ahb_reset); 8556e0832faSShawn Lin if (ret) { 8566e0832faSShawn Lin dev_err(dev, "cannot deassert phy ahb reset\n"); 8576e0832faSShawn Lin return ret; 8586e0832faSShawn Lin } 8596e0832faSShawn Lin 8606e0832faSShawn Lin ret = reset_control_deassert(res->phy_reset); 8616e0832faSShawn Lin if (ret) { 8626e0832faSShawn Lin dev_err(dev, "cannot deassert phy reset\n"); 8636e0832faSShawn Lin goto err_rst_phy; 8646e0832faSShawn Lin } 8656e0832faSShawn Lin 8666e0832faSShawn Lin ret = reset_control_deassert(res->pipe_reset); 8676e0832faSShawn Lin if (ret) { 8686e0832faSShawn Lin dev_err(dev, "cannot deassert pipe reset\n"); 8696e0832faSShawn Lin goto err_rst_pipe; 8706e0832faSShawn Lin } 8716e0832faSShawn Lin 8726e0832faSShawn Lin ret = reset_control_deassert(res->pipe_sticky_reset); 8736e0832faSShawn Lin if (ret) { 8746e0832faSShawn Lin dev_err(dev, "cannot deassert pipe sticky reset\n"); 8756e0832faSShawn Lin goto err_rst_pipe_sticky; 8766e0832faSShawn Lin } 8776e0832faSShawn Lin 8786e0832faSShawn Lin usleep_range(10000, 12000); 8796e0832faSShawn Lin 8806e0832faSShawn Lin ret = reset_control_deassert(res->axi_m_reset); 8816e0832faSShawn Lin if (ret) { 8826e0832faSShawn Lin dev_err(dev, "cannot deassert axi master reset\n"); 8836e0832faSShawn Lin goto err_rst_axi_m; 8846e0832faSShawn Lin } 8856e0832faSShawn Lin 8866e0832faSShawn Lin ret = reset_control_deassert(res->axi_m_sticky_reset); 8876e0832faSShawn Lin if (ret) { 8886e0832faSShawn Lin dev_err(dev, "cannot deassert axi master sticky reset\n"); 8896e0832faSShawn Lin goto err_rst_axi_m_sticky; 8906e0832faSShawn Lin } 8916e0832faSShawn Lin 8926e0832faSShawn Lin ret = reset_control_deassert(res->axi_s_reset); 8936e0832faSShawn Lin if (ret) { 8946e0832faSShawn Lin dev_err(dev, "cannot deassert axi slave reset\n"); 8956e0832faSShawn Lin goto err_rst_axi_s; 8966e0832faSShawn Lin } 8976e0832faSShawn Lin 8986e0832faSShawn Lin ret = reset_control_deassert(res->pwr_reset); 8996e0832faSShawn Lin if (ret) { 9006e0832faSShawn Lin dev_err(dev, "cannot deassert power reset\n"); 9016e0832faSShawn Lin goto err_rst_pwr; 9026e0832faSShawn Lin } 9036e0832faSShawn Lin 9046e0832faSShawn Lin ret = reset_control_deassert(res->ahb_reset); 9056e0832faSShawn Lin if (ret) { 9066e0832faSShawn Lin dev_err(dev, "cannot deassert ahb reset\n"); 9076e0832faSShawn Lin goto err_rst_ahb; 9086e0832faSShawn Lin } 9096e0832faSShawn Lin 9106e0832faSShawn Lin usleep_range(10000, 12000); 9116e0832faSShawn Lin 9125aa18097SBjorn Andersson ret = clk_bulk_prepare_enable(res->num_clks, res->clks); 9135aa18097SBjorn Andersson if (ret) 9145aa18097SBjorn Andersson goto err_clks; 9156e0832faSShawn Lin 9166e0832faSShawn Lin /* enable PCIe clocks and resets */ 9176e0832faSShawn Lin val = readl(pcie->parf + PCIE20_PARF_PHY_CTRL); 9186e0832faSShawn Lin val &= ~BIT(0); 9196e0832faSShawn Lin writel(val, pcie->parf + PCIE20_PARF_PHY_CTRL); 9206e0832faSShawn Lin 9216e0832faSShawn Lin /* change DBI base address */ 9226e0832faSShawn Lin writel(0, pcie->parf + PCIE20_PARF_DBI_BASE_ADDR); 9236e0832faSShawn Lin 9246e0832faSShawn Lin /* MAC PHY_POWERDOWN MUX DISABLE */ 9256e0832faSShawn Lin val = readl(pcie->parf + PCIE20_PARF_SYS_CTRL); 9266e0832faSShawn Lin val &= ~BIT(29); 9276e0832faSShawn Lin writel(val, pcie->parf + PCIE20_PARF_SYS_CTRL); 9286e0832faSShawn Lin 9296e0832faSShawn Lin val = readl(pcie->parf + PCIE20_PARF_MHI_CLOCK_RESET_CTRL); 9306e0832faSShawn Lin val |= BIT(4); 9316e0832faSShawn Lin writel(val, pcie->parf + PCIE20_PARF_MHI_CLOCK_RESET_CTRL); 9326e0832faSShawn Lin 9336e0832faSShawn Lin val = readl(pcie->parf + PCIE20_PARF_AXI_MSTR_WR_ADDR_HALT_V2); 9346e0832faSShawn Lin val |= BIT(31); 9356e0832faSShawn Lin writel(val, pcie->parf + PCIE20_PARF_AXI_MSTR_WR_ADDR_HALT_V2); 9366e0832faSShawn Lin 9376e0832faSShawn Lin return 0; 9386e0832faSShawn Lin 9395aa18097SBjorn Andersson err_clks: 9406e0832faSShawn Lin reset_control_assert(res->ahb_reset); 9416e0832faSShawn Lin err_rst_ahb: 9426e0832faSShawn Lin reset_control_assert(res->pwr_reset); 9436e0832faSShawn Lin err_rst_pwr: 9446e0832faSShawn Lin reset_control_assert(res->axi_s_reset); 9456e0832faSShawn Lin err_rst_axi_s: 9466e0832faSShawn Lin reset_control_assert(res->axi_m_sticky_reset); 9476e0832faSShawn Lin err_rst_axi_m_sticky: 9486e0832faSShawn Lin reset_control_assert(res->axi_m_reset); 9496e0832faSShawn Lin err_rst_axi_m: 9506e0832faSShawn Lin reset_control_assert(res->pipe_sticky_reset); 9516e0832faSShawn Lin err_rst_pipe_sticky: 9526e0832faSShawn Lin reset_control_assert(res->pipe_reset); 9536e0832faSShawn Lin err_rst_pipe: 9546e0832faSShawn Lin reset_control_assert(res->phy_reset); 9556e0832faSShawn Lin err_rst_phy: 9566e0832faSShawn Lin reset_control_assert(res->phy_ahb_reset); 9576e0832faSShawn Lin return ret; 9586e0832faSShawn Lin } 9596e0832faSShawn Lin 9606e0832faSShawn Lin static int qcom_pcie_get_resources_2_3_3(struct qcom_pcie *pcie) 9616e0832faSShawn Lin { 9626e0832faSShawn Lin struct qcom_pcie_resources_2_3_3 *res = &pcie->res.v2_3_3; 9636e0832faSShawn Lin struct dw_pcie *pci = pcie->pci; 9646e0832faSShawn Lin struct device *dev = pci->dev; 9656e0832faSShawn Lin int i; 9666e0832faSShawn Lin const char *rst_names[] = { "axi_m", "axi_s", "pipe", 9676e0832faSShawn Lin "axi_m_sticky", "sticky", 9686e0832faSShawn Lin "ahb", "sleep", }; 9696e0832faSShawn Lin 9706e0832faSShawn Lin res->iface = devm_clk_get(dev, "iface"); 9716e0832faSShawn Lin if (IS_ERR(res->iface)) 9726e0832faSShawn Lin return PTR_ERR(res->iface); 9736e0832faSShawn Lin 9746e0832faSShawn Lin res->axi_m_clk = devm_clk_get(dev, "axi_m"); 9756e0832faSShawn Lin if (IS_ERR(res->axi_m_clk)) 9766e0832faSShawn Lin return PTR_ERR(res->axi_m_clk); 9776e0832faSShawn Lin 9786e0832faSShawn Lin res->axi_s_clk = devm_clk_get(dev, "axi_s"); 9796e0832faSShawn Lin if (IS_ERR(res->axi_s_clk)) 9806e0832faSShawn Lin return PTR_ERR(res->axi_s_clk); 9816e0832faSShawn Lin 9826e0832faSShawn Lin res->ahb_clk = devm_clk_get(dev, "ahb"); 9836e0832faSShawn Lin if (IS_ERR(res->ahb_clk)) 9846e0832faSShawn Lin return PTR_ERR(res->ahb_clk); 9856e0832faSShawn Lin 9866e0832faSShawn Lin res->aux_clk = devm_clk_get(dev, "aux"); 9876e0832faSShawn Lin if (IS_ERR(res->aux_clk)) 9886e0832faSShawn Lin return PTR_ERR(res->aux_clk); 9896e0832faSShawn Lin 9906e0832faSShawn Lin for (i = 0; i < ARRAY_SIZE(rst_names); i++) { 9916e0832faSShawn Lin res->rst[i] = devm_reset_control_get(dev, rst_names[i]); 9926e0832faSShawn Lin if (IS_ERR(res->rst[i])) 9936e0832faSShawn Lin return PTR_ERR(res->rst[i]); 9946e0832faSShawn Lin } 9956e0832faSShawn Lin 9966e0832faSShawn Lin return 0; 9976e0832faSShawn Lin } 9986e0832faSShawn Lin 9996e0832faSShawn Lin static void qcom_pcie_deinit_2_3_3(struct qcom_pcie *pcie) 10006e0832faSShawn Lin { 10016e0832faSShawn Lin struct qcom_pcie_resources_2_3_3 *res = &pcie->res.v2_3_3; 10026e0832faSShawn Lin 10036e0832faSShawn Lin clk_disable_unprepare(res->iface); 10046e0832faSShawn Lin clk_disable_unprepare(res->axi_m_clk); 10056e0832faSShawn Lin clk_disable_unprepare(res->axi_s_clk); 10066e0832faSShawn Lin clk_disable_unprepare(res->ahb_clk); 10076e0832faSShawn Lin clk_disable_unprepare(res->aux_clk); 10086e0832faSShawn Lin } 10096e0832faSShawn Lin 10106e0832faSShawn Lin static int qcom_pcie_init_2_3_3(struct qcom_pcie *pcie) 10116e0832faSShawn Lin { 10126e0832faSShawn Lin struct qcom_pcie_resources_2_3_3 *res = &pcie->res.v2_3_3; 10136e0832faSShawn Lin struct dw_pcie *pci = pcie->pci; 10146e0832faSShawn Lin struct device *dev = pci->dev; 10156e0832faSShawn Lin int i, ret; 10166e0832faSShawn Lin u32 val; 10176e0832faSShawn Lin 10186e0832faSShawn Lin for (i = 0; i < ARRAY_SIZE(res->rst); i++) { 10196e0832faSShawn Lin ret = reset_control_assert(res->rst[i]); 10206e0832faSShawn Lin if (ret) { 10216e0832faSShawn Lin dev_err(dev, "reset #%d assert failed (%d)\n", i, ret); 10226e0832faSShawn Lin return ret; 10236e0832faSShawn Lin } 10246e0832faSShawn Lin } 10256e0832faSShawn Lin 10266e0832faSShawn Lin usleep_range(2000, 2500); 10276e0832faSShawn Lin 10286e0832faSShawn Lin for (i = 0; i < ARRAY_SIZE(res->rst); i++) { 10296e0832faSShawn Lin ret = reset_control_deassert(res->rst[i]); 10306e0832faSShawn Lin if (ret) { 10316e0832faSShawn Lin dev_err(dev, "reset #%d deassert failed (%d)\n", i, 10326e0832faSShawn Lin ret); 10336e0832faSShawn Lin return ret; 10346e0832faSShawn Lin } 10356e0832faSShawn Lin } 10366e0832faSShawn Lin 10376e0832faSShawn Lin /* 10386e0832faSShawn Lin * Don't have a way to see if the reset has completed. 10396e0832faSShawn Lin * Wait for some time. 10406e0832faSShawn Lin */ 10416e0832faSShawn Lin usleep_range(2000, 2500); 10426e0832faSShawn Lin 10436e0832faSShawn Lin ret = clk_prepare_enable(res->iface); 10446e0832faSShawn Lin if (ret) { 10456e0832faSShawn Lin dev_err(dev, "cannot prepare/enable core clock\n"); 10466e0832faSShawn Lin goto err_clk_iface; 10476e0832faSShawn Lin } 10486e0832faSShawn Lin 10496e0832faSShawn Lin ret = clk_prepare_enable(res->axi_m_clk); 10506e0832faSShawn Lin if (ret) { 10516e0832faSShawn Lin dev_err(dev, "cannot prepare/enable core clock\n"); 10526e0832faSShawn Lin goto err_clk_axi_m; 10536e0832faSShawn Lin } 10546e0832faSShawn Lin 10556e0832faSShawn Lin ret = clk_prepare_enable(res->axi_s_clk); 10566e0832faSShawn Lin if (ret) { 10576e0832faSShawn Lin dev_err(dev, "cannot prepare/enable axi slave clock\n"); 10586e0832faSShawn Lin goto err_clk_axi_s; 10596e0832faSShawn Lin } 10606e0832faSShawn Lin 10616e0832faSShawn Lin ret = clk_prepare_enable(res->ahb_clk); 10626e0832faSShawn Lin if (ret) { 10636e0832faSShawn Lin dev_err(dev, "cannot prepare/enable ahb clock\n"); 10646e0832faSShawn Lin goto err_clk_ahb; 10656e0832faSShawn Lin } 10666e0832faSShawn Lin 10676e0832faSShawn Lin ret = clk_prepare_enable(res->aux_clk); 10686e0832faSShawn Lin if (ret) { 10696e0832faSShawn Lin dev_err(dev, "cannot prepare/enable aux clock\n"); 10706e0832faSShawn Lin goto err_clk_aux; 10716e0832faSShawn Lin } 10726e0832faSShawn Lin 10736e0832faSShawn Lin writel(SLV_ADDR_SPACE_SZ, 10746e0832faSShawn Lin pcie->parf + PCIE20_v3_PARF_SLV_ADDR_SPACE_SIZE); 10756e0832faSShawn Lin 10766e0832faSShawn Lin val = readl(pcie->parf + PCIE20_PARF_PHY_CTRL); 10776e0832faSShawn Lin val &= ~BIT(0); 10786e0832faSShawn Lin writel(val, pcie->parf + PCIE20_PARF_PHY_CTRL); 10796e0832faSShawn Lin 10806e0832faSShawn Lin writel(0, pcie->parf + PCIE20_PARF_DBI_BASE_ADDR); 10816e0832faSShawn Lin 10826e0832faSShawn Lin writel(MST_WAKEUP_EN | SLV_WAKEUP_EN | MSTR_ACLK_CGC_DIS 10836e0832faSShawn Lin | SLV_ACLK_CGC_DIS | CORE_CLK_CGC_DIS | 10846e0832faSShawn Lin AUX_PWR_DET | L23_CLK_RMV_DIS | L1_CLK_RMV_DIS, 10856e0832faSShawn Lin pcie->parf + PCIE20_PARF_SYS_CTRL); 10866e0832faSShawn Lin writel(0, pcie->parf + PCIE20_PARF_Q2A_FLUSH); 10876e0832faSShawn Lin 10886e0832faSShawn Lin writel(CMD_BME_VAL, pci->dbi_base + PCIE20_COMMAND_STATUS); 10896e0832faSShawn Lin writel(DBI_RO_WR_EN, pci->dbi_base + PCIE20_MISC_CONTROL_1_REG); 10906e0832faSShawn Lin writel(PCIE_CAP_LINK1_VAL, pci->dbi_base + PCIE20_CAP_LINK_1); 10916e0832faSShawn Lin 10926e0832faSShawn Lin val = readl(pci->dbi_base + PCIE20_CAP_LINK_CAPABILITIES); 10936e0832faSShawn Lin val &= ~PCIE20_CAP_ACTIVE_STATE_LINK_PM_SUPPORT; 10946e0832faSShawn Lin writel(val, pci->dbi_base + PCIE20_CAP_LINK_CAPABILITIES); 10956e0832faSShawn Lin 10966e0832faSShawn Lin writel(PCIE_CAP_CPL_TIMEOUT_DISABLE, pci->dbi_base + 10976e0832faSShawn Lin PCIE20_DEVICE_CONTROL2_STATUS2); 10986e0832faSShawn Lin 10996e0832faSShawn Lin return 0; 11006e0832faSShawn Lin 11016e0832faSShawn Lin err_clk_aux: 11026e0832faSShawn Lin clk_disable_unprepare(res->ahb_clk); 11036e0832faSShawn Lin err_clk_ahb: 11046e0832faSShawn Lin clk_disable_unprepare(res->axi_s_clk); 11056e0832faSShawn Lin err_clk_axi_s: 11066e0832faSShawn Lin clk_disable_unprepare(res->axi_m_clk); 11076e0832faSShawn Lin err_clk_axi_m: 11086e0832faSShawn Lin clk_disable_unprepare(res->iface); 11096e0832faSShawn Lin err_clk_iface: 11106e0832faSShawn Lin /* 11116e0832faSShawn Lin * Not checking for failure, will anyway return 11126e0832faSShawn Lin * the original failure in 'ret'. 11136e0832faSShawn Lin */ 11146e0832faSShawn Lin for (i = 0; i < ARRAY_SIZE(res->rst); i++) 11156e0832faSShawn Lin reset_control_assert(res->rst[i]); 11166e0832faSShawn Lin 11176e0832faSShawn Lin return ret; 11186e0832faSShawn Lin } 11196e0832faSShawn Lin 1120ed8cc3b1SBjorn Andersson static int qcom_pcie_get_resources_2_7_0(struct qcom_pcie *pcie) 1121ed8cc3b1SBjorn Andersson { 1122ed8cc3b1SBjorn Andersson struct qcom_pcie_resources_2_7_0 *res = &pcie->res.v2_7_0; 1123ed8cc3b1SBjorn Andersson struct dw_pcie *pci = pcie->pci; 1124ed8cc3b1SBjorn Andersson struct device *dev = pci->dev; 1125ed8cc3b1SBjorn Andersson int ret; 1126ed8cc3b1SBjorn Andersson 1127ed8cc3b1SBjorn Andersson res->pci_reset = devm_reset_control_get_exclusive(dev, "pci"); 1128ed8cc3b1SBjorn Andersson if (IS_ERR(res->pci_reset)) 1129ed8cc3b1SBjorn Andersson return PTR_ERR(res->pci_reset); 1130ed8cc3b1SBjorn Andersson 1131ed8cc3b1SBjorn Andersson res->supplies[0].supply = "vdda"; 1132ed8cc3b1SBjorn Andersson res->supplies[1].supply = "vddpe-3v3"; 1133ed8cc3b1SBjorn Andersson ret = devm_regulator_bulk_get(dev, ARRAY_SIZE(res->supplies), 1134ed8cc3b1SBjorn Andersson res->supplies); 1135ed8cc3b1SBjorn Andersson if (ret) 1136ed8cc3b1SBjorn Andersson return ret; 1137ed8cc3b1SBjorn Andersson 1138ed8cc3b1SBjorn Andersson res->clks[0].id = "aux"; 1139ed8cc3b1SBjorn Andersson res->clks[1].id = "cfg"; 1140ed8cc3b1SBjorn Andersson res->clks[2].id = "bus_master"; 1141ed8cc3b1SBjorn Andersson res->clks[3].id = "bus_slave"; 1142ed8cc3b1SBjorn Andersson res->clks[4].id = "slave_q2a"; 1143ed8cc3b1SBjorn Andersson res->clks[5].id = "tbu"; 1144ed8cc3b1SBjorn Andersson 1145ed8cc3b1SBjorn Andersson ret = devm_clk_bulk_get(dev, ARRAY_SIZE(res->clks), res->clks); 1146ed8cc3b1SBjorn Andersson if (ret < 0) 1147ed8cc3b1SBjorn Andersson return ret; 1148ed8cc3b1SBjorn Andersson 1149ed8cc3b1SBjorn Andersson res->pipe_clk = devm_clk_get(dev, "pipe"); 1150ed8cc3b1SBjorn Andersson return PTR_ERR_OR_ZERO(res->pipe_clk); 1151ed8cc3b1SBjorn Andersson } 1152ed8cc3b1SBjorn Andersson 1153ed8cc3b1SBjorn Andersson static int qcom_pcie_init_2_7_0(struct qcom_pcie *pcie) 1154ed8cc3b1SBjorn Andersson { 1155ed8cc3b1SBjorn Andersson struct qcom_pcie_resources_2_7_0 *res = &pcie->res.v2_7_0; 1156ed8cc3b1SBjorn Andersson struct dw_pcie *pci = pcie->pci; 1157ed8cc3b1SBjorn Andersson struct device *dev = pci->dev; 1158ed8cc3b1SBjorn Andersson u32 val; 1159ed8cc3b1SBjorn Andersson int ret; 1160ed8cc3b1SBjorn Andersson 1161ed8cc3b1SBjorn Andersson ret = regulator_bulk_enable(ARRAY_SIZE(res->supplies), res->supplies); 1162ed8cc3b1SBjorn Andersson if (ret < 0) { 1163ed8cc3b1SBjorn Andersson dev_err(dev, "cannot enable regulators\n"); 1164ed8cc3b1SBjorn Andersson return ret; 1165ed8cc3b1SBjorn Andersson } 1166ed8cc3b1SBjorn Andersson 1167ed8cc3b1SBjorn Andersson ret = clk_bulk_prepare_enable(ARRAY_SIZE(res->clks), res->clks); 1168ed8cc3b1SBjorn Andersson if (ret < 0) 1169ed8cc3b1SBjorn Andersson goto err_disable_regulators; 1170ed8cc3b1SBjorn Andersson 1171ed8cc3b1SBjorn Andersson ret = reset_control_assert(res->pci_reset); 1172ed8cc3b1SBjorn Andersson if (ret < 0) { 1173ed8cc3b1SBjorn Andersson dev_err(dev, "cannot deassert pci reset\n"); 1174ed8cc3b1SBjorn Andersson goto err_disable_clocks; 1175ed8cc3b1SBjorn Andersson } 1176ed8cc3b1SBjorn Andersson 1177ed8cc3b1SBjorn Andersson usleep_range(1000, 1500); 1178ed8cc3b1SBjorn Andersson 1179ed8cc3b1SBjorn Andersson ret = reset_control_deassert(res->pci_reset); 1180ed8cc3b1SBjorn Andersson if (ret < 0) { 1181ed8cc3b1SBjorn Andersson dev_err(dev, "cannot deassert pci reset\n"); 1182ed8cc3b1SBjorn Andersson goto err_disable_clocks; 1183ed8cc3b1SBjorn Andersson } 1184ed8cc3b1SBjorn Andersson 1185ed8cc3b1SBjorn Andersson ret = clk_prepare_enable(res->pipe_clk); 1186ed8cc3b1SBjorn Andersson if (ret) { 1187ed8cc3b1SBjorn Andersson dev_err(dev, "cannot prepare/enable pipe clock\n"); 1188ed8cc3b1SBjorn Andersson goto err_disable_clocks; 1189ed8cc3b1SBjorn Andersson } 1190ed8cc3b1SBjorn Andersson 1191ed8cc3b1SBjorn Andersson /* configure PCIe to RC mode */ 1192ed8cc3b1SBjorn Andersson writel(DEVICE_TYPE_RC, pcie->parf + PCIE20_PARF_DEVICE_TYPE); 1193ed8cc3b1SBjorn Andersson 1194ed8cc3b1SBjorn Andersson /* enable PCIe clocks and resets */ 1195ed8cc3b1SBjorn Andersson val = readl(pcie->parf + PCIE20_PARF_PHY_CTRL); 1196ed8cc3b1SBjorn Andersson val &= ~BIT(0); 1197ed8cc3b1SBjorn Andersson writel(val, pcie->parf + PCIE20_PARF_PHY_CTRL); 1198ed8cc3b1SBjorn Andersson 1199ed8cc3b1SBjorn Andersson /* change DBI base address */ 1200ed8cc3b1SBjorn Andersson writel(0, pcie->parf + PCIE20_PARF_DBI_BASE_ADDR); 1201ed8cc3b1SBjorn Andersson 1202ed8cc3b1SBjorn Andersson /* MAC PHY_POWERDOWN MUX DISABLE */ 1203ed8cc3b1SBjorn Andersson val = readl(pcie->parf + PCIE20_PARF_SYS_CTRL); 1204ed8cc3b1SBjorn Andersson val &= ~BIT(29); 1205ed8cc3b1SBjorn Andersson writel(val, pcie->parf + PCIE20_PARF_SYS_CTRL); 1206ed8cc3b1SBjorn Andersson 1207ed8cc3b1SBjorn Andersson val = readl(pcie->parf + PCIE20_PARF_MHI_CLOCK_RESET_CTRL); 1208ed8cc3b1SBjorn Andersson val |= BIT(4); 1209ed8cc3b1SBjorn Andersson writel(val, pcie->parf + PCIE20_PARF_MHI_CLOCK_RESET_CTRL); 1210ed8cc3b1SBjorn Andersson 1211ed8cc3b1SBjorn Andersson if (IS_ENABLED(CONFIG_PCI_MSI)) { 1212ed8cc3b1SBjorn Andersson val = readl(pcie->parf + PCIE20_PARF_AXI_MSTR_WR_ADDR_HALT); 1213ed8cc3b1SBjorn Andersson val |= BIT(31); 1214ed8cc3b1SBjorn Andersson writel(val, pcie->parf + PCIE20_PARF_AXI_MSTR_WR_ADDR_HALT); 1215ed8cc3b1SBjorn Andersson } 1216ed8cc3b1SBjorn Andersson 1217ed8cc3b1SBjorn Andersson return 0; 1218ed8cc3b1SBjorn Andersson err_disable_clocks: 1219ed8cc3b1SBjorn Andersson clk_bulk_disable_unprepare(ARRAY_SIZE(res->clks), res->clks); 1220ed8cc3b1SBjorn Andersson err_disable_regulators: 1221ed8cc3b1SBjorn Andersson regulator_bulk_disable(ARRAY_SIZE(res->supplies), res->supplies); 1222ed8cc3b1SBjorn Andersson 1223ed8cc3b1SBjorn Andersson return ret; 1224ed8cc3b1SBjorn Andersson } 1225ed8cc3b1SBjorn Andersson 1226ed8cc3b1SBjorn Andersson static void qcom_pcie_deinit_2_7_0(struct qcom_pcie *pcie) 1227ed8cc3b1SBjorn Andersson { 1228ed8cc3b1SBjorn Andersson struct qcom_pcie_resources_2_7_0 *res = &pcie->res.v2_7_0; 1229ed8cc3b1SBjorn Andersson 1230ed8cc3b1SBjorn Andersson clk_bulk_disable_unprepare(ARRAY_SIZE(res->clks), res->clks); 1231ed8cc3b1SBjorn Andersson regulator_bulk_disable(ARRAY_SIZE(res->supplies), res->supplies); 1232ed8cc3b1SBjorn Andersson } 1233ed8cc3b1SBjorn Andersson 1234ed8cc3b1SBjorn Andersson static int qcom_pcie_post_init_2_7_0(struct qcom_pcie *pcie) 1235ed8cc3b1SBjorn Andersson { 1236ed8cc3b1SBjorn Andersson struct qcom_pcie_resources_2_7_0 *res = &pcie->res.v2_7_0; 1237ed8cc3b1SBjorn Andersson 1238ed8cc3b1SBjorn Andersson return clk_prepare_enable(res->pipe_clk); 1239ed8cc3b1SBjorn Andersson } 1240ed8cc3b1SBjorn Andersson 1241ed8cc3b1SBjorn Andersson static void qcom_pcie_post_deinit_2_7_0(struct qcom_pcie *pcie) 1242ed8cc3b1SBjorn Andersson { 1243ed8cc3b1SBjorn Andersson struct qcom_pcie_resources_2_7_0 *res = &pcie->res.v2_7_0; 1244ed8cc3b1SBjorn Andersson 1245ed8cc3b1SBjorn Andersson clk_disable_unprepare(res->pipe_clk); 1246ed8cc3b1SBjorn Andersson } 1247ed8cc3b1SBjorn Andersson 12486e0832faSShawn Lin static int qcom_pcie_link_up(struct dw_pcie *pci) 12496e0832faSShawn Lin { 12506e0832faSShawn Lin u16 val = readw(pci->dbi_base + PCIE20_CAP + PCI_EXP_LNKSTA); 12516e0832faSShawn Lin 12526e0832faSShawn Lin return !!(val & PCI_EXP_LNKSTA_DLLLA); 12536e0832faSShawn Lin } 12546e0832faSShawn Lin 12556e0832faSShawn Lin static int qcom_pcie_host_init(struct pcie_port *pp) 12566e0832faSShawn Lin { 12576e0832faSShawn Lin struct dw_pcie *pci = to_dw_pcie_from_pp(pp); 12586e0832faSShawn Lin struct qcom_pcie *pcie = to_qcom_pcie(pci); 12596e0832faSShawn Lin int ret; 12606e0832faSShawn Lin 12616e0832faSShawn Lin qcom_ep_reset_assert(pcie); 12626e0832faSShawn Lin 12636e0832faSShawn Lin ret = pcie->ops->init(pcie); 12646e0832faSShawn Lin if (ret) 12656e0832faSShawn Lin return ret; 12666e0832faSShawn Lin 12676e0832faSShawn Lin ret = phy_power_on(pcie->phy); 12686e0832faSShawn Lin if (ret) 12696e0832faSShawn Lin goto err_deinit; 12706e0832faSShawn Lin 12716e0832faSShawn Lin if (pcie->ops->post_init) { 12726e0832faSShawn Lin ret = pcie->ops->post_init(pcie); 12736e0832faSShawn Lin if (ret) 12746e0832faSShawn Lin goto err_disable_phy; 12756e0832faSShawn Lin } 12766e0832faSShawn Lin 12776e0832faSShawn Lin dw_pcie_setup_rc(pp); 12786e0832faSShawn Lin 12796e0832faSShawn Lin if (IS_ENABLED(CONFIG_PCI_MSI)) 12806e0832faSShawn Lin dw_pcie_msi_init(pp); 12816e0832faSShawn Lin 12826e0832faSShawn Lin qcom_ep_reset_deassert(pcie); 12836e0832faSShawn Lin 12846e0832faSShawn Lin ret = qcom_pcie_establish_link(pcie); 12856e0832faSShawn Lin if (ret) 12866e0832faSShawn Lin goto err; 12876e0832faSShawn Lin 12886e0832faSShawn Lin return 0; 12896e0832faSShawn Lin err: 12906e0832faSShawn Lin qcom_ep_reset_assert(pcie); 12916e0832faSShawn Lin if (pcie->ops->post_deinit) 12926e0832faSShawn Lin pcie->ops->post_deinit(pcie); 12936e0832faSShawn Lin err_disable_phy: 12946e0832faSShawn Lin phy_power_off(pcie->phy); 12956e0832faSShawn Lin err_deinit: 12966e0832faSShawn Lin pcie->ops->deinit(pcie); 12976e0832faSShawn Lin 12986e0832faSShawn Lin return ret; 12996e0832faSShawn Lin } 13006e0832faSShawn Lin 13016e0832faSShawn Lin static const struct dw_pcie_host_ops qcom_pcie_dw_ops = { 13026e0832faSShawn Lin .host_init = qcom_pcie_host_init, 13036e0832faSShawn Lin }; 13046e0832faSShawn Lin 13056e0832faSShawn Lin /* Qcom IP rev.: 2.1.0 Synopsys IP rev.: 4.01a */ 13066e0832faSShawn Lin static const struct qcom_pcie_ops ops_2_1_0 = { 13076e0832faSShawn Lin .get_resources = qcom_pcie_get_resources_2_1_0, 13086e0832faSShawn Lin .init = qcom_pcie_init_2_1_0, 13096e0832faSShawn Lin .deinit = qcom_pcie_deinit_2_1_0, 13106e0832faSShawn Lin .ltssm_enable = qcom_pcie_2_1_0_ltssm_enable, 13116e0832faSShawn Lin }; 13126e0832faSShawn Lin 13136e0832faSShawn Lin /* Qcom IP rev.: 1.0.0 Synopsys IP rev.: 4.11a */ 13146e0832faSShawn Lin static const struct qcom_pcie_ops ops_1_0_0 = { 13156e0832faSShawn Lin .get_resources = qcom_pcie_get_resources_1_0_0, 13166e0832faSShawn Lin .init = qcom_pcie_init_1_0_0, 13176e0832faSShawn Lin .deinit = qcom_pcie_deinit_1_0_0, 13186e0832faSShawn Lin .ltssm_enable = qcom_pcie_2_1_0_ltssm_enable, 13196e0832faSShawn Lin }; 13206e0832faSShawn Lin 13216e0832faSShawn Lin /* Qcom IP rev.: 2.3.2 Synopsys IP rev.: 4.21a */ 13226e0832faSShawn Lin static const struct qcom_pcie_ops ops_2_3_2 = { 13236e0832faSShawn Lin .get_resources = qcom_pcie_get_resources_2_3_2, 13246e0832faSShawn Lin .init = qcom_pcie_init_2_3_2, 13256e0832faSShawn Lin .post_init = qcom_pcie_post_init_2_3_2, 13266e0832faSShawn Lin .deinit = qcom_pcie_deinit_2_3_2, 13276e0832faSShawn Lin .post_deinit = qcom_pcie_post_deinit_2_3_2, 13286e0832faSShawn Lin .ltssm_enable = qcom_pcie_2_3_2_ltssm_enable, 13296e0832faSShawn Lin }; 13306e0832faSShawn Lin 13316e0832faSShawn Lin /* Qcom IP rev.: 2.4.0 Synopsys IP rev.: 4.20a */ 13326e0832faSShawn Lin static const struct qcom_pcie_ops ops_2_4_0 = { 13336e0832faSShawn Lin .get_resources = qcom_pcie_get_resources_2_4_0, 13346e0832faSShawn Lin .init = qcom_pcie_init_2_4_0, 13356e0832faSShawn Lin .deinit = qcom_pcie_deinit_2_4_0, 13366e0832faSShawn Lin .ltssm_enable = qcom_pcie_2_3_2_ltssm_enable, 13376e0832faSShawn Lin }; 13386e0832faSShawn Lin 13396e0832faSShawn Lin /* Qcom IP rev.: 2.3.3 Synopsys IP rev.: 4.30a */ 13406e0832faSShawn Lin static const struct qcom_pcie_ops ops_2_3_3 = { 13416e0832faSShawn Lin .get_resources = qcom_pcie_get_resources_2_3_3, 13426e0832faSShawn Lin .init = qcom_pcie_init_2_3_3, 13436e0832faSShawn Lin .deinit = qcom_pcie_deinit_2_3_3, 13446e0832faSShawn Lin .ltssm_enable = qcom_pcie_2_3_2_ltssm_enable, 13456e0832faSShawn Lin }; 13466e0832faSShawn Lin 1347ed8cc3b1SBjorn Andersson /* Qcom IP rev.: 2.7.0 Synopsys IP rev.: 4.30a */ 1348ed8cc3b1SBjorn Andersson static const struct qcom_pcie_ops ops_2_7_0 = { 1349ed8cc3b1SBjorn Andersson .get_resources = qcom_pcie_get_resources_2_7_0, 1350ed8cc3b1SBjorn Andersson .init = qcom_pcie_init_2_7_0, 1351ed8cc3b1SBjorn Andersson .deinit = qcom_pcie_deinit_2_7_0, 1352ed8cc3b1SBjorn Andersson .ltssm_enable = qcom_pcie_2_3_2_ltssm_enable, 1353ed8cc3b1SBjorn Andersson .post_init = qcom_pcie_post_init_2_7_0, 1354ed8cc3b1SBjorn Andersson .post_deinit = qcom_pcie_post_deinit_2_7_0, 1355ed8cc3b1SBjorn Andersson }; 1356ed8cc3b1SBjorn Andersson 13576e0832faSShawn Lin static const struct dw_pcie_ops dw_pcie_ops = { 13586e0832faSShawn Lin .link_up = qcom_pcie_link_up, 13596e0832faSShawn Lin }; 13606e0832faSShawn Lin 13616e0832faSShawn Lin static int qcom_pcie_probe(struct platform_device *pdev) 13626e0832faSShawn Lin { 13636e0832faSShawn Lin struct device *dev = &pdev->dev; 13646e0832faSShawn Lin struct resource *res; 13656e0832faSShawn Lin struct pcie_port *pp; 13666e0832faSShawn Lin struct dw_pcie *pci; 13676e0832faSShawn Lin struct qcom_pcie *pcie; 13686e0832faSShawn Lin int ret; 13696e0832faSShawn Lin 13706e0832faSShawn Lin pcie = devm_kzalloc(dev, sizeof(*pcie), GFP_KERNEL); 13716e0832faSShawn Lin if (!pcie) 13726e0832faSShawn Lin return -ENOMEM; 13736e0832faSShawn Lin 13746e0832faSShawn Lin pci = devm_kzalloc(dev, sizeof(*pci), GFP_KERNEL); 13756e0832faSShawn Lin if (!pci) 13766e0832faSShawn Lin return -ENOMEM; 13776e0832faSShawn Lin 13786e0832faSShawn Lin pm_runtime_enable(dev); 13796e5da6f7SBjorn Andersson ret = pm_runtime_get_sync(dev); 13806e5da6f7SBjorn Andersson if (ret < 0) { 13816e5da6f7SBjorn Andersson pm_runtime_disable(dev); 13826e5da6f7SBjorn Andersson return ret; 13836e5da6f7SBjorn Andersson } 13846e5da6f7SBjorn Andersson 13856e0832faSShawn Lin pci->dev = dev; 13866e0832faSShawn Lin pci->ops = &dw_pcie_ops; 13876e0832faSShawn Lin pp = &pci->pp; 13886e0832faSShawn Lin 13896e0832faSShawn Lin pcie->pci = pci; 13906e0832faSShawn Lin 13916e0832faSShawn Lin pcie->ops = of_device_get_match_data(dev); 13926e0832faSShawn Lin 139302b485e3SBjorn Andersson pcie->reset = devm_gpiod_get_optional(dev, "perst", GPIOD_OUT_HIGH); 13946e5da6f7SBjorn Andersson if (IS_ERR(pcie->reset)) { 13956e5da6f7SBjorn Andersson ret = PTR_ERR(pcie->reset); 13966e5da6f7SBjorn Andersson goto err_pm_runtime_put; 13976e5da6f7SBjorn Andersson } 13986e0832faSShawn Lin 13996e0832faSShawn Lin res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "parf"); 14006e0832faSShawn Lin pcie->parf = devm_ioremap_resource(dev, res); 14016e5da6f7SBjorn Andersson if (IS_ERR(pcie->parf)) { 14026e5da6f7SBjorn Andersson ret = PTR_ERR(pcie->parf); 14036e5da6f7SBjorn Andersson goto err_pm_runtime_put; 14046e5da6f7SBjorn Andersson } 14056e0832faSShawn Lin 14066e0832faSShawn Lin res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "dbi"); 14076e0832faSShawn Lin pci->dbi_base = devm_pci_remap_cfg_resource(dev, res); 14086e5da6f7SBjorn Andersson if (IS_ERR(pci->dbi_base)) { 14096e5da6f7SBjorn Andersson ret = PTR_ERR(pci->dbi_base); 14106e5da6f7SBjorn Andersson goto err_pm_runtime_put; 14116e5da6f7SBjorn Andersson } 14126e0832faSShawn Lin 14136e0832faSShawn Lin res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "elbi"); 14146e0832faSShawn Lin pcie->elbi = devm_ioremap_resource(dev, res); 14156e5da6f7SBjorn Andersson if (IS_ERR(pcie->elbi)) { 14166e5da6f7SBjorn Andersson ret = PTR_ERR(pcie->elbi); 14176e5da6f7SBjorn Andersson goto err_pm_runtime_put; 14186e5da6f7SBjorn Andersson } 14196e0832faSShawn Lin 14206e0832faSShawn Lin pcie->phy = devm_phy_optional_get(dev, "pciephy"); 14216e5da6f7SBjorn Andersson if (IS_ERR(pcie->phy)) { 14226e5da6f7SBjorn Andersson ret = PTR_ERR(pcie->phy); 14236e5da6f7SBjorn Andersson goto err_pm_runtime_put; 14246e5da6f7SBjorn Andersson } 14256e0832faSShawn Lin 14266e0832faSShawn Lin ret = pcie->ops->get_resources(pcie); 14276e0832faSShawn Lin if (ret) 14286e5da6f7SBjorn Andersson goto err_pm_runtime_put; 14296e0832faSShawn Lin 14306e0832faSShawn Lin pp->ops = &qcom_pcie_dw_ops; 14316e0832faSShawn Lin 14326e0832faSShawn Lin if (IS_ENABLED(CONFIG_PCI_MSI)) { 14336e0832faSShawn Lin pp->msi_irq = platform_get_irq_byname(pdev, "msi"); 14346e5da6f7SBjorn Andersson if (pp->msi_irq < 0) { 14356e5da6f7SBjorn Andersson ret = pp->msi_irq; 14366e5da6f7SBjorn Andersson goto err_pm_runtime_put; 14376e5da6f7SBjorn Andersson } 14386e0832faSShawn Lin } 14396e0832faSShawn Lin 14406e0832faSShawn Lin ret = phy_init(pcie->phy); 14416e0832faSShawn Lin if (ret) { 14426e0832faSShawn Lin pm_runtime_disable(&pdev->dev); 14436e5da6f7SBjorn Andersson goto err_pm_runtime_put; 14446e0832faSShawn Lin } 14456e0832faSShawn Lin 14466e0832faSShawn Lin platform_set_drvdata(pdev, pcie); 14476e0832faSShawn Lin 14486e0832faSShawn Lin ret = dw_pcie_host_init(pp); 14496e0832faSShawn Lin if (ret) { 14506e0832faSShawn Lin dev_err(dev, "cannot initialize host\n"); 14516e0832faSShawn Lin pm_runtime_disable(&pdev->dev); 14526e5da6f7SBjorn Andersson goto err_pm_runtime_put; 14536e0832faSShawn Lin } 14546e0832faSShawn Lin 14556e0832faSShawn Lin return 0; 14566e5da6f7SBjorn Andersson 14576e5da6f7SBjorn Andersson err_pm_runtime_put: 14586e5da6f7SBjorn Andersson pm_runtime_put(dev); 14596e5da6f7SBjorn Andersson pm_runtime_disable(dev); 14606e5da6f7SBjorn Andersson 14616e5da6f7SBjorn Andersson return ret; 14626e0832faSShawn Lin } 14636e0832faSShawn Lin 14646e0832faSShawn Lin static const struct of_device_id qcom_pcie_match[] = { 14656e0832faSShawn Lin { .compatible = "qcom,pcie-apq8084", .data = &ops_1_0_0 }, 14666e0832faSShawn Lin { .compatible = "qcom,pcie-ipq8064", .data = &ops_2_1_0 }, 14676e0832faSShawn Lin { .compatible = "qcom,pcie-apq8064", .data = &ops_2_1_0 }, 14686e0832faSShawn Lin { .compatible = "qcom,pcie-msm8996", .data = &ops_2_3_2 }, 14696e0832faSShawn Lin { .compatible = "qcom,pcie-ipq8074", .data = &ops_2_3_3 }, 14706e0832faSShawn Lin { .compatible = "qcom,pcie-ipq4019", .data = &ops_2_4_0 }, 147167021ae0SBjorn Andersson { .compatible = "qcom,pcie-qcs404", .data = &ops_2_4_0 }, 1472ed8cc3b1SBjorn Andersson { .compatible = "qcom,pcie-sdm845", .data = &ops_2_7_0 }, 14736e0832faSShawn Lin { } 14746e0832faSShawn Lin }; 14756e0832faSShawn Lin 1476322f0343SMarc Gonzalez static void qcom_fixup_class(struct pci_dev *dev) 1477322f0343SMarc Gonzalez { 1478322f0343SMarc Gonzalez dev->class = PCI_CLASS_BRIDGE_PCI << 8; 1479322f0343SMarc Gonzalez } 1480604f3956SBjorn Andersson DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_QCOM, 0x0101, qcom_fixup_class); 1481604f3956SBjorn Andersson DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_QCOM, 0x0104, qcom_fixup_class); 1482604f3956SBjorn Andersson DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_QCOM, 0x0106, qcom_fixup_class); 1483604f3956SBjorn Andersson DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_QCOM, 0x0107, qcom_fixup_class); 1484604f3956SBjorn Andersson DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_QCOM, 0x0302, qcom_fixup_class); 1485604f3956SBjorn Andersson DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_QCOM, 0x1000, qcom_fixup_class); 1486604f3956SBjorn Andersson DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_QCOM, 0x1001, qcom_fixup_class); 1487322f0343SMarc Gonzalez 14886e0832faSShawn Lin static struct platform_driver qcom_pcie_driver = { 14896e0832faSShawn Lin .probe = qcom_pcie_probe, 14906e0832faSShawn Lin .driver = { 14916e0832faSShawn Lin .name = "qcom-pcie", 14926e0832faSShawn Lin .suppress_bind_attrs = true, 14936e0832faSShawn Lin .of_match_table = qcom_pcie_match, 14946e0832faSShawn Lin }, 14956e0832faSShawn Lin }; 14966e0832faSShawn Lin builtin_platform_driver(qcom_pcie_driver); 1497