11ccea77eSThomas Gleixner /* SPDX-License-Identifier: GPL-2.0-or-later */
26948300cSKalle Valo /* ZD1211 USB-WLAN driver for Linux
36948300cSKalle Valo  *
46948300cSKalle Valo  * Copyright (C) 2005-2007 Ulrich Kunitz <kune@deine-taler.de>
56948300cSKalle Valo  * Copyright (C) 2006-2007 Daniel Drake <dsd@gentoo.org>
66948300cSKalle Valo  */
76948300cSKalle Valo 
86948300cSKalle Valo #ifndef _ZD_CHIP_H
96948300cSKalle Valo #define _ZD_CHIP_H
106948300cSKalle Valo 
116948300cSKalle Valo #include <net/mac80211.h>
126948300cSKalle Valo 
136948300cSKalle Valo #include "zd_rf.h"
146948300cSKalle Valo #include "zd_usb.h"
156948300cSKalle Valo 
166948300cSKalle Valo /* Header for the Media Access Controller (MAC) and the Baseband Processor
176948300cSKalle Valo  * (BBP). It appears that the ZD1211 wraps the old ZD1205 with USB glue and
186948300cSKalle Valo  * adds a processor for handling the USB protocol.
196948300cSKalle Valo  */
206948300cSKalle Valo 
216948300cSKalle Valo /* Address space */
226948300cSKalle Valo enum {
236948300cSKalle Valo 	/* CONTROL REGISTERS */
246948300cSKalle Valo 	CR_START			= 0x9000,
256948300cSKalle Valo 
266948300cSKalle Valo 
276948300cSKalle Valo 	/* FIRMWARE */
286948300cSKalle Valo 	FW_START			= 0xee00,
296948300cSKalle Valo 
306948300cSKalle Valo 
316948300cSKalle Valo 	/* EEPROM */
326948300cSKalle Valo 	E2P_START			= 0xf800,
336948300cSKalle Valo 	E2P_LEN				= 0x800,
346948300cSKalle Valo 
356948300cSKalle Valo 	/* EEPROM layout */
366948300cSKalle Valo 	E2P_LOAD_CODE_LEN		= 0xe,		/* base 0xf800 */
376948300cSKalle Valo 	E2P_LOAD_VECT_LEN		= 0x9,		/* base 0xf80e */
386948300cSKalle Valo 	/* E2P_DATA indexes into this */
396948300cSKalle Valo 	E2P_DATA_LEN			= 0x7e,		/* base 0xf817 */
406948300cSKalle Valo 	E2P_BOOT_CODE_LEN		= 0x760,	/* base 0xf895 */
416948300cSKalle Valo 	E2P_INTR_VECT_LEN		= 0xb,		/* base 0xfff5 */
426948300cSKalle Valo 
436948300cSKalle Valo 	/* Some precomputed offsets into the EEPROM */
446948300cSKalle Valo 	E2P_DATA_OFFSET			= E2P_LOAD_CODE_LEN + E2P_LOAD_VECT_LEN,
456948300cSKalle Valo 	E2P_BOOT_CODE_OFFSET		= E2P_DATA_OFFSET + E2P_DATA_LEN,
466948300cSKalle Valo };
476948300cSKalle Valo 
486948300cSKalle Valo #define CTL_REG(offset) ((zd_addr_t)(CR_START + (offset)))
496948300cSKalle Valo #define E2P_DATA(offset) ((zd_addr_t)(E2P_START + E2P_DATA_OFFSET + (offset)))
506948300cSKalle Valo #define FWRAW_DATA(offset) ((zd_addr_t)(FW_START + (offset)))
516948300cSKalle Valo 
526948300cSKalle Valo /* 8-bit hardware registers */
536948300cSKalle Valo #define ZD_CR0   CTL_REG(0x0000)
546948300cSKalle Valo #define ZD_CR1   CTL_REG(0x0004)
556948300cSKalle Valo #define ZD_CR2   CTL_REG(0x0008)
566948300cSKalle Valo #define ZD_CR3   CTL_REG(0x000C)
576948300cSKalle Valo 
586948300cSKalle Valo #define ZD_CR5   CTL_REG(0x0010)
596948300cSKalle Valo /*	bit 5: if set short preamble used
606948300cSKalle Valo  *	bit 6: filter band - Japan channel 14 on, else off
616948300cSKalle Valo  */
626948300cSKalle Valo #define ZD_CR6   CTL_REG(0x0014)
636948300cSKalle Valo #define ZD_CR7   CTL_REG(0x0018)
646948300cSKalle Valo #define ZD_CR8   CTL_REG(0x001C)
656948300cSKalle Valo 
666948300cSKalle Valo #define ZD_CR4   CTL_REG(0x0020)
676948300cSKalle Valo 
686948300cSKalle Valo #define ZD_CR9   CTL_REG(0x0024)
696948300cSKalle Valo /*	bit 2: antenna switch (together with ZD_CR10) */
706948300cSKalle Valo #define ZD_CR10  CTL_REG(0x0028)
716948300cSKalle Valo /*	bit 1: antenna switch (together with ZD_CR9)
726948300cSKalle Valo  *	RF2959 controls with ZD_CR11 radion on and off
736948300cSKalle Valo  */
746948300cSKalle Valo #define ZD_CR11  CTL_REG(0x002C)
756948300cSKalle Valo /*	bit 6:  TX power control for OFDM
766948300cSKalle Valo  *	RF2959 controls with ZD_CR10 radio on and off
776948300cSKalle Valo  */
786948300cSKalle Valo #define ZD_CR12  CTL_REG(0x0030)
796948300cSKalle Valo #define ZD_CR13  CTL_REG(0x0034)
806948300cSKalle Valo #define ZD_CR14  CTL_REG(0x0038)
816948300cSKalle Valo #define ZD_CR15  CTL_REG(0x003C)
826948300cSKalle Valo #define ZD_CR16  CTL_REG(0x0040)
836948300cSKalle Valo #define ZD_CR17  CTL_REG(0x0044)
846948300cSKalle Valo #define ZD_CR18  CTL_REG(0x0048)
856948300cSKalle Valo #define ZD_CR19  CTL_REG(0x004C)
866948300cSKalle Valo #define ZD_CR20  CTL_REG(0x0050)
876948300cSKalle Valo #define ZD_CR21  CTL_REG(0x0054)
886948300cSKalle Valo #define ZD_CR22  CTL_REG(0x0058)
896948300cSKalle Valo #define ZD_CR23  CTL_REG(0x005C)
906948300cSKalle Valo #define ZD_CR24  CTL_REG(0x0060)	/* CCA threshold */
916948300cSKalle Valo #define ZD_CR25  CTL_REG(0x0064)
926948300cSKalle Valo #define ZD_CR26  CTL_REG(0x0068)
936948300cSKalle Valo #define ZD_CR27  CTL_REG(0x006C)
946948300cSKalle Valo #define ZD_CR28  CTL_REG(0x0070)
956948300cSKalle Valo #define ZD_CR29  CTL_REG(0x0074)
966948300cSKalle Valo #define ZD_CR30  CTL_REG(0x0078)
976948300cSKalle Valo #define ZD_CR31  CTL_REG(0x007C)	/* TX power control for RF in
986948300cSKalle Valo 					 * CCK mode
996948300cSKalle Valo 					 */
1006948300cSKalle Valo #define ZD_CR32  CTL_REG(0x0080)
1016948300cSKalle Valo #define ZD_CR33  CTL_REG(0x0084)
1026948300cSKalle Valo #define ZD_CR34  CTL_REG(0x0088)
1036948300cSKalle Valo #define ZD_CR35  CTL_REG(0x008C)
1046948300cSKalle Valo #define ZD_CR36  CTL_REG(0x0090)
1056948300cSKalle Valo #define ZD_CR37  CTL_REG(0x0094)
1066948300cSKalle Valo #define ZD_CR38  CTL_REG(0x0098)
1076948300cSKalle Valo #define ZD_CR39  CTL_REG(0x009C)
1086948300cSKalle Valo #define ZD_CR40  CTL_REG(0x00A0)
1096948300cSKalle Valo #define ZD_CR41  CTL_REG(0x00A4)
1106948300cSKalle Valo #define ZD_CR42  CTL_REG(0x00A8)
1116948300cSKalle Valo #define ZD_CR43  CTL_REG(0x00AC)
1126948300cSKalle Valo #define ZD_CR44  CTL_REG(0x00B0)
1136948300cSKalle Valo #define ZD_CR45  CTL_REG(0x00B4)
1146948300cSKalle Valo #define ZD_CR46  CTL_REG(0x00B8)
1156948300cSKalle Valo #define ZD_CR47  CTL_REG(0x00BC)	/* CCK baseband gain
1166948300cSKalle Valo 					 * (patch value might be in EEPROM)
1176948300cSKalle Valo 					 */
1186948300cSKalle Valo #define ZD_CR48  CTL_REG(0x00C0)
1196948300cSKalle Valo #define ZD_CR49  CTL_REG(0x00C4)
1206948300cSKalle Valo #define ZD_CR50  CTL_REG(0x00C8)
1216948300cSKalle Valo #define ZD_CR51  CTL_REG(0x00CC)	/* TX power control for RF in
1226948300cSKalle Valo 					 * 6-36M modes
1236948300cSKalle Valo 					 */
1246948300cSKalle Valo #define ZD_CR52  CTL_REG(0x00D0)	/* TX power control for RF in
1256948300cSKalle Valo 					 * 48M mode
1266948300cSKalle Valo 					 */
1276948300cSKalle Valo #define ZD_CR53  CTL_REG(0x00D4)	/* TX power control for RF in
1286948300cSKalle Valo 					 * 54M mode
1296948300cSKalle Valo 					 */
1306948300cSKalle Valo #define ZD_CR54  CTL_REG(0x00D8)
1316948300cSKalle Valo #define ZD_CR55  CTL_REG(0x00DC)
1326948300cSKalle Valo #define ZD_CR56  CTL_REG(0x00E0)
1336948300cSKalle Valo #define ZD_CR57  CTL_REG(0x00E4)
1346948300cSKalle Valo #define ZD_CR58  CTL_REG(0x00E8)
1356948300cSKalle Valo #define ZD_CR59  CTL_REG(0x00EC)
1366948300cSKalle Valo #define ZD_CR60  CTL_REG(0x00F0)
1376948300cSKalle Valo #define ZD_CR61  CTL_REG(0x00F4)
1386948300cSKalle Valo #define ZD_CR62  CTL_REG(0x00F8)
1396948300cSKalle Valo #define ZD_CR63  CTL_REG(0x00FC)
1406948300cSKalle Valo #define ZD_CR64  CTL_REG(0x0100)
1416948300cSKalle Valo #define ZD_CR65  CTL_REG(0x0104) /* OFDM 54M calibration */
1426948300cSKalle Valo #define ZD_CR66  CTL_REG(0x0108) /* OFDM 48M calibration */
1436948300cSKalle Valo #define ZD_CR67  CTL_REG(0x010C) /* OFDM 36M calibration */
1446948300cSKalle Valo #define ZD_CR68  CTL_REG(0x0110) /* CCK calibration */
1456948300cSKalle Valo #define ZD_CR69  CTL_REG(0x0114)
1466948300cSKalle Valo #define ZD_CR70  CTL_REG(0x0118)
1476948300cSKalle Valo #define ZD_CR71  CTL_REG(0x011C)
1486948300cSKalle Valo #define ZD_CR72  CTL_REG(0x0120)
1496948300cSKalle Valo #define ZD_CR73  CTL_REG(0x0124)
1506948300cSKalle Valo #define ZD_CR74  CTL_REG(0x0128)
1516948300cSKalle Valo #define ZD_CR75  CTL_REG(0x012C)
1526948300cSKalle Valo #define ZD_CR76  CTL_REG(0x0130)
1536948300cSKalle Valo #define ZD_CR77  CTL_REG(0x0134)
1546948300cSKalle Valo #define ZD_CR78  CTL_REG(0x0138)
1556948300cSKalle Valo #define ZD_CR79  CTL_REG(0x013C)
1566948300cSKalle Valo #define ZD_CR80  CTL_REG(0x0140)
1576948300cSKalle Valo #define ZD_CR81  CTL_REG(0x0144)
1586948300cSKalle Valo #define ZD_CR82  CTL_REG(0x0148)
1596948300cSKalle Valo #define ZD_CR83  CTL_REG(0x014C)
1606948300cSKalle Valo #define ZD_CR84  CTL_REG(0x0150)
1616948300cSKalle Valo #define ZD_CR85  CTL_REG(0x0154)
1626948300cSKalle Valo #define ZD_CR86  CTL_REG(0x0158)
1636948300cSKalle Valo #define ZD_CR87  CTL_REG(0x015C)
1646948300cSKalle Valo #define ZD_CR88  CTL_REG(0x0160)
1656948300cSKalle Valo #define ZD_CR89  CTL_REG(0x0164)
1666948300cSKalle Valo #define ZD_CR90  CTL_REG(0x0168)
1676948300cSKalle Valo #define ZD_CR91  CTL_REG(0x016C)
1686948300cSKalle Valo #define ZD_CR92  CTL_REG(0x0170)
1696948300cSKalle Valo #define ZD_CR93  CTL_REG(0x0174)
1706948300cSKalle Valo #define ZD_CR94  CTL_REG(0x0178)
1716948300cSKalle Valo #define ZD_CR95  CTL_REG(0x017C)
1726948300cSKalle Valo #define ZD_CR96  CTL_REG(0x0180)
1736948300cSKalle Valo #define ZD_CR97  CTL_REG(0x0184)
1746948300cSKalle Valo #define ZD_CR98  CTL_REG(0x0188)
1756948300cSKalle Valo #define ZD_CR99  CTL_REG(0x018C)
1766948300cSKalle Valo #define ZD_CR100 CTL_REG(0x0190)
1776948300cSKalle Valo #define ZD_CR101 CTL_REG(0x0194)
1786948300cSKalle Valo #define ZD_CR102 CTL_REG(0x0198)
1796948300cSKalle Valo #define ZD_CR103 CTL_REG(0x019C)
1806948300cSKalle Valo #define ZD_CR104 CTL_REG(0x01A0)
1816948300cSKalle Valo #define ZD_CR105 CTL_REG(0x01A4)
1826948300cSKalle Valo #define ZD_CR106 CTL_REG(0x01A8)
1836948300cSKalle Valo #define ZD_CR107 CTL_REG(0x01AC)
1846948300cSKalle Valo #define ZD_CR108 CTL_REG(0x01B0)
1856948300cSKalle Valo #define ZD_CR109 CTL_REG(0x01B4)
1866948300cSKalle Valo #define ZD_CR110 CTL_REG(0x01B8)
1876948300cSKalle Valo #define ZD_CR111 CTL_REG(0x01BC)
1886948300cSKalle Valo #define ZD_CR112 CTL_REG(0x01C0)
1896948300cSKalle Valo #define ZD_CR113 CTL_REG(0x01C4)
1906948300cSKalle Valo #define ZD_CR114 CTL_REG(0x01C8)
1916948300cSKalle Valo #define ZD_CR115 CTL_REG(0x01CC)
1926948300cSKalle Valo #define ZD_CR116 CTL_REG(0x01D0)
1936948300cSKalle Valo #define ZD_CR117 CTL_REG(0x01D4)
1946948300cSKalle Valo #define ZD_CR118 CTL_REG(0x01D8)
1956948300cSKalle Valo #define ZD_CR119 CTL_REG(0x01DC)
1966948300cSKalle Valo #define ZD_CR120 CTL_REG(0x01E0)
1976948300cSKalle Valo #define ZD_CR121 CTL_REG(0x01E4)
1986948300cSKalle Valo #define ZD_CR122 CTL_REG(0x01E8)
1996948300cSKalle Valo #define ZD_CR123 CTL_REG(0x01EC)
2006948300cSKalle Valo #define ZD_CR124 CTL_REG(0x01F0)
2016948300cSKalle Valo #define ZD_CR125 CTL_REG(0x01F4)
2026948300cSKalle Valo #define ZD_CR126 CTL_REG(0x01F8)
2036948300cSKalle Valo #define ZD_CR127 CTL_REG(0x01FC)
2046948300cSKalle Valo #define ZD_CR128 CTL_REG(0x0200)
2056948300cSKalle Valo #define ZD_CR129 CTL_REG(0x0204)
2066948300cSKalle Valo #define ZD_CR130 CTL_REG(0x0208)
2076948300cSKalle Valo #define ZD_CR131 CTL_REG(0x020C)
2086948300cSKalle Valo #define ZD_CR132 CTL_REG(0x0210)
2096948300cSKalle Valo #define ZD_CR133 CTL_REG(0x0214)
2106948300cSKalle Valo #define ZD_CR134 CTL_REG(0x0218)
2116948300cSKalle Valo #define ZD_CR135 CTL_REG(0x021C)
2126948300cSKalle Valo #define ZD_CR136 CTL_REG(0x0220)
2136948300cSKalle Valo #define ZD_CR137 CTL_REG(0x0224)
2146948300cSKalle Valo #define ZD_CR138 CTL_REG(0x0228)
2156948300cSKalle Valo #define ZD_CR139 CTL_REG(0x022C)
2166948300cSKalle Valo #define ZD_CR140 CTL_REG(0x0230)
2176948300cSKalle Valo #define ZD_CR141 CTL_REG(0x0234)
2186948300cSKalle Valo #define ZD_CR142 CTL_REG(0x0238)
2196948300cSKalle Valo #define ZD_CR143 CTL_REG(0x023C)
2206948300cSKalle Valo #define ZD_CR144 CTL_REG(0x0240)
2216948300cSKalle Valo #define ZD_CR145 CTL_REG(0x0244)
2226948300cSKalle Valo #define ZD_CR146 CTL_REG(0x0248)
2236948300cSKalle Valo #define ZD_CR147 CTL_REG(0x024C)
2246948300cSKalle Valo #define ZD_CR148 CTL_REG(0x0250)
2256948300cSKalle Valo #define ZD_CR149 CTL_REG(0x0254)
2266948300cSKalle Valo #define ZD_CR150 CTL_REG(0x0258)
2276948300cSKalle Valo #define ZD_CR151 CTL_REG(0x025C)
2286948300cSKalle Valo #define ZD_CR152 CTL_REG(0x0260)
2296948300cSKalle Valo #define ZD_CR153 CTL_REG(0x0264)
2306948300cSKalle Valo #define ZD_CR154 CTL_REG(0x0268)
2316948300cSKalle Valo #define ZD_CR155 CTL_REG(0x026C)
2326948300cSKalle Valo #define ZD_CR156 CTL_REG(0x0270)
2336948300cSKalle Valo #define ZD_CR157 CTL_REG(0x0274)
2346948300cSKalle Valo #define ZD_CR158 CTL_REG(0x0278)
2356948300cSKalle Valo #define ZD_CR159 CTL_REG(0x027C)
2366948300cSKalle Valo #define ZD_CR160 CTL_REG(0x0280)
2376948300cSKalle Valo #define ZD_CR161 CTL_REG(0x0284)
2386948300cSKalle Valo #define ZD_CR162 CTL_REG(0x0288)
2396948300cSKalle Valo #define ZD_CR163 CTL_REG(0x028C)
2406948300cSKalle Valo #define ZD_CR164 CTL_REG(0x0290)
2416948300cSKalle Valo #define ZD_CR165 CTL_REG(0x0294)
2426948300cSKalle Valo #define ZD_CR166 CTL_REG(0x0298)
2436948300cSKalle Valo #define ZD_CR167 CTL_REG(0x029C)
2446948300cSKalle Valo #define ZD_CR168 CTL_REG(0x02A0)
2456948300cSKalle Valo #define ZD_CR169 CTL_REG(0x02A4)
2466948300cSKalle Valo #define ZD_CR170 CTL_REG(0x02A8)
2476948300cSKalle Valo #define ZD_CR171 CTL_REG(0x02AC)
2486948300cSKalle Valo #define ZD_CR172 CTL_REG(0x02B0)
2496948300cSKalle Valo #define ZD_CR173 CTL_REG(0x02B4)
2506948300cSKalle Valo #define ZD_CR174 CTL_REG(0x02B8)
2516948300cSKalle Valo #define ZD_CR175 CTL_REG(0x02BC)
2526948300cSKalle Valo #define ZD_CR176 CTL_REG(0x02C0)
2536948300cSKalle Valo #define ZD_CR177 CTL_REG(0x02C4)
2546948300cSKalle Valo #define ZD_CR178 CTL_REG(0x02C8)
2556948300cSKalle Valo #define ZD_CR179 CTL_REG(0x02CC)
2566948300cSKalle Valo #define ZD_CR180 CTL_REG(0x02D0)
2576948300cSKalle Valo #define ZD_CR181 CTL_REG(0x02D4)
2586948300cSKalle Valo #define ZD_CR182 CTL_REG(0x02D8)
2596948300cSKalle Valo #define ZD_CR183 CTL_REG(0x02DC)
2606948300cSKalle Valo #define ZD_CR184 CTL_REG(0x02E0)
2616948300cSKalle Valo #define ZD_CR185 CTL_REG(0x02E4)
2626948300cSKalle Valo #define ZD_CR186 CTL_REG(0x02E8)
2636948300cSKalle Valo #define ZD_CR187 CTL_REG(0x02EC)
2646948300cSKalle Valo #define ZD_CR188 CTL_REG(0x02F0)
2656948300cSKalle Valo #define ZD_CR189 CTL_REG(0x02F4)
2666948300cSKalle Valo #define ZD_CR190 CTL_REG(0x02F8)
2676948300cSKalle Valo #define ZD_CR191 CTL_REG(0x02FC)
2686948300cSKalle Valo #define ZD_CR192 CTL_REG(0x0300)
2696948300cSKalle Valo #define ZD_CR193 CTL_REG(0x0304)
2706948300cSKalle Valo #define ZD_CR194 CTL_REG(0x0308)
2716948300cSKalle Valo #define ZD_CR195 CTL_REG(0x030C)
2726948300cSKalle Valo #define ZD_CR196 CTL_REG(0x0310)
2736948300cSKalle Valo #define ZD_CR197 CTL_REG(0x0314)
2746948300cSKalle Valo #define ZD_CR198 CTL_REG(0x0318)
2756948300cSKalle Valo #define ZD_CR199 CTL_REG(0x031C)
2766948300cSKalle Valo #define ZD_CR200 CTL_REG(0x0320)
2776948300cSKalle Valo #define ZD_CR201 CTL_REG(0x0324)
2786948300cSKalle Valo #define ZD_CR202 CTL_REG(0x0328)
2796948300cSKalle Valo #define ZD_CR203 CTL_REG(0x032C)	/* I2C bus template value & flash
2806948300cSKalle Valo 					 * control
2816948300cSKalle Valo 					 */
2826948300cSKalle Valo #define ZD_CR204 CTL_REG(0x0330)
2836948300cSKalle Valo #define ZD_CR205 CTL_REG(0x0334)
2846948300cSKalle Valo #define ZD_CR206 CTL_REG(0x0338)
2856948300cSKalle Valo #define ZD_CR207 CTL_REG(0x033C)
2866948300cSKalle Valo #define ZD_CR208 CTL_REG(0x0340)
2876948300cSKalle Valo #define ZD_CR209 CTL_REG(0x0344)
2886948300cSKalle Valo #define ZD_CR210 CTL_REG(0x0348)
2896948300cSKalle Valo #define ZD_CR211 CTL_REG(0x034C)
2906948300cSKalle Valo #define ZD_CR212 CTL_REG(0x0350)
2916948300cSKalle Valo #define ZD_CR213 CTL_REG(0x0354)
2926948300cSKalle Valo #define ZD_CR214 CTL_REG(0x0358)
2936948300cSKalle Valo #define ZD_CR215 CTL_REG(0x035C)
2946948300cSKalle Valo #define ZD_CR216 CTL_REG(0x0360)
2956948300cSKalle Valo #define ZD_CR217 CTL_REG(0x0364)
2966948300cSKalle Valo #define ZD_CR218 CTL_REG(0x0368)
2976948300cSKalle Valo #define ZD_CR219 CTL_REG(0x036C)
2986948300cSKalle Valo #define ZD_CR220 CTL_REG(0x0370)
2996948300cSKalle Valo #define ZD_CR221 CTL_REG(0x0374)
3006948300cSKalle Valo #define ZD_CR222 CTL_REG(0x0378)
3016948300cSKalle Valo #define ZD_CR223 CTL_REG(0x037C)
3026948300cSKalle Valo #define ZD_CR224 CTL_REG(0x0380)
3036948300cSKalle Valo #define ZD_CR225 CTL_REG(0x0384)
3046948300cSKalle Valo #define ZD_CR226 CTL_REG(0x0388)
3056948300cSKalle Valo #define ZD_CR227 CTL_REG(0x038C)
3066948300cSKalle Valo #define ZD_CR228 CTL_REG(0x0390)
3076948300cSKalle Valo #define ZD_CR229 CTL_REG(0x0394)
3086948300cSKalle Valo #define ZD_CR230 CTL_REG(0x0398)
3096948300cSKalle Valo #define ZD_CR231 CTL_REG(0x039C)
3106948300cSKalle Valo #define ZD_CR232 CTL_REG(0x03A0)
3116948300cSKalle Valo #define ZD_CR233 CTL_REG(0x03A4)
3126948300cSKalle Valo #define ZD_CR234 CTL_REG(0x03A8)
3136948300cSKalle Valo #define ZD_CR235 CTL_REG(0x03AC)
3146948300cSKalle Valo #define ZD_CR236 CTL_REG(0x03B0)
3156948300cSKalle Valo 
3166948300cSKalle Valo #define ZD_CR240 CTL_REG(0x03C0)
3176948300cSKalle Valo /*             bit 7: host-controlled RF register writes
3186948300cSKalle Valo  * ZD_CR241-ZD_CR245: for hardware controlled writing of RF bits, not needed for
3196948300cSKalle Valo  *                    USB
3206948300cSKalle Valo  */
3216948300cSKalle Valo #define ZD_CR241 CTL_REG(0x03C4)
3226948300cSKalle Valo #define ZD_CR242 CTL_REG(0x03C8)
3236948300cSKalle Valo #define ZD_CR243 CTL_REG(0x03CC)
3246948300cSKalle Valo #define ZD_CR244 CTL_REG(0x03D0)
3256948300cSKalle Valo #define ZD_CR245 CTL_REG(0x03D4)
3266948300cSKalle Valo 
3276948300cSKalle Valo #define ZD_CR251 CTL_REG(0x03EC)	/* only used for activation and
3286948300cSKalle Valo 					 * deactivation of Airoha RFs AL2230
3296948300cSKalle Valo 					 * and AL7230B
3306948300cSKalle Valo 					 */
3316948300cSKalle Valo #define ZD_CR252 CTL_REG(0x03F0)
3326948300cSKalle Valo #define ZD_CR253 CTL_REG(0x03F4)
3336948300cSKalle Valo #define ZD_CR254 CTL_REG(0x03F8)
3346948300cSKalle Valo #define ZD_CR255 CTL_REG(0x03FC)
3356948300cSKalle Valo 
3366948300cSKalle Valo #define CR_MAX_PHY_REG 255
3376948300cSKalle Valo 
3386948300cSKalle Valo /* Taken from the ZYDAS driver, not all of them are relevant for the ZD1211
3396948300cSKalle Valo  * driver.
3406948300cSKalle Valo  */
3416948300cSKalle Valo 
3426948300cSKalle Valo #define CR_RF_IF_CLK			CTL_REG(0x0400)
3436948300cSKalle Valo #define CR_RF_IF_DATA			CTL_REG(0x0404)
3446948300cSKalle Valo #define CR_PE1_PE2			CTL_REG(0x0408)
3456948300cSKalle Valo #define CR_PE2_DLY			CTL_REG(0x040C)
3466948300cSKalle Valo #define CR_LE1				CTL_REG(0x0410)
3476948300cSKalle Valo #define CR_LE2				CTL_REG(0x0414)
3486948300cSKalle Valo /* Seems to enable/disable GPI (General Purpose IO?) */
3496948300cSKalle Valo #define CR_GPI_EN			CTL_REG(0x0418)
3506948300cSKalle Valo #define CR_RADIO_PD			CTL_REG(0x042C)
3516948300cSKalle Valo #define CR_RF2948_PD			CTL_REG(0x042C)
3526948300cSKalle Valo #define CR_ENABLE_PS_MANUAL_AGC		CTL_REG(0x043C)
3536948300cSKalle Valo #define CR_CONFIG_PHILIPS		CTL_REG(0x0440)
3546948300cSKalle Valo #define CR_SA2400_SER_AP		CTL_REG(0x0444)
3556948300cSKalle Valo #define CR_I2C_WRITE			CTL_REG(0x0444)
3566948300cSKalle Valo #define CR_SA2400_SER_RP		CTL_REG(0x0448)
3576948300cSKalle Valo #define CR_RADIO_PE			CTL_REG(0x0458)
3586948300cSKalle Valo #define CR_RST_BUS_MASTER		CTL_REG(0x045C)
3596948300cSKalle Valo #define CR_RFCFG			CTL_REG(0x0464)
3606948300cSKalle Valo #define CR_HSTSCHG			CTL_REG(0x046C)
3616948300cSKalle Valo #define CR_PHY_ON			CTL_REG(0x0474)
3626948300cSKalle Valo #define CR_RX_DELAY			CTL_REG(0x0478)
3636948300cSKalle Valo #define CR_RX_PE_DELAY			CTL_REG(0x047C)
3646948300cSKalle Valo #define CR_GPIO_1			CTL_REG(0x0490)
3656948300cSKalle Valo #define CR_GPIO_2			CTL_REG(0x0494)
3666948300cSKalle Valo #define CR_EncryBufMux			CTL_REG(0x04A8)
3676948300cSKalle Valo #define CR_PS_CTRL			CTL_REG(0x0500)
3686948300cSKalle Valo #define CR_ADDA_PWR_DWN			CTL_REG(0x0504)
3696948300cSKalle Valo #define CR_ADDA_MBIAS_WARMTIME		CTL_REG(0x0508)
3706948300cSKalle Valo #define CR_MAC_PS_STATE			CTL_REG(0x050C)
3716948300cSKalle Valo 
3726948300cSKalle Valo #define CR_INTERRUPT			CTL_REG(0x0510)
3736948300cSKalle Valo #define INT_TX_COMPLETE			(1 <<  0)
3746948300cSKalle Valo #define INT_RX_COMPLETE			(1 <<  1)
3756948300cSKalle Valo #define INT_RETRY_FAIL			(1 <<  2)
3766948300cSKalle Valo #define INT_WAKEUP			(1 <<  3)
3776948300cSKalle Valo #define INT_DTIM_NOTIFY			(1 <<  5)
3786948300cSKalle Valo #define INT_CFG_NEXT_BCN		(1 <<  6)
3796948300cSKalle Valo #define INT_BUS_ABORT			(1 <<  7)
3806948300cSKalle Valo #define INT_TX_FIFO_READY		(1 <<  8)
3816948300cSKalle Valo #define INT_UART			(1 <<  9)
3826948300cSKalle Valo #define INT_TX_COMPLETE_EN		(1 << 16)
3836948300cSKalle Valo #define INT_RX_COMPLETE_EN		(1 << 17)
3846948300cSKalle Valo #define INT_RETRY_FAIL_EN		(1 << 18)
3856948300cSKalle Valo #define INT_WAKEUP_EN			(1 << 19)
3866948300cSKalle Valo #define INT_DTIM_NOTIFY_EN		(1 << 21)
3876948300cSKalle Valo #define INT_CFG_NEXT_BCN_EN		(1 << 22)
3886948300cSKalle Valo #define INT_BUS_ABORT_EN		(1 << 23)
3896948300cSKalle Valo #define INT_TX_FIFO_READY_EN		(1 << 24)
3906948300cSKalle Valo #define INT_UART_EN			(1 << 25)
3916948300cSKalle Valo 
3926948300cSKalle Valo #define CR_TSF_LOW_PART			CTL_REG(0x0514)
3936948300cSKalle Valo #define CR_TSF_HIGH_PART		CTL_REG(0x0518)
3946948300cSKalle Valo 
3956948300cSKalle Valo /* Following three values are in time units (1024us)
3966948300cSKalle Valo  * Following condition must be met:
3976948300cSKalle Valo  * atim < tbtt < bcn
3986948300cSKalle Valo  */
3996948300cSKalle Valo #define CR_ATIM_WND_PERIOD		CTL_REG(0x051C)
4006948300cSKalle Valo #define CR_BCN_INTERVAL			CTL_REG(0x0520)
4016948300cSKalle Valo #define CR_PRE_TBTT			CTL_REG(0x0524)
4026948300cSKalle Valo /* in units of TU(1024us) */
4036948300cSKalle Valo 
4046948300cSKalle Valo /* for UART support */
4056948300cSKalle Valo #define CR_UART_RBR_THR_DLL		CTL_REG(0x0540)
4066948300cSKalle Valo #define CR_UART_DLM_IER			CTL_REG(0x0544)
4076948300cSKalle Valo #define CR_UART_IIR_FCR			CTL_REG(0x0548)
4086948300cSKalle Valo #define CR_UART_LCR			CTL_REG(0x054c)
4096948300cSKalle Valo #define CR_UART_MCR			CTL_REG(0x0550)
4106948300cSKalle Valo #define CR_UART_LSR			CTL_REG(0x0554)
4116948300cSKalle Valo #define CR_UART_MSR			CTL_REG(0x0558)
4126948300cSKalle Valo #define CR_UART_ECR			CTL_REG(0x055c)
4136948300cSKalle Valo #define CR_UART_STATUS			CTL_REG(0x0560)
4146948300cSKalle Valo 
4156948300cSKalle Valo #define CR_PCI_TX_ADDR_P1		CTL_REG(0x0600)
4166948300cSKalle Valo #define CR_PCI_TX_AddR_P2		CTL_REG(0x0604)
4176948300cSKalle Valo #define CR_PCI_RX_AddR_P1		CTL_REG(0x0608)
4186948300cSKalle Valo #define CR_PCI_RX_AddR_P2		CTL_REG(0x060C)
4196948300cSKalle Valo 
4206948300cSKalle Valo /* must be overwritten if custom MAC address will be used */
4216948300cSKalle Valo #define CR_MAC_ADDR_P1			CTL_REG(0x0610)
4226948300cSKalle Valo #define CR_MAC_ADDR_P2			CTL_REG(0x0614)
4236948300cSKalle Valo #define CR_BSSID_P1			CTL_REG(0x0618)
4246948300cSKalle Valo #define CR_BSSID_P2			CTL_REG(0x061C)
4256948300cSKalle Valo #define CR_BCN_PLCP_CFG			CTL_REG(0x0620)
4266948300cSKalle Valo 
4276948300cSKalle Valo /* Group hash table for filtering incoming packets.
4286948300cSKalle Valo  *
4296948300cSKalle Valo  * The group hash table is 64 bit large and split over two parts. The first
4306948300cSKalle Valo  * part is the lower part. The upper 6 bits of the last byte of the target
4316948300cSKalle Valo  * address are used as index. Packets are received if the hash table bit is
4326948300cSKalle Valo  * set. This is used for multicast handling, but for broadcasts (address
4336948300cSKalle Valo  * ff:ff:ff:ff:ff:ff) the highest bit in the second table must also be set.
4346948300cSKalle Valo  */
4356948300cSKalle Valo #define CR_GROUP_HASH_P1		CTL_REG(0x0624)
4366948300cSKalle Valo #define CR_GROUP_HASH_P2		CTL_REG(0x0628)
4376948300cSKalle Valo 
4386948300cSKalle Valo #define CR_RX_TIMEOUT			CTL_REG(0x062C)
4396948300cSKalle Valo 
4406948300cSKalle Valo /* Basic rates supported by the BSS. When producing ACK or CTS messages, the
4416948300cSKalle Valo  * device will use a rate in this table that is less than or equal to the rate
4426948300cSKalle Valo  * of the incoming frame which prompted the response. */
4436948300cSKalle Valo #define CR_BASIC_RATE_TBL		CTL_REG(0x0630)
4446948300cSKalle Valo #define CR_RATE_1M	(1 <<  0)	/* 802.11b */
4456948300cSKalle Valo #define CR_RATE_2M	(1 <<  1)	/* 802.11b */
4466948300cSKalle Valo #define CR_RATE_5_5M	(1 <<  2)	/* 802.11b */
4476948300cSKalle Valo #define CR_RATE_11M	(1 <<  3)	/* 802.11b */
4486948300cSKalle Valo #define CR_RATE_6M      (1 <<  8)	/* 802.11g */
4496948300cSKalle Valo #define CR_RATE_9M      (1 <<  9)	/* 802.11g */
4506948300cSKalle Valo #define CR_RATE_12M	(1 << 10)	/* 802.11g */
4516948300cSKalle Valo #define CR_RATE_18M	(1 << 11)	/* 802.11g */
4526948300cSKalle Valo #define CR_RATE_24M     (1 << 12)	/* 802.11g */
4536948300cSKalle Valo #define CR_RATE_36M     (1 << 13)	/* 802.11g */
4546948300cSKalle Valo #define CR_RATE_48M     (1 << 14)	/* 802.11g */
4556948300cSKalle Valo #define CR_RATE_54M     (1 << 15)	/* 802.11g */
4566948300cSKalle Valo #define CR_RATES_80211G	0xff00
4576948300cSKalle Valo #define CR_RATES_80211B	0x000f
4586948300cSKalle Valo 
4596948300cSKalle Valo /* Mandatory rates required in the BSS. When producing ACK or CTS messages, if
4606948300cSKalle Valo  * the device could not find an appropriate rate in CR_BASIC_RATE_TBL, it will
4616948300cSKalle Valo  * look for a rate in this table that is less than or equal to the rate of
4626948300cSKalle Valo  * the incoming frame. */
4636948300cSKalle Valo #define CR_MANDATORY_RATE_TBL		CTL_REG(0x0634)
4646948300cSKalle Valo #define CR_RTS_CTS_RATE			CTL_REG(0x0638)
4656948300cSKalle Valo 
4666948300cSKalle Valo /* These are all bit indexes in CR_RTS_CTS_RATE, so remember to shift. */
4676948300cSKalle Valo #define RTSCTS_SH_RTS_RATE		0
4686948300cSKalle Valo #define RTSCTS_SH_EXP_CTS_RATE		4
4696948300cSKalle Valo #define RTSCTS_SH_RTS_MOD_TYPE		8
4706948300cSKalle Valo #define RTSCTS_SH_RTS_PMB_TYPE		9
4716948300cSKalle Valo #define RTSCTS_SH_CTS_RATE		16
4726948300cSKalle Valo #define RTSCTS_SH_CTS_MOD_TYPE		24
4736948300cSKalle Valo #define RTSCTS_SH_CTS_PMB_TYPE		25
4746948300cSKalle Valo 
4756948300cSKalle Valo #define CR_WEP_PROTECT			CTL_REG(0x063C)
4766948300cSKalle Valo #define CR_RX_THRESHOLD			CTL_REG(0x0640)
4776948300cSKalle Valo 
4786948300cSKalle Valo /* register for controlling the LEDS */
4796948300cSKalle Valo #define CR_LED				CTL_REG(0x0644)
4806948300cSKalle Valo /* masks for controlling LEDs */
4816948300cSKalle Valo #define LED1				(1 <<  8)
4826948300cSKalle Valo #define LED2				(1 <<  9)
4836948300cSKalle Valo #define LED_SW				(1 << 10)
4846948300cSKalle Valo 
4856948300cSKalle Valo /* Seems to indicate that the configuration is over.
4866948300cSKalle Valo  */
4876948300cSKalle Valo #define CR_AFTER_PNP			CTL_REG(0x0648)
4886948300cSKalle Valo #define CR_ACK_TIME_80211		CTL_REG(0x0658)
4896948300cSKalle Valo 
4906948300cSKalle Valo #define CR_RX_OFFSET			CTL_REG(0x065c)
4916948300cSKalle Valo 
4926948300cSKalle Valo #define CR_BCN_LENGTH			CTL_REG(0x0664)
4936948300cSKalle Valo #define CR_PHY_DELAY			CTL_REG(0x066C)
4946948300cSKalle Valo #define CR_BCN_FIFO			CTL_REG(0x0670)
4956948300cSKalle Valo #define CR_SNIFFER_ON			CTL_REG(0x0674)
4966948300cSKalle Valo 
4976948300cSKalle Valo #define CR_ENCRYPTION_TYPE		CTL_REG(0x0678)
4986948300cSKalle Valo #define NO_WEP				0
4996948300cSKalle Valo #define WEP64				1
5006948300cSKalle Valo #define WEP128				5
5016948300cSKalle Valo #define WEP256				6
5026948300cSKalle Valo #define ENC_SNIFFER			8
5036948300cSKalle Valo 
5046948300cSKalle Valo #define CR_ZD1211_RETRY_MAX		CTL_REG(0x067C)
5056948300cSKalle Valo 
5066948300cSKalle Valo #define CR_REG1				CTL_REG(0x0680)
5076948300cSKalle Valo /* Setting the bit UNLOCK_PHY_REGS disallows the write access to physical
5086948300cSKalle Valo  * registers, so one could argue it is a LOCK bit. But calling it
5096948300cSKalle Valo  * LOCK_PHY_REGS makes it confusing.
5106948300cSKalle Valo  */
5116948300cSKalle Valo #define UNLOCK_PHY_REGS			(1 << 7)
5126948300cSKalle Valo 
5136948300cSKalle Valo #define CR_DEVICE_STATE			CTL_REG(0x0684)
5146948300cSKalle Valo #define CR_UNDERRUN_CNT			CTL_REG(0x0688)
5156948300cSKalle Valo 
5166948300cSKalle Valo #define CR_RX_FILTER			CTL_REG(0x068c)
5176948300cSKalle Valo #define RX_FILTER_ASSOC_REQUEST		(1 <<  0)
5186948300cSKalle Valo #define RX_FILTER_ASSOC_RESPONSE	(1 <<  1)
5196948300cSKalle Valo #define RX_FILTER_REASSOC_REQUEST	(1 <<  2)
5206948300cSKalle Valo #define RX_FILTER_REASSOC_RESPONSE	(1 <<  3)
5216948300cSKalle Valo #define RX_FILTER_PROBE_REQUEST		(1 <<  4)
5226948300cSKalle Valo #define RX_FILTER_PROBE_RESPONSE	(1 <<  5)
5236948300cSKalle Valo /* bits 6 and 7 reserved */
5246948300cSKalle Valo #define RX_FILTER_BEACON		(1 <<  8)
5256948300cSKalle Valo #define RX_FILTER_ATIM			(1 <<  9)
5266948300cSKalle Valo #define RX_FILTER_DISASSOC		(1 << 10)
5276948300cSKalle Valo #define RX_FILTER_AUTH			(1 << 11)
5286948300cSKalle Valo #define RX_FILTER_DEAUTH		(1 << 12)
5296948300cSKalle Valo #define RX_FILTER_PSPOLL		(1 << 26)
5306948300cSKalle Valo #define RX_FILTER_RTS			(1 << 27)
5316948300cSKalle Valo #define RX_FILTER_CTS			(1 << 28)
5326948300cSKalle Valo #define RX_FILTER_ACK			(1 << 29)
5336948300cSKalle Valo #define RX_FILTER_CFEND			(1 << 30)
5346948300cSKalle Valo #define RX_FILTER_CFACK			(1 << 31)
5356948300cSKalle Valo 
5366948300cSKalle Valo /* Enable bits for all frames you are interested in. */
5376948300cSKalle Valo #define STA_RX_FILTER	(RX_FILTER_ASSOC_REQUEST | RX_FILTER_ASSOC_RESPONSE | \
5386948300cSKalle Valo 	RX_FILTER_REASSOC_REQUEST | RX_FILTER_REASSOC_RESPONSE | \
5396948300cSKalle Valo 	RX_FILTER_PROBE_REQUEST | RX_FILTER_PROBE_RESPONSE | \
5406948300cSKalle Valo 	(0x3 << 6) /* vendor driver sets these reserved bits */ | \
5416948300cSKalle Valo 	RX_FILTER_BEACON | RX_FILTER_ATIM | RX_FILTER_DISASSOC | \
5426948300cSKalle Valo 	RX_FILTER_AUTH | RX_FILTER_DEAUTH | \
5436948300cSKalle Valo 	(0x7 << 13) /* vendor driver sets these reserved bits */ | \
5446948300cSKalle Valo 	RX_FILTER_PSPOLL | RX_FILTER_ACK) /* 0x2400ffff */
5456948300cSKalle Valo 
5466948300cSKalle Valo #define RX_FILTER_CTRL (RX_FILTER_RTS | RX_FILTER_CTS | \
5476948300cSKalle Valo 	RX_FILTER_CFEND | RX_FILTER_CFACK)
5486948300cSKalle Valo 
5496948300cSKalle Valo #define BCN_MODE_AP			0x1000000
5506948300cSKalle Valo #define BCN_MODE_IBSS			0x2000000
5516948300cSKalle Valo 
5526948300cSKalle Valo /* Monitor mode sets filter to 0xfffff */
5536948300cSKalle Valo 
5546948300cSKalle Valo #define CR_ACK_TIMEOUT_EXT		CTL_REG(0x0690)
5556948300cSKalle Valo #define CR_BCN_FIFO_SEMAPHORE		CTL_REG(0x0694)
5566948300cSKalle Valo 
5576948300cSKalle Valo #define CR_IFS_VALUE			CTL_REG(0x0698)
5586948300cSKalle Valo #define IFS_VALUE_DIFS_SH		0
5596948300cSKalle Valo #define IFS_VALUE_EIFS_SH		12
5606948300cSKalle Valo #define IFS_VALUE_SIFS_SH		24
5616948300cSKalle Valo #define IFS_VALUE_DEFAULT		((  50 << IFS_VALUE_DIFS_SH) | \
5626948300cSKalle Valo 					 (1148 << IFS_VALUE_EIFS_SH) | \
5636948300cSKalle Valo 					 (  10 << IFS_VALUE_SIFS_SH))
5646948300cSKalle Valo 
5656948300cSKalle Valo #define CR_RX_TIME_OUT			CTL_REG(0x069C)
5666948300cSKalle Valo #define CR_TOTAL_RX_FRM			CTL_REG(0x06A0)
5676948300cSKalle Valo #define CR_CRC32_CNT			CTL_REG(0x06A4)
5686948300cSKalle Valo #define CR_CRC16_CNT			CTL_REG(0x06A8)
5696948300cSKalle Valo #define CR_DECRYPTION_ERR_UNI		CTL_REG(0x06AC)
5706948300cSKalle Valo #define CR_RX_FIFO_OVERRUN		CTL_REG(0x06B0)
5716948300cSKalle Valo 
5726948300cSKalle Valo #define CR_DECRYPTION_ERR_MUL		CTL_REG(0x06BC)
5736948300cSKalle Valo 
5746948300cSKalle Valo #define CR_NAV_CNT			CTL_REG(0x06C4)
5756948300cSKalle Valo #define CR_NAV_CCA			CTL_REG(0x06C8)
5766948300cSKalle Valo #define CR_RETRY_CNT			CTL_REG(0x06CC)
5776948300cSKalle Valo 
5786948300cSKalle Valo #define CR_READ_TCB_ADDR		CTL_REG(0x06E8)
5796948300cSKalle Valo #define CR_READ_RFD_ADDR		CTL_REG(0x06EC)
5806948300cSKalle Valo #define CR_CWMIN_CWMAX			CTL_REG(0x06F0)
5816948300cSKalle Valo #define CR_TOTAL_TX_FRM			CTL_REG(0x06F4)
5826948300cSKalle Valo 
5836948300cSKalle Valo /* CAM: Continuous Access Mode (power management) */
5846948300cSKalle Valo #define CR_CAM_MODE			CTL_REG(0x0700)
5856948300cSKalle Valo #define MODE_IBSS			0x0
5866948300cSKalle Valo #define MODE_AP				0x1
5876948300cSKalle Valo #define MODE_STA			0x2
5886948300cSKalle Valo #define MODE_AP_WDS			0x3
5896948300cSKalle Valo 
5906948300cSKalle Valo #define CR_CAM_ROLL_TB_LOW		CTL_REG(0x0704)
5916948300cSKalle Valo #define CR_CAM_ROLL_TB_HIGH		CTL_REG(0x0708)
5926948300cSKalle Valo #define CR_CAM_ADDRESS			CTL_REG(0x070C)
5936948300cSKalle Valo #define CR_CAM_DATA			CTL_REG(0x0710)
5946948300cSKalle Valo 
5956948300cSKalle Valo #define CR_ROMDIR			CTL_REG(0x0714)
5966948300cSKalle Valo 
5976948300cSKalle Valo #define CR_DECRY_ERR_FLG_LOW		CTL_REG(0x0714)
5986948300cSKalle Valo #define CR_DECRY_ERR_FLG_HIGH		CTL_REG(0x0718)
5996948300cSKalle Valo 
6006948300cSKalle Valo #define CR_WEPKEY0			CTL_REG(0x0720)
6016948300cSKalle Valo #define CR_WEPKEY1			CTL_REG(0x0724)
6026948300cSKalle Valo #define CR_WEPKEY2			CTL_REG(0x0728)
6036948300cSKalle Valo #define CR_WEPKEY3			CTL_REG(0x072C)
6046948300cSKalle Valo #define CR_WEPKEY4			CTL_REG(0x0730)
6056948300cSKalle Valo #define CR_WEPKEY5			CTL_REG(0x0734)
6066948300cSKalle Valo #define CR_WEPKEY6			CTL_REG(0x0738)
6076948300cSKalle Valo #define CR_WEPKEY7			CTL_REG(0x073C)
6086948300cSKalle Valo #define CR_WEPKEY8			CTL_REG(0x0740)
6096948300cSKalle Valo #define CR_WEPKEY9			CTL_REG(0x0744)
6106948300cSKalle Valo #define CR_WEPKEY10			CTL_REG(0x0748)
6116948300cSKalle Valo #define CR_WEPKEY11			CTL_REG(0x074C)
6126948300cSKalle Valo #define CR_WEPKEY12			CTL_REG(0x0750)
6136948300cSKalle Valo #define CR_WEPKEY13			CTL_REG(0x0754)
6146948300cSKalle Valo #define CR_WEPKEY14			CTL_REG(0x0758)
6156948300cSKalle Valo #define CR_WEPKEY15			CTL_REG(0x075c)
6166948300cSKalle Valo #define CR_TKIP_MODE			CTL_REG(0x0760)
6176948300cSKalle Valo 
6186948300cSKalle Valo #define CR_EEPROM_PROTECT0		CTL_REG(0x0758)
6196948300cSKalle Valo #define CR_EEPROM_PROTECT1		CTL_REG(0x075C)
6206948300cSKalle Valo 
6216948300cSKalle Valo #define CR_DBG_FIFO_RD			CTL_REG(0x0800)
6226948300cSKalle Valo #define CR_DBG_SELECT			CTL_REG(0x0804)
6236948300cSKalle Valo #define CR_FIFO_Length			CTL_REG(0x0808)
6246948300cSKalle Valo 
6256948300cSKalle Valo 
6266948300cSKalle Valo #define CR_RSSI_MGC			CTL_REG(0x0810)
6276948300cSKalle Valo 
6286948300cSKalle Valo #define CR_PON				CTL_REG(0x0818)
6296948300cSKalle Valo #define CR_RX_ON			CTL_REG(0x081C)
6306948300cSKalle Valo #define CR_TX_ON			CTL_REG(0x0820)
6316948300cSKalle Valo #define CR_CHIP_EN			CTL_REG(0x0824)
6326948300cSKalle Valo #define CR_LO_SW			CTL_REG(0x0828)
6336948300cSKalle Valo #define CR_TXRX_SW			CTL_REG(0x082C)
6346948300cSKalle Valo #define CR_S_MD				CTL_REG(0x0830)
6356948300cSKalle Valo 
6366948300cSKalle Valo #define CR_USB_DEBUG_PORT		CTL_REG(0x0888)
6376948300cSKalle Valo #define CR_ZD1211B_CWIN_MAX_MIN_AC0	CTL_REG(0x0b00)
6386948300cSKalle Valo #define CR_ZD1211B_CWIN_MAX_MIN_AC1	CTL_REG(0x0b04)
6396948300cSKalle Valo #define CR_ZD1211B_CWIN_MAX_MIN_AC2	CTL_REG(0x0b08)
6406948300cSKalle Valo #define CR_ZD1211B_CWIN_MAX_MIN_AC3	CTL_REG(0x0b0c)
6416948300cSKalle Valo #define CR_ZD1211B_AIFS_CTL1		CTL_REG(0x0b10)
6426948300cSKalle Valo #define CR_ZD1211B_AIFS_CTL2		CTL_REG(0x0b14)
6436948300cSKalle Valo #define CR_ZD1211B_TXOP			CTL_REG(0x0b20)
6446948300cSKalle Valo #define CR_ZD1211B_RETRY_MAX		CTL_REG(0x0b28)
6456948300cSKalle Valo 
6466948300cSKalle Valo /* Value for CR_ZD1211_RETRY_MAX & CR_ZD1211B_RETRY_MAX. Vendor driver uses 2,
6476948300cSKalle Valo  * we use 0. The first rate is tried (count+2), then all next rates are tried
6486948300cSKalle Valo  * twice, until 1 Mbits is tried. */
6496948300cSKalle Valo #define	ZD1211_RETRY_COUNT		0
6506948300cSKalle Valo #define	ZD1211B_RETRY_COUNT	\
6516948300cSKalle Valo 	(ZD1211_RETRY_COUNT <<  0)|	\
6526948300cSKalle Valo 	(ZD1211_RETRY_COUNT <<  8)|	\
6536948300cSKalle Valo 	(ZD1211_RETRY_COUNT << 16)|	\
6546948300cSKalle Valo 	(ZD1211_RETRY_COUNT << 24)
6556948300cSKalle Valo 
6566948300cSKalle Valo /* Used to detect PLL lock */
6576948300cSKalle Valo #define UW2453_INTR_REG			((zd_addr_t)0x85c1)
6586948300cSKalle Valo 
6596948300cSKalle Valo #define CWIN_SIZE			0x007f043f
6606948300cSKalle Valo 
6616948300cSKalle Valo 
6626948300cSKalle Valo #define HWINT_ENABLED			\
6636948300cSKalle Valo 	(INT_TX_COMPLETE_EN|		\
6646948300cSKalle Valo 	 INT_RX_COMPLETE_EN|		\
6656948300cSKalle Valo 	 INT_RETRY_FAIL_EN|		\
6666948300cSKalle Valo 	 INT_WAKEUP_EN|			\
6676948300cSKalle Valo 	 INT_CFG_NEXT_BCN_EN)
6686948300cSKalle Valo 
6696948300cSKalle Valo #define HWINT_DISABLED			0
6706948300cSKalle Valo 
6716948300cSKalle Valo #define E2P_PWR_INT_GUARD		8
6726948300cSKalle Valo #define E2P_CHANNEL_COUNT		14
6736948300cSKalle Valo 
6746948300cSKalle Valo /* If you compare this addresses with the ZYDAS orignal driver, please notify
6756948300cSKalle Valo  * that we use word mapping for the EEPROM.
6766948300cSKalle Valo  */
6776948300cSKalle Valo 
6786948300cSKalle Valo /*
6796948300cSKalle Valo  * Upper 16 bit contains the regulatory domain.
6806948300cSKalle Valo  */
6816948300cSKalle Valo #define E2P_SUBID		E2P_DATA(0x00)
6826948300cSKalle Valo #define E2P_POD			E2P_DATA(0x02)
6836948300cSKalle Valo #define E2P_MAC_ADDR_P1		E2P_DATA(0x04)
6846948300cSKalle Valo #define E2P_MAC_ADDR_P2		E2P_DATA(0x06)
6856948300cSKalle Valo #define E2P_PWR_CAL_VALUE1	E2P_DATA(0x08)
6866948300cSKalle Valo #define E2P_PWR_CAL_VALUE2	E2P_DATA(0x0a)
6876948300cSKalle Valo #define E2P_PWR_CAL_VALUE3	E2P_DATA(0x0c)
6886948300cSKalle Valo #define E2P_PWR_CAL_VALUE4      E2P_DATA(0x0e)
6896948300cSKalle Valo #define E2P_PWR_INT_VALUE1	E2P_DATA(0x10)
6906948300cSKalle Valo #define E2P_PWR_INT_VALUE2	E2P_DATA(0x12)
6916948300cSKalle Valo #define E2P_PWR_INT_VALUE3	E2P_DATA(0x14)
6926948300cSKalle Valo #define E2P_PWR_INT_VALUE4	E2P_DATA(0x16)
6936948300cSKalle Valo 
6946948300cSKalle Valo /* Contains a bit for each allowed channel. It gives for Europe (ETSI 0x30)
6956948300cSKalle Valo  * also only 11 channels. */
6966948300cSKalle Valo #define E2P_ALLOWED_CHANNEL	E2P_DATA(0x18)
6976948300cSKalle Valo 
6986948300cSKalle Valo #define E2P_DEVICE_VER		E2P_DATA(0x20)
6996948300cSKalle Valo #define E2P_PHY_REG		E2P_DATA(0x25)
7006948300cSKalle Valo #define E2P_36M_CAL_VALUE1	E2P_DATA(0x28)
7016948300cSKalle Valo #define E2P_36M_CAL_VALUE2      E2P_DATA(0x2a)
7026948300cSKalle Valo #define E2P_36M_CAL_VALUE3      E2P_DATA(0x2c)
7036948300cSKalle Valo #define E2P_36M_CAL_VALUE4	E2P_DATA(0x2e)
7046948300cSKalle Valo #define E2P_11A_INT_VALUE1	E2P_DATA(0x30)
7056948300cSKalle Valo #define E2P_11A_INT_VALUE2	E2P_DATA(0x32)
7066948300cSKalle Valo #define E2P_11A_INT_VALUE3	E2P_DATA(0x34)
7076948300cSKalle Valo #define E2P_11A_INT_VALUE4	E2P_DATA(0x36)
7086948300cSKalle Valo #define E2P_48M_CAL_VALUE1	E2P_DATA(0x38)
7096948300cSKalle Valo #define E2P_48M_CAL_VALUE2	E2P_DATA(0x3a)
7106948300cSKalle Valo #define E2P_48M_CAL_VALUE3	E2P_DATA(0x3c)
7116948300cSKalle Valo #define E2P_48M_CAL_VALUE4	E2P_DATA(0x3e)
7126948300cSKalle Valo #define E2P_48M_INT_VALUE1	E2P_DATA(0x40)
7136948300cSKalle Valo #define E2P_48M_INT_VALUE2	E2P_DATA(0x42)
7146948300cSKalle Valo #define E2P_48M_INT_VALUE3	E2P_DATA(0x44)
7156948300cSKalle Valo #define E2P_48M_INT_VALUE4	E2P_DATA(0x46)
7166948300cSKalle Valo #define E2P_54M_CAL_VALUE1	E2P_DATA(0x48)	/* ??? */
7176948300cSKalle Valo #define E2P_54M_CAL_VALUE2	E2P_DATA(0x4a)
7186948300cSKalle Valo #define E2P_54M_CAL_VALUE3	E2P_DATA(0x4c)
7196948300cSKalle Valo #define E2P_54M_CAL_VALUE4	E2P_DATA(0x4e)
7206948300cSKalle Valo #define E2P_54M_INT_VALUE1	E2P_DATA(0x50)
7216948300cSKalle Valo #define E2P_54M_INT_VALUE2	E2P_DATA(0x52)
7226948300cSKalle Valo #define E2P_54M_INT_VALUE3	E2P_DATA(0x54)
7236948300cSKalle Valo #define E2P_54M_INT_VALUE4	E2P_DATA(0x56)
7246948300cSKalle Valo 
7256948300cSKalle Valo /* This word contains the base address of the FW_REG_ registers below */
7266948300cSKalle Valo #define FWRAW_REGS_ADDR		FWRAW_DATA(0x1d)
7276948300cSKalle Valo 
7286948300cSKalle Valo /* All 16 bit values, offset from the address in FWRAW_REGS_ADDR */
7296948300cSKalle Valo enum {
7306948300cSKalle Valo 	FW_REG_FIRMWARE_VER	= 0,
7316948300cSKalle Valo 	/* non-zero if USB high speed connection */
7326948300cSKalle Valo 	FW_REG_USB_SPEED	= 1,
7336948300cSKalle Valo 	FW_REG_FIX_TX_RATE	= 2,
7346948300cSKalle Valo 	/* Seems to be able to control LEDs over the firmware */
7356948300cSKalle Valo 	FW_REG_LED_LINK_STATUS	= 3,
7366948300cSKalle Valo 	FW_REG_SOFT_RESET	= 4,
7376948300cSKalle Valo 	FW_REG_FLASH_CHK	= 5,
7386948300cSKalle Valo };
7396948300cSKalle Valo 
7406948300cSKalle Valo /* Values for FW_LINK_STATUS */
7416948300cSKalle Valo #define FW_LINK_OFF		0x0
7426948300cSKalle Valo #define FW_LINK_TX		0x1
7436948300cSKalle Valo /* 0x2 - link led on? */
7446948300cSKalle Valo 
7456948300cSKalle Valo enum {
7466948300cSKalle Valo 	/* indices for ofdm_cal_values */
7476948300cSKalle Valo 	OFDM_36M_INDEX = 0,
7486948300cSKalle Valo 	OFDM_48M_INDEX = 1,
7496948300cSKalle Valo 	OFDM_54M_INDEX = 2,
7506948300cSKalle Valo };
7516948300cSKalle Valo 
7526948300cSKalle Valo struct zd_chip {
7536948300cSKalle Valo 	struct zd_usb usb;
7546948300cSKalle Valo 	struct zd_rf rf;
7556948300cSKalle Valo 	struct mutex mutex;
7566948300cSKalle Valo 	/* Base address of FW_REG_ registers */
7576948300cSKalle Valo 	zd_addr_t fw_regs_base;
7586948300cSKalle Valo 	/* EepSetPoint in the vendor driver */
7596948300cSKalle Valo 	u8 pwr_cal_values[E2P_CHANNEL_COUNT];
7606948300cSKalle Valo 	/* integration values in the vendor driver */
7616948300cSKalle Valo 	u8 pwr_int_values[E2P_CHANNEL_COUNT];
7626948300cSKalle Valo 	/* SetPointOFDM in the vendor driver */
7636948300cSKalle Valo 	u8 ofdm_cal_values[3][E2P_CHANNEL_COUNT];
7646948300cSKalle Valo 	u16 link_led;
7656948300cSKalle Valo 	unsigned int pa_type:4,
7666948300cSKalle Valo 		patch_cck_gain:1, patch_cr157:1, patch_6m_band_edge:1,
7676948300cSKalle Valo 		new_phy_layout:1, al2230s_bit:1,
7686948300cSKalle Valo 		supports_tx_led:1;
7696948300cSKalle Valo };
7706948300cSKalle Valo 
zd_usb_to_chip(struct zd_usb * usb)7716948300cSKalle Valo static inline struct zd_chip *zd_usb_to_chip(struct zd_usb *usb)
7726948300cSKalle Valo {
7736948300cSKalle Valo 	return container_of(usb, struct zd_chip, usb);
7746948300cSKalle Valo }
7756948300cSKalle Valo 
zd_rf_to_chip(struct zd_rf * rf)7766948300cSKalle Valo static inline struct zd_chip *zd_rf_to_chip(struct zd_rf *rf)
7776948300cSKalle Valo {
7786948300cSKalle Valo 	return container_of(rf, struct zd_chip, rf);
7796948300cSKalle Valo }
7806948300cSKalle Valo 
7816948300cSKalle Valo #define zd_chip_dev(chip) (&(chip)->usb.intf->dev)
7826948300cSKalle Valo 
7836948300cSKalle Valo void zd_chip_init(struct zd_chip *chip,
7846948300cSKalle Valo 	         struct ieee80211_hw *hw,
7856948300cSKalle Valo 	         struct usb_interface *intf);
7866948300cSKalle Valo void zd_chip_clear(struct zd_chip *chip);
7876948300cSKalle Valo int zd_chip_read_mac_addr_fw(struct zd_chip *chip, u8 *addr);
7886948300cSKalle Valo int zd_chip_init_hw(struct zd_chip *chip);
7896948300cSKalle Valo int zd_chip_reset(struct zd_chip *chip);
7906948300cSKalle Valo 
zd_chip_is_zd1211b(struct zd_chip * chip)7916948300cSKalle Valo static inline int zd_chip_is_zd1211b(struct zd_chip *chip)
7926948300cSKalle Valo {
7936948300cSKalle Valo 	return chip->usb.is_zd1211b;
7946948300cSKalle Valo }
7956948300cSKalle Valo 
zd_ioread16v_locked(struct zd_chip * chip,u16 * values,const zd_addr_t * addresses,unsigned int count)7966948300cSKalle Valo static inline int zd_ioread16v_locked(struct zd_chip *chip, u16 *values,
7976948300cSKalle Valo 	                              const zd_addr_t *addresses,
7986948300cSKalle Valo 				      unsigned int count)
7996948300cSKalle Valo {
8006948300cSKalle Valo 	ZD_ASSERT(mutex_is_locked(&chip->mutex));
8016948300cSKalle Valo 	return zd_usb_ioread16v(&chip->usb, values, addresses, count);
8026948300cSKalle Valo }
8036948300cSKalle Valo 
zd_ioread16_locked(struct zd_chip * chip,u16 * value,const zd_addr_t addr)8046948300cSKalle Valo static inline int zd_ioread16_locked(struct zd_chip *chip, u16 *value,
8056948300cSKalle Valo 	                             const zd_addr_t addr)
8066948300cSKalle Valo {
8076948300cSKalle Valo 	ZD_ASSERT(mutex_is_locked(&chip->mutex));
8086948300cSKalle Valo 	return zd_usb_ioread16(&chip->usb, value, addr);
8096948300cSKalle Valo }
8106948300cSKalle Valo 
8116948300cSKalle Valo int zd_ioread32v_locked(struct zd_chip *chip, u32 *values,
8126948300cSKalle Valo 	                const zd_addr_t *addresses, unsigned int count);
8136948300cSKalle Valo 
zd_ioread32_locked(struct zd_chip * chip,u32 * value,const zd_addr_t addr)8146948300cSKalle Valo static inline int zd_ioread32_locked(struct zd_chip *chip, u32 *value,
8156948300cSKalle Valo 	                             const zd_addr_t addr)
8166948300cSKalle Valo {
8176948300cSKalle Valo 	return zd_ioread32v_locked(chip, value, &addr, 1);
8186948300cSKalle Valo }
8196948300cSKalle Valo 
zd_iowrite16_locked(struct zd_chip * chip,u16 value,zd_addr_t addr)8206948300cSKalle Valo static inline int zd_iowrite16_locked(struct zd_chip *chip, u16 value,
8216948300cSKalle Valo 	                              zd_addr_t addr)
8226948300cSKalle Valo {
8236948300cSKalle Valo 	struct zd_ioreq16 ioreq;
8246948300cSKalle Valo 
8256948300cSKalle Valo 	ZD_ASSERT(mutex_is_locked(&chip->mutex));
8266948300cSKalle Valo 	ioreq.addr = addr;
8276948300cSKalle Valo 	ioreq.value = value;
8286948300cSKalle Valo 
8296948300cSKalle Valo 	return zd_usb_iowrite16v(&chip->usb, &ioreq, 1);
8306948300cSKalle Valo }
8316948300cSKalle Valo 
8326948300cSKalle Valo int zd_iowrite16a_locked(struct zd_chip *chip,
8336948300cSKalle Valo                          const struct zd_ioreq16 *ioreqs, unsigned int count);
8346948300cSKalle Valo 
8356948300cSKalle Valo int _zd_iowrite32v_locked(struct zd_chip *chip, const struct zd_ioreq32 *ioreqs,
8366948300cSKalle Valo 			  unsigned int count);
8376948300cSKalle Valo 
zd_iowrite32_locked(struct zd_chip * chip,u32 value,zd_addr_t addr)8386948300cSKalle Valo static inline int zd_iowrite32_locked(struct zd_chip *chip, u32 value,
8396948300cSKalle Valo 	                              zd_addr_t addr)
8406948300cSKalle Valo {
8416948300cSKalle Valo 	struct zd_ioreq32 ioreq;
8426948300cSKalle Valo 
8436948300cSKalle Valo 	ioreq.addr = addr;
8446948300cSKalle Valo 	ioreq.value = value;
8456948300cSKalle Valo 
8466948300cSKalle Valo 	return _zd_iowrite32v_locked(chip, &ioreq, 1);
8476948300cSKalle Valo }
8486948300cSKalle Valo 
8496948300cSKalle Valo int zd_iowrite32a_locked(struct zd_chip *chip,
8506948300cSKalle Valo 	                 const struct zd_ioreq32 *ioreqs, unsigned int count);
8516948300cSKalle Valo 
zd_rfwrite_locked(struct zd_chip * chip,u32 value,u8 bits)8526948300cSKalle Valo static inline int zd_rfwrite_locked(struct zd_chip *chip, u32 value, u8 bits)
8536948300cSKalle Valo {
8546948300cSKalle Valo 	ZD_ASSERT(mutex_is_locked(&chip->mutex));
8556948300cSKalle Valo 	return zd_usb_rfwrite(&chip->usb, value, bits);
8566948300cSKalle Valo }
8576948300cSKalle Valo 
8586948300cSKalle Valo int zd_rfwrite_cr_locked(struct zd_chip *chip, u32 value);
8596948300cSKalle Valo 
8606948300cSKalle Valo int zd_rfwritev_locked(struct zd_chip *chip,
8616948300cSKalle Valo 	               const u32* values, unsigned int count, u8 bits);
8626948300cSKalle Valo int zd_rfwritev_cr_locked(struct zd_chip *chip,
8636948300cSKalle Valo 	                  const u32* values, unsigned int count);
8646948300cSKalle Valo 
8656948300cSKalle Valo /* Locking functions for reading and writing registers.
8666948300cSKalle Valo  * The different parameters are intentional.
8676948300cSKalle Valo  */
8686948300cSKalle Valo int zd_ioread16(struct zd_chip *chip, zd_addr_t addr, u16 *value);
8696948300cSKalle Valo int zd_iowrite16(struct zd_chip *chip, zd_addr_t addr, u16 value);
8706948300cSKalle Valo int zd_ioread32(struct zd_chip *chip, zd_addr_t addr, u32 *value);
8716948300cSKalle Valo int zd_iowrite32(struct zd_chip *chip, zd_addr_t addr, u32 value);
8726948300cSKalle Valo int zd_ioread32v(struct zd_chip *chip, const zd_addr_t *addresses,
8736948300cSKalle Valo 	          u32 *values, unsigned int count);
8746948300cSKalle Valo int zd_iowrite32a(struct zd_chip *chip, const struct zd_ioreq32 *ioreqs,
8756948300cSKalle Valo 	           unsigned int count);
8766948300cSKalle Valo 
8776948300cSKalle Valo int zd_chip_set_channel(struct zd_chip *chip, u8 channel);
_zd_chip_get_channel(struct zd_chip * chip)8786948300cSKalle Valo static inline u8 _zd_chip_get_channel(struct zd_chip *chip)
8796948300cSKalle Valo {
8806948300cSKalle Valo 	return chip->rf.channel;
8816948300cSKalle Valo }
8826948300cSKalle Valo u8  zd_chip_get_channel(struct zd_chip *chip);
8836948300cSKalle Valo int zd_read_regdomain(struct zd_chip *chip, u8 *regdomain);
8846948300cSKalle Valo int zd_write_mac_addr(struct zd_chip *chip, const u8 *mac_addr);
8856948300cSKalle Valo int zd_write_bssid(struct zd_chip *chip, const u8 *bssid);
8866948300cSKalle Valo int zd_chip_switch_radio_on(struct zd_chip *chip);
8876948300cSKalle Valo int zd_chip_switch_radio_off(struct zd_chip *chip);
8886948300cSKalle Valo int zd_chip_enable_int(struct zd_chip *chip);
8896948300cSKalle Valo void zd_chip_disable_int(struct zd_chip *chip);
8906948300cSKalle Valo int zd_chip_enable_rxtx(struct zd_chip *chip);
8916948300cSKalle Valo void zd_chip_disable_rxtx(struct zd_chip *chip);
8926948300cSKalle Valo int zd_chip_enable_hwint(struct zd_chip *chip);
8936948300cSKalle Valo int zd_chip_disable_hwint(struct zd_chip *chip);
8946948300cSKalle Valo int zd_chip_generic_patch_6m_band(struct zd_chip *chip, int channel);
8956948300cSKalle Valo int zd_chip_set_rts_cts_rate_locked(struct zd_chip *chip, int preamble);
8966948300cSKalle Valo 
zd_get_encryption_type(struct zd_chip * chip,u32 * type)8976948300cSKalle Valo static inline int zd_get_encryption_type(struct zd_chip *chip, u32 *type)
8986948300cSKalle Valo {
8996948300cSKalle Valo 	return zd_ioread32(chip, CR_ENCRYPTION_TYPE, type);
9006948300cSKalle Valo }
9016948300cSKalle Valo 
zd_set_encryption_type(struct zd_chip * chip,u32 type)9026948300cSKalle Valo static inline int zd_set_encryption_type(struct zd_chip *chip, u32 type)
9036948300cSKalle Valo {
9046948300cSKalle Valo 	return zd_iowrite32(chip, CR_ENCRYPTION_TYPE, type);
9056948300cSKalle Valo }
9066948300cSKalle Valo 
zd_chip_get_basic_rates(struct zd_chip * chip,u16 * cr_rates)9076948300cSKalle Valo static inline int zd_chip_get_basic_rates(struct zd_chip *chip, u16 *cr_rates)
9086948300cSKalle Valo {
9096948300cSKalle Valo 	return zd_ioread16(chip, CR_BASIC_RATE_TBL, cr_rates);
9106948300cSKalle Valo }
9116948300cSKalle Valo 
9126948300cSKalle Valo int zd_chip_set_basic_rates(struct zd_chip *chip, u16 cr_rates);
9136948300cSKalle Valo 
9146948300cSKalle Valo int zd_chip_lock_phy_regs(struct zd_chip *chip);
9156948300cSKalle Valo int zd_chip_unlock_phy_regs(struct zd_chip *chip);
9166948300cSKalle Valo 
9176948300cSKalle Valo enum led_status {
9186948300cSKalle Valo 	ZD_LED_OFF = 0,
9196948300cSKalle Valo 	ZD_LED_SCANNING = 1,
9206948300cSKalle Valo 	ZD_LED_ASSOCIATED = 2,
9216948300cSKalle Valo };
9226948300cSKalle Valo 
9236948300cSKalle Valo int zd_chip_control_leds(struct zd_chip *chip, enum led_status status);
9246948300cSKalle Valo 
9256948300cSKalle Valo int zd_set_beacon_interval(struct zd_chip *chip, u16 interval, u8 dtim_period,
9266948300cSKalle Valo 			   int type);
9276948300cSKalle Valo 
zd_get_beacon_interval(struct zd_chip * chip,u32 * interval)9286948300cSKalle Valo static inline int zd_get_beacon_interval(struct zd_chip *chip, u32 *interval)
9296948300cSKalle Valo {
9306948300cSKalle Valo 	return zd_ioread32(chip, CR_BCN_INTERVAL, interval);
9316948300cSKalle Valo }
9326948300cSKalle Valo 
9336948300cSKalle Valo struct rx_status;
9346948300cSKalle Valo 
9356948300cSKalle Valo u8 zd_rx_rate(const void *rx_frame, const struct rx_status *status);
9366948300cSKalle Valo 
9376948300cSKalle Valo struct zd_mc_hash {
9386948300cSKalle Valo 	u32 low;
9396948300cSKalle Valo 	u32 high;
9406948300cSKalle Valo };
9416948300cSKalle Valo 
zd_mc_clear(struct zd_mc_hash * hash)9426948300cSKalle Valo static inline void zd_mc_clear(struct zd_mc_hash *hash)
9436948300cSKalle Valo {
9446948300cSKalle Valo 	hash->low = 0;
9456948300cSKalle Valo 	/* The interfaces must always received broadcasts.
9466948300cSKalle Valo 	 * The hash of the broadcast address ff:ff:ff:ff:ff:ff is 63.
9476948300cSKalle Valo 	 */
9486948300cSKalle Valo 	hash->high = 0x80000000;
9496948300cSKalle Valo }
9506948300cSKalle Valo 
zd_mc_add_all(struct zd_mc_hash * hash)9516948300cSKalle Valo static inline void zd_mc_add_all(struct zd_mc_hash *hash)
9526948300cSKalle Valo {
9536948300cSKalle Valo 	hash->low = hash->high = 0xffffffff;
9546948300cSKalle Valo }
9556948300cSKalle Valo 
zd_mc_add_addr(struct zd_mc_hash * hash,u8 * addr)9566948300cSKalle Valo static inline void zd_mc_add_addr(struct zd_mc_hash *hash, u8 *addr)
9576948300cSKalle Valo {
9586948300cSKalle Valo 	unsigned int i = addr[5] >> 2;
9596948300cSKalle Valo 	if (i < 32) {
9606948300cSKalle Valo 		hash->low |= 1 << i;
9616948300cSKalle Valo 	} else {
9626948300cSKalle Valo 		hash->high |= 1 << (i-32);
9636948300cSKalle Valo 	}
9646948300cSKalle Valo }
9656948300cSKalle Valo 
9666948300cSKalle Valo int zd_chip_set_multicast_hash(struct zd_chip *chip,
9676948300cSKalle Valo 	                       struct zd_mc_hash *hash);
9686948300cSKalle Valo 
9696948300cSKalle Valo u64 zd_chip_get_tsf(struct zd_chip *chip);
9706948300cSKalle Valo 
9716948300cSKalle Valo #endif /* _ZD_CHIP_H */
972