1 /* SPDX-License-Identifier: GPL-2.0 */
2 /* Copyright(c) 2009-2010  Realtek Corporation.*/
3 
4 #ifndef __RTL8821AE_TRX_H__
5 #define __RTL8821AE_TRX_H__
6 
7 #define TX_DESC_SIZE					40
8 #define TX_DESC_AGGR_SUBFRAME_SIZE		32
9 
10 #define RX_DESC_SIZE					32
11 #define RX_DRV_INFO_SIZE_UNIT			8
12 
13 #define	TX_DESC_NEXT_DESC_OFFSET		40
14 #define USB_HWDESC_HEADER_LEN			40
15 #define CRCLENGTH						4
16 
17 #define SET_TX_DESC_PKT_SIZE(__pdesc, __val)		\
18 	SET_BITS_TO_LE_4BYTE(__pdesc, 0, 16, __val)
19 #define SET_TX_DESC_OFFSET(__pdesc, __val)			\
20 	SET_BITS_TO_LE_4BYTE(__pdesc, 16, 8, __val)
21 #define SET_TX_DESC_BMC(__pdesc, __val)				\
22 	SET_BITS_TO_LE_4BYTE(__pdesc, 24, 1, __val)
23 #define SET_TX_DESC_HTC(__pdesc, __val)				\
24 	SET_BITS_TO_LE_4BYTE(__pdesc, 25, 1, __val)
25 #define SET_TX_DESC_LAST_SEG(__pdesc, __val)		\
26 	SET_BITS_TO_LE_4BYTE(__pdesc, 26, 1, __val)
27 #define SET_TX_DESC_FIRST_SEG(__pdesc, __val)		\
28 	SET_BITS_TO_LE_4BYTE(__pdesc, 27, 1, __val)
29 #define SET_TX_DESC_LINIP(__pdesc, __val)			\
30 	SET_BITS_TO_LE_4BYTE(__pdesc, 28, 1, __val)
31 #define SET_TX_DESC_NO_ACM(__pdesc, __val)			\
32 	SET_BITS_TO_LE_4BYTE(__pdesc, 29, 1, __val)
33 #define SET_TX_DESC_GF(__pdesc, __val)				\
34 	SET_BITS_TO_LE_4BYTE(__pdesc, 30, 1, __val)
35 #define SET_TX_DESC_OWN(__pdesc, __val)				\
36 	SET_BITS_TO_LE_4BYTE(__pdesc, 31, 1, __val)
37 
38 #define GET_TX_DESC_PKT_SIZE(__pdesc)				\
39 	LE_BITS_TO_4BYTE(__pdesc, 0, 16)
40 #define GET_TX_DESC_OFFSET(__pdesc)					\
41 	LE_BITS_TO_4BYTE(__pdesc, 16, 8)
42 #define GET_TX_DESC_BMC(__pdesc)					\
43 	LE_BITS_TO_4BYTE(__pdesc, 24, 1)
44 #define GET_TX_DESC_HTC(__pdesc)					\
45 	LE_BITS_TO_4BYTE(__pdesc, 25, 1)
46 #define GET_TX_DESC_LAST_SEG(__pdesc)				\
47 	LE_BITS_TO_4BYTE(__pdesc, 26, 1)
48 #define GET_TX_DESC_FIRST_SEG(__pdesc)				\
49 	LE_BITS_TO_4BYTE(__pdesc, 27, 1)
50 #define GET_TX_DESC_LINIP(__pdesc)					\
51 	LE_BITS_TO_4BYTE(__pdesc, 28, 1)
52 #define GET_TX_DESC_NO_ACM(__pdesc)					\
53 	LE_BITS_TO_4BYTE(__pdesc, 29, 1)
54 #define GET_TX_DESC_GF(__pdesc)						\
55 	LE_BITS_TO_4BYTE(__pdesc, 30, 1)
56 #define GET_TX_DESC_OWN(__pdesc)					\
57 	LE_BITS_TO_4BYTE(__pdesc, 31, 1)
58 
59 #define SET_TX_DESC_MACID(__pdesc, __val)			\
60 	SET_BITS_TO_LE_4BYTE(__pdesc+4, 0, 7, __val)
61 #define SET_TX_DESC_QUEUE_SEL(__pdesc, __val)		\
62 	SET_BITS_TO_LE_4BYTE(__pdesc+4, 8, 5, __val)
63 #define SET_TX_DESC_RDG_NAV_EXT(__pdesc, __val)		\
64 	SET_BITS_TO_LE_4BYTE(__pdesc+4, 13, 1, __val)
65 #define SET_TX_DESC_LSIG_TXOP_EN(__pdesc, __val)	\
66 	SET_BITS_TO_LE_4BYTE(__pdesc+4, 14, 1, __val)
67 #define SET_TX_DESC_PIFS(__pdesc, __val)			\
68 	SET_BITS_TO_LE_4BYTE(__pdesc+4, 15, 1, __val)
69 #define SET_TX_DESC_RATE_ID(__pdesc, __val)		\
70 	SET_BITS_TO_LE_4BYTE(__pdesc+4, 16, 5, __val)
71 #define SET_TX_DESC_EN_DESC_ID(__pdesc, __val)		\
72 	SET_BITS_TO_LE_4BYTE(__pdesc+4, 21, 1, __val)
73 #define SET_TX_DESC_SEC_TYPE(__pdesc, __val)		\
74 	SET_BITS_TO_LE_4BYTE(__pdesc+4, 22, 2, __val)
75 #define SET_TX_DESC_PKT_OFFSET(__pdesc, __val)		\
76 	SET_BITS_TO_LE_4BYTE(__pdesc+4, 24, 5, __val)
77 
78 #define SET_TX_DESC_PAID(__pdesc, __val)			\
79 	SET_BITS_TO_LE_4BYTE(__pdesc+8, 0, 9, __val)
80 #define SET_TX_DESC_CCA_RTS(__pdesc, __val)		\
81 	SET_BITS_TO_LE_4BYTE(__pdesc+8, 10, 2, __val)
82 #define SET_TX_DESC_AGG_ENABLE(__pdesc, __val)	\
83 	SET_BITS_TO_LE_4BYTE(__pdesc+8, 12, 1, __val)
84 #define SET_TX_DESC_RDG_ENABLE(__pdesc, __val)	\
85 	SET_BITS_TO_LE_4BYTE(__pdesc+8, 13, 1, __val)
86 #define SET_TX_DESC_BAR_RTY_TH(__pdesc, __val)		\
87 	SET_BITS_TO_LE_4BYTE(__pdesc+8, 14, 2, __val)
88 #define SET_TX_DESC_AGG_BREAK(__pdesc, __val)		\
89 	SET_BITS_TO_LE_4BYTE(__pdesc+8, 16, 1, __val)
90 #define SET_TX_DESC_MORE_FRAG(__pdesc, __val)		\
91 	SET_BITS_TO_LE_4BYTE(__pdesc+8, 17, 1, __val)
92 #define SET_TX_DESC_RAW(__pdesc, __val)				\
93 	SET_BITS_TO_LE_4BYTE(__pdesc+8, 18, 1, __val)
94 #define SET_TX_DESC_SPE_RPT(__pdesc, __val)			\
95 	SET_BITS_TO_LE_4BYTE((__pdesc) + 8, 19, 1, __val)
96 #define SET_TX_DESC_AMPDU_DENSITY(__pdesc, __val)	\
97 	SET_BITS_TO_LE_4BYTE(__pdesc+8, 20, 3, __val)
98 #define SET_TX_DESC_BT_INT(__pdesc, __val)	\
99 	SET_BITS_TO_LE_4BYTE(__pdesc+8, 23, 1, __val)
100 #define SET_TX_DESC_GID(__pdesc, __val)			\
101 	SET_BITS_TO_LE_4BYTE(__pdesc+8, 24, 6, __val)
102 
103 #define SET_TX_DESC_WHEADER_LEN(__pdesc, __val)		\
104 	SET_BITS_TO_LE_4BYTE(__pdesc+12, 0, 4, __val)
105 #define SET_TX_DESC_CHK_EN(__pdesc, __val)		\
106 	SET_BITS_TO_LE_4BYTE(__pdesc+12, 4, 1, __val)
107 #define SET_TX_DESC_EARLY_MODE(__pdesc, __val)		\
108 	SET_BITS_TO_LE_4BYTE(__pdesc+12, 5, 1, __val)
109 #define SET_TX_DESC_HWSEQ_SEL(__pdesc, __val)		\
110 	SET_BITS_TO_LE_4BYTE(__pdesc+12, 6, 2, __val)
111 #define SET_TX_DESC_USE_RATE(__pdesc, __val)		\
112 	SET_BITS_TO_LE_4BYTE(__pdesc+12, 8, 1, __val)
113 #define SET_TX_DESC_DISABLE_RTS_FB(__pdesc, __val)		\
114 	SET_BITS_TO_LE_4BYTE(__pdesc+12, 9, 1, __val)
115 #define SET_TX_DESC_DISABLE_FB(__pdesc, __val)		\
116 	SET_BITS_TO_LE_4BYTE(__pdesc+12, 10, 1, __val)
117 #define SET_TX_DESC_CTS2SELF(__pdesc, __val)		\
118 	SET_BITS_TO_LE_4BYTE(__pdesc+12, 11, 1, __val)
119 #define SET_TX_DESC_RTS_ENABLE(__pdesc, __val)		\
120 	SET_BITS_TO_LE_4BYTE(__pdesc+12, 12, 1, __val)
121 #define SET_TX_DESC_HW_RTS_ENABLE(__pdesc, __val)		\
122 	SET_BITS_TO_LE_4BYTE(__pdesc+12, 13, 1, __val)
123 #define SET_TX_DESC_NAV_USE_HDR(__pdesc, __val)			\
124 	SET_BITS_TO_LE_4BYTE(__pdesc+12, 15, 1, __val)
125 #define SET_TX_DESC_USE_MAX_LEN(__pdesc, __val)			\
126 	SET_BITS_TO_LE_4BYTE(__pdesc+12, 16, 1, __val)
127 #define SET_TX_DESC_MAX_AGG_NUM(__pdesc, __val)			\
128 	SET_BITS_TO_LE_4BYTE(__pdesc+12, 17, 5, __val)
129 #define SET_TX_DESC_NDPA(__pdesc, __val)		\
130 	SET_BITS_TO_LE_4BYTE(__pdesc+12, 22, 2, __val)
131 #define SET_TX_DESC_AMPDU_MAX_TIME(__pdesc, __val)		\
132 	SET_BITS_TO_LE_4BYTE(__pdesc+12, 24, 8, __val)
133 #define SET_TX_DESC_TX_ANT(__pdesc, __val)		\
134 	SET_BITS_TO_LE_4BYTE(__pdesc+20, 24, 4, __val)
135 
136 #define SET_TX_DESC_TX_RATE(__pdesc, __val)		\
137 	SET_BITS_TO_LE_4BYTE(__pdesc+16, 0, 7, __val)
138 #define SET_TX_DESC_DATA_RATE_FB_LIMIT(__pdesc, __val)		\
139 	SET_BITS_TO_LE_4BYTE(__pdesc+16, 8, 5, __val)
140 #define SET_TX_DESC_RTS_RATE_FB_LIMIT(__pdesc, __val)		\
141 	SET_BITS_TO_LE_4BYTE(__pdesc+16, 13, 4, __val)
142 #define SET_TX_DESC_RETRY_LIMIT_ENABLE(__pdesc, __val)			\
143 	SET_BITS_TO_LE_4BYTE(__pdesc+16, 17, 1, __val)
144 #define SET_TX_DESC_DATA_RETRY_LIMIT(__pdesc, __val)		\
145 	SET_BITS_TO_LE_4BYTE(__pdesc+16, 18, 6, __val)
146 #define SET_TX_DESC_RTS_RATE(__pdesc, __val)		\
147 	SET_BITS_TO_LE_4BYTE(__pdesc+16, 24, 5, __val)
148 
149 #define SET_TX_DESC_TX_SUB_CARRIER(__pdesc, __val)		\
150 	SET_BITS_TO_LE_4BYTE(__pdesc+20, 0, 4, __val)
151 #define SET_TX_DESC_DATA_SHORTGI(__pdesc, __val)	\
152 	SET_BITS_TO_LE_1BYTE(__pdesc+20, 4, 1, __val)
153 #define SET_TX_DESC_DATA_BW(__pdesc, __val)		\
154 	SET_BITS_TO_LE_4BYTE(__pdesc+20, 5, 2, __val)
155 #define SET_TX_DESC_DATA_LDPC(__pdesc, __val)	\
156 	SET_BITS_TO_LE_4BYTE(__pdesc+20, 7, 1, __val)
157 #define SET_TX_DESC_DATA_STBC(__pdesc, __val)	\
158 	SET_BITS_TO_LE_4BYTE(__pdesc+20, 8, 2, __val)
159 #define SET_TX_DESC_CTROL_STBC(__pdesc, __val)	\
160 	SET_BITS_TO_LE_4BYTE(__pdesc+20, 10, 2, __val)
161 #define SET_TX_DESC_RTS_SHORT(__pdesc, __val)	\
162 	SET_BITS_TO_LE_4BYTE(__pdesc+20, 12, 1, __val)
163 #define SET_TX_DESC_RTS_SC(__pdesc, __val)	\
164 	SET_BITS_TO_LE_4BYTE(__pdesc+20, 13, 4, __val)
165 
166 #define SET_TX_DESC_SW_DEFINE(__pdesc, __val)	\
167 	SET_BITS_TO_LE_4BYTE((__pdesc) + 24, 0, 12, __val)
168 #define SET_TX_DESC_ANTSEL_A(__pdesc, __val)	\
169 	SET_BITS_TO_LE_4BYTE((__pdesc) + 24, 16, 3, __val)
170 #define SET_TX_DESC_ANTSEL_B(__pdesc, __val)	\
171 	SET_BITS_TO_LE_4BYTE((__pdesc) + 24, 19, 3, __val)
172 #define SET_TX_DESC_ANTSEL_C(__pdesc, __val)	\
173 	SET_BITS_TO_LE_4BYTE((__pdesc) + 24, 22, 3, __val)
174 #define SET_TX_DESC_ANTSEL_D(__pdesc, __val)	\
175 	SET_BITS_TO_LE_4BYTE((__pdesc) + 24, 25, 3, __val)
176 #define SET_TX_DESC_MBSSID(__pdesc, __val)	\
177 	SET_BITS_TO_LE_4BYTE(i(__pdesc) + 24, 12, 4, __val)
178 
179 #define SET_TX_DESC_TX_BUFFER_SIZE(__pdesc, __val)	\
180 	SET_BITS_TO_LE_4BYTE((__pdesc) + 28, 0, 16, __val)
181 
182 #define GET_TX_DESC_TX_BUFFER_SIZE(__pdesc)		\
183 	LE_BITS_TO_4BYTE(__pdesc+28, 0, 16)
184 
185 #define SET_TX_DESC_HWSEQ_EN(__pdesc, __val)	\
186 	SET_BITS_TO_LE_4BYTE(__pdesc+32, 15, 1, __val)
187 
188 #define SET_TX_DESC_SEQ(__pdesc, __val)		\
189 	SET_BITS_TO_LE_4BYTE(__pdesc+36, 12, 12, __val)
190 
191 #define SET_TX_DESC_TX_BUFFER_ADDRESS(__pdesc, __val)	\
192 	SET_BITS_TO_LE_4BYTE(__pdesc+40, 0, 32, __val)
193 
194 #define GET_TX_DESC_TX_BUFFER_ADDRESS(__pdesc)		\
195 	LE_BITS_TO_4BYTE(__pdesc+40, 0, 32)
196 
197 #define SET_TX_DESC_NEXT_DESC_ADDRESS(__pdesc, __val)	\
198 	SET_BITS_TO_LE_4BYTE(__pdesc+48, 0, 32, __val)
199 
200 #define GET_TX_DESC_NEXT_DESC_ADDRESS(__pdesc)		\
201 	LE_BITS_TO_4BYTE(__pdesc+48, 0, 32)
202 
203 #define GET_RX_DESC_PKT_LEN(__pdesc)			\
204 	LE_BITS_TO_4BYTE(__pdesc, 0, 14)
205 #define GET_RX_DESC_CRC32(__pdesc)				\
206 	LE_BITS_TO_4BYTE(__pdesc, 14, 1)
207 #define GET_RX_DESC_ICV(__pdesc)				\
208 	LE_BITS_TO_4BYTE(__pdesc, 15, 1)
209 #define GET_RX_DESC_DRV_INFO_SIZE(__pdesc)		\
210 	LE_BITS_TO_4BYTE(__pdesc, 16, 4)
211 #define GET_RX_DESC_SECURITY(__pdesc)			\
212 	LE_BITS_TO_4BYTE(__pdesc, 20, 3)
213 #define GET_RX_DESC_QOS(__pdesc)				\
214 	LE_BITS_TO_4BYTE(__pdesc, 23, 1)
215 #define GET_RX_DESC_SHIFT(__pdesc)				\
216 	LE_BITS_TO_4BYTE(__pdesc, 24, 2)
217 #define GET_RX_DESC_PHYST(__pdesc)				\
218 	LE_BITS_TO_4BYTE(__pdesc, 26, 1)
219 #define GET_RX_DESC_SWDEC(__pdesc)				\
220 	LE_BITS_TO_4BYTE(__pdesc, 27, 1)
221 #define GET_RX_DESC_LS(__pdesc)					\
222 	LE_BITS_TO_4BYTE(__pdesc, 28, 1)
223 #define GET_RX_DESC_FS(__pdesc)					\
224 	LE_BITS_TO_4BYTE(__pdesc, 29, 1)
225 #define GET_RX_DESC_EOR(__pdesc)				\
226 	LE_BITS_TO_4BYTE(__pdesc, 30, 1)
227 #define GET_RX_DESC_OWN(__pdesc)				\
228 	LE_BITS_TO_4BYTE(__pdesc, 31, 1)
229 
230 #define SET_RX_DESC_PKT_LEN(__pdesc, __val)	\
231 	SET_BITS_TO_LE_4BYTE(__pdesc, 0, 14, __val)
232 #define SET_RX_DESC_EOR(__pdesc, __val)			\
233 	SET_BITS_TO_LE_4BYTE(__pdesc, 30, 1, __val)
234 #define SET_RX_DESC_OWN(__pdesc, __val)			\
235 	SET_BITS_TO_LE_4BYTE(__pdesc, 31, 1, __val)
236 
237 #define GET_RX_DESC_MACID(__pdesc)				\
238 	LE_BITS_TO_4BYTE(__pdesc+4, 0, 7)
239 #define GET_RX_DESC_TID(__pdesc)				\
240 	LE_BITS_TO_4BYTE(__pdesc+4, 8, 4)
241 #define GET_RX_DESC_AMSDU(__pdesc)				\
242 	LE_BITS_TO_4BYTE(__pdesc+4, 13, 1)
243 #define GET_RX_STATUS_DESC_RXID_MATCH(__pdesc)			\
244 	LE_BITS_TO_4BYTE(__pdesc+4, 14, 1)
245 #define GET_RX_DESC_PAGGR(__pdesc)				\
246 	LE_BITS_TO_4BYTE(__pdesc+4, 15, 1)
247 #define GET_RX_DESC_A1_FIT(__pdesc)			\
248 	LE_BITS_TO_4BYTE(__pdesc+4, 16, 4)
249 #define GET_RX_DESC_CHKERR(__pdesc)			\
250 	LE_BITS_TO_4BYTE(__pdesc+4, 20, 1)
251 #define GET_RX_DESC_IPVER(__pdesc)				\
252 	LE_BITS_TO_4BYTE(__pdesc+4, 21, 1)
253 #define GET_RX_STATUS_DESC_IS_TCPUDP(__pdesc)			\
254 	LE_BITS_TO_4BYTE(__pdesc+4, 22, 1)
255 #define GET_RX_STATUS_DESC_CHK_VLD(__pdesc)			\
256 	LE_BITS_TO_4BYTE(__pdesc+4, 23, 1)
257 #define GET_RX_DESC_PAM(__pdesc)				\
258 	LE_BITS_TO_4BYTE(__pdesc+4, 24, 1)
259 #define GET_RX_DESC_PWR(__pdesc)				\
260 	LE_BITS_TO_4BYTE(__pdesc+4, 25, 1)
261 #define GET_RX_DESC_MD(__pdesc)					\
262 	LE_BITS_TO_4BYTE(__pdesc+4, 26, 1)
263 #define GET_RX_DESC_MF(__pdesc)					\
264 	LE_BITS_TO_4BYTE(__pdesc+4, 27, 1)
265 #define GET_RX_DESC_TYPE(__pdesc)				\
266 	LE_BITS_TO_4BYTE(__pdesc+4, 28, 2)
267 #define GET_RX_DESC_MC(__pdesc)					\
268 	LE_BITS_TO_4BYTE(__pdesc+4, 30, 1)
269 #define GET_RX_DESC_BC(__pdesc)					\
270 	LE_BITS_TO_4BYTE(__pdesc+4, 31, 1)
271 
272 #define GET_RX_DESC_SEQ(__pdesc)				\
273 	LE_BITS_TO_4BYTE(__pdesc+8, 0, 12)
274 #define GET_RX_DESC_FRAG(__pdesc)				\
275 	LE_BITS_TO_4BYTE(__pdesc+8, 12, 4)
276 #define GET_RX_STATUS_DESC_RX_IS_QOS(__pdesc)			\
277 	LE_BITS_TO_4BYTE(__pdesc+8, 16, 1)
278 #define GET_RX_STATUS_DESC_WLANHD_IV_LEN(__pdesc)		\
279 	LE_BITS_TO_4BYTE(__pdesc+8, 18, 6)
280 #define GET_RX_STATUS_DESC_RPT_SEL(__pdesc)			\
281 	LE_BITS_TO_4BYTE(__pdesc+8, 28, 1)
282 
283 #define GET_RX_DESC_RXMCS(__pdesc)				\
284 	LE_BITS_TO_4BYTE(__pdesc+12, 0, 7)
285 #define GET_RX_DESC_HTC(__pdesc)				\
286 	LE_BITS_TO_4BYTE(__pdesc+12, 10, 1)
287 #define GET_RX_STATUS_DESC_EOSP(__pdesc)		\
288 	LE_BITS_TO_4BYTE(__pdesc+12, 11, 1)
289 #define GET_RX_STATUS_DESC_BSSID_FIT(__pdesc)		\
290 	LE_BITS_TO_4BYTE(__pdesc+12, 12, 2)
291 
292 #define GET_RX_STATUS_DESC_PATTERN_MATCH(__pdesc)	\
293 	LE_BITS_TO_4BYTE(__pdesc+12, 29, 1)
294 #define GET_RX_STATUS_DESC_UNICAST_MATCH(__pdesc)	\
295 	LE_BITS_TO_4BYTE(__pdesc+12, 30, 1)
296 #define GET_RX_STATUS_DESC_MAGIC_MATCH(__pdesc)	\
297 	LE_BITS_TO_4BYTE(__pdesc+12, 31, 1)
298 
299 #define GET_RX_DESC_SPLCP(__pdesc)				\
300 	LE_BITS_TO_4BYTE(__pdesc+16, 0, 1)
301 #define GET_RX_STATUS_DESC_LDPC(__pdesc)				\
302 	LE_BITS_TO_4BYTE(__pdesc+16, 1, 1)
303 #define GET_RX_STATUS_DESC_STBC(__pdesc)				\
304 	LE_BITS_TO_4BYTE(__pdesc+16, 2, 1)
305 #define GET_RX_DESC_BW(__pdesc)					\
306 	LE_BITS_TO_4BYTE(__pdesc+16, 4, 2)
307 
308 #define GET_RX_DESC_TSFL(__pdesc)				\
309 	LE_BITS_TO_4BYTE(__pdesc+20, 0, 32)
310 
311 #define GET_RX_DESC_BUFF_ADDR(__pdesc)			\
312 	LE_BITS_TO_4BYTE(__pdesc+24, 0, 32)
313 #define GET_RX_DESC_BUFF_ADDR64(__pdesc)		\
314 	LE_BITS_TO_4BYTE(__pdesc+28, 0, 32)
315 
316 #define SET_RX_DESC_BUFF_ADDR(__pdesc, __val)	\
317 	SET_BITS_TO_LE_4BYTE(__pdesc+24, 0, 32, __val)
318 #define SET_RX_DESC_BUFF_ADDR64(__pdesc, __val) \
319 	SET_BITS_TO_LE_4BYTE(__pdesc+28, 0, 32, __val)
320 
321 /* TX report 2 format in Rx desc*/
322 
323 #define GET_RX_RPT2_DESC_PKT_LEN(__status)	\
324 	LE_BITS_TO_4BYTE(__status, 0, 9)
325 #define GET_RX_RPT2_DESC_MACID_VALID_1(__status)	\
326 	LE_BITS_TO_4BYTE(__status+16, 0, 32)
327 #define GET_RX_RPT2_DESC_MACID_VALID_2(__status)	\
328 	LE_BITS_TO_4BYTE(__status+20, 0, 32)
329 
330 #define SET_EARLYMODE_PKTNUM(__paddr, __value)	\
331 	SET_BITS_TO_LE_4BYTE(__paddr, 0, 4, __value)
332 #define SET_EARLYMODE_LEN0(__paddr, __value)	\
333 	SET_BITS_TO_LE_4BYTE(__paddr, 4, 12, __value)
334 #define SET_EARLYMODE_LEN1(__paddr, __value)	\
335 	SET_BITS_TO_LE_4BYTE(__paddr, 16, 12, __value)
336 #define SET_EARLYMODE_LEN2_1(__paddr, __value)	\
337 	SET_BITS_TO_LE_4BYTE(__paddr, 28, 4, __value)
338 #define SET_EARLYMODE_LEN2_2(__paddr, __value)	\
339 	SET_BITS_TO_LE_4BYTE(__paddr+4, 0, 8, __value)
340 #define SET_EARLYMODE_LEN3(__paddr, __value)	\
341 	SET_BITS_TO_LE_4BYTE(__paddr+4, 8, 12, __value)
342 #define SET_EARLYMODE_LEN4(__paddr, __value)	\
343 	SET_BITS_TO_LE_4BYTE(__paddr+4, 20, 12, __value)
344 
345 #define CLEAR_PCI_TX_DESC_CONTENT(__pdesc, _size)		\
346 do {								\
347 	if (_size > TX_DESC_NEXT_DESC_OFFSET)			\
348 		memset(__pdesc, 0, TX_DESC_NEXT_DESC_OFFSET);	\
349 	else							\
350 		memset(__pdesc, 0, _size);			\
351 } while (0)
352 
353 #define RTL8821AE_RX_HAL_IS_CCK_RATE(rxmcs)\
354 	(rxmcs == DESC_RATE1M ||\
355 	 rxmcs == DESC_RATE2M ||\
356 	 rxmcs == DESC_RATE5_5M ||\
357 	 rxmcs == DESC_RATE11M)
358 
359 struct phy_rx_agc_info_t {
360 	#ifdef __LITTLE_ENDIAN
361 		u8	gain:7, trsw:1;
362 	#else
363 		u8	trsw:1, gain:7;
364 	#endif
365 };
366 
367 struct phy_status_rpt {
368 	/* DWORD 0 */
369 	u8 gain_trsw[2];
370 #ifdef __LITTLE_ENDIAN
371 	u16 chl_num:10;
372 	u16 sub_chnl:4;
373 	u16 r_rfmod:2;
374 #else	/* _BIG_ENDIAN_ */
375 	u16 r_rfmod:2;
376 	u16 sub_chnl:4;
377 	u16 chl_num:10;
378 #endif
379 	/* DWORD 1 */
380 	u8 pwdb_all;
381 	u8 cfosho[4];	/* DW 1 byte 1 DW 2 byte 0 */
382 
383 	/* DWORD 2 */
384 	s8 cfotail[4];	/* DW 2 byte 1 DW 3 byte 0 */
385 
386 	/* DWORD 3 */
387 	s8 rxevm[2];	/* DW 3 byte 1 DW 3 byte 2 */
388 	s8 rxsnr[2];	/* DW 3 byte 3 DW 4 byte 0 */
389 
390 	/* DWORD 4 */
391 	u8 pcts_msk_rpt[2];
392 	u8 pdsnr[2];	/* DW 4 byte 3 DW 5 Byte 0 */
393 
394 	/* DWORD 5 */
395 	u8 csi_current[2];
396 	u8 rx_gain_c;
397 
398 	/* DWORD 6 */
399 	u8 rx_gain_d;
400 	u8 sigevm;
401 	u8 resvd_0;
402 	u8 antidx_anta:3;
403 	u8 antidx_antb:3;
404 	u8 resvd_1:2;
405 } __packed;
406 
407 struct rx_fwinfo_8821ae {
408 	u8 gain_trsw[4];
409 	u8 pwdb_all;
410 	u8 cfosho[4];
411 	u8 cfotail[4];
412 	s8 rxevm[2];
413 	s8 rxsnr[4];
414 	u8 pdsnr[2];
415 	u8 csi_current[2];
416 	u8 csi_target[2];
417 	u8 sigevm;
418 	u8 max_ex_pwr;
419 	u8 ex_intf_flag:1;
420 	u8 sgi_en:1;
421 	u8 rxsc:2;
422 	u8 reserve:4;
423 } __packed;
424 
425 struct tx_desc_8821ae {
426 	u32 pktsize:16;
427 	u32 offset:8;
428 	u32 bmc:1;
429 	u32 htc:1;
430 	u32 lastseg:1;
431 	u32 firstseg:1;
432 	u32 linip:1;
433 	u32 noacm:1;
434 	u32 gf:1;
435 	u32 own:1;
436 
437 	u32 macid:6;
438 	u32 rsvd0:2;
439 	u32 queuesel:5;
440 	u32 rd_nav_ext:1;
441 	u32 lsig_txop_en:1;
442 	u32 pifs:1;
443 	u32 rateid:4;
444 	u32 nav_usehdr:1;
445 	u32 en_descid:1;
446 	u32 sectype:2;
447 	u32 pktoffset:8;
448 
449 	u32 rts_rc:6;
450 	u32 data_rc:6;
451 	u32 agg_en:1;
452 	u32 rdg_en:1;
453 	u32 bar_retryht:2;
454 	u32 agg_break:1;
455 	u32 morefrag:1;
456 	u32 raw:1;
457 	u32 ccx:1;
458 	u32 ampdudensity:3;
459 	u32 bt_int:1;
460 	u32 ant_sela:1;
461 	u32 ant_selb:1;
462 	u32 txant_cck:2;
463 	u32 txant_l:2;
464 	u32 txant_ht:2;
465 
466 	u32 nextheadpage:8;
467 	u32 tailpage:8;
468 	u32 seq:12;
469 	u32 cpu_handle:1;
470 	u32 tag1:1;
471 	u32 trigger_int:1;
472 	u32 hwseq_en:1;
473 
474 	u32 rtsrate:5;
475 	u32 apdcfe:1;
476 	u32 qos:1;
477 	u32 hwseq_ssn:1;
478 	u32 userrate:1;
479 	u32 dis_rtsfb:1;
480 	u32 dis_datafb:1;
481 	u32 cts2self:1;
482 	u32 rts_en:1;
483 	u32 hwrts_en:1;
484 	u32 portid:1;
485 	u32 pwr_status:3;
486 	u32 waitdcts:1;
487 	u32 cts2ap_en:1;
488 	u32 txsc:2;
489 	u32 stbc:2;
490 	u32 txshort:1;
491 	u32 txbw:1;
492 	u32 rtsshort:1;
493 	u32 rtsbw:1;
494 	u32 rtssc:2;
495 	u32 rtsstbc:2;
496 
497 	u32 txrate:6;
498 	u32 shortgi:1;
499 	u32 ccxt:1;
500 	u32 txrate_fb_lmt:5;
501 	u32 rtsrate_fb_lmt:4;
502 	u32 retrylmt_en:1;
503 	u32 txretrylmt:6;
504 	u32 usb_txaggnum:8;
505 
506 	u32 txagca:5;
507 	u32 txagcb:5;
508 	u32 usemaxlen:1;
509 	u32 maxaggnum:5;
510 	u32 mcsg1maxlen:4;
511 	u32 mcsg2maxlen:4;
512 	u32 mcsg3maxlen:4;
513 	u32 mcs7sgimaxlen:4;
514 
515 	u32 txbuffersize:16;
516 	u32 sw_offset30:8;
517 	u32 sw_offset31:4;
518 	u32 rsvd1:1;
519 	u32 antsel_c:1;
520 	u32 null_0:1;
521 	u32 null_1:1;
522 
523 	u32 txbuffaddr;
524 	u32 txbufferaddr64;
525 	u32 nextdescaddress;
526 	u32 nextdescaddress64;
527 
528 	u32 reserve_pass_pcie_mm_limit[4];
529 } __packed;
530 
531 struct rx_desc_8821ae {
532 	u32 length:14;
533 	u32 crc32:1;
534 	u32 icverror:1;
535 	u32 drv_infosize:4;
536 	u32 security:3;
537 	u32 qos:1;
538 	u32 shift:2;
539 	u32 phystatus:1;
540 	u32 swdec:1;
541 	u32 lastseg:1;
542 	u32 firstseg:1;
543 	u32 eor:1;
544 	u32 own:1;
545 
546 	u32 macid:6;
547 	u32 tid:4;
548 	u32 hwrsvd:5;
549 	u32 paggr:1;
550 	u32 faggr:1;
551 	u32 a1_fit:4;
552 	u32 a2_fit:4;
553 	u32 pam:1;
554 	u32 pwr:1;
555 	u32 moredata:1;
556 	u32 morefrag:1;
557 	u32 type:2;
558 	u32 mc:1;
559 	u32 bc:1;
560 
561 	u32 seq:12;
562 	u32 frag:4;
563 	u32 nextpktlen:14;
564 	u32 nextind:1;
565 	u32 rsvd:1;
566 
567 	u32 rxmcs:6;
568 	u32 rxht:1;
569 	u32 amsdu:1;
570 	u32 splcp:1;
571 	u32 bandwidth:1;
572 	u32 htc:1;
573 	u32 tcpchk_rpt:1;
574 	u32 ipcchk_rpt:1;
575 	u32 tcpchk_valid:1;
576 	u32 hwpcerr:1;
577 	u32 hwpcind:1;
578 	u32 iv0:16;
579 
580 	u32 iv1;
581 
582 	u32 tsfl;
583 
584 	u32 bufferaddress;
585 	u32 bufferaddress64;
586 
587 } __packed;
588 
589 void rtl8821ae_tx_fill_desc(struct ieee80211_hw *hw,
590 			    struct ieee80211_hdr *hdr, u8 *pdesc_tx, u8 *txbd,
591 			    struct ieee80211_tx_info *info,
592 			    struct ieee80211_sta *sta,
593 			    struct sk_buff *skb,
594 			    u8 hw_queue, struct rtl_tcb_desc *ptcb_desc);
595 bool rtl8821ae_rx_query_desc(struct ieee80211_hw *hw,
596 			     struct rtl_stats *status,
597 			     struct ieee80211_rx_status *rx_status,
598 			     u8 *pdesc, struct sk_buff *skb);
599 void rtl8821ae_set_desc(struct ieee80211_hw *hw, u8 *pdesc,
600 			bool istx, u8 desc_name, u8 *val);
601 u64 rtl8821ae_get_desc(struct ieee80211_hw *hw,
602 		       u8 *pdesc, bool istx, u8 desc_name);
603 bool rtl8821ae_is_tx_desc_closed(struct ieee80211_hw *hw,
604 				 u8 hw_queue, u16 index);
605 void rtl8821ae_tx_polling(struct ieee80211_hw *hw, u8 hw_queue);
606 void rtl8821ae_tx_fill_cmddesc(struct ieee80211_hw *hw, u8 *pdesc,
607 			       bool firstseg, bool lastseg,
608 			       struct sk_buff *skb);
609 #endif
610